KR950002703B1 - 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트 - Google Patents

외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트 Download PDF

Info

Publication number
KR950002703B1
KR950002703B1 KR1019920008023A KR920008023A KR950002703B1 KR 950002703 B1 KR950002703 B1 KR 950002703B1 KR 1019920008023 A KR1019920008023 A KR 1019920008023A KR 920008023 A KR920008023 A KR 920008023A KR 950002703 B1 KR950002703 B1 KR 950002703B1
Authority
KR
South Korea
Prior art keywords
video
terminal
input
external
output
Prior art date
Application number
KR1019920008023A
Other languages
English (en)
Other versions
KR930024483A (ko
Inventor
강덕수
황해진
최봉락
Original Assignee
삼성전자주식회사
김영수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 김영수 filed Critical 삼성전자주식회사
Priority to KR1019920008023A priority Critical patent/KR950002703B1/ko
Publication of KR930024483A publication Critical patent/KR930024483A/ko
Application granted granted Critical
Publication of KR950002703B1 publication Critical patent/KR950002703B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트
제1도는 종래의 비디오 포토의 상세 회로도이다.
제2도는 이 발명의 실시예에 따른 외부입려 전환기능을 구비한 듀얼 애널로그 비디오 포트의 상세 회로도이다.
제3도는 이 발명의 다른 실시예에 따른 외부입력 절환기능을 구비한 듀얼 애널로그비디오 포트의 상세회로도이다.
이 발명은 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트에 관한 것으로서, 더욱 상세하게 말하자면 컴퓨터로부터 출력되는 영상신호를 2개의 모니터에 동일하게 표시할 수 있으며 또한 외부 컴퓨터로부터 입력되는 영상신호를 표시할 수 있음으로써 하나의 모니터를 공유할 수 있도록 하는 외부입력 자동 절환기능을 구비한 듀얼 애널로그 비디오 포트에 관한 것이다.
컴퓨터에는 모니터에 표시되는 영상에 대한 정보를 공급하기 위하여 비디오 포트가 제공된다. 즉, 비디오포트로부터 수직 및 수평 동기신호와 적, 녹, 청의 영상신호가 모니터로 출력되면 모니터는 이러한 신호들을 입력받아 소정의 처리를 거쳐 화면에 영상을 표시한다.
이하, 첨부된 도면을 참조로하여 종래의 비디오 포트에 대하여 설명한다.
제1도는 종래의 비디오 포트의 상세 회로도이다. 제1도에 도시되어 있듯이 종래의 비디오 포트의 구성은, 비디오 컨트롤로(11)와, 비디오 컨트롤러(l1)와 서로 연결된 데이터 디스플레이 램(Date Display RAM, DDRAM)(12)과, 비디오 컨트롤러(11)의 출력단자에 입력단자가 연결된 RAMDAC(Ram Digital Analog Converter)(13)과, RAMDAC(13)의 각각의 영상출력단자(BLUE, GREEN, RED)와 접지 사이에 연결된 저항(R11∼R13) 및 필터용 커패시터(C11∼C13)와, 비디오 컨트롤러(11)의 동기 출력단자(HSYNC, VSYNC)에 각각 한쪽단자가 연결된 비드(bead)(B11∼B13)와, 비드(Bl1∼B13)의 다른 한쪽단자와 RAMDAC(13)의 영상 출력단자(BLLUE, GREEN, RED)에 연결된 비디오 커넥터(14)로 이루어진다.
상기한 바와 같이 구성된 종래의 비디오 포트의 작용은 다음과 같다.
비디오 컨트롤러(11)는 데이터 디스플레이 램(12)으로부터 화면을 만들 자료를 읽어 와서 RAMDAC(13)으로 출력한다. RAMDAC(13)으로 입력된 디지틀 신호는 RAMDAC(13)에 의해 아날로그의 영상신호(BLUE, GREEN, RED)로 변환된 뒤에 비드(B11∼B13)를 거쳐 비디오 커넥터(14)로 출력된다.
또한, 비디오 컨트롤러(11)는 수직 동기신호(VSYNC)와 수평 동기신호(VSYNC)를 생성하여 비디오 커넥터(14)로 출력함으로써 비디오 커넥터(14)에 연결되는 모니터(도시되지 않음)에 의해 영상이 화면에 표시되도록 한다.
그러나, 상기한 종래의 비디오 포트는 하나의 모니터만을 구동하는 단점이 있다. 이러한 단점은 세미나, 강의, 학교수업 등을 진행하고 있는 강사가 컴퓨터를 사용하면서 설명을 해야 하는 경우에, 모니터가 하나뿐이기 때문에 하나뿐인 모니터를 강사가 사용하면서 동시에 모니터에 나타나는 내용을 여러사람에게 보여주기가 매우 불편한 문제점을 발생시킨다.
이러한 문제점을 제거하기 위해서 15핀의 애널로그 비디오 포트와 9핀의 TTL비디오 포트로 구성된 듀얼비디오 포트를 지원하는 비디오 로직에 관한 기술이 개시된 바 있으나, 상기한 종래의 듀얼 비디오 포트는 애널로그 모니터와 TTL(Transistor-Transistor-Loogic) 모니터를 구분하여 사용해야 함으로써 사용상에 불편함이 있다.
또한, 상기한 종래의 듀얼 비디오 포트는 외부 컴퓨터에 의한 영상 신호로 입력이 절환되는 기능이 없는 단점이 있다. 이러한 단점은 두개의 비디오 포트 중에서 하나의 비디오 포트가 내부 비디오 포트로 사용되는 모니터 일체형 컴퓨터에서, 외부의 컴퓨터가 모니터 일체형 컴퓨터에 장착된 모니터를 공용할 수 없는 불편함을 발생시킨다. 이러한 점은 모니터의 경제적 이용이라는 측면에서 매우 비효율적이다.
따라서, 이 발명의 목적은 상기한 종래의 단점을 해결하기 위한 것으로서, 컴퓨터로부터 출력되는 영상신호를 2개의 모니터에 동일하게 표시할 수 있으며 또한 외부 컴퓨터로부터 입력되는 영상신호를 절환하여 모니터에 표시할 수 있음으로써 하나의 모니터를 공유할 수 있도록 한 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트를 제공하는 데 있다.
상기한 목적을 달성하기 위한 이 발명의 구성은, 입력되는 영상 신호를 증폭하여 2개의 채널(channel)로 분배한 뒤에 출력하는 분배 회로부와; 절환신호에 따라 수직 및 수평 동기신호와 분배 회로부로부터 출력되는 영상신호의 통과 및 차단을 제어하고, 수직 및 수평 동기신호와 영상신호가 차단될 경우에 외부 컴퓨터로부터 출력되는 영상신호의 통로를 형성하는 외부입력 절환부와; 외부입력 절환부의 출력단자에 연결된 제1비디오 커넥터와; 외부입력 절환부의 입출력단자에 연결되어 외부 컴퓨터가 연결될 경우에 외부 컴퓨터로부터 출력되는 영상신호의 입력단으로 사용되는 제2비디오 커넥터로 이루어진다.
상기한 구성에 의한 이 발명의 바람직한 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
제2도는 이 발명의 실시예에 따른 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트의 상세 회로도이다. 제2도에 도시되어 있듯이 이 발명의 실시예에 따른 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트의 구성은, 영상 신호선(GREEN, BLUE, RED)에 입력단자가 연결된 분배회로부(20)와, 수직 및 수평 동기신호선(VSYNC, HSYNC)과 분배 회로부(20)의 출력단자에 입력단자가 연결된 외부입력 절환부(30)와, 외부입력 절환부(30)의 출력단자에 연결된 제1비디오 커넥터(40)와 외부입력 절환부(30)의 입출력단자에 연결된 제2비디오 커넥터(50)로 이루어진다.
상기한 분배 회로부(20)의 구성은, 영상 신호선(GREEN, BLUE, RED)에 한쪽 단자가 각각 연결된 저항(R1∼R23)과, 각각의 저항(R21∼R23)의 다른 한쪽단자에 캐소드가 연결되고 애노드는 접지된 다이오드(D21∼D23)와, 영상신호선(GREEN, BLUE, RED)에 베이스가 각각 연결되고 전원전압(Vcc)에 컬렉터가 연결된 트랜지스터(Q21∼Q23)D와, 트랜지스터(Q21∼Q23)의 에머터에 연결된 각각의 저항쌍(R24, R25,∼,R28,R29)으로 이루어진다.
상기한 외부입력 절환부(30)의 구성은, 전원전압(Vcc)에 한쪽단자가 연결된 풀업(pul1-up) 저항(R31)과, 상기한 풀업 저항(R31)의 다른 한쪽단자에 제어단자가 연결되고 수직 및 수평 동기신호선(VSYNC, HSYNC)에 입력단자가 각각 연결된 버퍼 게이트(buffer gate)(G31, G32)와, 상기한 버퍼 게이트(G31 ,G32)의 출력단자에 한쪽단자가 연결된 비드(B31, B32)와, 각각의 비드(B31, B32)의 다른 한쪽단자와 접지 사이에 연결된 필터용 커패시터(C31,C32)와, 풀업 저항(R31)의 다른 한쪽단자에 제어단자가 연결되고 분배회로부(20)의 출력단자에 입력단자가 각각 연결된 애널로그 스위치(31,32)와, 애널로그 스위치(32)의 각각의 출력단자와 접지 사이에 연결된 저항(R32∼R34)과, 애널로그 스위치(32)의 출력단자에 한쪽단자가 각각 연결된 비드(B33∼B25)와, 각각의 비드(B33∼B35)의 다른 한쪽단자와 접지 사이에 연결된 필터용 커패시터(C33∼C35)와, 풀업 저항(R31)의 다른 한쪽단자에 입력단자가 연결된 인버터(inverter)(I31)와, 상기한 인버터(I31)의 출력단자에 제어 단자가 연결되고 제2비디오 커넥터(50)에 입력단자가 연결되고 제1비디오 커넥터(50)에 출력단자가 연결된 애널로그 스위치(33)로 이루어진다.
상기한 구성에 의한 이 발명의 실시예에 따른 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트의 작용은 다음과 같다.
전원전압(Vcc)이 인가되면, 전원저압(Vcc)이 외부입력 절환부(30)의 풀업저항(R31)을 거쳐 버퍼 게이트(G31,G32)와 애널로그 스위치(31,32)의 제어단자로 입력됨으로써 상기한 버퍼 게이트(G31,G32)와 애널로그 스위치(31,32)의 제어단자에는 하이상태의 신호가 입력되어 버퍼 게이트(G31,G32)와 애널로그 스위치(31,32)가 온된다. 그러나 외부입력 절환부(30)의 인버터(I31)는 로우상태의 신호를 출력함으로써 애널로그스위치(33)의 제어단자에는 로우상태의 신호가 입력되어 애널로그 스위치(33)가 오프된다.
이 상태에서, 비디오 컨트롤러로부터 출력된 수직 및 수평 동기신호(VSYNC, HSYNC)가 외부입력 절환부(30)로 입력되면 상기한 수직 및 수평 동기신호(VSYNC, HSYNC)는 외부입력 절환부(30)의 버퍼 게이트(G31,G32)와 비드(B31, B32)를 거쳐 제1, 제 2 비디오 커넥터(40,50)로 출력된다.
또한, RAMDAC으로부터 출력된 애널로그의 영상신호(GREEN, BLUE, RED)가 분배 회로부(20)로 입력되면, 분배 회로부(20)의 트랜지스터(Q21∼Q23)에 의해 상기한 애널로그 영상신호(GREEN, BLUE, RED)가 증폭됨으로써 두개의 채널로 분배되어 출력된다.
분배 회로부(20)의 출력신호는 외부입력 절환부(30)로 입력되어, 외부입력 절환부(30)의 애널로그 스위치(31,32)를 거쳐서 각각 제1, 제2비디오 커넥터(40,50)로 출력된다.
따라서, 사용자는 제1, 제2비디오 커넥터(40,50)에 애널로그 모니터를 각각 연결함으로써 컴퓨터로부터 출력되는 동일한 화상을 2개의 모니터를 통해 볼 수가 있다.
다음은 외부 컴퓨터로부터 출력되는 영상신호를 모니터에 표시하는 외부입력 절환기능에 대하여 설명한다.
외부의 컴퓨터에서 출력되는 영상신호를, 제1비디오 커넥터(40)에 연결되어 있는 모니터를 통하여 표시하고자 할 경우에 사용자는 별도의 커넥터를 이용하여 외부 컴퓨터의 비디오 커넥터와 제2비디오 커넥터(50)를 전기적으로 연결시킨다.
이 경우에 사용되는 별도의 커넥터는 외부 컴퓨터의 비디오 커넥터로부터 출력되는 외부 영상신호와 외부수직 및 수평 동기신호를 제2비디오 커넥터(50)를 통해 입력신호 절환부(30)의 애널로그 스위치(33)와 제1비디오 커넥터(40)에 각각 연결시킨다. 이와 동시에 별도의 커넥터에 의해 입력신호 절환부(30)의 버퍼게이트(G31,G32)와 애널로그 스위치(31,32)의 제어단자와 연결되어 있는 신호선이 접지와 연결됨으로써 상기한 버퍼 게이트(G31,G32)와 애널로그 스위치(31,32)가 오프된다. 그리고 인버터(I31)의 출력이 하이상태의 신호가 됨으로써 애널로그 스위치(33)가 온된다.
따라서, 비디오 컨트롤러와 RAMDAC으로부터 출력되어 제1, 제2비디오 커넥터(40,50)로 입력되는 수직 및 수평 동기신호(VSYNC, HSYNC)와 영상신호(GREEN, BLUE, RED) 가 외부입력 절환부(30)의 버퍼 게이트(G31,G32)와 애널로그 스위치(31,32)에 의해 차단되며, 이와 동시에 외부 컴퓨터의 비디오 커넥터로부터 출력되어 제2비디오 커넥터(50)로 입력된 외부 영상신호가 외부입력 절환부(20)의 애널로그 스위치(33)를 거쳐 제1비디오커넥터(40)로 출력됨으로써 제1비디오 커넥터(40)에 연결된 모니터에 의해 영상이 표시된다.
사용자는, 입력신호 절환부(30)의 버퍼 게이트(G31,G32)와 애널로그 스위치(31,32)의 제어단자와 연결되어 있는 신호선을 접지와 연결시키도록 제작된 별도의 커넥터를 이용하여 외부 컴퓨터의 비디오 커넥터와 제2비디오 커넥터(50)를 전기적으로 접속시킴으로써 자동으로 외부 컴퓨터의 영상 신호를 제1커넥터(40)에 연결되어 있는 모니터에 입력시켜 영상이 표시되도록 한다.
제3도는 이 발명의 다른 실시예에 따른 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트의 상세회로도이다. 제3도에 도시되어 있듯이 이 발명의 다른 실시예에 따른 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트의 구성은, 키보드(60)와, 키보드(60)의 출력단자에 입력단자가 연결되어 있는 절환신호발생부(70)와, 영상 신호선(GREEN, BLUE, RED)에 입력단자가 연결된 분배 회로부(20)와, 수직 및 수평 동기신호선(VSYNC, HSYNC)과 분배회로부(20)와 절환신호 발생부(70)의 출력단자에 입력단자가 연결된 외부입력 절환부(30)와, 외부입력 절환부(30)의 출력단자에 연결된 제1비디오 커넥터(40)와, 외부입력 절환부(30)의 입출력단자에 연결된 제2비디오 커넥터(50)로 이루어진다. 여기에서 제2도와 비교할 때 그 구성 및 기능이 서로 같은 부분은 동일 기호를 사용하여 표현하였다.
상기한 구성에 의한 이 발명의 다른 실시예에 따른 외부입력 절환 기능을 구비한 듀얼 애널로그 비디오포트의 작용은 다음과 같다.
먼저, 제2도와 동일한 기호를 사용하는 분배 회로부(20)와 외부입력 절환부(30)와 제1, 제2비디오 커넥터(40,50)의 작용은 위에서 설명한 바와 서로 같기 때문에 표현의 중복을 피하기 위하여 그 설명을 생략한다.
이 고안의 다른 실시예에서는 외부입력 절환부(30)의 버퍼 게이트(G31,G32)와 애널로그 수이치(31,32)의 제어단자와 연결되어 있는 신호선을 키보드를 통하여 제어한다. 즉, 사용자가 키보드(60)를 통해 특정의 키를 입력하면 상기한 키 입력신호가 절환신호 발생부(70)로 출력됨으로써 절환신호 발생부(70)로부터 로우상태의 절환신호를 발생시킨다. 이 경우에 절환신호 발생부(70)로부터 입력신호 절환부(30)의 버퍼 게이트(G31,G32)와 애널로그 스위치(31,32)의 제어단자와 연결되어 있는 신호선으로 로우상태의 신호가 출력됨으로써 상기한 버퍼 게이트(G31,G32)와 애널로그 스위치(31,32)를 오프시킨다. 그리고 인버터(I31)의 출력이 하이상태의 신호가 됨으로써 애널로그 스위치(33)가 온된다.
따라서, 사용자가 키보드(60)를 이용하여 입력신호 절환부(30)의 버퍼 게이트(G31,G32)와 애널로그 스위치(31,32)의 제어단자와 연결되어 있는 신호선을 로우상태로 하면, 비디오 컨트롤러와 RAMDAC으로부터 출력되어 제1, 제2비디오 커넥터(40,50)로 입력되는 수직 및 수평 동기신호(VSYNC, HSYNC)와 영상신호(GREEN, BLUE, RED)가 외부입력 절환부(30)의 버퍼 게이트(G31, G32)와 애널로그 스위치(31,32)에 의해 차단되며, 이와 동시에 외부 컴퓨터의 비디오 커넥터로부터 출력되어 제2비디오 커넥터(50)로 입력된 외부 영상신호가 외부입력 절환부(20)의 애널로그 스위치(33)를 거쳐 제1비디오 커넥터(40)로 출력됨으로써 제1비디오 커넥터(40)에 연결된 모니터에 의해 영상이 표시된다.
이상에서와 같이 이 발명의 실시예에서, 컴퓨터로부터 출력되는 영상신호를 2개의 모니터에 동일하게 표시할 수 있으며 또한 외부 컴퓨터로부터 입력되는 영상신호를 절환하여 모니터에 표시할 수 있음으로써 하나의 모니터를 공유할 수 있도록 하는 효과를 가진 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트를 제공할 수가 있다. 이 발명의 이러한 효과는 컴퓨터의 비디오로직 분야에서 이용될 수 있다.

Claims (4)

  1. 입력되는 영상신호를 증폭하여 2개의 채널로 분배한 뒤에 출력하는 분배회로부와; 절환신호에 따라 수직 및 수평 동기신호와 분배 회로부로부터 출력되는 영상신호의 통과 및 차단을 제어하고, 수직 및 수평동기신호와 영상신호가 차단될 경우에 외부 컴퓨터로부터 출력되는 영상신호의 통로를 형성하는 외부입력절환부와; 외부입력 절환부의 출력단자에 연결된 제1비디오 커넥터와; 외부입력 절환부의 입출력단자에 연결되어 외부 컴퓨터가 연결될 경우에 외부 컴퓨터로부터 출력되는 영상신호의 입력단으로 사용되는 제2비디오 커넥터로 이루어지는 것을 특징으로 하는 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트.
  2. 제1항에 있어서, 상기한 분배 회로부는, 영상 신호선(GREEN, BLUE, RED)에 한쪽 단자가 각각 연결된 저항(R21∼R23)과; 각각의 저항(R21∼R23)의 다른 한쪽단자에 캐소드가 연결되고 애노드는 접지된 다이오드(D21∼D23)와; 영상 신호선(GREEN, BLUE, RED)에 베이스가 각각 연결되고 전원전압(Vcc)에 컬렉터가 연결된 트랜지스텨(Q21∼Q23)와; 트랜지스터(Q21∼Q23)의 에미터에 연결된 각각의 저항쌍(R24,R25,∼,R28,R29)으로 이루어지는 것을 특징으로 하는 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트.
  3. 제1항에 있어서, 상기한 외부입력 절환부는, 전압전압(Vcc)에 한쪽단자가 연결된 풀업 저항(R31)과; 풀업 저항(R31)의 다른 한쪽단자에 제어단자가 연결되고 수직 및 수평 동기신호선(VSYNC, HSYNC)에 입력단자가 각각 연결된 버퍼 게이트(G31,G32)와; 풀업 저항(R31)의 따른 한쪽단자에 제어단자가 연결되고 분배 회로부(20)의 출력단자에 입력단자가 각각 연결된 애널로그 수이치(31,32)와; 풀업저항(R31)의 다른 한쪽단자에 입력단자가 연결된 인버터(I31)와; 인버터(I31)의 출력단자에 제어단자가 연결되고 제2비디오 커넥터(50)에 입력단자가 연결되고 제1비디오 커넥터(50)에 출력단자가 연결된 애널로그 스위치(33)로 이루어지는 것을 특징으로 하는 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트.
  4. 제3항에 있어서, 상기한 버퍼 게이트(GS31,GS32) 및 애널로그 스위치(31,32)의 제어단자와 인버터(I31)의 입력단자에 연결되어 있는 신호선에 외부 커넥터를 이용하거나 또는 키보드를 이용하여 로우상태의 신호를 출력함으로써 자동, 또는 수동으로 외부입력 신호를 절환하는 것을 특징으로 하는 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트.
KR1019920008023A 1992-05-12 1992-05-12 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트 KR950002703B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920008023A KR950002703B1 (ko) 1992-05-12 1992-05-12 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920008023A KR950002703B1 (ko) 1992-05-12 1992-05-12 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트

Publications (2)

Publication Number Publication Date
KR930024483A KR930024483A (ko) 1993-12-22
KR950002703B1 true KR950002703B1 (ko) 1995-03-24

Family

ID=19333003

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920008023A KR950002703B1 (ko) 1992-05-12 1992-05-12 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트

Country Status (1)

Country Link
KR (1) KR950002703B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100595719B1 (ko) * 2000-07-28 2006-07-03 엘지전자 주식회사 외부 컴퓨터 장치의 영상 디스플레이 기능을 갖는 컴퓨터 장치

Also Published As

Publication number Publication date
KR930024483A (ko) 1993-12-22

Similar Documents

Publication Publication Date Title
US8405777B2 (en) Video switching device configured to provide at least part of a first video component from a first video source and second video component to a target video destination
US5128766A (en) Multiple television receiver with teletext function
US5493317A (en) On-screen display device for a multimode monitor and method thereof
CA2059928C (en) Multimedia expansion unit
JPS58100579A (ja) 画像再生装置における図形表示制御回路
JPS6127585A (ja) デイジタル表示システム
KR20050022406A (ko) 멀티스크린 디스플레이 시스템 및 그 제어방법
EP0189399A1 (en) Information processing apparatus
US4800429A (en) Auto sync polarity control circuit for use with monitor
US4677481A (en) Dual display monitor
US4631692A (en) RGB interface
US5343249A (en) Apparatus for preventing the simultaneous and overlapping display of characters on a television receiver monitor
KR950002703B1 (ko) 외부입력 절환기능을 구비한 듀얼 애널로그 비디오 포트
US5012342A (en) Video prioritizer and mixer
JPS63287178A (ja) 画面表示回路
KR900008519Y1 (ko) 녹색 텍스트 모드 (Text Mode) 장치
EP0549717A1 (en) High speed color display projection system and method of using same
KR940005441B1 (ko) Vga 풀페이지 모니터
KR860003477Y1 (ko) 퍼스널 콤퓨터의 영상신호 절환회로
JP2512500B2 (ja) コンピュ―タ画像およびビデオ映像を用いる教育システム
JP3474236B2 (ja) 信号制御装置
US5577192A (en) Frame register switching for a video processor
KR20030060357A (ko) 휴대용 컴퓨터 및 그 제어방법
JP3066535B2 (ja) 子画面出力ブランキング回路
JP2000305540A (ja) ディスプレイ装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050228

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee