KR940017855A - 비트 인터리빙 다중화된 신호에 대한 채널정렬 장치 - Google Patents

비트 인터리빙 다중화된 신호에 대한 채널정렬 장치 Download PDF

Info

Publication number
KR940017855A
KR940017855A KR1019920026073A KR920026073A KR940017855A KR 940017855 A KR940017855 A KR 940017855A KR 1019920026073 A KR1019920026073 A KR 1019920026073A KR 920026073 A KR920026073 A KR 920026073A KR 940017855 A KR940017855 A KR 940017855A
Authority
KR
South Korea
Prior art keywords
channel
signal
interleaving
output
demultiplexing
Prior art date
Application number
KR1019920026073A
Other languages
English (en)
Other versions
KR950005614B1 (ko
Inventor
윤영훈
정철형
박상조
유강희
Original Assignee
양승택
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소 filed Critical 양승택
Priority to KR1019920026073A priority Critical patent/KR950005614B1/ko
Publication of KR940017855A publication Critical patent/KR940017855A/ko
Application granted granted Critical
Publication of KR950005614B1 publication Critical patent/KR950005614B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명은 광 케이블 TV(CATV)의 종단장치/망 종단장치(LT/NT)에 있어서, 비트 인터리빙 다중화된 신호에 대한 채널정렬장치에 관한 것이다.
본 발명은, 입력되는 직렬 데이타 스트림(S1,S2,S3)에 대하여 3 : 1 다중화된 신호스트림으로 변환하여 전송매체로 출력하는 비트인터리빙 다중화 수단(11)과, 전송매체를 통한 상기 인터리빙 다중화 수단(11)의 출력인 신호 스트림에 대해 1 : 3 역다중화를 통한 신호 변환을 한 신호(01,02,03)를 출력하는 비트 인터리빙 역다중화수단(12)과, 상기 비트 인터리빙 역다중화 수단(12)의 일출력신호(01) 스트림에 포함된 채널번호를 검출하여 그에 따른 제어신호(CS0,CS1)를 생성하여 출력하는 채널번호 검출수단(13)과, 상기 비트 인터리빙 역다중화수단(11)의 출력신호(01,02,03)에서 다중화시 각 채널 데이터 프레임내에 갖도록 한 고유의 채널번호를 검출하여 채널에 대한 정렬을 수행하는 채널 정렬수단(14)을 구비한다.

Description

비트 인터리빙 다중화된 신호에 대한 채널정렬 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 전체적인 구성도, 제2도는 155.52Mb/s 프레임 구성도, 제3도는 채널정렬부의 입력신호에 대한 상태도, 제4도는 채널정렬부의 회로도, 제5도는 본 발명에 의한 타임 다이아그램.

Claims (2)

  1. 광케이블 TV(CATV)의 선로 종단장치/망 종단장치(LT/NT)에 있어서, 입력되는 직렬 데이터스트림(S1, S2, S3)에 대하여 3 : 1다중화된 신호스트림으로 변환하여 전송매체로 출력하는 비트인터리빙 다중화수단(11)과, 전송매체를 통한 상기 인터리빙 다중화수단(11)의 출력인 신호스트림에 대해 1 : 3역다중화를 통한 신호변환을 한 신호(01, 02, 03)를 출력하는 비트인터리빙 역다중화수단(12)과, 상기 비트인터리빙 역다중화수단(12)의 일출력신호(01) 스트림에 포함된 채널번호를 검출하여 그에 따른 제어신호(CS0, CS1)를 생성하여 출력하는 채널번호 검출수단(13)과, 상기 비트인터리빙 역다중화수단(11)의 출력신호(01, 02, 03)에서, 다중화시 각 채널 데이터 프레임내에 갖도록 한 고유의 채널번호를 검출하여 채널에 대한 정렬을 수행하는 채널정렬수단(14)을 구비한 것을 특징으로 하는 채널정렬 장치.
  2. 제1항에 있어서, 상기 채널정렬수단(14)은, 비트인터리빙 역다중화기(12)의 출력(01, 02, 03)을 입력으로 받고, 채널번호 검출회로(13)의 출력신호(CS0, CS1)를 제어단으로 입력받는 제1 내지 제3멀티플렉서(31 내지 33)와, 상기 제1멀티플렉서(31)의 두 입력단에 연결된 두 개의 D플립플롭(34, 35)과, 상기 제2멀티플렉서(32)의 일입력단에 연결된 D플립플롭(36)을 구비하는 것을 특징으로 하는 채널정렬 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920026073A 1992-12-29 1992-12-29 비트인터리빙 다중화된 신호에 대한 채널정렬장치 KR950005614B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920026073A KR950005614B1 (ko) 1992-12-29 1992-12-29 비트인터리빙 다중화된 신호에 대한 채널정렬장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920026073A KR950005614B1 (ko) 1992-12-29 1992-12-29 비트인터리빙 다중화된 신호에 대한 채널정렬장치

Publications (2)

Publication Number Publication Date
KR940017855A true KR940017855A (ko) 1994-07-27
KR950005614B1 KR950005614B1 (ko) 1995-05-27

Family

ID=19347200

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920026073A KR950005614B1 (ko) 1992-12-29 1992-12-29 비트인터리빙 다중화된 신호에 대한 채널정렬장치

Country Status (1)

Country Link
KR (1) KR950005614B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7653092B2 (en) 2005-09-28 2010-01-26 Electronics And Telecommunications Research Institute Time-division multiplexing/demultiplexing system and method

Also Published As

Publication number Publication date
KR950005614B1 (ko) 1995-05-27

Similar Documents

Publication Publication Date Title
US5058104A (en) Tdm demultiplexer with dedicated maintenance channels to indicate high-speed line faults to low speed circuits
WO2000036780A3 (en) High speed linking module
KR870011798A (ko) 디지탈 신호 전송 시스템
KR850700207A (ko) 비데오 및 오디오 신호 전송용 송신기
JP3094087B2 (ja) インタフエースユニツト
KR960036742A (ko) 데이타 수신 장치, 데이타 송수신 장치 및 이들을 이용한 데이타 전송 시스템
KR20020021744A (ko) 광전송 시스템에서 전송속도 무관 광 교차-접속 장치
KR940017855A (ko) 비트 인터리빙 다중화된 신호에 대한 채널정렬 장치
KR900015486A (ko) 광파이버 데이터 링크 시스템
KR960039766A (ko) 보드의 n : 1 다중화 절체 기능을 가진 회로
KR960036674A (ko) 51메가 프레임의 단순다중/역다중을 이용한 1.2기가 광전송장치
KR100248411B1 (ko) 파장분할 다중화 방식 버퍼 메모리 구현방법
KR0151912B1 (ko) 동기식 다중 채널을 정렬하는 채널 정렬 스위치
KR100388963B1 (ko) 듀얼포트 램을 이용한 데이터버스 공유회로
KR970068672A (ko) 155m 데이타 스위칭을 이용한 1.2g 광전송장치 및 방법
JPS62112430A (ja) チヤネルパルス発生装置
KR910005629A (ko) 타임 스위치 장치
JPS63222532A (ja) 同期多重化方式
KR980007128A (ko) 48개 51m 프레임의 다중화를 이용한 2.5g 광전송장치 및 방법
KR960043630A (ko) 에이치디에스엘(hdsl)의 회선 절체 장치
KR920003780A (ko) 광 catv용 신호 다중화 전송장치
KR940013210A (ko) 비트 인터리빙 다중화된 신호에 대한 채널 번호와 스킵펄스를 이용한 리프레임 회로
KR960039730A (ko) 8개의 채널구분정보를 이용한 단순 다중/역다중 1.2기가 광전송장치
KR970057767A (ko) 광 케이블 티비(catv) 시스템의 분배 스위치 망에서 비디오 데이타의 지터 흡수 및 비디오 신호 송신 장치
KR970056055A (ko) 디지탈 전전자 교환기의 광가입자 접속장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971227

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee