KR940010202B1 - 광다중전송시스템의 데이터프레임구조 - Google Patents
광다중전송시스템의 데이터프레임구조 Download PDFInfo
- Publication number
- KR940010202B1 KR940010202B1 KR1019920000956A KR920000956A KR940010202B1 KR 940010202 B1 KR940010202 B1 KR 940010202B1 KR 1019920000956 A KR1019920000956 A KR 1019920000956A KR 920000956 A KR920000956 A KR 920000956A KR 940010202 B1 KR940010202 B1 KR 940010202B1
- Authority
- KR
- South Korea
- Prior art keywords
- bits
- frame
- multiframe
- transmission system
- frame structure
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/07—Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/062—Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
- H04J3/0623—Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
내용 없음.
Description
제 1 도는 종래의 광전송시스템의 데이터프레임구조를 설명하는 도면.
제 2 도는 본 발명에 따른 광전송시스템의 데이터프레임구조를 설명하는 도면이다.
* 도면의 주요부분에 대한 부호의 설명
F0, F1 : 프레임패턴 S1, S2, S3, S4 : 서비스채널데이터
ph, ps : 패리티비트 C1, C2, C3 : 스터핑제어비트
본 발명은 광전송시스템의 데이터프레임구조에 관한 것으로, 특히 90Mbps 및 45Mbps 전송이 가능하면서 바이트단위로 처리되는 다양한 종류의 정보서비스 및 하드웨어의 단순화가 요구되는 광전송시스템에 적합한 프레임구조에 관한 것이다.
종래 90Mbps급 광전송시스템의 프레임구조는 제 1 도에 도시된 바와 같이 주프레임과 부프레임으로 구성된 멀티프레임구조로 되어 있고, 10개의 부프레임으로 구성된 주프레임의 배열패턴(M1,M0)은 5개의 부프레임마다 1과 0이 반복되는 "1, 0"패턴으로 되어 있으며, 매 부프렘임인 패턴(F1,F1,F0,F0)의 142번째 타임슬럿마다 "1100"패턴이 반복되고 있다. 상기 멀티프레임은 총5,680비트의 타임슬럿이 갖추어져 있고, 순수한 채널정보비트(I)는 5.600개가 포함되어 있으며, 프레임동기를 위해 42비트, 1개의 패리티비트(P), 절체감시 등의 제어비트(SW, SV), 타합선을 위한 비트(OW) 및 사용자회선을 위한 비트(S)도 할당되어 있다. 또, 하나의 멀티프레임내에는 어떠한 서비스도 규정되지 않는 비트(N)가 14개 존재한다. 이러한 종래의 90Mbps급 광전송시스템의 프레임구조에 따르면, 수신단의 프렘동기시스템은 먼저 부프레임의 "1100"프레임패턴(F1,F1,F0,F0)을 검출하여 부프렘동기를 완료한 다음, 주프레임의 동기화 과정으로 진입하여 5개의 부프렘마다 첫번째 오버헤드(over head)비트자리에 1과 0이 반복되는 것을 검출한다. 또한, 정보비트(I)의 자리에는 2채널의 정보비트가 비트-인터리빙방식(bit-interleaving)으로 삽입되거나 분리되고, 각 채널당 3개의 스터핑 제어비트(C)가 포함되어 스터핑요구시 해당체널의 스터핑제어비트가 모두 "1"로 전송되며, 해당타임슬럿에 정보비트대신 스터핑비트를 삽입하게 된다. 이에 대해, 스터핑이 필요치 않는 경우에는 해당채널의 스터핑제어비트(C11,C12,C13 ; C21,C22, C23)는 모두 0으로 전송되고, 스터핑용 타임슬럿에는 그대로 정보비트가 할당되어 전송된다.
그런데, 상술한 종래의 90Mbps 광전송시스템의 프레임구조는 고속의 데이터처리를 위한 하드웨어구성시 ECL 회로를 이용해야 하므로 소비전력이 크고, 그에 따른 발열에 대한 대책이 고려되어야만 된다. 더욱이 제 1 도의 프레임구조에서는 사용하지 않는 비트(N)가 다수 포함되므로 서비스 및 전송효율이 열화된다는 문제가 있다.
본 발명은 상술한 종래기술의 문제를 해결하기 위해 이루어진 것으로, 바이트단위로 처리되는 정보서비스 및 하드웨어의 단순화가 광전송시스템에 유효한 광다중전송시스템의 프레임구조를 제공함에 그 목적이 있다.
이와 같은 목적을 달성하기 위해, 본 발명에 따른 광전송시스템의 데이터프레임은 채널별로 구분된 대칭 2중구조를 갖는 8개의 부프레임에 의해 하나의 멀티프레임이 형성되고, 이 멀티프레임은 멀티프레임검출용비트(M0,M1,M2,M3 ; m0,m1,m2,m3)와, 각 프레임마다 10비트씩 존재하는 프레임패턴(F0,F1), 3종류의 원격루우프백제어비트(R1,L1,L2), 사용자 서비스데이터전송용 서비스채널을 제공하는 바이트단위의 서비스데이터(S1,S2,S3,S4), 오더와이어사용을 위한 타합선비트(V1,V2), 패리티체크를 위한 복수종류의 패리티비트(ph,ps), 채널 스터핑 비트의 인터리빙을 제어하기 위한 스터핑제어비트(C1,C2,C3)로 구성된 것을 특징으로 한다.
이하 본 발명에 대해 첨부도면을 참조하여 상세히 설명한다.
제 2 도는 본 발명에 대한 90Mbps급 광전송시스템의 데이터프레임구조를 나타낸 도면으로, 이 멀티프레임구조는 총 11,360개의 타임슬롯으로 구성되는 한편, 하나의 멀티프레임은 제 1 도에 도시된 기존프레임구조에 비해 채널별로 구분된 대칭의 2중구조방식으로 8개의 부프레임으로 구성된다.
또, 상기 멀티프레임에는 멀티프레임검출용 비트(M0,M1,M2,M3 ; m0,m1,m2,m3)가 포함되어 상기 M0,M1,M2,M3비트는 "1110"으로 정의하는 반면 m0,m1,m2,m3비트는 상기 M0,M1,M2,M3를 반전시킨 "1"로 정의하여 프레임동기화과정수행시 인접한 2비트를 검색함으로써 프레임동기알고리즘을 간단하게 구성할 수 있는 동시에 특성도 양호해지도록 하고 있다.
또, 프레임패턴(F0, F1)이 포함되는 바, 그 프레임패턴을 "0 1"로 정의하여 각 부프레임마다 10비트씩 할당해 주고 있다.
또한, 본 발명에 따른 프레임구조에서는 3종류의 원격루우프백제어를 할 수 있도록 원격루프백 제러비트(L1,L2,R1)가 각각 1비트식 할당되어 있고, 그 원격루으프백에는 90M 원격루우프백과 채널 1, 채널2 원격루우프백이 포함되어 있다.
이에 더하여, 사용자 서비스데이터전송용으로 4종의 서비스채널데이터(S1,S2,S3,S4)가 제공되는바, 이는 멀티 프레임구조상에서 바이트단위로 구성되어 신호처리에 유리하도록 되어 있다. 서비스 채널 데이터(S1,S2,S3,S4)는 하나의 부프레임에 각각 한 비트씩 할당되어지므로, 8개의 부프레임으로 이루어진 제 2 도의 한 멀티프레임에는 서비스 채널 데이터(S1,S2,S3,S4)가 8비트 즉 1바이트 만큼 존재한다. 광전송시스템에 입출력되는 사용자 서비스 데이터는 서비스 채널 데이터(S1,S2,S3,S4)중에 삽입되어 전송된다. 그리고, 오더와이어(oder wire)사용을 위해 2개의 타합장치를 타합장치를 사용할 수 있도록 타합선비트(V1,V2)가 설정된다 타합선비트(V1,V2)에는 운용자간의 음성통화를 위한 음성신호가 삽입되는데, 운용자간의 음성신호는 먼저 PCM(Pulse Code Modulation)과정을 거쳐 디지탈 신호로 변환된 후 타합선 비트(V1,V2)에 삽입되어 전송된다. 타합선비트(V1,V2)는 하나의 부프레임에는 각각 한 비트씩 할당되어지므로, 8개의 부프레임으로 이루어진 제 2 도의 한 멀티프레임에는 합선비트(V1,V2)가 8비트 즉 1바이트만큼 존재한 다. 또한 패리티에러체크를 위해 2종의 패리티비트(ph, ps)가 제공되어 있고, 1프레임내에 스터핑제어비트(C1,C2,C3)를 2회 제공하여 스터핑율을 기존프레임구조와 동일하게 하고 있으며, 채널정보전송을 위해 총11,200개의 정보비트가 제공된다.
상술한 바와 같이 구성된 본 발명에 따른 프레임구조를 이용하는 90Mbps 광다중전송시스템은 수신단의 프레임검출시 프레임내에서 282비트마다 반복되는 프레임패턴(F0,F1="1")을 검출하여 멀티프레임동기를 유지한 다음 멀티프레임검출패턴 M0 m0("10"), M1 m1("10"), M2 m2("10"), M3 m3("1")을 검색하여 멀티프레임을 동기시키게 된다.
또, 정보비트는 비트-인터리빙방식으로 삽입하거나 분리하고, 채널당 스터핑제어비트(C1,C2,C3)가 모드 1이면 해당채널스터핑비트에 더미(dummy)데이터를 삽입하여 전송한다.
이상에서 설명한 바와 같이, 90Mbps 광전송시스템에 본 발명에 따른 프레임구조를 이용함으로써 CMOS로 게이트어레이를 제작하는 것이 가능하게 되고, 사용자채널을 위한 비트라던지 오더와이어를 위한 비트가 바이트단위로 할당되어지므로 신호처리에 유리하며, 2대의 타합장치를 이용할 수 있다. 또한 프레임동기특성이 향상되는 한편 3종의 원격 루우프백이 제공되므로 시험이 용이해지며, 광중계기가 전송로상에 존재하는 경우 구간별 패리티에러체크도 가능하게 된다.
Claims (1)
- 채널별로 구분된 대칭 2중구조를 갖는 8개의 부프레임에 의해 하나의 멀티프레임이 형성되고, 이 멀티프레임은 멀티프레임검출용 비트(M0,M1,M2,M3 ; m0,m1,m2,m3)와, 각 프레임마다 10비트씩 존재하는 프레임패턴(F0,F1)과, 3종류의 원격루우프백제어비트(R1,L1,L2)와, 사용자서비스데이터전송용 서비스채널을 제공하는 바이트 단위의 서비스데이터(S1,S2,S3,S4)와, 오더와이어사용을 위한 타합선비트(V1,V2)와, 패리티체크를 위한 복수종류의 패리티비트(ph,ps)와, 채널 스터핑 비트의 인터리빙을 제어하기 위한 스터핑제어비트(C1,C2,C3)를 포함하는 것을 특징으로 하는 광다중전송시스템의 프레임구조.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920000956A KR940010202B1 (ko) | 1992-01-24 | 1992-01-24 | 광다중전송시스템의 데이터프레임구조 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920000956A KR940010202B1 (ko) | 1992-01-24 | 1992-01-24 | 광다중전송시스템의 데이터프레임구조 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930017335A KR930017335A (ko) | 1993-08-30 |
KR940010202B1 true KR940010202B1 (ko) | 1994-10-22 |
Family
ID=19328227
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920000956A KR940010202B1 (ko) | 1992-01-24 | 1992-01-24 | 광다중전송시스템의 데이터프레임구조 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940010202B1 (ko) |
-
1992
- 1992-01-24 KR KR1019920000956A patent/KR940010202B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930017335A (ko) | 1993-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4667324A (en) | Network multiplex structure | |
US5598442A (en) | Self-timed parallel inter-system data communication channel | |
US3742145A (en) | Asynchronous time division multiplexer and demultiplexer | |
JPH077935B2 (ja) | 時分割多重分離装置 | |
US5434858A (en) | Virtual tributary path idle insertion using timeslot interchange | |
US5434691A (en) | Communications system having optical transmission line switching system | |
JPS6247397B2 (ko) | ||
JPH0626341B2 (ja) | 通信装置 | |
US4862480A (en) | Digital data service system | |
US5550831A (en) | TDMA satellite communication system for transmitting serial subsignal data | |
US5914952A (en) | Tributary unit signal cross-connection apparatus | |
US3602647A (en) | Control signal transmission in time division multiplex system communications | |
KR940010202B1 (ko) | 광다중전송시스템의 데이터프레임구조 | |
CA1200934A (en) | Synchronising arrangement | |
US4964122A (en) | TDM data transmission system | |
ES8404764A1 (es) | Perfeccionamientos en un dispositivo para el desmultiplexado sincrono de una senal de multiplexado por distribucion en el tiempo | |
US5541931A (en) | Data optical transmission apparatus utilizing multiplexer/demultiplexer mode | |
KR100252835B1 (ko) | 시분할 신호의 다중화/역다중화 및 속도 변환 장치 | |
JP3344319B2 (ja) | デマンドアサイン多重化装置とその制御方法 | |
KR0148411B1 (ko) | 멀티미디어 네트워크의 체널다중화장치 | |
JP2967705B2 (ja) | フレーム同期方式 | |
KR100464499B1 (ko) | 광 전송장비의 데이터통신채널 장치 | |
EP0220808A3 (en) | Multiplexer for digital signals | |
CA1048178A (en) | Digital multiplexing | |
KR100237456B1 (ko) | 다중화를 위한 프레임 구조 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19970213 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |