KR940008560Y1 - Digital signal processing device - Google Patents

Digital signal processing device Download PDF

Info

Publication number
KR940008560Y1
KR940008560Y1 KR92013012U KR920013012U KR940008560Y1 KR 940008560 Y1 KR940008560 Y1 KR 940008560Y1 KR 92013012 U KR92013012 U KR 92013012U KR 920013012 U KR920013012 U KR 920013012U KR 940008560 Y1 KR940008560 Y1 KR 940008560Y1
Authority
KR
South Korea
Prior art keywords
buffer ram
data
recording
analog
signal
Prior art date
Application number
KR92013012U
Other languages
Korean (ko)
Other versions
KR940004142U (en
Inventor
안한준
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR92013012U priority Critical patent/KR940008560Y1/en
Publication of KR940004142U publication Critical patent/KR940004142U/en
Application granted granted Critical
Publication of KR940008560Y1 publication Critical patent/KR940008560Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00007Time or data compression or expansion
    • G11B2020/00014Time or data compression or expansion the compressed signal being an audio signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

내용 없음.No content.

Description

동시 기록ㆍ재생 가능한 디지탈신호 처리장치Digital signal processing device capable of simultaneous recording and playback

제1도는 종래 기록ㆍ재생 가능한 디지탈신호 처리장치 구성도.1 is a block diagram of a conventional digital signal processing apparatus capable of recording and reproducing.

제2도는 본 고안 동시 기록ㆍ재생 가능한 디지탈신호 처리장치 구성도.2 is a block diagram of a digital signal processing apparatus capable of simultaneously recording and reproducing the present invention.

제3도의 (a)는 입력측 버퍼램의 저장 및 기톡시간 예시도, (b)는 출력측 버퍼램의 저장 및 재생시간 예시도.Figure 3 (a) is an illustration of the storage and write time of the input buffer RAM, (b) is a view of the storage and playback time of the output buffer RAM.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 아날로그/디지탈 변환기 2 : 압축부1: Analog-to-digital converter 2: Compression part

3 : 에라정정 인코더 4 : 기록부3: Erra correction encoder 4: Record

5 : 메디아 6 : 재생부5: media 6: play part

7,17 : 버퍼램 8 : 에러정정 디코더7,17: buffer RAM 8: error correction decoder

9 : 신장부 10 : 디지탈/아날로그 변환기9 extender 10 digital / analog converter

18 : 기록ㆍ재생 제어부 SW1: 절환스위치18: recording and playback control unit SW 1: change-over switch

본 고안은 동시 기록ㆍ재생 가능한 디지탈신호 처리장치에 관한 것으로, 특히 오디오기기에 있어서 신호를압축하여 기륵과 재생을 동시에 실현하도록 하는 동시 기록ㆍ재생 가능한 디지탈신호 처리장치에 관한 것이다.The present invention relates to a digital signal processing apparatus capable of simultaneous recording and reproducing, and more particularly, to a digital signal processing apparatus capable of simultaneously recording and reproducing audio and audio signals so as to simultaneously realize the reproduction and reproduction.

재1도는 종래 기록ㆍ재생 가능한 디지탈신호 처리장치 구성도로서, 이에 도시한 바와같이 입력신호(Si)를디지탈신호로 변환하는 아날로그/디지탈변환기(1)와, 그 아날로그/디지탈 변환기(1)의 출력 신호를 임의의 압축비로 압축하는 압축부(2)와, 그 압축부(2)에서 압축된 신호의 에라를 정정하기 위한 에라정정 인코더(3)와,그 에라정정 인코더(3)의 출력신호를 메디아(5)에 기록하는 기록부(4)와, 상기 메디아(5)로부터 신호를 읽어들이는 재생부(6)와, 그 재생부(6)로 부터의 출력신호를 임시적으로 저장하는 버퍼램(7)과, 그 버퍼램(7)으로부터 출력되는 신호에서 에라를 정정하기 위한 에라정정 디코더(8)와, 그 에라정정 디코더(8)의 출력신호를 원래의 신호로 복원하는 신장부(9)와, 그 신장부(9)에서 복원된 신호를 아날로그신호로 변환하는 디지탈/아날로그 변환기(10)로 구성하였다.FIG. 1 is a block diagram of a conventional digital signal processing apparatus capable of recording and reproducing. As shown therein, an analog / digital converter 1 for converting an input signal Si into a digital signal and the analog / digital converter 1 of the same are shown. A compression unit 2 for compressing the output signal at an arbitrary compression ratio, an erratic encoder 3 for correcting the error of the signal compressed by the compression unit 2, and an output signal of the erratic encoder 3 A recording unit 4 for recording the data into the media 5, a reproducing section 6 for reading signals from the media 5, and a buffer RAM for temporarily storing output signals from the reproducing section 6; (7), an error correction decoder 8 for correcting an error in the signal output from the buffer RAM 7, and an expansion unit 9 for restoring the output signal of the error correction decoder 8 to the original signal. ) And digital / analog for converting the signal restored by the decompression unit 9 into an analog signal. It was composed of ventilation (10).

이와같이 구성된 종래 기록ㆍ재생 가능한 디지탈신호 처리장치는 입력신호(S1)가 아날로그/디지탈 변환기(1)로 입력되면, 그 아날로그/디지탈 변환기(1)는 입력신호(Si)를 디지탈화 하는데, 이때 비트레이트(BitRate)는 예를 들어 미니 디스크 시스템(MiniDisc System)일 경우 샘플링 주파수(fs)를 441.KHz라 하고, 스테레오의 좌ㆍ우체널을 16bit로 양자화되어 있다고 가정하면 이때의 비트 레이트(BltRate)는 44.1×10³×2×16=1.4bits/sec가 된다.In the conventional recording / reproducing digital signal processing apparatus configured as described above, when the input signal S1 is input to the analog / digital converter 1, the analog / digital converter 1 digitalizes the input signal Si. For example, (BitRate) assumes that the sampling frequency (fs) is 441.KHz for the MiniDisc System, and the bit rate BltRate is 44.1 x 10 3 x 2 x 16 = 1.4 bits / sec.

이와같은 비트 레이트가 압축부(2)로 입력되면, 그 압축부(2)는 이를 300kbits/sec의 비트 레이트를 갖는 디지탈신호로 압축하여 출력하며, 에라정정 인코더(3)는 이 디지탈신호에서 에라를 정정하여 기록부(4)로 출력한다. 이에따라 상기 기록부(4)는 이 디지탈신호를 메디아(5)에 기록하게 되는데, 이때 상기 기록부(4)에서메디아(5)에 기록되는 디지탈신호의 비트 레이트는 1.4M bits/sec가 된다.When such a bit rate is input to the compression unit 2, the compression unit 2 compresses it into a digital signal having a bit rate of 300 kbits / sec and outputs it, and the error correction encoder 3 generates an error in this digital signal. Is corrected and output to the recording unit 4. Accordingly, the recording unit 4 records the digital signal in the media 5, where the bit rate of the digital signal recorded in the media 5 in the recording unit 4 is 1.4 M bits / sec.

이와같이 상기 메디아(5)에 기록된 1.4M bits/sec의 비트 레이트를 갖는 디지탈신호는 재생부(6)에 의해 재생되어 1M bits용량의 버퍼램(7)에 저장되며, 이때 그 버퍼램(7)의 출력 비트 레이트는 압축비에 따라 300kbits/sec로 출력된다. 따라서 1M bits용량의 버퍼램(7)에서 300k bits/sec의 데이타를 출력하므로, 약3초간의 여유시간이 발생하게 된다.In this way, the digital signal having the bit rate of 1.4 M bits / sec recorded in the media 5 is reproduced by the reproducing section 6 and stored in the buffer RAM 7 having a capacity of 1 M bits. ) Output bit rate is output at 300kbits / sec depending on the compression ratio. Accordingly, since 300k bits / sec of data is output from the buffer RAM 7 having a capacity of 1M bits, a spare time of about 3 seconds is generated.

따라서 외부 충격등으로 인해 픽업(pick-up)이 상기 재생부(6)로 부터 데이타를 읽어들일 수 없을때 이 여유시간동안 디스크의 위치를 찾아 데이타를 읽어들이면, 이상없이 데이타를 재생할 수 있게 된다.Therefore, when a pick-up cannot read data from the playback unit 6 due to an external impact or the like, the data can be reproduced without any abnormality by reading the data by finding the position of the disk during the spare time. .

따라서, 상기에서 설명한 버퍼램(7)에서 출력되는 데이타가 에라정정 디코더(8)로 입력되어 에라가 정정된후 신장부(9)로 입력되면, 그 신장부(9)는 300k bits/sec의 비트 레이트를 갖는 데이타를 원래의 비트 레이트인 1.4M bits/sec로 복원하여 디지탈/아날로그 변환기(10)로 출력한다.Therefore, when the data output from the above-described buffer RAM 7 is inputted to the erratic decoder 8 and the error is corrected and then input to the decompression unit 9, the decompression unit 9 is 300k bits / sec. The data having the bit rate is restored to the original bit rate of 1.4 M bits / sec and output to the digital / analog converter 10.

이에따라 그 디지탈/아날로그 변환기(10)는 데이타를 아날로그신호로 변환되어 출력(So)하게 된다.Accordingly, the digital to analog converter 10 converts the data into an analog signal and outputs it.

상기에서 설명한 바와같이 종래 기록ㆍ재생 가능한 디지탈신호 처리장치는 데이타재생시 버퍼램의 입ㆍ출력비트 데이타의 차이에서 시간차가 반생하게 되는데, 이때 버퍼램에 저장된 데이타양이 어느 정도 출력이 된후에만 메디아에서 재생을 하여 버퍼램에 저장을 하게된다.As described above, in the conventional recording / reproducing digital signal processing apparatus, the time difference occurs by the difference between the input / output bit data of the buffer RAM during data reproduction, and only after the amount of data stored in the buffer RAM is output to some extent. The media is played back and stored in the buffer RAM.

따라서 재생부가 데이타를 읽어들이지 않는 동안 다른 동작을 하지 못하므로 시스템의 효율성이 저하되는 문제점이 있었다.Therefore, there is a problem that the efficiency of the system is lowered because the playback unit does not perform other operations while not reading data.

본 고안은 이러한 문제점을 해결하기 위하여 기록측에도 버퍼램을 부가하여 기록측과 재생측 램에 남아있는정보량을 비교판단함으로써 기록과 재생을 동시에 할 수 있도록 하는 동시 기록ㆍ재생 가능한 디지탈신호 처리장치를 안출한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.In order to solve this problem, the present invention provides a digital signal processing apparatus capable of simultaneously recording and reproducing by adding a buffer RAM to the recording side and comparing and judging the amount of information remaining in the recording and reproducing RAM. If it is described in detail with reference to the accompanying drawings as follows.

제2도는 본 고안 동시 기록ㆍ재생 가능한 디지탈신호 처리장치 구성도로서, 이에 도시한 바와 같이 입력신호(Si)를 디지탈신호로 변환하는 아날로그/디지탈 변환기(1)와, 그 아날로그/디지탈 변환기(1)와 출력신호를 임의의 압축비로 압축하는 압축부(2)와, 그 압축부(2)에서 압축뒨 신호의 에라를 정정하는 에라정정 인코더(3)와, 그 에라정정 인코더(3)의 출력신호를 일시적으로 저장하는 버퍼램(17)과, 그 버퍼램(17)에 저장된 데이타를 메디아(5)에 기록하는 기록부(4)와, 상기 메디아(5)에 기록된 데이타를 재생하는 재생부(6)와, 그 재생부(6)에서 재생된 데이타를 일시적으로 저장하는 버퍼램(7)과 그 버퍼램(7)에 저장된 데이타의 에라를 정정하는에라 정정 디코더(8)와, 그 에라정정 디코더(8)의 출력신호를 원래 데이타로 복원하는 신장부(9)와, 그 신장부(9)에서 복원된 데이타를 아날로그신호로 변환하여 출력(So)하는 디지탈/아날로그 변환기(10)와 상기 버퍼램(7)(17)에 저장된 데이타를 비교판단하여 절환스위치(SW1)를 제어하는 기록/제생 제어부(18)로 구성한다.2 is a block diagram of a digital signal processing apparatus capable of simultaneously recording and reproducing the present invention. As shown in FIG. 2, an analog / digital converter 1 for converting an input signal Si into a digital signal, and an analog / digital converter 1 thereof. ) And an compression unit (2) for compressing the output signal at an arbitrary compression ratio, an erratic encoder (3) for correcting the error of the compressed signal by the compression unit (2), and an output of the erratic encoder (3). A buffer RAM 17 for temporarily storing signals, a recording unit 4 for recording the data stored in the buffer RAM 17 into the media 5, and a reproducing unit for reproducing the data recorded in the media 5; (6), an error correction decoder 8 for temporarily storing data stored in the buffer RAM 7, a buffer RAM 7 for temporarily storing the data reproduced in the reproduction section 6, and the error. To the decompression unit 9 for restoring the output signal of the correction decoder 8 to the original data, and to the decompression unit 9. Converting the restored data into an analog signal output (So) digital / analog converter 10 and the buffer RAM 7, the recording / jesaeng to determine the data stored in a comparison (17) for controlling the change-over switch (SW 1) to It consists of the control part 18.

이와같이 구성된 본 고안의 작용 및 효과를 미니 디스크 시스템을 예를 들어 상세히 설명하면 다음과 같다.The operation and effects of the present invention configured as described above will be described in detail with an example of a mini-disc system.

입력신호(Si)가 아날로그/디자탈변환기(1)로 입력되어, 그 아날로그/디지탈 변환기(1)는 그 입력신호(Si)를아날로그신호로 변환하여 압축부(2)로 출력한다. 이때 압축부(2)로 인가되는 데이타의 비트 레이트(Bit Rate)는 1.4M bits/sec이다. 따라서 그 압축부는 비트 레이트가 1.4M bits/sec인 테이타를 1/5로 압축된, 즉 비트레이트가 300k bits/sec의 데이타로 압축하여 에라정정 인코터(3)로 출력하면, 그 에라정정 인코더(3)는 그 300kbitㄴ/sec의 데이타를 1M bits용량인 버퍼램(17)에 저장하는데 이때 제3도의 (가)에 도시한 바와같이 300k bits/sec의 테이타로 상기 버퍼램(17)을 채우는데 약3초의 시간이 걸리게 되고 그 버퍼램(17)에는 출력되는 데이타의 비트 레이트는 1.4m blts/sec가 된다.An input signal Si is input to the analog / digital converter 1, and the analog / digital converter 1 converts the input signal Si into an analog signal and outputs it to the compression unit 2. FIG. At this time, the bit rate of the data applied to the compression unit 2 is 1.4M bits / sec. Therefore, the compression unit compresses data having a bit rate of 1.4 M bits / sec to 1/5, that is, compresses it into data of 300 k bits / sec and outputs it to the erratic encoder 3, and the erratic encoder (3) stores the 300kbit / sec data in the buffer RAM 17 having a capacity of 1M bits, wherein the buffer RAM 17 is stored at 300k bits / sec as shown in (a) of FIG. It takes about 3 seconds to fill, and the bit rate of data output to the buffer RAM 17 is 1.4 m blts / sec.

따라서 기록부(4)는 상기 버퍼램(17)에서 출력되는 1.4M bits/sec의 데이타를 메디아(5)에 기록하게 되는테, 이때의 기록시간은 제3도의 (가)와 같이 약 1초의 시간이 걸리게 된다.Therefore, the recording unit 4 records the 1.4M bits / sec data output from the buffer RAM 17 to the media 5, and the recording time at this time is about 1 second as shown in FIG. This takes

이와같이 상기 메디아(5)에 기록된 데이타는 재생부(6)에 의해 재생되어 1M bits/sec 용량의 버퍼램(7)에저장되는데 이때 상기 메디아(6)에서 재생되는 데이타의 비트 레이트는 1.4M bits/sec이고, 상기 메디아(5)로부터 상기 버퍼램(7)에 저장되는 시간은 제3도의 (나)에 도시한 바와같이 약1초의 시간이 걸리계 된다. 이와같이 상기 버퍼램(7)에 저장된 데이타는 압축비에 따라 비트 레이트가 300k bits/sec의 데이타로 에라정정 디코더(8)로 출력되고, 이에따라 그 에라정정 디코더(8)는 데이타에서 에라를 정정하여 신장부(9)로 출력하면, 그신장부(9)는 윈래의 데이타신호인 1.4M bits/sec로 복원한다. 이 복원된 데이타는 디지탈신호이므로 디지탈/아날로그 변환기(10)에서 아날로그신호로 변환되어 출력(So)되어 진다.In this way, the data recorded in the media 5 is reproduced by the reproducing section 6 and stored in the buffer RAM 7 having a capacity of 1M bits / sec. In this case, the bit rate of the data reproduced in the media 6 is 1.4M. bits / sec and the time stored in the buffer RAM 7 from the media 5 takes about 1 second as shown in (b) of FIG. In this way, the data stored in the buffer RAM 7 is output to the erratic decoder 8 at a bit rate of 300 k bits / sec according to the compression ratio. Accordingly, the erratic decoder 8 corrects the error in the data and expands it. When outputted to section 9, the extension section 9 restores 1.4M bits / sec, which is the original data signal. Since the recovered data is a digital signal, it is converted into an analog signal by the digital / analog converter 10 and outputted (So).

이때 기록/재생 제어부(18)는 상기 버퍼램(7)(17)의 데이타 저장량을 비교하여 절환스위치(SW1)를 구동함으로써 재생과 기록이 동시에 가능토록 한다.At this time, the recording / reproducing control unit 18 compares the data storage amount of the buffer RAMs 7 and 17 to drive the switching switch SW 1 so that playback and recording can be performed simultaneously.

즉, 현재 메디아(5)에 기록된 데이타가 재생되어 버퍼램(7)에 저장된 데이타가 출력측(So)로 출력된다면 상기 버퍼램(7)에 출력되기까지 약 3초의 시간이 걸리게 된다.That is, if data currently recorded in the media 5 is reproduced and data stored in the buffer RAM 7 is outputted to the output side So, it takes about 3 seconds to output to the buffer RAM 7.

따라서 약 3초의 여유시간동안 기록/재생 제어부(18)는 절환스위치(SW1)를 기록단자(a)에 접속하여 버퍼램(17)에 저장된 데이타를 메디아에 기록할 수 있게 하고, 반대로, 입력신호(Si)가 버퍼램(17)에 저장되는 시간이 약3초가 절리므로, 이 기간동안 상기 기록/재생 제어부(18)는 상기 절환스위치(SW1)를 재생단자(b)에 접속하여 메디아(5)에 기록되는 데이타를 버퍼램(7)에 저장할 수 있게 된다. 따라서 상기 기록/재생 제어부(18)는 절환스위치(SW1)를 번갈아 절환하여 상기의 동작을 수행하게 된다.Therefore, during the spare time of about 3 seconds, the recording / reproducing control unit 18 connects the switching switch SW 1 to the recording terminal a so that the data stored in the buffer RAM 17 can be recorded in the media. Since the time for which the signal Si is stored in the buffer RAM 17 is about 3 seconds, the recording / reproducing controller 18 connects the switching switch SW 1 to the reproducing terminal b during this period. The data recorded in (5) can be stored in the buffer RAM 7. Accordingly, the recording / reproducing control unit 18 alternately switches the switching switch SW 1 to perform the above operation.

상기에서 실명한 바와같이 본 고안은 출력신호에 음성신호를 더빙하여 재생과 동시에 기록이 가능하고, 또한 재생하는 동안 다른 오디오기기로 부터 데이타를 입력받아 기록할 수 있는 유용한 효과가 있다.As can be seen from the above, the present invention can dub a voice signal to an output signal to simultaneously record and play it, and also has a useful effect of receiving and recording data from another audio device during playback.

Claims (3)

입력신호(Si)를 디지탈신호로 변환하는 아날로그/디지탈 변환기(1)와, 그 아날로그/디지탈 변환기(1)의출력신호를 임의의 압축비로 압축하는 압축부(2)와, 그 압축부(2)로부터 출력되는 데이타의 에라를 정정하는에라정정 인코더(3)와, 그 에라정정 인코더(3)의 출력신호를 일시적으로 저장하는 버퍼램(17)와, 그 버퍼램(17)에 저장된 데아타를 메디아(5)에 기록하는 기록부(4)와, 상기 메디아(5)에 기록된 데이타를 재생하는 재생부(6)와, 그 재생부(6)에서 재생된 데이타를 저장하는 버퍼램(7)과, 그 버퍼램(7)에서 출력되는 데이타의 에라를 정정하는 에라정정 디코더(8)와, 그 에라정정 디코더(⒤의 출력신호를 아날로그신호로 변환하여 출력하는 디지탈/아날로그 변환기(10)와, 상기 버퍼램(7)(17)에 저장된 데이타를 비교하여 절환스위치(SW1)를 구동하는 기록/재생 제어부(18)로 구성되는 것을 특징으로 하는 동시 기록ㆍ재생 가능한 디지탈신호 처리장치.An analog / digital converter 1 for converting an input signal Si into a digital signal, a compression unit 2 for compressing an output signal of the analog / digital converter 1 at an arbitrary compression ratio, and the compression unit 2 An error correction encoder 3 for correcting an error of data outputted from the subfield 1), a buffer RAM 17 for temporarily storing an output signal of the error correction encoder 3, and a data stored in the buffer RAM 17. Recording section 4 for recording the data recorded in the media 5, a reproducing section 6 for reproducing the data recorded in the media 5, and a buffer RAM 7 for storing the data reproduced in the reproducing section 6; ), An error correction decoder 8 for correcting an error of data output from the buffer RAM 7, and an error correction decoder (digital-to-analog converter 10 for converting an output signal of i) into an analog signal and outputting the analog signal. and a recording / re-compares the data stored in the buffer RAM (7) 17 for driving the change-over switch (SW 1) Simultaneous recording and playback possible digital signal processor being configured to control unit 18. 제1항에 있어서, 버퍼램(7)의 용량은 입력 비트 레이트가 출력비트 레이트보다 크게 설정됨을 특징으로하는 동시 기록ㆍ재생 가능한 디지탈신호 처리장치.The digital signal processing apparatus according to claim 1, wherein the capacity of the buffer RAM (7) is set such that an input bit rate is set larger than an output bit rate. 제1항에 있어서, 버퍼램(17)의 용량은 출력 비트 레이트가 입력 비트 레이트보다 크게 설정됨을 특징으로하는 동시 기록ㆍ재생 가능한 디지탈신호 처리장치.The digital signal processing apparatus according to claim 1, wherein the capacity of the buffer RAM (17) is set such that an output bit rate is set larger than an input bit rate.
KR92013012U 1992-07-14 1992-07-14 Digital signal processing device KR940008560Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92013012U KR940008560Y1 (en) 1992-07-14 1992-07-14 Digital signal processing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92013012U KR940008560Y1 (en) 1992-07-14 1992-07-14 Digital signal processing device

Publications (2)

Publication Number Publication Date
KR940004142U KR940004142U (en) 1994-02-24
KR940008560Y1 true KR940008560Y1 (en) 1994-12-23

Family

ID=19336735

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92013012U KR940008560Y1 (en) 1992-07-14 1992-07-14 Digital signal processing device

Country Status (1)

Country Link
KR (1) KR940008560Y1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100571072B1 (en) * 1997-07-10 2006-07-25 소니 가부시끼 가이샤 Recording/playback apparatus, recording/playback method and recording medium

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100571072B1 (en) * 1997-07-10 2006-07-25 소니 가부시끼 가이샤 Recording/playback apparatus, recording/playback method and recording medium

Also Published As

Publication number Publication date
KR940004142U (en) 1994-02-24

Similar Documents

Publication Publication Date Title
JP2630085B2 (en) Recording and playback devices
JPH0561695B2 (en)
KR930007329B1 (en) Recording/reproducing apparatus
US5247396A (en) PCM signal recording method and apparatus for recording four-channel data to be compatible with two-channel data
CA1310108C (en) Apparatus for processing digital data
KR940008560Y1 (en) Digital signal processing device
US5247399A (en) Digital video recording and playback apparatus using different read and write operations for each individual memory
JP3772932B2 (en) Disk unit
JPH05216487A (en) 'karaoke' @(3754/24)singing with recorded accompaniment) device
US20030128648A1 (en) Playback device and storage medium
US6044198A (en) Digital signal recording/reproducing device with editor
US5737139A (en) Digest variable speed reproducing apparatus for a video cassette recorder and method therefor
US20020004722A1 (en) Voice speed converting apparatus
KR100385049B1 (en) Digital magnetic recorder/player capable of recording/playing a plurality of sorts of audio data and a recording/playing method thereof
EP0865041B1 (en) Method and apparatus for the processing and outputting of data
JP3318771B2 (en) Digital signal processor
KR0165266B1 (en) Voice signal recording reproducing melthdo and device thereof for video tape recorder
KR100203242B1 (en) Device for the frequency compensation of a magnetic recording/reproducing equipment
JP3128489B2 (en) Information playback device
KR0162243B1 (en) Digest audio system for digital vcr
JP2939710B2 (en) Video / audio recording / playback device
JPH076508A (en) Information recording and reproducing system
JPH02101682A (en) Pcm signal recording and reproducing device
JPS5851323B2 (en) Error detection method
JPH05183521A (en) Compression signal recording and reproducing device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20020830

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee