KR940007808B1 - 비데오 텍스 단말기의 전원 자동 차단회로 - Google Patents
비데오 텍스 단말기의 전원 자동 차단회로 Download PDFInfo
- Publication number
- KR940007808B1 KR940007808B1 KR1019910026017A KR910026017A KR940007808B1 KR 940007808 B1 KR940007808 B1 KR 940007808B1 KR 1019910026017 A KR1019910026017 A KR 1019910026017A KR 910026017 A KR910026017 A KR 910026017A KR 940007808 B1 KR940007808 B1 KR 940007808B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- terminal
- gate
- chip set
- input
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
Abstract
내용 없음.
Description
제 1 도는 본 발명의 전체적인 구성을 보인 블록 다이어 그램.
제 2 도는 본 발명에 의한 회로의 작동을 구현하기 위한 플로우 챠트.
* 도면의 주요부분에 대한 부호의 설명
1 : 마이크로 프로쎄서 2 : 롬
3 : 칩셋트 4 : 디코더
5 : 오어게이트 6 : 오어게이트
7 : 반전기 8 : 앤드게이트
9 : 스위칭 레귤레이터 10 : 낸드게이트
본 발명은 전화선을 이용하여 정보를 검색하기 위한 비데오 텍스 단말기에 있어서 키보드의 조작이나 송수신 데이터의 입력이 없는 불사용시간에는 전원을 자동으로 차단할 수 있게 하는 비데오 텍스 단말기의 전원 자동 차단회로에 관한 것이다.
주지하는 바와 같이 기존의 비데오 텍스 단말기는 전원을 사용자가 직접 오프 시켜주도록 되어 있는 것이며 부주의 하여 전원을 오프시키지 못하고 방치시켰을 경우에는 전력을 불필요하게 낭비하게 될 뿐만아니라 기기의 수명을 단축시키게 되는 불이익을 초래 하는 것이다.
본 발명은 이러한 문제점을 해결하기 위하여 비데오 텍스 단말기에 최소화된 하드웨어를 추가하여 줌으로써 불사용시에 자동으로 전원이 차단되도록 함을 목적으로 하는 것이다.
본 발명은 이러한 목적을 달성하기 위하여 비데오 텍스 단말기의 마이크로 프로쎄서와 롬에 퍼스널 컴퓨터의 IBM/XT를 지원하는 주변장치가 내장된 칩세트를 접속하고 이의 출력과 디코더, 게이트와 반전기 등을 연결하여 그 출력으로 스위칭 레귤레이터를 제어할 수 있도록 한 것으로 이를 첨부된 도면에 따라 상세히 설명하면 다음과 같다.
비데오 텍스 단말기의 프로쎄서(1)와 시스템 초기화 프로그램, 에뮬레이션, 비데오 텍스 프로그램이 수록된 롬(2)과 퍼스널 컴퓨터의 IBM/XT를 지원하는 어드레스/데이터 버퍼, 버스 콘트롤러, 클럭 발생기, 지연 로직, 메모리 디코딩회로, 시스템 셋업회로 등 주변장치가 내장된 칩세트(3)를 연결하고 칩세트(3)의 어드레스 단자(A1-A3)에는 출력이 오어게이트(5)와 연결된 디코더(4)의 입력을 접속하고 오어게이트(5)의 입력과 칩세트(3)의 IOWR단자(11)를 연결하고 오어게이트의 출력과 칩세트(3)의 출력 단자(D0-D3)가 입력에 연결된 낸드게이트(10)의 출력을 오어게이트(6) 입력에 연결하며 오어게이트(6)의 출력과 모뎀 및 비디오 그래픽 어레이의 RDY단자를 앤드게이트(8)의 입력에 연결하고 칩세트의 IORDY단자(12)에 그 출력을 접속하며, 오어게이트(6)와 앤드게이트(8)의 입력이 반전기(7)를 거쳐 스위칭 레귤레이터(9)의 제어단자에 접속되도록 하여서 된 것이다.
이러한 본 발명은 전원을 인가하여 사용자가 정상적으로 키보드나 모뎀을 조작하여 데이터를 송신하거나 수신하는 경우에는 칩세트(3)가 롬(2)에서 시스템의 초기화에 필요한 프로그램을 가져오고 프로쎄서(1)의 이에 의하여 프로그램을 운용함으로써 시스템이 초기화되도록 하는 것이며 이어서 사용자에 의하여 비데오 텍스 프로그램을 칩세트(3)를 통하여 롬(2)으로부터 가져다가 프로쎄서(1)가 실행시킴으로써 정상적인 동작을 하게 되는 것이다.
이와같은 상태에서는 마이크로 프로쎄서(1)가 제 2 도에 보인 바와 본 발명의 실시를 위하여 롬(2)에 수록된 서브 루틴에 의하여 송수신 데이타가 있는지 와 키보드 입력이 있는 지를 연속적으로 검사하게 되며 송수신 데이터나 키보드 입력이 없는 경우에는 계속 검사를 실시하는 것이고 있는 경우에는 다른 프로그램(비데오 텍스 소프트웨어)을 실행한다.
반면에 사용자가 키보드를 전혀 조작하지 않거나, 모뎀을 경유한 데이터의 송수신이 없는 경우에는 프로쎄서(1)가 롬(2)에 수록된 제 2 도의a 부분으로 보인 루틴을 수행하게 되어 카운트 플랙을 1만큼 증가시키게 되는 것이며 칩세트의 타이머가 프로쎄서(1)에 의하여 제어되어 작동하는데 예를 들면 1초동안에 18.2클럭을 인지하기 때문에 3분간이라면 18.2를 180으로 곱한 값인 3276에 도달하였는지를 검사하여 아니면 그 값이 될때까지 계속 작업을 수행하게 되는 것이다.
이러한 과정을 수행하는 동안 만일 키보드나 데이타의 출력이 있는 경우에는 언제라도 모뎀 및 비데오 비스플레이 어레이의 RDY단자를에 신호가 입력되어 앤드게이트(8)의 출력이 칩세트(3)의 IORDY단자(12)에 입력되어 칩세트(3)의 출력을 리셋트 시키게 되고 제 2 도a에 보인 루틴에 의하여 칩세트(3)의 카운트 플랙을 리셋트시켜 오어게이트(6)의 출력을 연속적으로 하이레벨로 함으로써 반전기(7)의 출력이 로우레벨로 되는 현재의 상태로 하는 것이다.
그러나 카운트 플랙의 값이 3276이 되도록 키보드의 조작이나 모뎀으로의 데이터 송수신이 없는 경우에는 디코더(4)의 입력과 단자E1-E3이 값이 다음과 같이 되어 그 출력이 로우레벨이 되고 그 결과 오어게이트(6)의 출력역시 로우레벨이 되어 반전기(7)의 출력을 하이레벨로 함으로서 스위칭 레귤레이터(9)가 DC출력을 차단하여 전원공급을 중지시킴으로써 전원의 자동차단이 이루어지는 것이다.
이때 물론 칩세트(3)의 출력 단자(D0-D3)는 모두 하이인 상태이므로 로우레벨의 출력을 내게 되고 칩세트(3)의 IOWR단자(11) 역시 로우레벨을 내고 있어 오로지 디코더(4)의 출력에 의하여 반전기(7)의 출력이 결정되는 상태임은 물론이다.
아울러 제 2 도의 플로우 챠트에 의하면 카운트가 3276에 이르는 순간 출력값이 IBM PC XT의 바이오스 프로그램상에서 사용하지 않는 포트값중의 하나인 280(OFH)가 되도록 되어 있어 중복을 방지하기 위함이다.
이와같이 하여 본 발명은 사용자가 키보드를 조작하지 않음과 동시에 모뎀을 통한 데이터의 송수신이 전혀 없는 상태로 롬(2)에 수록하게 되는 규정시간을 경과하게 되면 자동으로 비데오 텍스 단말기의 전원을 차단하게 되는 것이어서 불필요한 전력의 낭비를 막아 경제적운용이 가능하도록 하는 것이며 불필요한 작동이 이루어지지 않게 하여 기기의 수명연장 효과를 얻을수 있게 되는 유용한 발명이다.
Claims (1)
- 비데오 텍스 단말기에 있어서, 시스템 초기화 프로그램, 에뮬레이신, 비데오 텍스 프로그램 등과 함께 칩세트(3)의 카운트 플랙값이 1초동안의 클럭갯수에 원하는 시간을 곱하여 얻은 값이 되었는지를 검사하고 되었으면 소정의 값을 칩세트(3)를 통하여 출력시키도록 하는 루틴을 수록하여서된 롬(2) 및 마이크로 프로쎄서(1)와, 퍼스널 컴퓨터의 IBM/XT를 지원하는 어드레스/데이터 버퍼, 버스 콘트롤러, 클럭발생기, 지연 로직, 메모리 디코딩회로, 시스템 셋업회로 등 주변장치가 내장된 칩세트(3)를 연결하고, 칩세트(3)의 어드레스단자(A1-A3)에 연결된 디코더(4)와, 전기디코더(4)의 출력과 칩세트(3)의 IOWR단자(11)를 입력에 접속하여서된 오어게이트(10)와, 상기 오어게이트(5)의 출력과 낸드게이트(10)의 출력을 입력에 연결하여서된 오어게이트(6)와, 모뎀 및 비디오 그래픽 어레이의 RDY단자를 입력에 연결하고 오어게이트(6)의 출력과 발전기(7)의 입력을 그 입력측에 접속하고 그 출력을 칩세트(3)의 IORDY단자(12)에 접속하여서 된 앤드 게이트(8)와, 반전기(7)의 출력을 스위칭 레귤레이터(9)의 제어 단자에 접속하여서 됨을 특징으로 하는 비데오 텍스 단말기의 전원 자동 차단 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910026017A KR940007808B1 (ko) | 1991-12-31 | 1991-12-31 | 비데오 텍스 단말기의 전원 자동 차단회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910026017A KR940007808B1 (ko) | 1991-12-31 | 1991-12-31 | 비데오 텍스 단말기의 전원 자동 차단회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930013941A KR930013941A (ko) | 1993-07-22 |
KR940007808B1 true KR940007808B1 (ko) | 1994-08-25 |
Family
ID=19327440
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910026017A KR940007808B1 (ko) | 1991-12-31 | 1991-12-31 | 비데오 텍스 단말기의 전원 자동 차단회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940007808B1 (ko) |
-
1991
- 1991-12-31 KR KR1019910026017A patent/KR940007808B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930013941A (ko) | 1993-07-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5530879A (en) | Computer system having power management processor for switching power supply from one state to another responsive to a closure of a switch, a detected ring or an expiration of a timer | |
JP3188826B2 (ja) | Apm(拡張パワー・マネジメント)用自動バックアップ装置 | |
JP3197796B2 (ja) | サスペンド・システム用多機能パワー・スイッチとフィードバックled | |
EP0889387B1 (en) | Controlling a power state of a computer | |
KR920002754B1 (ko) | 전력 소비 절약용슬립 기능을 갖는 마이크로컴퓨터 시스템 | |
CA2176677C (en) | Power supply circuit with power saving capability | |
JP3224715B2 (ja) | コンピュータ・システムをウェイクさせる低電力リング検出 | |
US6523128B1 (en) | Controlling power for a sleeping state of a computer to prevent overloading of the stand-by power rails by selectively asserting a control signal | |
JP3193596B2 (ja) | 電源切断後のユーザ・オプションの自動リストア | |
US4870570A (en) | Control system for multi-processor | |
US5559966A (en) | Method and apparatus for interfacing a bus that operates at a plurality of operating potentials | |
EP0381021A2 (en) | Power saving system | |
EP0510241A2 (en) | Upgradeable/downgradeable computer | |
KR900006842A (ko) | 컴퓨터 시스템의 전력소모 감소장치 | |
EP0780000A1 (en) | Performing system tasks at power-off using system management interrupt | |
US5515539A (en) | Apparatus and method for reducing power consumption by peripheral devices after downloading a program therefrom | |
US5696987A (en) | Hardware based interface for emulation of a standard system control processor | |
KR950001418B1 (ko) | 세트업 기능 및 폽업 기능을 구비한 휴대용 컴퓨터의 폽업 제어 시스템 | |
US5581692A (en) | Automatic clearing of power supply fault condition in suspend system | |
KR940007808B1 (ko) | 비데오 텍스 단말기의 전원 자동 차단회로 | |
US5805904A (en) | Power control circuit of at least one computer expansion slot | |
KR100586981B1 (ko) | 컴퓨터시스템 및 그 제어방법 | |
KR960014161B1 (ko) | 키보드의 키 입력 감지회로 | |
CN101470510B (zh) | 节省绘图卡用电的主机装置及计算机系统 | |
KR970066802A (ko) | 퍼스널컴퓨터의 전력제어방법 및 그 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000726 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |