KR940006821Y1 - 수평동기 신호 검출 회로 - Google Patents

수평동기 신호 검출 회로 Download PDF

Info

Publication number
KR940006821Y1
KR940006821Y1 KR2019880014358U KR880014358U KR940006821Y1 KR 940006821 Y1 KR940006821 Y1 KR 940006821Y1 KR 2019880014358 U KR2019880014358 U KR 2019880014358U KR 880014358 U KR880014358 U KR 880014358U KR 940006821 Y1 KR940006821 Y1 KR 940006821Y1
Authority
KR
South Korea
Prior art keywords
transistor
collector
base
horizontal
output
Prior art date
Application number
KR2019880014358U
Other languages
English (en)
Other versions
KR900005889U (ko
Inventor
황정환
Original Assignee
금성일렉트론 주식회사
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성일렉트론 주식회사, 문정환 filed Critical 금성일렉트론 주식회사
Priority to KR2019880014358U priority Critical patent/KR940006821Y1/ko
Publication of KR900005889U publication Critical patent/KR900005889U/ko
Application granted granted Critical
Publication of KR940006821Y1 publication Critical patent/KR940006821Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음.

Description

수평동기 신호 검출 회로
제1도는 종래의 수평동기신호 검출을 앤드게이트 및 입, 출력 타이밍도.
제2도는 본 고안의 수평동기신호 검출회로도.
제3도는 제2도의 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
R1∼R12: 저항 C1: 콘덴서
D1, D2: 다이오드 Q1∼Q10: 트랜지스터
ZD1: 제너다이오드
본 고안은 티브이(TV)나 브이씨알(VCR)용 수평동기신호 검출회로에 관한 것으로, 특히 시간지연에 관한 것으로, 특히 시간지연에 관계없이 수평동기신호 검출의 정확도를 높이고 수평동기신호 검출용 집적회로의 설계에 적당하도록 한 수평동기신호 검출회로에 관한 것이다.
종래에서는 첨부도면 제1도에서와 같이 수평발진회로의 수평발진펄스가 일측 입력단에 인가되는 앤드게이트의 타측 입력단에 수평동기신호를 입력하여 앤드게이트의 출력으로 수평동기신호를 검출하였다.
즉, 기준신호로서의 수평발진펄스에 대해 동위상으로 반전된 수평동기 신호가 입력되면, 앤드게이트의 출력이 로우로 유지되어 수평동기신호가 검출되는데, 두 입력의 위상을 맞추기가 매우 힘들며, 위상이 정확히 맞지 않으면 출력에 펄스가 발생하여 수평동기신호를 검출하지 못하는 문제점이 있었다.
본 고안은 상기와 같은 종래의 문제점을 감안하여, 수평동기신호의 위상에 관계없이 수평동기신호를 정확히 검출할 수 있는 수평동기신호 검출회로를 안출한 것으로, 이를 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.
제2도는 본 고안의 수평동기신호 검출회로도로서, 이에 도시한 바와같이 수평발진펄스(HP)가 저항(R2)을 통해 트랜지스터(Q1)의 베이스에 인가되게 접속함과 아울러 반전된 수평동기신호(HS)가 저항(R8)을 통해 트랜지스터(Q5)의 베이스에 인가되게 접속하고, 전원(Vcc)이 트랜지스터(Q6)의 콜렉터에 인가됨과 아울러 저항(R1)을 통해 직렬의 다이오드(D1) 및 제너다이오드(ZD1)에 인가되게 접속하여, 그 접속점을 저항(R3)을 통해 그 트랜지스터(Q6)의 베이스에 인가되게 접속하고, 상기 트랜지스터(Q6)의 에미터를 트랜지스터(Q6)의 콜랙터에 접속함과 아울러 저항(R4)을 통해서는 상기 트랜지스터(Q1)의 콜렉터 및 트랜지스터(Q4)의 베이스에 접속하고, 저항(R5)을 통해서는 상기 트랜지스터(Q4)의 콜렉터 및 트랜지스터(Q2)의 에미터에 접속하며, 저항(R6)을 통해서는 상기 트랜지스터(Q2), (Q3)의 베이스에 접속하며, 저항(R7)을 통해서는 상기 트랜지스터(Q3)의 에미터 및 트랜지스터(Q5)의 콜렉터에 접속하며, 저항(R10)을 통해서는 트랜지스터(Q7)의 콜렉터 및 상기 트랜지스터(Q8)의 베이스에 접속하여, 상기 트랜지스터(Q5)의 콜렉터 및 베이스 사이에 콘덴서(C1)를 접속하고, 그의 에미터를 저항(R9) 및 트랜지스터(Q9)의 베이스에 접속하고, 상기 트랜지스터(Q8)의 에미터를 다이오드(D2)를 통해 상기 트랜지스터(Q9)의 콜렉터에 접속함과 아울러 저항(R11)을 다시 통해 트랜지스터(Q10)의 베이스에 접속하고, 상기 전원(Vcc)이 저항(R12)을 통해 트랜지스터(Q10)의 콜렉터에 인가되게 접속한 후 그 접속점에 출력단자(Dout)를 접속하여 구성한 것으로, 이와같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.
전원(Vcc)이 인가되면, 그 전원(Vcc)이 트랜지스터(Q6)의 콜렉터에 인가됨과 아울러 저항(R1)을 통해 다이오드(D1)을 통해 다이오드(D1) 및 제너다이오드(ZD1)에 의해 그 트랜지스터(Q6)의 베이스측에 일정 바이어스 전압으로 인가되므로 그의 에미터에 일정전압이 출력되고, 이 출력전압은 트랜지스터(Q8)의 콜렉터에 인가됨과 아울러 저항(R4), (R5), (R6), (R7), (R10)을 각기 통해 트랜지스터(Q1)의 콜렉터 및 트렌지스터(Q4)의 베이스, 트랜지스터(Q4)의 콜렉터, 트랜지스터(Q2, Q3)의 베이스, 트랜지스터(Q5)의 콜렉터, 트랜지스터(Q7)의 콜렉터 및 트렌지스터(Q8)의 베이스에 각기 인가된다.
따라서, 이때 제3도의 (a)와 같은 파형의 수평발진펄스(HP)가 입력되면, 그 수평발진펄스(HP)는 저항(R2)을 통해 트랜지스터(Q1)의 베이스에 인가되므로, 그의 콜렉터에 제3도의 (b)와 같이 상기 수평발진펄스(HP)가 반전되어 출력되고, 이 출력펄스는 트랜지스터(Q4)의 베이스에 인가되므로 그의 콜렉터에 제3도의 (c)와 같이 그 출력펄스가 다시 반전되어 출력된다. 즉, 이때 트랜지스터(Q4)의 콜렉터에 상기 수평발진펄스(HP)와 동상의 펄스신호가 출력되어 트랜지스터(Q2)의 에미터에 인가된다.
또한, 반전된 수평동기신호(HS)가 제3도의 (d)와 같이 입력되면, 그 수평동기신호(HS)는 저항(R6)을 통해 트랜지스터(Q5)의 베이스에 인가되므로, 그의 콜렉터에 그 수평동기신호가 반전되어 출력된다. 그런데, 그 트랜지스터(Q5)의 콜렉터 및 베이스 사이에 콘덴서(C1)가 접속되어, 그 트랜지스터(Q5)의 오프시에 그 콘덴서(C1)의 충전전류에 의해 그의 콜렉터전위가 서서히 중가되고, 이에따라 그 트랜지스터(Q5)의 콜렉터에 출력되는 펄스신호의 파형은 제3도의 (e)와 같이 되어 그 저전위 구간폭이 넓어지게 된다.
따라서 반전된 수평동기신호(HS)의 위상이 수평발진펄스(HP)의 위상과 일치하지 않더라도 그 수평동기신호(HS)에 따라 트랜지스터(Q5)의 콜렉터에 나타나는 펄스신호의 저전위 폭이 넓어지므로, 트랜지스터(Q4)의 콜렉터에 고전위가 나타날때 트랜지스터(Q5)의 콜렉터에 고전위가 나타날 때 트랜지스터(Q4)의 콜렉터에는 저전위가 나타나있게 된다. 이와같이 트랜지스터(Q4)의 콜렉터에 고전위가 나타나고, 트랜지스터(Q5)의 콜렉터에는 저전위가 나타나고, 트랜지스터(Q5)의 콜렉터에 저전위가 나타날 때, 트랜지스터(Q2)는 오프되고, 트랜지스터(Q3)는 포화상태가 되어 그의 콜렉터인 트랜지스터(Q7)의 베이스에 저전위가 인가되며, 또한 트랜지스터(Q4)의 콜렉터에는 저전위가 나타나고 트랜지스터(Q5)의 콜렉터에 고전위가 나타날 때, 트랜지스터(Q2)는 포화상태가 되고, 트랜지스터(Q3) 오프되어 그의 콜렉터인 트랜지스터(Q7)의 베이스에 저전위가 인가된다.
결국 수평발진펄스(HP)와 반전된 수평동기신호(HS)의 위상만이 일치하지 않는 경우에는 트랜지스터(Q2),(Q3)중 어느 하나가 포화상태로 되어 트랜지스터(Q7)의 베이스에 저전위가 인가된다. 따라서, 이때 그 트랜지스터(Q7)가 오프되어 그의 콜렉터에 고전위가 출력되고, 또한 이때 상기 트랜지스터(Q7)의 에미터에 저전위가 출력되므로 트랜지스터(Q8)가 도통되어 그의 에미터에 고전위가 출력되므로 트랜지스터(Q9)가 오프된다. 에미터에 고전위가 출력되므로 출력되므로 트랜지스터(Q9)가 오프된다. 이에 따라 상기 트랜지스터(Q8)의 에미터에 출력된 고전위가 다이오드(D2) 및 저항(R11)을 통해 트랜지스터(Q10)의 베이스에 인가되어 그를 도통시키므로 출력단자(Dout)에 저전위신호가 출력된다.
한편, 수평발진펄스(HP) 및 반전된 수평동기신호(HS)의 동기가 맞지 않는 경우에는 트랜지스터(Q4), (Q5)의 콜렉터에 동시에 고전위 또는 저전위가 나타나게 된다. 따라서 그 트랜지스터(Q4), (Q5)의 콜렉터에 동시에 고전위가 나타나는 경우에는 트랜지스터(Q2) (Q3)가 모두 오프되어 트랜지스터(Q7)의 베이스에 고전위가 인가되므로 그 트랜지스터(Q7)가 도통된다. 이에따라 트랜지스터(Q8)는 오프되고, 트랜지스터(Q9)는 도통되어, 그 트랜지스터(Q9)의 콜렉터에 저전위가 출력되므로 트랜지스터(Q10)가 오프되어 그의 콜렉터인 출력단자(Dout)에 고전위신호가 출력된다.
그리고, 트랜지스터(Q4), (Q5)의 콜렉터에 동시에 고전위가 나타나지 않는 경우에는 상기의 설명에서와 같이 동작되어 출력단자(Dout)에 저전위신호가 출력된다. 즉, 수평펄스신호(HP) 및 반전된 수평동기신호(HS)의 동기가 맞지 않는 경우에는 출력단자(Dout)에 펄스 신호가 출력된다.
이상에서 설멸한 바와같이 본 고안은 수평동기신호의 펄스폭을 증가시켜 수평동기신호의 위상에 관계없이 수평동기신호의 검출을 행하므로 시간지연을 고려할 필요가 없으며, 수평동기신호의 검출의 정확도를 높이는 효과를 갖게 된다.

Claims (1)

  1. 수평발진펄스(HP) 및 반전된 수평동기신호(HP)가 트랜지스터(Q1), (Q5)의 베이스측에 각기 인가되게 접속하여 그 트랜지스터(Q1)의 콜렉터를 트랜지스터(Q4)의 베이스에 접속하고, 상기 트랜지스터(Q5)의 콜렉터 및 베이스 사이에 콘덴서(C1)를 접속함과 아울러 상기 트랜지스터(Q4), (Q5)의 콜렉터를 베이스가 공통 접속된 트랜지스터(Q2), (Q3)의 에미터에 각기 접속하며, 상기 트랜지스터(Q2), (Q3)의 콜렉터를 트랜지스터(Q7)의 베이스에 접속하여, 그의 콜렉터 및 에미터를 트랜지스터(Q8), (Q9)의 베이스에 각기 접속하며, 상기 트랜지스터(Q8)의 에미터를 다이오드(D2)를 통해 상기 트랜지스터(Q9)의 콜렉터 및 트랜지스터(Q10)의 베이스측에 접속한 후 그 트랜지스터(Q10)의 콜렉터에 출력단자(Dout)를 접속하여 구성된 것을 특징으로 하는 수평동기신호 검출회로.
KR2019880014358U 1988-08-31 1988-08-31 수평동기 신호 검출 회로 KR940006821Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880014358U KR940006821Y1 (ko) 1988-08-31 1988-08-31 수평동기 신호 검출 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880014358U KR940006821Y1 (ko) 1988-08-31 1988-08-31 수평동기 신호 검출 회로

Publications (2)

Publication Number Publication Date
KR900005889U KR900005889U (ko) 1990-03-09
KR940006821Y1 true KR940006821Y1 (ko) 1994-10-01

Family

ID=19278952

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880014358U KR940006821Y1 (ko) 1988-08-31 1988-08-31 수평동기 신호 검출 회로

Country Status (1)

Country Link
KR (1) KR940006821Y1 (ko)

Also Published As

Publication number Publication date
KR900005889U (ko) 1990-03-09

Similar Documents

Publication Publication Date Title
US4783604A (en) Buffer circuit for outputting signals of different polarities
AU602444B2 (en) An improved circuit arrangement for detecting cross over by an alternating voltage of a fixed reference voltage level
KR920015378A (ko) 기판 바이어스 회로
KR940006821Y1 (ko) 수평동기 신호 검출 회로
US5045943A (en) Synchronous signal separation circuit
KR930008707Y1 (ko) 클램프 회로
KR900005139Y1 (ko) 의사동기 발생회로
SU1190506A1 (ru) Устройство формировани пр моугольных импульсов из переменного напр жени
KR890004961Y1 (ko) 16/64 칼라 및 수직/수평 스위칭 절환회로
KR910008271Y1 (ko) 수평 위상 조정회로
KR930005667Y1 (ko) 자동 스위칭 회로
JP2699610B2 (ja) 同期信号分離回路
KR930005145Y1 (ko) Vcr의 튜닝 지시회로
JPH07120935B2 (ja) スイツチング回路
JPS5850684Y2 (ja) バ−ストゲ−トパルス形成回路
JPS5953726B2 (ja) 鋸歯状波発生装置
SU788360A1 (ru) Формирователь импульсов
JPS5919474Y2 (ja) Afc回路等の位相比較回路
KR870003013Y1 (ko) 바이어스 전압이 필요없는 단안정 멀티 바이브레이터
SU725220A1 (ru) Компаратор на транзисторах разного типа проводимости
KR930002666Y1 (ko) 모니터의 수직 출력회로
KR890005518Y1 (ko) 수직동기신호 스위칭회로
KR900009572Y1 (ko) 수평발진 회로의 발진 주파수 자동 제어회로
JPH0349504Y2 (ko)
KR900007372Y1 (ko) Vcr의 영상동기 신호 검파회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030919

Year of fee payment: 10

EXPY Expiration of term