KR940006091Y1 - 다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로 - Google Patents

다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로 Download PDF

Info

Publication number
KR940006091Y1
KR940006091Y1 KR92003110U KR920003110U KR940006091Y1 KR 940006091 Y1 KR940006091 Y1 KR 940006091Y1 KR 92003110 U KR92003110 U KR 92003110U KR 920003110 U KR920003110 U KR 920003110U KR 940006091 Y1 KR940006091 Y1 KR 940006091Y1
Authority
KR
South Korea
Prior art keywords
flip
unit
flop
output
signal
Prior art date
Application number
KR92003110U
Other languages
English (en)
Other versions
KR930020504U (ko
Inventor
한기준
민병권
Original Assignee
유재환
현대중공업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유재환, 현대중공업 주식회사 filed Critical 유재환
Priority to KR92003110U priority Critical patent/KR940006091Y1/ko
Publication of KR930020504U publication Critical patent/KR930020504U/ko
Application granted granted Critical
Publication of KR940006091Y1 publication Critical patent/KR940006091Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/94Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the way in which the control signals are generated
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음

Description

다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로
제1도는 이 고안의 실시예에 따른 다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로의 블럭도이다.
제2도는 이 고안의 실시예에 따른 다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로의 상세회로이다.
이 고안은 다중 스위치의 온/오프 선택동작 표시기능을 갖는 인터페이스 회로에 관한 것으로서, 여러개의 스위치중에서 사용자가 원하는 기능을 수행하기 위한 해당 스위치를 작동시킬 경우에 선택된 스위치를 시각적으로 확인하고, 해당 신호를 전송할 수 있도록 하는 다중 스위치의 온/오프 선택동작 표시기능을 갖는 인터페이스 회로에 관한 것이다.
종래에는 여러기능을 갖추고 있는 장치를 동작시킬 경우에는 중앙처리장치(CPU)에서 판단된 상황에 따라 원하는 기능을 수행하기 위한 회로를 동작시키기 위한 신호를 출력시켜 상황에 맞는 기능을 실행한다.
그러므로 조건이 만족되지 않을 경우에는 사용자 임의로 원하는 가능을 선택하여 실행시킬 수 없게 된다.
따라서 어떤 기능을 점검하기 위한 동작이나 임의로 원하는 동작을 실행할 수 없에 되며, 현재 진행중인 동작이 어떤 기능을 실행하기 위한 것인지를 사용자가 정확히 판단할 수 없게 된다.
그러므로 이 고안의 목적은 상기한 종래의 문제점을 해결하기 위한 것으로, 여러 기능을 실행할 수 있는 장치를 작동시키기 위해 해당 스위치를 선택할 경우 선택된 기능의 스위치 동작상태를 확인하고 해당 스위치의 동작에 따른 신호를 전송할 수 있도록 하는 다중 스위치의 온/오프 선택동작 표시기능을 갖는 인터페이스 회로를 제공하기 위한 것이다.
그러므로 상기한 목적을 달성하기 위한 이 고안의 구성은 사용자가 여러개의 스위치에 중에서 실행하고자 하는 기능의 스위치를 선택할 수 있도록 하는 스위칭부와; 상기 스위칭부의 스위치 상태에 따라 입력신호의 상태가 가변되어 리세트신호를 제어하는 플립플롭 제어부와; 상기 스위칭부의 동작상태에 따라 클럭단자로 입력되는 클럭신호가 가변되고, 상기 플립플롭 제어부의 출력신호에 따라 리세트단자의 신호가 가변되어 스위칭부에서 인가되는 각 클럭신호가 가변될 때 해당 출력신호 및 반전 출력신호가 가변되는 플립플럽부와; 상기 플립플럽부의 출력신호를 입력으로 하여 스위칭부의 동작상태에 따른 해당 신호를 출력하는 인코더 출력부와; 상기 플립플럽부의 반전 출력신호가 인가되어, 스위칭부의 동작상태를 외부로 표시하는 상태 표시부와; 상기 플립플럽부의 반전 출력단자와 연결되어, 상기 플립플럽부로부터 입력되는 신호를 연관된 회로로 출력하기 위한 인버터 출력부로 이루어져 있다.
이하, 첨부된 도면을 참고로 하여 이 고안의 실시예를 상세히 설명한다.
제1도는 이 고안의 실시예에 따른 다중 스위치의 온/오프 선택동작 표시기능을 갖는 인터페이스 회로의 블럭도이고 제2도는 이 고안의 실시예에 따른 다중 스위치의 온/오프 선택동작 표시기능을 갖는 인터페이스 회로의 상세회로도이다.
제1도를 참고로 하면 여러기능을 실행시키기 위하여 여러 스위칭 중에서 원하는 기능을 갖는 스위치를 선택하여 온시킬 수 있는 스위칭부(10)와, 스위칭부(10)의 스위치 상태를 입력으로 하여 NAND 게이트의 출력신호가 결정되는 플립플럽 제어부(20)와, 플립플럽 제어부(20)의 출력신호에 따라 D플립플럽의 클럭 단자(C)와 리세트 단자(R)로 인가되는 값이 달라지므로 출력단자와 반전 출력단자(Q,)의 상태가 변하는 플립플럽부(30)와, 플립플럽부(30)의 출력단자(Q)와 연결되어 출력단자로 입력되는 스위칭부(10)의 스위치 상태에 따라 각 기능을 수행하도록 해당하는 신호를 출력하는 인코더 출력부(40)와, 플립플럽부(30)의 반전 출력단자()의 신호를 입력받아 스위칭부(10)의 스위치 상태를 시각적으로 표시하기 위한 상태 표시부(50)와, 플립플럽부(30)의 반전 출력단자()의 신호를 입력받아 플립플럽부(30)의 출력신호(Q)를 기타 연관된 동작을 수행하는 회로로 출력하기 위한 인버터 출력부(60)로 이루어져 있다.
제2도를 참고로 하면, 상기 스위칭부(10)는 일측단자가 접지되어 있고 전원(Vcc)에 타측단자에 연결되어 있는 스위치(S1~S9)와, 일측단자가 접지되어 있고 타측단자가 전원(Vcc)에 연결되어 있는 커패시터(C1~C9)로 이루어져 있다.
상기 플립플럽 제어부(20)는 스위칭부(10)의 스위치(S1~S9)의 타측단자에 각각 입력단자가 연결되어 있는 NAND 게이트(NAND1)로 이루어져 있다.
상기 플립플럽부(30)는 D플립플롭(D F/F1~D F/F9)으로 구성되어 있으며, D플립플롭(D F/F1~D F/F9)의 세트단자(S)는 접지되어 있고 클럭 단자(C)는 스위치(S1~S9)의 타측단자에 각각 연결되어 있다. 입력단자(D)는 전원(Vcc)에 연결되어 있으며 플립플럽 제어부(20)의 NAND 게이트(NAND1)의 출력단자와 플립플럽(D F/F1~D F/F9)의 리세트 단자(R)와 연결되어 있다.
인코더 출력부(40)는 집적회로 SN74147인 인코더 (41)와 인코더(41)의 반전 출력단자(A~D)와 연결되어 있는 출력 커넥터(42)로 이루어져 있으며 D플립플롭부(30)의 반전 출력단자(Q)가 인코더(41)의 반전 입력단자(IN1~IN9)와 연결되어 있고 인코더(41)의 반전 출력단자는(A~D)는 출력 커넥터(42)와 연결되어 있다. 이 고안의 실시예에서는 인코더로서 SN74147 칩을 사용하고 있으나 이 고안의 기술적 범위는 여기에 한정되지 않는다.
상태 표시부(50)는 플립플럽부(30)의 출력단자(Q)에 일측단자가 연결되어 있는 저항(R1~R9)과 저항(R1~R9)의 타측단자에 일측단자가 연결되어 있고 타측단자는 접지되어 있는 발광 다이오드(Light Emitting Diode, LED)(D1~D9)로 이루어져 있다.
인버터 출려부(60)는 플립플럽부(30)의 반전 출력단자(Q)와 일측단자에 입력단자가 연결되어 있는 인버터(INV1~INV9)로 이루어져 있다.
상기와 같이 이루어져 있는 이 고안의 동작을 상세히 설명한다.
먼저 초기 상태로 스위칭부(10)의 스위치(S1~S9)의 기능을 사용자가 선택하지 않는 모두 오프 상태일 경우에는 플립플럽 제어부(20)의 NAND게이트 (NAND1)의 출력상태는 "0"이 되어 D 플립플럽부(30)의 클럭단자(C)에 "1"의 값이 인가되며 리세트 단자(R)에 "0"의 값이 인가된다.
그러므로 D 플립플럽(D F/F1~D F/F9)의 출력단자(Q)에는 클럭신호(C)의 변화가 없으므로 초기에 설정된 "0"의 값이 출력되고 반전 출력단자(Q)에는 "1"의 값을 출력된다.
상기 플립플럽부(30)의 반전 출력단자(Q)와 연결되는 있는 인코더(41)의 반전 입력단자(IN1~IN9)에는 모두 "1"이 인가된다.
그러므로 인코더(41)의 반전 출력단자(A~D)에는 입력단자(IN1~IN9)의 값에 해당하는 신호가 출력 커넥터(42)를 통하여 스위칭부(10)의 스위치에 해당하는 기능을 실행하는 도시되지 않은 회로로 인가된다.
그리고 D 플립플럽부(D F/F1~D F/F9)의 출력단자(Q)와 연결되어 있던 상태 표시부(50)에는 " 0"의 값이 인가되어 스위치(S1~S9)의 온/오프 상태를 표시하는 발광 다이오드(D1~D9)는 선택된 스위치가 없으므로 모두 점멸되며 인버터 출력부(60)의 인버터(INV1~INV9)도 초기상태 값이 "1"의 값을 출력하여 도시되지 않는 해당 회로로 인가된다.
그러나 어떤 기능을 실행시키기 위하여 해당하는 기능의 스위치(S1~S9)를 하나 이상 선택하여 스위치를 온시킬 경우에는 플립플럽 제어부(20)의 NAND게이트(NAND1) 입력단자에 "0"의 값이 인가되므로 NAND게이트(NAND1)의 출력단자는 "1"의 값이 출력된다.
그리고 전원(Vcc)에 타측단자가 연결되어 커패시터에 충전되어 있는 전하는 온된 해당 스위치(S1~S9)를 통해 방전하게 된다.
그러므로 스위칭부(10)의 선택된 스위치(S1~S9)의 온/오프 상태에따라 해당 커패시터(C1~C9)가 충/방전되므로 플립플럽부(30)의 D 플립플럽 클럭단자(c)의 상태는 달라지게 된다.
상기와 같이 스우칭중 하나 이상의 스위치(S1~S9)가 선택되어 온될 경우에는 NAND게이트(NAND1)의 출력은 "1"이 되어 플립플럽부(30)의 D 플립플럽(D F/F1~D F/F9)의 리세트 단자(R)에 "1"의 값이 인가되므로 D 플립플럽(D F/F1~D F/F9)의 출력단자(Q)에는 "0"의 값이 출력된다.
그러나 사용자의 동작에 의하여 온됐던 스위치(S1~S9)가 오프상태로 가변될 경우에 선택되어 온/오프된 해당 스우치(S1~S9)의 타측단자와 연결되어 있는 해당 D 플립플럽(D F/F1~D F/F9)의 클럭단자(C)의 상태는 선택된 해당 스위치 (S1~S9)의 온 동작으로 충전된 전하를 방전시킨 해당 커패시터(C1~C9)에 전원(Vcc)에 의하여 전하가 충전되므로 "0"에서 "1"로 변하게 된다.
그러므로 선택된 스위치(S1~S9)에 해당하는 D 플립플럽(D F/F1~D F/F9)의 출력단자(Q)에는 입력단자 (D)의 값이 출력되므로 "1"의 값이 출력된다.
그러나 선택되지 않는 해당 스위치(S1~S9)와 연결된 D 플립플럽(D F/F1~D F/F9)의 출력단자(Q)의 값을 클럭신호(C)의 변화가 없으므로 여전히 전상태인 "0"의 값을 출력하게 된다.
그러므로 이 고안에 사용된 스위치(S1~S9)는 사용자에 의해 선택된 기능을 수행하기 위해 해당 스위치(S1~S9)를 선택할 경우에, 순간적으로 온/오프 동작이 일어난다. 그러므로 선택된 스위치(S1~S9)와 연결된 클럭단자(C)의 상태가 순간적으로 변하게 되므로 선택된 스위칭(S1~S9)와 연결된 D 플립플럽(D F/F1~D F/F9)의 출력단자(Q)의 상태가 변하게 되므로, 선택된 스위치(S1~S9)가 어느 것인지를 알 수 있게 된다.
상기와 같이 스위치(S1~S9)의 상태와 플립플럽 제어부(20)의 출력신호가 사용자에 의해 해당 스위치(S1~S9)의 스위칭동작에 따라 변하므로 각 해당 D 플립플럽(D F/F1~D F/F9)의 출력단자(Q)와 반전 출력단자(Q)에서 출력되는 상태도 변하게 된다.
따라서 사용자에 의해 온상태에서 오프상태로 가변된 선택 스위치(S1~S9)와 연결되어 있는 해당 D 플립플럽(D F/F1~D F/F9)의 출력단자(Q)의 값은 클럭 단자(C)와 리세트 단자(R)에 입력되는 값에 따라 입력단자(D)로 인가되는 전원(Vcc)에 의해 "1"의 값이 출력되며 반전 출력단자(Q)에는 "0"의 값이 출력된다.
그리고 나머지 D 플립플럽(D F/F1~D F/F9)의 출력단자와 반전 출력단자(Q, Q)의 값은 초기상태와 같은 "0"의 값과 "1"의 값이 출력되다.
그러므로 인코더 출력부(40)의 인코더(41)는 선택된 스위치(S1~S9)와 연결된 해당 D 플립플럽(D F/F1~D F/F9)의 반전 출력단자(Q)와 연결된 반전 입력단자(IN1~IN9)에 "0"의 값이 인가된다.
따라서 반전 입력단자(IN1~IN9)로 인가되는 신호의 상태에 따라 인코더(41)의 출력단자(A~D)로 각 해당 하는 상태가 신호가 출력하여 출력커넥터(42)를 거쳐 도시되지 않는 해당회로로 입력된다.
그러므로 여러 기능중에서 상기 스위칭부(10)에서 선택된 스위치(S1~S9)의 기능에 해당하는 동작을 수행할 수 있도록 한다.
그리고 D 플립플럽(D F/F1~D F/F9)의 출력단자(Q)는 상태 표시부(50)로 인가되므로 온된 스위치(S1~S9)와 연관된 발광 다이오드(D1~D9)가 점등되어 사용자가 선택한 스위치를 확인할 수 있으므로 원하는 동작을 수행하고 있는지 정확하게 판단할 수 있다.
상태 표시부(50)로 인가되는 D 플립플럽(30)의 출력단자(Q)는 인버터 출력부(60)로 인가되어, 선택된 스위치(S1~S9)와 연결된 인버터(INV1~INV9)의 출력단자에만 "0"의 값이 출력되고 나머지 인버터의 출력단자에는 초기상태와 같은 "1"의 값이 출력되어 해당 장치로 입력되므로 해당장치의 동작을 제어할 수 있도록 한다.
그러므로 상기와 같이 동작하는 이 고안의 효과는 여러기능 중에서 원하는 기능을 수행시키기 위해 해당 스위치를 동작시킬 경우, 스위치의 동작상태에 따라 출력신호가 가변되는 NAND 게이트를 이용하여 D 플립플럽의 동작을 제어하여 선택된 스위치가 어느 것인지를 판단하고, 해당 제어신호를 전송할 수 있다.
그리고 상기 D 플립플럽의 리세트단자의 상태를 제어하기 위하여 별도의 제어신호를 이용하지 않고 다수개의 스위치 온/오프상태에 따라 인가되는 신호에 따라 출력상태가 가변되는 간단한 논리소자를 이용하므로 제작면적을 소형할 수 있다.
그리고 사용자가 스위치의 동작상태를 확인할 수 있으므로, 사용자의 실수로 인한 해당 기능의 작동을 용이하게 판단하여 원치않는 동작실행을 방지할 수 있다.

Claims (1)

  1. 사용자가 여러개의 스위치 중에서 실행하고자 하는 기능의 스위치를 선택할 수 있도록 하는 스위칭부(10)와; 상기 스위칭부(10)의 스위치 상태에 따라 입력신호의 상태가 가변되어 리세트신호를 제어하는 플립플럽 제어부(20)와; 상기 스위칭부(10)의 동작상태에 따라 클럭단자(C)로 입력되는 클럭신호가 가변되고, 상기 플립플럽 제어부(20)의 출력신호에 따라 리세트단자(R)의 신호가 가변되어 스위칭부(10)에서 인가되는 각 클럭 신호가 가변될 때 해당 출력신호 및 반전 출력신호가 가변되는 플립플럽부(30)와; 상기 플립플럽부(30)의 출력신호를 입력으로 하여 스위칭부(10)의 동작상태에 따른 해당 신호를 출력하는 인코더 출력부(40)와; 상기 플립플럽부(30)의 반전 출력신호가 인가되어, 스위칭부(10)의 동작상태를 외부로 표시하는 상태 표시부(50)와; 상기 플립플럽부(30)의 반전 출력단자와 연결되어, 상기 플립플럽부(30)로부터 입력되는 신호를 연관된 회로로 출력하기 위한 인버터 출력부(60)로 이루어져 있는 것을 특징으로 하는 다중 스위칭의 온/오프 선택 동작 표시 기능을 갖는 인터페이스 회로.
KR92003110U 1992-02-28 1992-02-28 다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로 KR940006091Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92003110U KR940006091Y1 (ko) 1992-02-28 1992-02-28 다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92003110U KR940006091Y1 (ko) 1992-02-28 1992-02-28 다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로

Publications (2)

Publication Number Publication Date
KR930020504U KR930020504U (ko) 1993-09-24
KR940006091Y1 true KR940006091Y1 (ko) 1994-09-08

Family

ID=19329594

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92003110U KR940006091Y1 (ko) 1992-02-28 1992-02-28 다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로

Country Status (1)

Country Link
KR (1) KR940006091Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100446776B1 (ko) * 2002-07-24 2004-09-01 엘지전자 주식회사 결빙억제구를 구비한 냉장고의 냉기토출장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100446776B1 (ko) * 2002-07-24 2004-09-01 엘지전자 주식회사 결빙억제구를 구비한 냉장고의 냉기토출장치

Also Published As

Publication number Publication date
KR930020504U (ko) 1993-09-24

Similar Documents

Publication Publication Date Title
EP0358501A2 (en) Programmable input/output circuit
KR900008518Y1 (ko) 텍스트 모드 색상 선택 장치
KR940006091Y1 (ko) 다중 스위치의 온/오프 선택동작 표시 기능을 갖는 인테페이스 회로
KR960042413A (ko) 데이터 처리 시스템
HU224942B1 (en) Programmable controller
US6393547B1 (en) Circuit for time-sharing of configurable I/O pins
USRE29917E (en) Logic circuit equivalent to a relay contact circuit
EP1656001A1 (en) Flashing lights control apparatus and method thereof
KR20010083024A (ko) 전자카운터
KR900008372B1 (ko) 컴퓨터 초기화 프로그램 자동실행 장치
KR940002470B1 (ko) 컴퓨터 키보드의 한글모드(mode)표시회로
SU1688403A1 (ru) Сенсорный переключатель
KR900006821B1 (ko) 듀티싸이클 가변식 클럭발생회로
KR910002977Y1 (ko) 프린터의 포트 절환회로
Pessen Using programmable controllers for sequential systems with random inputs
JPS6052480B2 (ja) 入力装置
KR20000008278U (ko) 롬 선택 장치 및 이를 구비한 전자 장치
RU2001122356A (ru) Электронный коммутатор напряжения
KR850001704Y1 (ko) 승강기용 유니버설 타이머
JPS6313551Y2 (ko)
SU1152084A1 (ru) Сенсорный переключатель
KR100242691B1 (ko) 업/다운 카운터의 카운트제어회로
SU607220A1 (ru) Устройство дл формировани тестов бесповоротных комбинационных схем
KR100565294B1 (ko) 에프피지에이의 프로그램 모드 설정장치
KR930010662A (ko) 프로그램 제어장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970908

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee