KR940003772Y1 - 화이트신호 클리핑 회로 - Google Patents

화이트신호 클리핑 회로 Download PDF

Info

Publication number
KR940003772Y1
KR940003772Y1 KR2019890019298U KR890019298U KR940003772Y1 KR 940003772 Y1 KR940003772 Y1 KR 940003772Y1 KR 2019890019298 U KR2019890019298 U KR 2019890019298U KR 890019298 U KR890019298 U KR 890019298U KR 940003772 Y1 KR940003772 Y1 KR 940003772Y1
Authority
KR
South Korea
Prior art keywords
transistor
signal
control signal
output unit
signal output
Prior art date
Application number
KR2019890019298U
Other languages
English (en)
Other versions
KR910013394U (ko
Inventor
최연상
Original Assignee
금성일렉트론 주식회사
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성일렉트론 주식회사, 문정환 filed Critical 금성일렉트론 주식회사
Priority to KR2019890019298U priority Critical patent/KR940003772Y1/ko
Publication of KR910013394U publication Critical patent/KR910013394U/ko
Application granted granted Critical
Publication of KR940003772Y1 publication Critical patent/KR940003772Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음.

Description

화이트신호 클리핑 회로
제1도는 종래의 화이트신호 클리핑 회로도.
제2a도는 제1도의 입력파형도이고, b도는 출력파형도이다.
제3도는 본 고안의 화이트 클리핑 회로도.
제4a도는 제3도의 입력파형도이고, b도는 출력파형도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 버퍼부 2 : 차동증폭부
3 : 고속스위칭신호출력부 4 : 영상신호출력부
5 : 제어신호출력부 6 : 제어신호 출력제어부
7 : 전류원구동 및 바이어스전압출력부 8 : 클리핑부
Q11-Q59 : 트랜지스터 R11-R39 : 저항
C11 : 콘덴서
본 고안은 화이트신호 클리핑(white clipping) 기술에 관한 것으로, 특히 화이트신호가 클리핑된 부분의 선 형성을 향상시켜 비디오신호의 미분 이득을 개선할 수 있도록한 화이트신호 클리핑 회로에 관한 것이다.
제1도는 종래의 화이트 클리핑 회로도로서 이에 도시된 바와같이, 베이스가 디씨(CD)바이어스된 트랜지스터(Q1)의 에미터가 콘덴서(C1)를 통해 신호입력단자(Vi)에 접속됨과 아울러 트랜지스터(Q2)의 베이스에 접속되고, 그 트랜지스터(Q2)의 에미터가 정전류원(IS1)에 접속됨과 아울러 트랜지스터(Q3)의 베이스에 접속되며, 베이스가 디씨바이어스된 트랜지스터(Q4) 및 상기 트랜지스터(Q3)의 에미터 공통접속점이 정전류원(IS2) 및 출력단자(Vo)에 접속되어 구성되었다.
이와같이 구성된 종래 클리핑 회로의 동작과정을 살펴보면, 트랜지스터(Q1)는 베이스가 디씨바이어스되어 있는 상태에서 제2a도와 같이 화이트 노이즈가 포함된 입력신호는 콘덴서(C1)를 통한 후 다시 트랜지스터(Q2)에 의해 버퍼링되어 트랜지스터(Q3)의 베이스에 인가됨에 따라 그 트랜지스터(Q3) 및 트랜지스터(Q4)의 에미터 공통접속점에 제2b도와 같이 화이트 노이즈가 제거된 신호가 출력된다.
그러나 이와같은 종래의 화이트신호 클리핑회로에 있어서는 화이트 노이즈가 클리핑된 부분의 선형성이 나빠져서 비디오 미분이득이 좋지않게 되는 문제점이 있었다.
본 고안은 이와같은 종래의 문제점을 해결하기 위하여 화이트신호가 클리핑되는 부분의 선형성을 향상시키고, 절환속도를 향상시킬 수 있는 회로를 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명한다.
제3도는 본 고안의 화이트신호 클리핑 회로도로서 이에 도시한 바와같이, 트랜지스터(Q11-Q15), 콘덴서(C11) 및 저항(R11-R13)으로 구성되어 입력되는 영상신호(VS)를 버퍼링하여 출력하는 버퍼부(1)와, 트랜지스터(Q16-Q20) 및 저항(R14, R15)으로 구성되어 상기 버퍼부(1)로부터 입력되는 신호를 차동증폭하여 출력하는 차동증폭부(2)와, 트랜지스터(Q21-Q26) 및 저항(R16-R19)으로 구성되어 상기 차동증폭부(2)가 고속스위칭되도록 고속스위칭신호출력부(3)와, 트랜지스터(Q27, Q28) 및 저항(R20)으로 구성되어 상기 차동증폭부(2)로부터 입력되는 신호에 따른 영상신호(VS′)를 출력하는 영상신호출력부(4)와, 트랜지스터(Q29-Q33) 및 저항(R21, R22)으로 구성되어 제어신호(CS)를 출력하는 제어신호출력부(5)와, 트랜지스터(Q34-Q39) 및 저항(R23-R26)으로 구성되어 상기 차동증폭부(2)의 출력전류에 따라 상기 제어신호출력부(5)의 구동을 제어하는 제어신호 출력제어부(6)와, 트랜지스터(Q40-Q57) 및 저항(R27-R38)으로 구성되어 전체회로 각부의 전류원을 구동하고 상기 버퍼부(1)의 바이어스전압을 제공하는 전류원구동 및 바이어스전압출력부(7)와, 트랜지스터(Q58, Q59) 및 저항(R38, R39)으로 구성되어 상기 영상신호출력부(4)로부터 입력되는 영상신호(VS′)에 혼입된 잡음성분을 상기 제어신호출력부(5)로부터 입력되는 제어신호(CS)로 클리핑시키는 클리핑부(8)로 구성한 것으로, 이와같이 구성한 본 고안의 작용 및 효과를 상세히 설명하면 다음과 같다.
제4a도와 같이 잡음성분이 혼입된 영상신호(VS)가 콘덴서(C11)를 통한 후 다시 트랜지스터(Q12, Q13)를 통하면서 버퍼링되어 트랜지스터(Q19)와 차동결합된 트랜지스터(Q18)의 베이스에 인가되는데, 그 트랜지스터(Q18)와 트랜지스터(Q19)가 에미터커플링되어 트랜지스터(Q17)의 에미터에 접속되어 있으므로 상기 입력영상신호(VS)에 따른 영상신호가 상기 트랜지스터(Q17)의 콜렉터에서 출력되어 크랜지스터(Q29)와 차동결합된 트랜지스터(Q27)의 베이스에 공급되어 결국, 상기 입력영상신호(VS)에 따른 영상신호(VS′)가 그 트랜지스터(Q27)의 에미터에서 출력되어 트랜지스터(Q58)의 베이스에 공급된다.
그리고, 상기 트랜지스터(Q19)의 콜렉터에 접속되어 다이오드로 작용하는 트랜지스터(Q20)는 트랜지스터(Q26), (Q38)와 함께 커렌트 소오스로 작용하는데, 상기 트랜지스터(Q18)의 베이스에 “하이”가 공급되면 그 트랜지스터(Q18)가 오프되는 반면 트랜지스터(Q19)가 온되어 트랜지스터(Q20, Q26, Q38)의 베이스전류가 증가된다.
이에따라 상기 트랜지스터(Q20, Q26, Q38)의 콜렉터에 흐르는 전류가 증가하므로 트랜지스터(Q25)의 에미터전류가 그 트랜지스터(Q26)를 통해 접지측으로 흐르게 되어 트랜지스터(Q23)의 베이스에 “로우”가 공급된다. 이로인하여 트랜지스터(Q23, Q21)의 에미터 전압이 “로우”로 떨어지고, 이에따라 상기 트랜지스터(Q19)의 콜렉터 전류가 증가되어 결과적으로 상기 트랜지스터(Q18)의 절환스피드가 빨라지게 된다.
한편, 상기 트랜지스터(Q38)의 콜렉터 전류 증가에 의해 트랜지스터(Q39)의 에미터 전류가 그 트랜지스터(Q39)를 통해 접지로 흐르게 되어 트랜지스터(Q36)의 베이스에 “로우”가 공급된다. 이로인하여 트랜지스터(Q36, Q34)의 에미터 전압이 “로우”로 떨어지고, 이에따라 트랜지스터(Q33)의 베이스에 “로우”가 공급되어 그 트랜지스터(Q33)가 온된다.
따라서, 트랜지스터(Q31)의 콜렉터 전류가 트랜지스터(Q31), (Q32), (Q33)를 순차적으로 통해 접지측으로 흐르게 되므로 트랜지스터(Q29)의 베이스에 “로우”가 공급되어 결과적으로, 이와 같은 과정에 의해 트랜지스터(Q29)의 에미터에서 트랜지스터(Q59)의 베이스측으로 공급되는 제어신호(CS)가 “로우”로 되어 영상신호(VS)에 혼입되어 있던 잡음성분이 제4b도에서와 같이 제거되는 동시에 선형성이 향상된 영상신호(VS)가 그 트랜지스터(Q59)의 콜렉터에 출력되게 된다.
여기서, 트랜지스터(Q40-Q42)는 전류원(current source)을 형성하여 상기 트랜지스터(Q25, Q39)의 베이스에 바이어스를 잡고, 트랜지스터(Q50, Q53, Q55)는 트랜지스터(Q33)가 오프될때 트랜지스터(Q57)를 온시켜 트랜지스터(Q32)의 에미터 전류가 접지로 흐르게 함으로써 스위칭 속도가 향상되게 하였다.
이상에서 상세히 설명한 바와같이 본 고안은 화이트신호가 클리핑되는 부분에서 선형성을 향상시켜 비디오 미분이득을 개선하고, 스위칭속도를 향상시킴으로써, 시청자에게 선명한 영상을 제공할 수 있는 이점이 있다.

Claims (1)

  1. 입력되는 영상신호(VS)를 버퍼링하여 출력하는 버퍼부(1)와, 상기 버퍼부(1)로부터 입력되는 신호를 차동증폭하여 출력하는 차동증폭부(2)와, 상기 차동증폭부(2)가 고속스위칭되도록 차동결합 트랜지스터의 일측 트랜지스터의 베이스전류를 제어하는 고속스위칭신호출력부(3)와, 상기 차동증폭부(2)로부터 입력되는 신호에 따른 영상신호(VS′)를 출력하는 영상 신호출력부(4)와, 상기 영상신호 출력부(4)와 대응적으로 결합되어 제어신호(CS)를 출력하는 제어신호출력부(5)와, 상기 차동증폭부(2)의 출력전류에 따라 상기 제어신호출력부(5)의 구동을 제어하는 제어신호 출력제어부(6)와, 전체회로 각부의 전류원을 구동하고 상기 버퍼부(1)의 바이어스 전압을 제공하는 전류원구동 및 바이어스전압출력부(7)와, 상기 영상신호출력부(4)로부터 입력되는 영상신호(VS′)에 혼입된 잡음성분을 상기 제어신호출력부(5)로부터 입력되는 제어신호(CS)로 클리핑시키는 클리핑부(8)로 구성한 것을 특징으로 하는 화이트신호 클리핑 회로.
KR2019890019298U 1989-12-19 1989-12-19 화이트신호 클리핑 회로 KR940003772Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019890019298U KR940003772Y1 (ko) 1989-12-19 1989-12-19 화이트신호 클리핑 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019890019298U KR940003772Y1 (ko) 1989-12-19 1989-12-19 화이트신호 클리핑 회로

Publications (2)

Publication Number Publication Date
KR910013394U KR910013394U (ko) 1991-07-30
KR940003772Y1 true KR940003772Y1 (ko) 1994-06-09

Family

ID=19293454

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019890019298U KR940003772Y1 (ko) 1989-12-19 1989-12-19 화이트신호 클리핑 회로

Country Status (1)

Country Link
KR (1) KR940003772Y1 (ko)

Also Published As

Publication number Publication date
KR910013394U (ko) 1991-07-30

Similar Documents

Publication Publication Date Title
JP3527260B2 (ja) 全信号変調補償技術によるシングルエンドおよび差動トランジスタ増幅器回路
JP3666383B2 (ja) 電圧レギュレータ
US5333081A (en) Magnetic head driving circuit with delay elements between the switching components
US5182467A (en) High performance multiplexer for improving bit error rate
US5874858A (en) Amplifier system having a constant current regulating unit
US4691235A (en) DC restoration circuit
JP2002111411A (ja) 演算増幅器
KR940003772Y1 (ko) 화이트신호 클리핑 회로
KR100188344B1 (ko) 위상시프트회로
JP3116884B2 (ja) 光受信器用トランスインピーダンスアンプ
WO2000039922A9 (en) Multiple stage high dynamic range variable gain amplifier
US4306145A (en) High stability no feedback optical transistor amplifier system
US5856760A (en) Overdrive protection clamp scheme for feedback amplifiers
US5343165A (en) Amplifier having a symmetrical output characteristic
JPS60177711A (ja) デイジタル制御増幅器
EP0469600A1 (en) Semiconductor integrated circuit containing a circuit having an impedance circuit externally attached thereto
US5021687A (en) High speed inverting hysteresis TTL buffer circuit
JP3200021B2 (ja) 出力回路装置
US4630116A (en) Video signal inverting circuit
US5079443A (en) Voltage comparator circuit having hysteresis characteristics of narrow range of voltage
EP0750392B1 (en) A high voltage operational amplifier
JPH0759045B2 (ja) ビデオ信号処理システム
KR930004548Y1 (ko) R, g, b신호 증폭회로
KR0139804B1 (ko) 라인 노이즈 제거회로
JP3054544B2 (ja) 異常電流検出回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20040331

Year of fee payment: 11

EXPY Expiration of term