KR940001492B1 - Data clearing method of video camera and clearing circuit therefor - Google Patents

Data clearing method of video camera and clearing circuit therefor Download PDF

Info

Publication number
KR940001492B1
KR940001492B1 KR1019910008362A KR910008362A KR940001492B1 KR 940001492 B1 KR940001492 B1 KR 940001492B1 KR 1019910008362 A KR1019910008362 A KR 1019910008362A KR 910008362 A KR910008362 A KR 910008362A KR 940001492 B1 KR940001492 B1 KR 940001492B1
Authority
KR
South Korea
Prior art keywords
data
section
address
microcomputer
setting
Prior art date
Application number
KR1019910008362A
Other languages
Korean (ko)
Other versions
KR920022838A (en
Inventor
이영만
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019910008362A priority Critical patent/KR940001492B1/en
Publication of KR920022838A publication Critical patent/KR920022838A/en
Application granted granted Critical
Publication of KR940001492B1 publication Critical patent/KR940001492B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store

Abstract

내용 없음.No content.

Description

비디오 카메라에 있어서 데이타 소거방법 및 회로Data erasing method and circuit in video camera

제1도는 종래의 회로도.1 is a conventional circuit diagram.

제2도는 본 발명에 따른 회로도.2 is a circuit diagram according to the present invention.

제3도는 제2도의 어드레스 발생기(50)의 구체회로도.3 is a detailed circuit diagram of the address generator 50 of FIG.

제4도는 본 발명에 따른 흐름도.4 is a flow chart according to the present invention.

본 발명은 비디오 카메라에 있어서 디지탈 스틸 데이타를 소거하는 장치에 관한 것으로, 특히 IC 카드에 기록된 데이타를 소정 구간을 설정하여 원하는 구간에 따라 지울수 있는 비디오 카메라에 있어서 데이타 소거 방법 및 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an apparatus for erasing digital still data in a video camera, and more particularly, to a data erasing method and circuit in a video camera capable of erasing data recorded on an IC card according to a desired section by setting a predetermined section.

일반적으로 비디오 카메라에서 CCD로 부터 세싱되어 입력되는 아나로그 비디오 신호를 A/D변환기에서 디지탈 데이타로 변환하여 버퍼 메모리에 기록하게 된다. 상기 버퍼 메모리에 저장되는 데이타 량은 1프레임 정도가 된다. 상기 1프레임 정도 기록된 버퍼 메모리의 데이타는 전원이 오프되면 지워져 버리기 때문에 기록 매체에 기록하여 두어야 한다. 예를들어 IC 카드에 상기 데이타를 기록할 경우 불필요한 데이타 즉, 보존할 필요가 없거나 잘못찍어 기록된 데이타까지 모두 저장할려면 IC 카드를 많이 소모할뿐 비경제적인 문제점이 있었다.In general, an analog video signal, which is input from a CCD from a video camera, is converted into digital data by an A / D converter and recorded in a buffer memory. The amount of data stored in the buffer memory is about one frame. The data of the buffer memory recorded about one frame is erased when the power is turned off, and must be recorded on the recording medium. For example, in the case of recording the data on the IC card, unnecessary data, that is, need not be preserved or even data recorded wrongly taken, has consumed a lot of IC cards and it is uneconomical.

이를 해결하기 위해 종래는 불필요한 부분에 대해 CCD를 통해 입력되는 아나로그 신호를 이용하여 검은색이나 흰색 또는 불특정 화면으로 처리하였다.In order to solve this problem, conventionally, an unnecessary signal is processed into a black, white, or unspecified screen using an analog signal input through a CCD.

제1도를 참조하여 종래의 기술을 구체적으로 살펴보면, 버퍼 메모리(10)에 1프레임의 디지탈 비디오 데이타가 기록되어 있을 경우 마이콤(30)의 제어에 의해 어드레스 발생기(50)에서 발생하는 어드레스 발생기(50)의 출력 어드레스 데이타에 따라 IC 카드부(40)에 기록된다. 상기한 바와 같이 종래는 IC카드부(40)의 단독으로 IC카드부(40)의 내부에 있는 내용을 지울수 없고, 일단 버퍼 메모리(10)의 소정 영역을 지운 다음에 상기 지우고 남은 데이타가 IC카드부(40)에 기록토록 되어 있다. 상기 지운다는 개념은 지울 부분에 대해 마이콤(40)의 제어에 의해 특정 데이타로 변환하거나 다른 화상 데이타를 기록하여 오버랩(Over lap)시키는 것이다. 상기와 같은 경우 별문제가 없다고 볼수 있으나 IC카드부(40)에 사용될 IC카드에 이미 기록된 데이타의 소정 부분을 소거할시는 일단 상기 IC카드의 데이타를 버퍼 메모리(10)로 옮겨 마이콤(30)의 제어에 의해 소거시킨후 IC카드부(40)에 기록하게 된다. 즉, 소거시킬시 필히 버퍼 메모리(10)에 옮겨서 처리해야 하는 번거러움이 있었다.Referring to FIG. 1, the conventional technology will be described in detail. When one frame of digital video data is recorded in the buffer memory 10, the address generator 50 generated by the address generator 50 under the control of the microcomputer 30 ( The data is written to the IC card unit 40 in accordance with the output address data of 50). As described above, the contents inside the IC card unit 40 cannot be erased by the IC card unit 40 alone, and once the predetermined area of the buffer memory 10 is erased, the remaining data is deleted from the IC card. The recording is made in the section 40. The concept of erasing is to convert to specific data or to record other image data by the control of the microcomputer 40 for the part to be erased. In this case, there is no problem, but when erasing a predetermined portion of the data already recorded on the IC card to be used in the IC card unit 40, the data of the IC card is first transferred to the buffer memory 10 and the microcomputer 30 is transferred. After erasing under the control of the " control " That is, when erasing, it is necessary to move to the buffer memory 10 and to process it.

따라서 본 발명의 목적은 IC카드에 기록된 데이타를 삭제할 구간을 설정하여 버퍼 메모리에 번거럽게 옮기지 않고도 IC카드의 내용 데이타를 직접 지울수 있는 방법 및 장치를 제공함에 있다.Accordingly, it is an object of the present invention to provide a method and apparatus for directly erasing the contents data of an IC card without setting up a section in which data recorded on the IC card is to be deleted without moving the buffer memory.

상기 목적을 수행하기 위한 본 발명은 삭제모드 실행 여부를 체킹하는 제1과정과, 상기 제1과정에서 삭제모드일때 삭제할 구간을 설정하는 제2과정과, 상기 제2과정에서 삭제할 설정 구간을 삭제 실행키 입력여부에 따라 실행하는 제3과정으로 이루어짐을 특징으로 한다.According to the present invention for performing the above object, a first process of checking whether the delete mode is executed, a second process of setting a section to be deleted when the delete mode is performed in the first process, and a deleting of the setting section to be deleted from the second process Characterized in that the third process is executed according to the key input.

이하 본 발명을 첨부된 도면을 참조하여 바람직한 일실시예를 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

제2도는 본 발명에 따른 회로도로서, IC카드부(40)와, 1프레임분의 디지탈 데이타를 저장하고 있는 버퍼 메모리(10)와, 상기 버퍼 메모리(10)의 출력 데이타와 접지되어 만들어지는 데이타를 선택하는 멀티플렉서(20)와, 상기 IC카드부(40)의 소거할 구간(전체, 특정)을 선택하는 소거구간 설정 스위치(SW1, SW2)와, 소거 모드선택 및 실행을 지정하는 소거 모드실행 설정 스위치(SW3, SW4)와, 상기 소거구간 설정 및 모드실행 설정 스위치(SW1-SW4)의 선택에 따라 상기 멀티플렉서(20)에서 상기 IC 카드부(40)의 소거용 데이타를 선택하도록 제어하고 소거할 영역 및 실행에 따른 제어신호를 발생하는 마이콤(30)과, 상기 마이콤(30)에서 발생하는 제어신호에 따라 상기 IC카드부(40)의 소거영역 설정 및 기록/재생을 지정하기 위한 어드레스 데이타를 발생하는 어드레스 발생기(50)로 구성된다.2 is a circuit diagram according to the present invention. The data is made by grounding the IC card unit 40, the buffer memory 10 storing digital data for one frame, and the output data of the buffer memory 10. A multiplexer 20 for selecting a key, an erase section setting switch SW1 and SW2 for selecting a section (total or specified) to be erased from the IC card unit 40, and an erase mode execution for specifying an erase mode selection and execution. The multiplexer 20 selects and erases data for the IC card unit 40 according to selection of setting switches SW3 and SW4 and the erasing section setting and mode execution setting switches SW1-SW4. The microcomputer 30 generating a control signal according to the area and execution to be performed, and address data for designating the erasing area setting and recording / reproducing of the IC card unit 40 according to the control signal generated by the microcomputer 30. An address generator that generates 50).

제3도는 제1도의 어드레스 발생기(50)의 구체회로도로서, 상기 마이콤(30)으로 부터 특정시간 신호를 카운트하여 특정구간 설정 어드레스 신호를 발생하는 제1어드레스 발생기(21)와, 상기 마이콤(30)으로 부터 전체구간 신호를 카운트하여 전체구간 설정 어드레스 신호를 발생하는 제2어드레스 발생기(22)와, 상기 마이콤(30)의 출력 제어신호에 따라 상기 제1,2어드레스 발생기(21)(22)에서 발생하는 특정 및 전체구간 설정 어드레스를 선택하여 상기 IC카드부(40)에 인가하는 멀티플렉서(23)로 구성된다.FIG. 3 is a specific circuit diagram of the address generator 50 of FIG. 1, which includes a first address generator 21 for counting a specific time signal from the microcomputer 30 to generate a specific section setting address signal, and the microcomputer 30. FIG. The second address generator 22 which counts the entire section signal from the second section and generates the entire section setting address signal, and the first and second address generators 21 and 22 according to the output control signal of the microcomputer 30. It consists of a multiplexer 23 which selects a specific and total section setting address which occurs at < RTI ID = 0.0 >

제4도는 본 발명에 따른 흐름도로서, 삭제 모드를 확인하여 선택제어 신호를 발생하는 제1과정과, 상기 제1과정의 선택제어 신호를 받아 삭제할 구간설정 신호를 발생하는 제2과정과, 상기 제1과정의 구간 설정 여부에 따라 실제 실행여부를 확인한후 삭제실행 제어 신호를 발생하는 제3과정으로 이루어진다.4 is a flow chart according to the present invention, a first process of generating a selection control signal by checking a deletion mode, a second process of generating a section setting signal to be deleted by receiving the selection control signal of the first process, The third step of generating a delete execution control signal after confirming whether or not the actual execution is performed according to whether the section of step 1 is set or not is performed.

따라서 본 발명의 구체적 일실시 예를 제2도-제4도를 참조하여 상세히 설명하면, 우선 구성관계를 명확히 살펴보면, 버퍼 메모리(10)의 데이타 라인을 멀티플렉서(20)의단자에 연결하고, 멀티플렉서(20)의 B단자는 접지에 연결한다. 그리고 상기 멀티플렉서(20)의 제어단자(C1)은 마이콤(30)에 연결하고 상기 멀티플렉서(20)의 출력은 IC카드부(40)의 데이타 라인으로 한다.Therefore, a specific embodiment of the present invention will be described in detail with reference to FIGS. 2 to 4. First, the configuration relationship will be clearly described. The data line of the buffer memory 10 may be divided into multiplexers 20. Terminal B, the B terminal of the multiplexer 20 is connected to the ground. The control terminal C1 of the multiplexer 20 is connected to the microcomputer 30 and the output of the multiplexer 20 is a data line of the IC card unit 40.

다음 IC카드부(40)의 어드레스 라인은 어드레스 발생기(50)에서 나오는 라인과 연결한다. 그리고 상기 어드레스 발생기(50)의 제어단자(C2)는 마이콤(30)의 포트(P8)과 연결된다. 그리고 IC카드부(40)의 라이트인에이블 신호단()은 마이콤(30)의 포트(P3)에 연결된다. 또 상기 멀티플렉서(20)의 제어단(C2)는 마이콤(30)의 포트(P1)에 연결하고 마이콤(30)은 SW3, SW4(SW3 : 삭제모드키, SW4 : 삭제실행키)를 입력으로 한다.The address line of the next IC card portion 40 is connected to the line coming out of the address generator 50. The control terminal C2 of the address generator 50 is connected to the port P8 of the microcomputer 30. Then, the write enable signal of the IC card 40 ( ) Is connected to the port P3 of the microcomputer 30. In addition, the control terminal C2 of the multiplexer 20 is connected to the port P1 of the microcomputer 30, and the microcomputer 30 inputs SW3, SW4 (SW3: delete mode key, SW4: delete execution key). .

제3도는 제2도의 어드레스 발생기(50)의 내부도로 어드레스(IC카드용) 발생회로로 삭제할 구간을 설정하는 것이다. 삭제 구간을 설정하는데에 따라서 전체 IC카드부(40) 내용을 지울 것인가 아니면 특정 구간만 지울것인가를 결정하는 선택회로이다. 이 제어는 멀티플렉서(23)의 제어단(C2)을 마이콤(30)의 포트(P8)와 연결시키고 멀티플렉서(23)의는 특정구간 설정 어드레스 발생기인 제1어드레스 발생기(21)와 연결하고, B는 전체구간 어드레스 발생기인 제2어드레스 발생기(22)에 연결한다. 따라서 상기 포트(P8)이 "L"일때는 특정구간 어드레스가 IC카드부(40)의 어드레스로 이용되고, 상기 포트(P8)이 "H"일때는 전체구간 어드레스가 IC카드부(40)의 어드레스로 이용된다.3 is a section to be deleted by the address generator circuit for the internal road of the address generator 50 of FIG. It is a selection circuit that decides whether to delete the entire IC card unit 40 contents or only a specific section according to setting the deletion section. This control connects the control terminal C2 of the multiplexer 23 to the port P8 of the microcomputer 30 and connects the multiplexer 23. Is connected to the first address generator 21 which is a specific section setting address generator, and B is connected to the second address generator 22 which is a full section address generator. Therefore, when the port P8 is "L", the specific section address is used as the address of the IC card section 40, and when the port P8 is "H", the entire section address is the address of the IC card section 40. Used as an address.

삭제시 마이콤(30)의 처리 흐름도에 의거 실시되는데, 먼저 삭제모드 스위치(SW3)로 부터 키 입력이 감지되면 마이콤(30)은 삭제모드로 된것을 (4a)과정에서 확인하고 포트(P1)를 제1제어신호 ("H")로 만들어 멀티플렉서(20)의 제어를 한다. 따라서 멀티플렉서(20)의 B에 연결된 것이 접지 "GND"이기 때문에 멀티플렉서(20)의 출력은 전부 "0"가 된다.When deleting, it is executed based on the processing flow of the microcomputer 30. First, when a key input is detected from the deleting mode switch SW3, the microcomputer 30 checks that the microcom 30 is in the deleting mode in step 4a and checks the port P1. The multiplexer 20 is controlled by making the first control signal "H". Therefore, since the connection of the multiplexer 20 to B is the ground "GND", the output of the multiplexer 20 is all "0".

만약 (4a)과정에서 삭제모드가 아니면 마이콤(30)에서는 포트(P1)를 제2제어신호(L)로 되게 되므로 멀티플렉서(20)의 출력은 버퍼 메모리(10)의 출력이 되는 것이다. 삭제모드 스위치(SW3)가 감지되고 다음 삭제 실행키(SW4)가 온되면 즉 특정구간 키(SW2)가 키 입력으로 (4c)과정에서 감지되면 마이콤(30)에서는 특정 구간으로 감지하여 포트(P8)를 "L"로 출력시키고, 전체구간 키(SW1)가 감지되면 전체구간으로 감지하여 포트(P8)를 "H"로 출력시킨다. 즉, 특정 및 전체구간에 따른 설정을 (4d, 4e) 과정에서 실행한다. 따라서 특정구간 일때는 포트(P8)이 "L"이므로 멀티플렉서(23)는 특정구간 어드레스를 제1어드레스 발생기(23)에서 발생하여 IC카드부(40)로 출력시키고, 전체구간일때 포트(P8)이 "H"이므로 멀티플렉서(23)는 전체 구간 어드레스를 제2어드레스 발생기(22)에서 발생하여 IC카드부(40)로 출력시킨다. 다음 삭제실행키(SW4)가 감지되면 마이콤(30)에서는 삭제를 실행하라는 신호로 받아 들여 포트(P8)를 "L"로 출력시키면 IC카드부(40)의 라이트 인에이블()로 받아들여 "L"일때 액티브하므로 IC카드부(40)에는 멀티플렉서(20)에서 출력되는 데이타(모드 "0")가 멀티플렉서(21)에서 발생되는 어드레스에 맞춰 라이트되는 것이다.If the erase mode is not performed in the process (4a), the port P1 becomes the second control signal L in the microcomputer 30, and thus the output of the multiplexer 20 is the output of the buffer memory 10. When the delete mode switch SW3 is detected and the next delete execution key SW4 is turned on, that is, when the specific section key SW2 is detected in step 4c as a key input, the microcomputer 30 detects a specific section and detects the port P8. ) Is output as "L", and if the whole section key (SW1) is detected, the entire section is detected and the port P8 is output as "H". That is, the setting according to the specific and the whole section is executed in the process (4d, 4e). Therefore, since the port P8 is "L" in the specific section, the multiplexer 23 generates the specific section address from the first address generator 23 and outputs it to the IC card unit 40, and the port P8 in the entire section. Since this is "H", the multiplexer 23 generates the entire section address from the second address generator 22 and outputs it to the IC card section 40. When the next delete execution key (SW4) is detected, the microcomputer 30 receives the signal to execute the deletion and outputs the port P8 to "L" to enable the write enable of the IC card unit 40 ( ) Is active when "L", so that the data (mode "0") output from the multiplexer 20 is written to the address generated by the multiplexer 21 in the IC card unit 40.

만약 삭제실행 키(SW4)가 삭제실행 키(SW4)가 들어오지 않으면 마이콤(30)에서는 포트(P3)를 "H"로 출력시키므로 IC카드부(40)는 라이트하지 않아(→ H로) 멀티플렉서(20)에서 출력되는 Ø데이타(삭제용 데이타)가 라이트되지 않으므로 IC카드부(40) 내용이 지워지지 않는 것이다.If the delete execution key SW4 does not enter the delete execution key SW4, the microcomputer 30 outputs the port P3 to " H ", so that the IC card unit 40 is not written. → H) Since the Ø data (deleting data) output from the multiplexer 20 is not written, the contents of the IC card portion 40 are not erased.

본 발명 내용을 간략히 설명하면 IC카드부(40)의 내용을 삭제하고 싶을때는 먼저 삭제모드 키(SW3)는 키 입력하고, 전체 및 특정구간 키(SW1, SW2)로서 구간 설정을 하고 다음 삭제실행 키(SW4)를 키 입력하면 전체 및 특정구간(SW1, SW2)에 의해 설정된 구간이 데이타가 "0"으로 되므로 마치 기존에 해당 구간에 있던 데이타가 모두 "0"으로 되므로 마치 지워진것 같은 형태로 되는 것이다.Briefly describing the contents of the present invention, when it is desired to delete the contents of the IC card unit 40, first, the delete mode key SW3 is inputted, the section is set as the whole and specific section keys SW1 and SW2, and the next delete operation is executed. If the key (SW4) is keyed in, the section set by the entire section and the specific section (SW1, SW2) becomes data as "0", so all the data in the corresponding section becomes "0" so that it is erased. Will be.

상술한 바와 같이 IC카드부에 이미 기록된 데이타를 번거러운 동작없이 원하는 구간에 따라 자유자재로 지울수 있는 이점이 있다.As described above, there is an advantage that the data already recorded in the IC card portion can be freely deleted according to a desired section without any troublesome operation.

Claims (3)

비디오 카메라의 정지 데이타 소거 방법에 있어서, 삭제 모드를 확인하여 선택제어 신호를 발생하는 제1과정과, 상기 제1과정의 선택제어 신호를 받아 삭제 구간설정 신호를 발생하는 제2과정과, 상기 제1과정의 구간 설정 여부에 따라 실제 실행여부를 확인한후 삭제실행 제어 신호를 발생하는 제3과정으로 이루어짐을 특징으로 하는 비디오 카메라에 있어서 데이타 소거 방법.A method of erasing still data of a video camera, the method comprising: a first process of checking a deletion mode and generating a selection control signal; a second process of receiving a selection control signal of the first process and generating a deletion section setting signal; And a third process of generating a delete execution control signal after confirming whether or not the actual execution is performed according to whether a section is set in one step. 비디오 카메라의 정지 데이타 소거 회로에 있어서, IC카드부(40)와, 1프레임분의 디지탈 데이타를 저장하고 있는 버퍼 메모리(10)와, 상기 버퍼 메모리(10)의 출력 데이타와 접지되어 만들어지는 데이타를 선택하는 멀티플렉서(20)와, 상기 IC카드부(40)의 소거할 구간(전체, 특정)을 선택하는 소거구간 설정 스위치 (SW1, SW2)와, 소거 모드선택 및 실행을 지정하는 소거 모드실행 설정 스위치(SW3, SW4)와, 상기 소거구간 설정 및 모드실행 설정 스위치(SW1-SW4)의 선택에 따라 상기 멀티플렉서(20)에서 상기 IC카드부(40)의 소거용 데이타를 선택하도록 제어하고 소거할 영역 및 실행에 따른 제어신호를 발생하는 마이콤(30)과, 상기 마이콤(30)에서 발생하는 제어신호에 따라 상기 IC카드부(40)의 소거영역 설정 및 기록/재생을 지정하기 위한 어드레스 데이타를 발생하는 어드레스 발생기(50)로 구성됨을 특징으로 하는 비디오 카메라에 있어서 데이타 소거 회로.In the still data erasing circuit of the video camera, the IC card unit 40, the buffer memory 10 storing digital data for one frame, and the data produced by grounding the output data of the buffer memory 10 are grounded. A multiplexer 20 for selecting a function, an erase period setting switch (SW1, SW2) for selecting a section (total or specified) for erasing the IC card unit 40, and an erase mode for specifying an erase mode selection and execution. The multiplexer 20 selects and erases data for the IC card unit 40 according to selection of setting switches SW3 and SW4 and the erasing section setting and mode execution setting switches SW1-SW4. The microcomputer 30 generating a control signal according to the area and execution to be performed, and address data for designating the erasing area setting and recording / reproducing of the IC card unit 40 according to the control signal generated by the microcomputer 30. Uh raise In the video camera, it characterized by consisting of a less generator 50, the data erase circuit. 제2항에 있어서, 상기 어드레스 발생기(50)가 상기 마이콤(30)으로 부터 특정시간 신호를 카운트하여 특정구간 설정 어드레스 신호는 발생하는 제1어드레스 발생기(21)와, 상기 마이콤(30)으로 부터 전체구간 신호를 카운트하여 전체구간 설정 어드레스 신호를 발생하는 제2어드레스 발생기(22)와, 상기 마이콤(30)의 출력 제어신호에 따라 상기 제1,2어드레스 발생기(21)(22)에서 발생하는 특정 및 전체구간 설정 어드레스를 선택하여 상기 IC카드부(40)에 인가하는 멀티플렉서(23)로 구성됨을 특징으로 하는 비디오 카메라에 있어서 데이타 소거 회로.The first address generator 21 and the microcomputer 30, wherein the address generator 50 counts a specific time signal from the microcomputer 30 and generates a specific section setting address signal. The second address generator 22 which counts the entire section signal and generates the entire section setting address signal, and the first and second address generators 21 and 22 generated according to the output control signal of the microcomputer 30. And a multiplexer (23) which selects a specific and total section setting address and applies it to the IC card section (40).
KR1019910008362A 1991-05-23 1991-05-23 Data clearing method of video camera and clearing circuit therefor KR940001492B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910008362A KR940001492B1 (en) 1991-05-23 1991-05-23 Data clearing method of video camera and clearing circuit therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910008362A KR940001492B1 (en) 1991-05-23 1991-05-23 Data clearing method of video camera and clearing circuit therefor

Publications (2)

Publication Number Publication Date
KR920022838A KR920022838A (en) 1992-12-19
KR940001492B1 true KR940001492B1 (en) 1994-02-23

Family

ID=19314805

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910008362A KR940001492B1 (en) 1991-05-23 1991-05-23 Data clearing method of video camera and clearing circuit therefor

Country Status (1)

Country Link
KR (1) KR940001492B1 (en)

Also Published As

Publication number Publication date
KR920022838A (en) 1992-12-19

Similar Documents

Publication Publication Date Title
EP0528280B1 (en) Memory card apparatus
US20030080973A1 (en) Image recording and replay apparatus
JP2675429B2 (en) Data management method for memory card
US20010006579A1 (en) Apparatus for recording and reproducing digital image and speech
US6040856A (en) Electronic camera capable of performing photography and character recognition
US20070035640A1 (en) Digital still camera and method of controlling operation of same
EP0804016A3 (en) Method and apparatus for reading image of image scanner-reader
JPH06217254A (en) Image recording device
US5859666A (en) Digital still video camera
KR940001492B1 (en) Data clearing method of video camera and clearing circuit therefor
KR950001469A (en) Video camera and its control method
US6917441B2 (en) Image recording/reproducing apparatus having an improved recording signal generating unit
EP0265643A2 (en) Image data processing apparatus and method with display image control function
JP2010154534A (en) Imaging apparatus
JP3831472B2 (en) Electronic still camera erasing operation control device
JP2721447B2 (en) Image signal processing device
JP2527020B2 (en) Digital TV signal recorder
EP0430820A2 (en) Signal processing device
EP1168815A3 (en) Data processing apparatus using recording medium which needs data erasing processing before recording of data
JPH03285474A (en) Electronic camera system
JP2568908B2 (en) Digital image storage and playback device
JP2921296B2 (en) Data compression recording device
JP2838910B2 (en) Vending machine data loader
JPH05183683A (en) Picture reader
JPH04360475A (en) Video special effect device

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030129

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee