KR930007240A - 개방형 아키텍처 비디오 파이프 시스템 - Google Patents

개방형 아키텍처 비디오 파이프 시스템 Download PDF

Info

Publication number
KR930007240A
KR930007240A KR1019920017613A KR920017613A KR930007240A KR 930007240 A KR930007240 A KR 930007240A KR 1019920017613 A KR1019920017613 A KR 1019920017613A KR 920017613 A KR920017613 A KR 920017613A KR 930007240 A KR930007240 A KR 930007240A
Authority
KR
South Korea
Prior art keywords
substrate
display system
system architecture
bus
slots
Prior art date
Application number
KR1019920017613A
Other languages
English (en)
Inventor
비. 샘프셀 제프리
Original Assignee
윌리엄 이. 힐러
텍사스 인스트루먼츠 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윌리엄 이. 힐러, 텍사스 인스트루먼츠 인코포레이티드 filed Critical 윌리엄 이. 힐러
Publication of KR930007240A publication Critical patent/KR930007240A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

디스플레이 시스템 아키텍처가 개시된다. 이 아키텍처는 오디오 신호, 비디오 신호 또는 시스템 제어 신호와 같은 디스플레이용 신호를 전송하기 위한 적어도 하나의 버스(10,12,14)를 포함한다. 이 버스는 기판과 버스사이에서 통신하기 위한 별도의 기판에 접속될 수 있는 다수의 슬롯(16,18,20,22)에 의해 그것의 폭을 교차하여 횡단된다. 기판은 텔레비젼, 컴퓨터, 컴퓨터 모니터 또는 상기 모든 것들로서 동작하든지 간에 시스템의 데이타와 기능을 처리하도록 설계된다.

Description

개방형 아키텍처 비디오 파이프 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 노출된 버스 아키텍처를 도시한 도면.
제2도는 비어있는 수신기의 아키텍처를 도시한 도면.
제3도는 완전한 수신기 아키텍처의 가능한 구성을 도시한 도면.

Claims (20)

  1. a. 오디오, 비디오 및 제어 데이타를 포함하는 디지탈 신호들을 전송하도록 동작할 수 있는 적어도 하나의 버스 및 b, 상기 버스의 폭을 횡단하고, 적어도 하나의 외부 회로 기판과 전기적으로 접속할 수 있는 다수의 슬롯을 포함하는 것을 특징으로 하는 디스플레이 시스템 아키덱처.
  2. 제1항에 있어서, 상기 적어도 하나의 버스는 오디오 데이타용의 하나의 버스, 비디오 데이타용의 하나의 버스, 및 제어 데이타용의 하나의 버스인 세개의 버스를 더 포함하는 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  3. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 표준 형태의 방송 텔레비젼 신호를 수신할 수 있도록 동작하는 텔레비젼 튜너 회로인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  4. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 음극선관 드라이버 기판인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  5. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 공간 광 변조기 디스플레이 드라이버 기판인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  6. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 비디오 레코더 제어 기판인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  7. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 메모리 기판인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  8. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 임의의 디스플레이드라이버 기판인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  9. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 특수 효과 기판인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  10. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 원격 제어 수신처리 기판인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  11. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 오디오 제어 기판인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  12. 제1항에 있어서, 상기 적어도 하나의 기판중의 한 기판이 하드 카피 제어기인 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  13. a. 오디오 버스, b. 상기 오디오 버스와 병렬로 배치된 비디오 버스, c. 상기 오디오 및 비디오 버스와 병렬로 배치된 제어 버스, d. 상기 버스의 폭을 횡단하고, 적어도 하나의외부 회로 기판과 전기적으로 접속할 수 있는 다수의 슬롯, e. 표준형태의 방송 신호를 수신하여 처리할 수 있도록 동작하는 상기 슬롯들중의 한 슬롯내의 텔레비젼 튜너 회로. f. 디스플레이용 컴퓨터로부터의 데이타를 처리할 수 있도록 동작하는 상기 슬롯들중 다른 하나의 슬롯내의 비디오 그래픽 어댑터 및, g. 상기 처리된 표준 방송 신호 또는 상기 비디오 그래픽 신호를 수신시에 영상을 발생시킬 수 있도록 동작할 수 있는 상기 슬롯들 중 다른 하나의 슬롯내의 디스플레이 드라이버카드를 포함하는 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  14. 제13항에 있어서, 상기 슬롯들중 다른 하나의 슬롯이 비디오 플레이어/레코더 제어기를 포함하는 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  15. 제13항에 있어서, 상기 슬롯들중 다른 하나의 슬롯이 메모리 제어 회로를 포함하는 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  16. 제13항에 있어서, 상기 슬롯들중 다른 하나의 슬롯이 특수 효과 비디오 처리카드를 포함하는 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  17. 제13항에 있어서, 상기 슬롯들중 다른 하나의 슬롯이 원격 제어 입력 처리기 카드를 포함하는 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  18. 제13항에 있어서, 상기 슬롯들중 다른 하나의 슬롯이 오디오 제어기 카드를 포함하는 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  19. 제13항에 있어서, 상기 슬롯들중 다른 하나의 슬롯이 하드 카피 제어기 카드를 포함하는 것을 특징으로 하는 디스플레이 시스템 아키텍처.
  20. 제19항에 있어서, 상기 하드 카피 제어기 카드가 프린터에도 접속되어 있는 것을 특징으로 하는 디스플레이 시스템 아키텍처.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920017613A 1991-09-27 1992-09-26 개방형 아키텍처 비디오 파이프 시스템 KR930007240A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US76688591A 1991-09-27 1991-09-27
US766,885 1991-09-27

Publications (1)

Publication Number Publication Date
KR930007240A true KR930007240A (ko) 1993-04-22

Family

ID=25077826

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920017613A KR930007240A (ko) 1991-09-27 1992-09-26 개방형 아키텍처 비디오 파이프 시스템

Country Status (4)

Country Link
EP (1) EP0534262B1 (ko)
JP (1) JP3373559B2 (ko)
KR (1) KR930007240A (ko)
DE (1) DE69232346T2 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5592234A (en) * 1994-12-22 1997-01-07 U.S. Philips Corporation Interface system for a television receiver
KR980007477A (ko) * 1995-06-07 1998-03-30
TW373402B (en) * 1996-01-10 1999-11-01 Matsushita Electric Ind Co Ltd Television receiver
JPH11328100A (ja) * 1998-05-13 1999-11-30 Sony Corp ディジタル信号処理装置
KR100677091B1 (ko) * 2000-05-06 2007-02-05 삼성전자주식회사 기능 확장이 가능한 멀티미디어기기 및 그를 이용한 기능확장방법
GB2377574A (en) * 2001-07-12 2003-01-15 Graeme Roy Smith Modular software/firmware definable video server

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62219881A (ja) * 1986-03-20 1987-09-28 Fujitsu General Ltd 多機能tv受信機
US5170252A (en) * 1990-04-09 1992-12-08 Interactive Media Technologies, Inc. System and method for interconnecting and mixing multiple audio and video data streams associated with multiple media devices

Also Published As

Publication number Publication date
EP0534262B1 (en) 2002-01-16
EP0534262A2 (en) 1993-03-31
JP3373559B2 (ja) 2003-02-04
JPH075859A (ja) 1995-01-10
DE69232346D1 (de) 2002-02-21
DE69232346T2 (de) 2002-09-19
EP0534262A3 (en) 1997-02-05

Similar Documents

Publication Publication Date Title
EP0788048B1 (en) Display apparatus interface
MY109780A (en) Television receiver
NO20000320D0 (no) Behandling av digital transportstroem
AU8483891A (en) Interactive home information system
JPS5797782A (en) Data transfer device for electronic camera
EP0264961A3 (en) Television special effects system
WO1995030634A1 (fr) Adaptateur d'ecran de controle
KR930007240A (ko) 개방형 아키텍처 비디오 파이프 시스템
US20090196604A1 (en) System for combining high-definition video control signals for transmission over an optical fiber
US4985783A (en) Piloting interface for 8 mm video cameras and VTR's and accessories, by computer
US5982456A (en) Digital video switcher including a general purpose processor and a control processor
MY118254A (en) Concentrated control system of electronic equipment
AU3225893A (en) Methods and apparatus for communicating program data signals via a remote control unit
US5150453A (en) Capture of vector CRT display for hardcopy
JPS54122025A (en) Television screen reproducer
US6606098B1 (en) Method and apparatus having an extended video graphics bus
CN112839186B (zh) 数据交叉点矩阵系统
KR200303462Y1 (ko) 멀티 영상수신 및 논리 제어 카드 인터페이스 장치
EP0748125A1 (en) Improvements in or relating to image display systems
KR950008113B1 (ko) 텔리비젼을 이용한 정보교환 방법 및 장치
KR910002606B1 (ko) 텔레 텍스트 수신회로
JPS56154888A (en) Character broadcast transmitting and receiving device
JPH01184524A (ja) 画像表示装置
JPS61182381A (ja) 2画面テレビ受像機
JPS5570948A (en) Operation mode display system for recording and reproducing unit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application