KR930004802Y1 - 리플 감소 전원 공급 회로 - Google Patents

리플 감소 전원 공급 회로 Download PDF

Info

Publication number
KR930004802Y1
KR930004802Y1 KR2019910004358U KR910004358U KR930004802Y1 KR 930004802 Y1 KR930004802 Y1 KR 930004802Y1 KR 2019910004358 U KR2019910004358 U KR 2019910004358U KR 910004358 U KR910004358 U KR 910004358U KR 930004802 Y1 KR930004802 Y1 KR 930004802Y1
Authority
KR
South Korea
Prior art keywords
preamplifier
resistor
power supply
power
unit
Prior art date
Application number
KR2019910004358U
Other languages
English (en)
Other versions
KR920018731U (ko
Inventor
백동철
김귀동
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910004358U priority Critical patent/KR930004802Y1/ko
Publication of KR920018731U publication Critical patent/KR920018731U/ko
Application granted granted Critical
Publication of KR930004802Y1 publication Critical patent/KR930004802Y1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/14Arrangements for reducing ripples from dc input or output

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.

Description

리플 감소 전원 공급 회로
제1도는 종래 고안에 대한 회로도.
제2도는 본 고안에 따른 회로도.
* 도면의 주요부분에 대한 부호의 설명
R1-R5 : 저항 Q1 : 트랜지스터
C1-C4 : 전해 콘덴서 D : 다이오드
SW1 : 뮤팅(MUTING) 제어용 스위치
10 : 메인 앰프(MAIN AMP)부 20 : 프리 앰프(RE AMP)부
30 : 리플(RIPPLE)제거 및 전원 차단부
본 고안은 오디오 기기의 앰프에 관한 것으로 소신호 특성을 제어하는 프리앰프부에 좀 더 안정된 전원을 공급하여 오디오 신호 증폭시 안정된 특성 신호를 얻을 수 있도록 한 리플 감소 전원 공급회로에 관한 것이다.
종래에는 제1도에서와 같이 소신호 특성을 제어하는 프리 앰프부(20)와 상기 프리앰프부(20)의 출력을 큰 신호로 형성시키는 메인 앰프부(10)가 분리되어 구성된 회로에 있어 메인 앰프부(10)와 프리 앰프부(20)에 동일한 전원(B+)을 저항(R1)(R2)과 전해 콘덴서(C1)(C2)로 각각 리플 성분을 제거하여 공급하면 메인 앰프부(10)에서 큰 신호를 형성시 받는 영향에 비해 소신호 특성을 제어하는 프리앰프부(20)의 소신호에 미치는 영향은 같은 리플 성분일지라도 대단히 큰 영향을 미치게 된다. 즉 종래의 고안에서와 같이 저항(R2)과 전해 콘덴서(C2)에 의한 전원(B+)의 리플성분 제거로는 안정된 특성 신호를 얻는데 효과적으로 대응할 수 없었다.
따라서 본 고안의 목적은 메인 앰프부와 프리 앰프부가 분리된 시스템에서 좀 더 안정된 특성 신호를 얻기 위하여 전단에서 소신호 특성을 제어하는 프리 앰프부에서의 전원의 리플 성분에 의한 잡음 혼입을 극소화시킴으로써 메인 앰프부에서 혼입된 잡음의 증폭을 막아 앰프부에서 리플 성분이 감소된 특성 신호를 얻을 수 있는 회로를 제공함에 있다.
본 고안의 다른 목적은 프리 앰프부에 공급되는 전원을 차단하여 뮤팅 동작을 수행할수 있도록 하는 회로를 제공함에 있다. 따라서 상기 목적을 수행하기 위한 본 고안은 매우 작은 소신호 특성을 제어하는 프리 앰프부와, 상기 프리 앰프부의 출력을 큰 신호로 형성하는 메인 앰프부와, 상기 메인 앰프부에 공급되는 전원의 리플성분을 제거하는 저항 및 전해 콘덴서에 있어서, 상기 프리 앰프부에 공급하는 전원의 리플 성분을 제거하며 하기 뮤팅 제어용 스위치의 동작으로 상기 프리 앰프부의 동작 전원을 차단하는 리플 제거 및 전원 차단부와, 상기 프리 앰프에 공급하는 전원을 차단하는 상기 리플 제거 및 전원 차단부를 제어하는 뮤팅 제어용 스위치로 구성됨을 특징으로 한다.
이하 본 고안의 첨부된 도면을 참조하여 상세히 설명한다.
제2도는 본 고안에 따른 회로도로써 입력된 소신호 특성을 제어하는 프리앰프부(20)를 프리 앰프부(20)의 출력을 큰 신호로 형성하여 출력하는 메인 앰프부(10)의 전단에 연결하여 구성하고, 메인 앰프부(10)의 동작 전원(B+)을 공급할 때 전원(B+)에 포함된 리플 성분을 제거하기 위하여 전원(B+)과 메인 앰프부(10) 사이에 저항(R)과 전해 콘덴서(C3)를 연결하여 메인 앰프부(10)에 리플 성분이 제거된 전원(B+)을 공급한다.
또한 소신호 특성을 제어하는 프리 앰프부(20)에 좀 더 안정된 전원(B+)을 공급하기 위하여 트랜지스터(Q1)의 콜렉터측에 전원(B+)과 에미터측을 프리 앰프부(20)에 연결하고 전원 역류 방지용 다이오드(D1)와 저항(R4)을 트랜지스터(Q1)의 콜렉터측과 연결하여 트랜지스터(Q1)의 베이스측에 연결된 저항(R5)에 접속시키고 또한 리플 성분 제거용 전해 콘덴서(C4)를 베이스측과 연결된 저항(R5)과 연결하여 접지시킨 리플 제거 및 전원 차단부(30)로 안정된 전원(B+)을 공급한다.
이같이 프리앰프부(20)에 안정된 전원(B+)을 공급하는 리플 제거 및 전원 차단부(30)의 동작을 제어하는 뮤팅 제어용 스위치(SW1)는 리플 제거용 전해 콘덴서(C4)와 병렬로 구성한다.
상술한 도면에 의거 본 고안의 실시예를 상세히 설명하면 다음과 같다.
입력된 미약한 오디오 신호를 어느 정도 증폭하여 잡음 혼입을 방지하는 프리앰프부(20)와 프리 앰프부(20)에서 증폭된 신호를 스피커를 통해 음성 신호로 출력할 수 있는 큰 신호로 증폭하는 메인 앰프부(10)로 입력된 미약한 신호를 음성 신호로 출력할 수 있는 큰 신호로 증폭한다.
여기서 메인 앰프부(10)와 프리 앰프부(20)에 인가되는 구동전원에 대해 살펴보면 먼저 메인 앰프부(10)의 전원(B+) 공급은 저항(R3)과 전해 콘덴서(C3)를 이용하여 전원(B+)에 포함된 리플 성분을 제거하고 메인 앰프부(10)에 공급하여 구동시킨다. 또한 메인 앰프부(10)의 전단에서 도악하는 프리 앰프부(20)는 소신호 특성을 제어함으로 메인앰프와 동일한 리플 성분을 갖는 전원(B+)에 대해 대단히 큰 영향을 받으므로 좀 더 안정된 전원(B+)을 공급하기 위하여 리플 제거 및 전원 차단부(30)을 통한 전원(B+)을 프리 앰프에 공급한다. 이때 리플 제거 및 전원 차단부(30)의 동작을 살펴보면 트랜지스터(Q1)의 콜렉터측과 다이오드(D1)의 애노드 측에 인가된 전원(B+)이 다이오드(D1)을 구동시키고 저항(R4)을 통해 트랜지스터(Q1)의 베이스측에 연결된 저항(R5)을 구동시켜 트랜지스터(Q1)가 "턴온"상태가 된다.
저항(R4)을 통한 다이오드(D1)의 구동 전원(B+)중에 포함된 리플 성분은 저항(R4)(R5)과 접지 사이에 연결된 전해 콘덴서(C4)를 통해 접지쪽으로 흐르게 된다. 따라서 프리 앰프부(20)에 인가되는 트랜지스터(Q1)에미터 측의 출력은 전원(B+)에 포함된 리플 성분을 제거한 보다 안정된 전원(B+)을 공급함으로 소신호 특성을 제어하는 프리 앰프부(20)의 특성이 개선되어 전체적으로 안정된 신호 특성이 출력되게 된다.
이상과 같은 동작은 뮤팅 제어용 스위치(SW1)를 "오프"상태에 유지해야 하며 여기서 뮤팅 제어용 스위치(SW1)를 "온"상태로 절환하면 트랜지스터(Q1)의 콜렉터측과 다이오드(D1)의 애노드 측에 인가된 전원(B+)은 저항(R4)을 통해 뮤팅 제거용 스위치(SW1)를 통해 접지로 그대로 흐르기 때문에 트랜지스터(Q1)의 베이스측이 "로우"레벨이 되어 트랜지스터(Q1)가 "턴 오프" 상태가 된다.
따라서 프리앰프부(20)에 인가되어야 할 전원(B+)이 트랜지스터(Q1)가 "턴 오프"상태로 차단되어 프리 앰프부(20)의 동작이 이루어지지 않는다. 여기서 다이오드(D1)의 역할은 전체적인 전원이 "오프"되었을시 전해 콘덴서(C4)의 방전에 의한 전원 강하를 지연시키는 것을 방지하기 위한 역할을 하는 소자이다.
이상에서와 같이 프리 앰프부와 메인 앰프부가 분리된 구성에서 메인 앰프부의 전단에 위치한 프리 앰프부에 리플 성분이 제거된 전원을 공급하여 신호 특성을 좀 더 개선하므로써 전체적으로 안정된 신호 특성을 얻을 수 있는 것이다.

Claims (1)

  1. 소신호 특성을 제어하는 프리 앰프부(20)의 출력을 저항(R3)과 전해 콘덴서(C3)를 통한 전원(B+)으로 큰 신호로 증폭하여 출력시키는 메인 앰프부(10)에 있어서, 트랜지스터(Q1)의 콜렉터 측에 다이오드(D1)와 저항(R4)을 연결하여 베이스 측에 연결된 저항(R5)에 접속시키고 상기 저항(R5)와 접지 사이에 전해 콘덴서(C4)를 연결하여 프리 앰프부(20)에 전원(B+)을 인가하는 리플 제거 및 전원 차단부(30)와, 상기 전해 콘덴서(C4)와 병렬로 연결하여 뮤팅 동작을 제어하는 뮤팅 제어용 스위치(SW1)를 구성시킨 리플 감소 전원 공급회로.
KR2019910004358U 1991-03-28 1991-03-28 리플 감소 전원 공급 회로 KR930004802Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910004358U KR930004802Y1 (ko) 1991-03-28 1991-03-28 리플 감소 전원 공급 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910004358U KR930004802Y1 (ko) 1991-03-28 1991-03-28 리플 감소 전원 공급 회로

Publications (2)

Publication Number Publication Date
KR920018731U KR920018731U (ko) 1992-10-19
KR930004802Y1 true KR930004802Y1 (ko) 1993-07-23

Family

ID=19312248

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910004358U KR930004802Y1 (ko) 1991-03-28 1991-03-28 리플 감소 전원 공급 회로

Country Status (1)

Country Link
KR (1) KR930004802Y1 (ko)

Also Published As

Publication number Publication date
KR920018731U (ko) 1992-10-19

Similar Documents

Publication Publication Date Title
GB2251350A (en) Muting circuit
US4236120A (en) High speed, high efficiency amplifier circuit
US4471322A (en) Power amplifier
KR960009445B1 (ko) 증폭회로
KR900008757B1 (ko) Btl 전력증폭회로
KR900007923B1 (ko) 음성출력증폭기
TW200503412A (en) Audio amplifier circuit and audio IC having the same
KR930004802Y1 (ko) 리플 감소 전원 공급 회로
JPS6023528B2 (ja) プツシユプル増幅回路
KR100490445B1 (ko) 오디오 전력 증폭 장치 및 방법
JP4124839B2 (ja) 電力増幅器
GB1033704A (en) Improvements in or relating to transistor amplifiers
JPH0145152Y2 (ko)
JP4325030B2 (ja) 増幅回路
JPH06338727A (ja) 増幅回路
KR910001939Y1 (ko) 파우어 온/오프시 음성출력단 팝노이즈 제거회로
KR860002291Y1 (ko) 전원 차단시 잡음 제거회로
KR940001340Y1 (ko) 오디오 신호의 볼륨 및 뮤우트 제어 회로
KR19990003374A (ko) 뮤트회로
JPH0513047Y2 (ko)
JP2003179992A (ja) 音声出力回路
KR910006567Y1 (ko) 프리앰프를 이용한 뮤트회로
JP2732672B2 (ja) 増幅回路
KR200162251Y1 (ko) 오디오 뮤트 생성 회로.
KR930008343Y1 (ko) 증폭기의 잡음제거회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980626

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee