KR930002086B1 - 교환시스팀의 cept1(유럽)방식 중계선 정합장치 - Google Patents
교환시스팀의 cept1(유럽)방식 중계선 정합장치 Download PDFInfo
- Publication number
- KR930002086B1 KR930002086B1 KR1019890020568A KR890020568A KR930002086B1 KR 930002086 B1 KR930002086 B1 KR 930002086B1 KR 1019890020568 A KR1019890020568 A KR 1019890020568A KR 890020568 A KR890020568 A KR 890020568A KR 930002086 B1 KR930002086 B1 KR 930002086B1
- Authority
- KR
- South Korea
- Prior art keywords
- matching
- transmission
- data
- signal
- control processor
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Monitoring And Testing Of Exchanges (AREA)
Abstract
내용 없음.
Description
제1도는 본 발명이 실장되는 교환 시스팀에서 본 발명 장치의 개략적인 연결상태를 보인 블럭도.
제2도는 교환 시스팀에 본 발명 장치 실장시 외부 장치와의 일실시예 상세 연결상태를 보인 구성도.
제3도는 제어 프로세서와 본 발명의 이중화 연결 구성도.
제4도는 본 발명을 구성하는 CEPT1 중계선 정합 회로(CTIA)의 개략적인 구성을 나타낸 블록도.
제5도는 2.048Mb/s 인터페이스의 프레임 구조도.
제6도는 2.048Mb/s 인터페이스의 신호채널 할당도.
제7도는 타임 스위치와 본 장치간의 서브하이웨이 타임슬롯 배정도.
* 도면의 주요부분에 대한 부호의 설명
10 : E1 중계선 정합장치 20 : 망 동기 장치
30 : 타임 스위치 장치 40 : 경보 취합장치
50 : 정합장치 제어 프로세서 10A, 10B : El 정합 백 패널
50A : 제어프로세서 A 50B : 제어 프로세서 B
201 : PCM 송수신부 202 : 루우프 시험부
203 : 제어 프로세서 정합부 204 : 송수신 데이타 구성부
205 : 클럭 재생부 206 : 신호 데이타 삽입 및 추출부
207 : 경보 데이타 삽입 및 추출부 208 : 유지보수 정보 제어부
209 : 슬립 제어부 210 : 송신선로 정합부
21l : 수신선로 정합부
본 발명은 교환 시스템의 CEPT1(유럽)방식 중계선 정합 장치에 관한 것이다.
일반적으로, 디지틀 교환기에서의 중계선 정합장치는 다중화된 시분할 하이웨이상의 타임슬롯을 정해진 전송 포오멧에 맞춰 대구교환기 및 전송장비와 신호를 주고 받음으로써 정합기능을 수행하며, 이에 필요한 정보를 운용되는 망의 계위에 따라 구성하며, CCITT에서 권고하는 1차군 엑세스 방식으로는 북미에서 주로 사용되는 1544Kb/s 전송방식과 유럽에서 주로 사용되는 204Kb/s 정합방식으로 나뉘어 지며, 각 인터페이스에 따라 2차, 3차등의 계층구조가 정의되어 망에 적용되어 운용되고 있다.
CCITT G.702에서는 디지틀 통신망에서 사용되는 인터페이스 표준의 난립을 방지하기 위하여, 계층 비트 속도에 따른 전송 속도를 규정하여 권고하고 있으며, 디지틀 통신망 구성 성분의 국제간 상호 접속은 규정된 계층 비트 속도로 수행하도록 권고하고 있다.
CCITT에서는 이 원칙에 따라 64Kbps DSO신호를 기본으로 하여 1차 디지틀 계위로 1544Kbps와 2048Kbps의 두가지 부류의 디지틀 전송계위를 권고하고 있으며, 이를 기본으로 2차, 3차등의 고차계위에 대해 권고하고 있다.
현재 세계 각국에서는 이 계위를 기본으로 하여 미국, 캐나다, 한국 등에서 채택하고 있는 북미방식 전송계위와, 이를 변경하여 3차 계위부터 다르게 적용하고 있는 일본의 경우와, 또한 유럽 각국 및 다른 나라에서 광범위하에 적용하고 있는 유럽방식등의 3가기 계위로 나뉘어 적용되고 있다. 상기 두 계위의 통합을 목적으로 CCITT G.802에서는 상이한 디지틀 계위를 사용하는 통신망 간의 상호 운용목표로 2048-63l2-44736-139264 Kbps의 혼합 계위를 권고하고 있으며, 최근에는 전 세계 통합 통신망을 목표로한 동기식 전송망에 대한 연구 및 개발이 활발하게 이루어지고 있다.
본 발명은 상기한 바와같은 세계적인 추세에 부응하기 위하여 안출된 것으로서, 본 발명은 TDX-10(등록 상표임) 디지틀 교환기에 E1 2048Kbps 정합방식의 디지틀 중계전 정합장치를 구현하기 위하여, 교환기내부의 타임 스위치 장치와 2048Kbps의 직렬 인터페이스의 서브하이웨이를 이용하여 데이타를 송수신하고, 교환기 외부 선로와는 E1방식을 사용하는 중계선의 정합과 선로 및 회로에 대한 시험을 수행하여 E1 전송방식을 사용하는 모든 교환기 및 전송장비와 연결되어 운용될 수 있는 교환 시스팀의 CEPTl(유럽)방식 중계선 정합 장치를 제공함에 그 목적을 두고 있다.
그리하여, 본 발명은 본원 출원인에 의해 본원 출원과 동일자(1989.12.30.)에 출원된 출원번호 89-20669호의 "CEPT 중계선 정합보드 어셈블리"를 이용하여 이 정합보드와 제어 프로세서 및 외부 블럭간의 연결에 의해 480 채널 즉 16E1의 디지틀 중계선 선로 및 중계선 회로에 대한 시험을 수행하는 장치로서 CCITT에서 권고하는 2048Kbps 정합장치와 연동 운용을 통하여 1 선로당 30채널의 중계호 처리를 가능하게 하고, CCITT G.703, G.704, 및 G.732에서 권고된 포맷 및 전송특성을 갖는 교환기 및 전송장비와 정합하는 기능을 갖고, 프로그램에 의해 E1 전송방식을 사용하는 교환기와 공통선 신호방식 및 R2, 루우프 디케딕(Loop Decadic) 신호방식으로 운용될 수 있도록 구성되어 있으며, 자체 진단 기능을 보유하도록 하여 유지보수가 편리하도록 구성한다.
본 발명은 상기 목적을 달성하기 위하여, 타임스위치 장치, 망동기 장치, 경보 취합 장치, El 전송 선로, 정합장치 제어 프로세서를 구비하여 유럽 전송방식을 수용하는 디지틀 전자 교환 시스팀의 CEPTl(유럽)방식 중계선 정합 장치에 있어서, 상기 E1전송선로와 연결되어 있으며, 선로 및 자국, 대국의 중계선 정합장치의 상태를 파악하고, 장애 발생시 장애 발생 원인 및 고장부위 판별을 용이하게 하기 위한 루우프시험 수단 ; 상기 루우프 시험 수단에 연결되어 있으며, 상기 루우프 시험수단에 시험 데이타 등을 송신하고, 그에 대한 시험결과 등을 수신하기 위한 송신 및 수신 선로정합 수단 ; 상기 송신 및 수신선로 정합 수단에 연결되어 있으며, 외부의 타임스위치 장치로 부터 입력된 PCM 데이타를 타임슬롯에 할당하여 입력시키고, 특정 프레임의 특정 타임슬롯에 멀티프레임 동기신호를 삽입시켜 프레임 동기를 가능하게 하고, 입력된 신호로 부터 프레임 동기신호를 찾아 채널을 식별하기 위한 PCM 송수신 수단 ; 상기 송신 및 수신선로 정합 수단에 연결되어 있으며, 입력된 수신 신호로부터 클럭을 재생하여 망동기용 기준 주파수로 사용하도록 하기 위한 클럭 재생 수단 ; 상기 PCM 송수신 수단에 연결되어 있으며, 수신된 신호로부터 추출된 클럭과 시스템 내부 클럭간의 동기가 일치하지 않을 경우 발생되는 데이타의 중복 및 유실을 방지하기 위한 슬립 제어 수단 ; 상기 PCM 송수신 수단 및 슬립 제어 수단에 연결되어 있으며, 외부의 타임 스위치 장치와 2048Kbps 32채널의 직렬 PCM 서브하이웨이 데이타를 송수신하기 위한 송수신 데이타 구성 수단 ; 상기 송수신 데이타 구성 수단에 연결되어 있으며, 입력된 수신신호에서 발생된 프레임 에러 발생 횟수와 자국 루우프 시험 또는 대국 루우프 시험의 결과를 공통 메모리에 저장시키기 위한 유지보수정보 제어 수단 ; 상기 루우프 시험 수단 및 유지보수정보 제어 수단 간에 연결되어 있으며, TD-버스를 통해 외부의 정합장치 제어 프로세서에 접속되어 공통 메모리에 저장된 데이타를 읽어가거나 쓰는 동작을 가능하게 하기 위한 제어 프로세서 정합 수단 ; 상기 PCM 송수신 수단 및 제어 프로세서 정합 수단 간에 연결되어, 제어프로세서와 공통 메모리를 통한 회선 점유와 해제에 대한 시그날링을 수행하기 위한 신호 데이타 삽입 및 추출 수단 ; 및 상기 PCM 송수신 수단 및 제어 프로세서 정합 수단 간에 연결되어, 대국으로부터 수신된 신호로 부터 원격 경보를 추출하고, 수신된 신호의 프레임 동기가 맞지 않던지 또는 입력된 신호가 없을 경우에는 대국쪽으로 특정신호를 송출하여 대국에서 경보 상태를 인식할 수 있도록 하기 위한 경보 데이타 삽입 및 추출 수단 ; 을 구비하고 있는 CEPTl 트렁크 인터페이스 어셈블리(CTIA)를 적어도 하나 이상 포함하고 있는 교환 시스팀의 CEPTl(유럽)방식 중계선 정합 장치를 제공한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명하면 다음과 같다.
제1도는 본 발명이 실장되는 교환 시스팀에서 본 발명 장치의 개략적인 연결상태를 보인 블럭도이고, 제2도는 교환 시스템에 본 발명 장치 실장시 외부 장치와의 일실시예 상세 연결상태를 보인 구성도이고, 제3도는 제어 프로세서와 본 발명의 이중화 연결 구성도이고, 제4도는 본 발명을 구성하는 CEPT1중계선 정합 회로(CTIA의 개략적인 구성을 나타낸 블럭도이고, 제5도는 2.048Kb/s인터페이스의 프레임 구조도이고, 제6도는 2.048Mb/s 인터페이스의 신호채널 할당도이며, 제7도는 타임 스위치와 본 장치간의 서브하이웨이 타임슬롯 배정도이다.
그리고, 도면에서 10은 E1 중계선 정합장치, 20은 망 동기장치, 30은 타임 스위치 장치, 40은 경보 취합장치, 50은 정합장치 제어 프로세서, 10A 및 10B은 E1 정합 백 패널, 50A는 제어 프로세서 A, 50B는 제어 프로세서 B를 각각 나타낸 것이다.
본 발명의 디지틀 중계선 정합장치를 TDX-10 교환 시스팀에 적응시킨 경우의 개략적인 연결상태 및 구성은 다음과 같다.
제1도의 도면에 도시한 바와같이, 본 발명의 E1 중계선 정합 장치(l0)는 중계 전송로와 정합하는 부분(5), 제어 프로세서와 정합하는 부분(4), 교환기 내의 타임스위치와 정합하는 부분(2), 교환기의 기준 주파수 발생을 위한 망동기 정합부분(l), 장애경보 송출 부분(3)에 의해 외부 블럭들과 연결되어 있다.
상기 중계 전송로 정합부분(5)은 CCITT G.703에서 권고한 전기적 특성을 만족하는 펄스 형태로 전송로의 형태에 따라 75옴 동축 케이블 정합과, 120옴 대칭 페어케이블 정합이 스트랩에 의해 선택적으로 운용가능하게 정합되며, 상기 제어 프로세서 정합부분(4)은 이 정합장치의 제어 프로세서인 DCIP(Digital CEPTl Interface Processor)와 정합하여 상위 프로세서로 부터 호 제어에 필요한 제어정보를 송수신한다.
그리고, 상기 타임 스위치와 정합하는 부분(2)은 본 발명 장치에서 필요로 하는 8KHz 동기신호 및 4096KHz 클럭을 타임스위치로부터 공급받고, 서비스 데이타를 2048Kbps 직렬 인터페이스의 서브하이웨이를 통하여 송수신한다. 상기 망동기 정합부분(l)은 TDX-10 망동기 장치에 필요한 기준 클럭을 망동기 계위상 상위국으로부터 수신된 데이타로 부터 클럭을 추출하여 송신한다. 상기 장애 경보 송출부분(3)은 본 발명장치에서 발생된 장애 정보를 백플레인(Back Plane) 단위로 취합하여 경보장치로 송출한다.
제2도는 상기 제1도의 상세 연결도로서, 도면에 도시된 바와같이 두 E1 정합 백 패널(back pannel)(l0A, 10B)로 구성하고, 상기 각 E1 정합 백 패널(10A, 10B)은 각각의 모든 정합 기능이 1 E1 단위의 처리가 가능한 회로 팩 어셈블리(PBA : Printed circuit Board Assembly)인 CEPT1 트렁크 인터페이스 어셈블리(CTIA : CEPTl Trunk Interface Assembly) 단위로 이루어지는 8개의 El 중계선 회로 팩으로 구성된다.
그리고, 상기 각 E1 정합 백 패널(back pannel)(10A, 10B)은 이중화된 제어 프로세서(50A, 50B)에 각각 연결되어 부하분담 형태로 제어된다.
망동기 정합부분(1)은 각각의 CTIA에서 추출된 망동기용 기준클럭을 망계위에 따라 상위국으로 지정된국과 연결된 CTIA에서 추출된 망동기용 기준 클럭을 망계위에 따라 상위국으로 지정된국과 연결된 CTIA에서 공급하며, TDX-10 망동기 장치의 경우 최대 3개까지의 기준 주파수를 받을 수 있기 때문에, 모든 CTIA에서 공급가능하도록 되어 있고, 그 중 미리 정해진 국의 클럭을 망동기 장치와 연결하여 운용한다.
타임 스위치와 정합하는 부분(2)은 도면에서와 같이, 타임스위치와는 2048Kbps의 서브하이웨이를 통해 연결되며, PBA당 1개의 서브하이웨이가 할당되어 제6도의 타임슬롯 배정에 의해 32채널의 서브하이웨이와 30채널의 E1 프레임이 맵핑되어 운용된다. 또한, 본 발명장치에서 필요한 8KHz 동기 신호와 4096KHz클럭을 타임스위치로 부터 공급받도록 하기 위하여, 2048Kbps의 4개의 송.수신 서브하이웨이와 8KHz 동기신호, 4096KHz 클럭을 한 그룹으로 하여 타임스위치와 연결된다. 입력된 서브하이웨이 케이블로부터 각 PBA에 해당 서브하이웨이 경로제공은 백패널(Back Panel)에서 수행하며, 이 케이블 정합은 RS-422정합은 이용한다.
장애경보 송출 부분(3)은 경보 취합장치를 연결하는 것으로서, 경보 취합장치와의 정합은 TTL 레벨로 이루어지며, 전원 장애, PBA탈장, 케이블 탈장 및 PBA기능장애등의 경보가 미리 약속된 형태로 백패널(Back Panel)에서 취합되어 경보취합장치로 통보된다.
제어 프로세서와 정합하는 부분(4)은 제어프로세서인 DClP와의 연결을 의미하며, 한 백 패널(back panel)당 이중화된 프로세서와 2개씩의 TD-버스가 연결되며 최대 2매의 백 패널(back panel) 즉 최대 480 채널의 E1채널을 처리할 수 있다. 프로세서와의 데이타 송수신은 TD-버스를 통해 정해진 신호 규격에 맞추어 각 PBA내에 구현되어 있는 공통 메모리를 통해 메세지를 송수신할 수 있도록 구성되어 있으며, 블럭내의 휨웨어(Firmware)와 결합하여 다양한 시험 기능 및 자체 진단 기능을 구현하며, 블럭내의 각 PBA의 구별은 백 패널(back panel)내에서 4E1을 한 그룹으로 2비트의 해당식별 어드레스에 의해 가능하게 된다. RS-485 정합방식으로 연결된 TD-버스의 중단은 백 패널(back panel)에서 수행한다.
DCIP와의 연결은 제3도에서와 같이, 정상상태에는 240채널 즉 8E1씩의 데이타를 처리하다가, 프로세서 한쪽에 장애가 발생할 경우 정상인 프로세서가 나머지 부하를 처리하는 부하 분산 구조로 운용된다.
제어 프로세서와의 데이타 송수신은 제5도에서의 신호용 비트를 통해 상대국과 호 설정에 관한 정보를 주고 받으며, 프로세서와 이 장치와의 데이타 송수신이 정확히 이루어지는 계를 확인하기 위한 루우프(loop) 데이타, 경보 발생 및 발생 원인, 선로의 성능을 평가하기 위한 프레임 에러 발생 회수 및 슬립발생 회수를 공통 메모리와 해당 어드레스에 4ms마다 저장해서, DCIP가 8ms 리얼 타임 클럭(RTC) 주기로 읽어서, 상위 프로세서의 제어가 가능하도록 한다.
제4도는 본 발명을 구성하는 PBA인 CTIA의 일실시예 구성 블럭도이다. 도면에서 201은 PCM 송수신부, 202는 루우프 시험부, 203은 제어 프로세서 정합부, 204는 송수신 데이타 구성부, 205는 클럭 재생부, 206는 신호 데이타 삽입 및 추출부, 207는 경보 데이타 삽입 및 추출부, 208은 유지보수 정보 제어부, 209는 슬립 제어부, 210은 송신선로 정합부, 211은 수신선로 정합부를 각각 나타낸 것이다.
도면에 도시한 바와 같이, 본 발명에 의한 CTIA(CEPTl Trunk Interface Assmbly)는 E1전송선로와 연결되는 루우프 시험부(202)와, 상기 루우프 시험부에 각각 연결된 송신선로정합부(2l0) 및 수신선로 정합부(211)와, 상기 송신선로 정합부 및 수신선로 정합부에 연결된 PCM 송수신부(201), 상기 수신선로 정합부에 연결되어 있으며 외부의 망동기 장치에 접속되는 클럭 재생부(205)와, 상기 PCM 송수신부에 연결된 슬립 제어부(209)와, 상기 PCM 송수신부 및 슬립 제어부에 연결되어 있으며 외부의 타임스위치 장치에 접속되는 송수신 데이타 구성부(204)와, 상기 송수신 데이타 구성부에 연결된 유지보수정보 제어부(208)와, 상기 루우프 시험부 및 유지보수정보 제어부 간에 연결되어 있으며 TD-버스를 통해 외부의 정합장치 제어 프로세서에 접속되는 제어 프로세서 정합부(203)와, 상기 PCM 송수신부 및 제어 프로세서 정합부 간에 각각 연결된 신호 데이타 삽입 및 추출부(206) 및 경보 데이타 삽입 및 추출부(207)를 구비하고 있다.
상기 PCM 송수신부(201)는 외부의 타임스위치로부터 제6도의 형태로 입력된 PCM 데이타를 타임슬롯 1부터 15까지, 타임슬롯 17부터 31까지 할당하여 입력시키고, 타임슬롯 0에서 우수 프레임의 경우 프레임배열 신호를, 그리고 기수 프레임의 경우는 그에 대한 손실 경보를 입력시키고, 프레임 0의 타임슬롯 16에는 멀티프레임 동기신호를 삽입시켜, 프레임 동기를 가능하게 하고, 또한 입력된 신호로부터 프레임 동기신호를 찾아 채널 식별을 한다.
상기 루우프 시험부(202)는 망운용시 장애가 발생한 경우나 처음 초기화 할 경우, 선로 및 자국, 대국의 중계선 정합장치의 상태를 파악하고, 장애 발생시 장애 발생 원인 및 고장부위 판별을 용이하게 하기 위하여 처음 초기화 할 경우와 제어 프로세서의 요구에 의해 자국 루우프 시험과 기구 프레임의 타임슬롯 0의 국내용 유보비트인 Sn 비트의 조합으로 규정된 신호를 이용한 대국 루우프 시험을 수행하여, 장애 발생시 고장부위 판별이 용이하도록 구성되어 있다. 이는 시험을 수행하기 위한 회로로서, 제어 프로세서의 명령에 따라 릴레이를 구동시켜 루우프시험이 가능하도록 한다.
이 과정은 송신선로 정합부(210)에서 단극성 펄스를 양극성 펄스로 변환한 다음 이루어지는 것으로, 전송로와 연결되기 직전의 상태에서 시험함으로써, 실질적인 전송로에 대한 시험이 가능하게 한다. 이때 시험데이타는 휨훼어(firmwere)에 의해 미리 정해진 데이타 패턴을 보낼 수도 있고, 시험자가 임의의 데이터를 보내어 시험할 수도 있으며, 시험 결과에 따라 휨훼어(firmwere)에 의해 에러 발생회수를 계산하여 결과를 공통 메모리에 저장하여 제어 프로세서가 이 결과를 읽어가 판단하여 경보 메시지를 운용자에게 알려주고 해당 회선에 대한 블로킹을 수행할 수 있도록 한다.
상기 제어 프로세서 정합부(203)는 제어 프로세서와의 정합부분으로 TD-버스를 통하여 RS-485 정합방식으로 공통 메모리에 저장된 데이타를 읽어가거나 쓰는 동작을 가능하게 하여, 이 장치가 제어 프로세서의 제어에 의해 호처리 과정을 수행할 수 있도록 한다.
송수신 데이타 구성부(204)는 타임 스위치 블럭과 제 6도의 형태로 2048 Kbps 32채널의 직렬 PCM 서브하이웨이 데이타를 RS-422 정합방식으로 송수신한다.
클럭 재생부(205)는 입력된 수신 신호로부터 LC탱크회로(tank circuit)를 거쳐 클럭을 재생하여 망동기용 기준 주파수로 사용하도록 한다. 이때 클럭의 신뢰도를 보장하기 위하여 프레임(Frame) 동기신호와 프레임 에러 신호를 같이 보내어, 프레임 에러신호가 입력시에는 이 클럭을 기준 주파수로 사용하지 않도록 한다.
신호 데이타 삽입 및 추출부(206)는 국간 신호방식으로 채널 결합 신호방식으로 운용할 경우, 제5도에서 규정된 신호용 비트인 프레임 0를 제외한 프레임 1부터 프레임 15의 타임 슬롯 16을 이용하며, 제6도와 같이 매 타임 슬롯 16당 2채널에 대한 신호용 비트를 이용하여 제어 프로세서와 공통 메모리를 통한 회선 점유와 해제에 대한 시그날링을 수행한다.
경보 데이타 삽입 및 추출부(207)는 대국으로부터 수신된 프레임 동기신호를 포함하지 않는 기수 프레임의 타잉슬롯 0의 비트 3데이타가 "1"로 수신될때, 원격 경보로 간주하여 제어 프로세서를 통하여 자국 송신부 이상이나 송신 선로가 이상상태인 것으로 경보메세지를 출력하여 운용요원이 조치할 수 있게 한다. 역으로 수신된 신호의 프레임 동기가 맞지 않던지 또는 입력된 신호가 없을 경우에는 대국쪽으로 보내는 기수프레임의 타임슬롯 0의 비트 3데이타를 "1"로 송출하여 대국에서 경보 상태를 인식할 수 있도록 한다.
유지보수정보 제어부(208)는 입력된 수신신호에서 발생된 프레임 에러 발생 횟수와 자국 루우프 시험 또는 대국 루우프 시험의 결과를 공통 메모리에 저장한 후, 제어 프로세서가 읽어가서 채널 또는 중계선 전체에 대한 블로킹 등의 조치를 취할 수 있게 한다.
슬릿 제어부(209)는 수신된 신호로부터 추출된 클럭과 시스팀 내부 클럭간의 동기가 일치하지 않을 경우, 데이타의 중복 및 유실이 발생하게 되는데, 이의 방지를 위하여 2프레임분의 일래스틱(elactic) 메모리를 설정하여 데이타의 유실을 방지할 수 있게 하는 것이다.
또한, 송신선로 정합부(210) 및 수신선로 정합부(211)는 상기 루우프 시험부 및 PCM 송수신부 간에 각각 연결되어 시험 데이타 등의 송신하고 시험결과 등을 수신하기 위한 것이다.
그리하여, 본 발명은 상기와 같이 구성되어, E1 전송 선로와 정합하여 수신된 데이타로부터 클럭을 추출하여 망동기장치로 보내고, 수신된 E1 포오멧의 데이타로부터 신호 정보 및 경보 처리용 데이타를 삽입 및 추출하고, 타임 스위치로부터 공급된 프레임(Frame) 동기신호 및 클럭에 맞추어 서브 하이웨이와 1 : 1로 정합하여 데이타를 처리하며, 이중화된 제어 프로세서와 부하분산 구조로 정합되어 운용 프로그램의 제어를 받아 중계선 처리 데이타 및 장애 처리 데이타 등을 처리하고, 구성 회로 및 수신된 데이타의 장애상태를 감지하여 경보장치로 통보함으로써 신속한 대응조치가 수행될 수 있도록 한다.
그리고, 상기한 바와 같은 본 발명은 TDX-10 교환기등, E1 전송방식을 수용하는 모든 디지틀 전자 교환기에 적용 가능하다.
따라서, 상술한 바와 같은 본 발명은 TDX-l0 교환기 등에 적용되어 El(유럽)방식을 사용하는 중계선의 정합과 선로 및 회로에 대한 시험을 수행함으로써 E1 전송방식을 사용하는 모든 교환기 및 전송장비와 연결되어 운용될 수 있도록 하며, 장치내의 시험 기능을 통한 대국 및 전송로의 장애 상태를 감지하여 유지보수를 용이하게 수행할 수 있게 함으로써 통신망의 신뢰도를 제고시킨다. 또한, 제어 프로세서당 최대 480채널의 E1 중계선을 접속 운용할 수 있도록 하였을 뿐만 아니라, 이러한 모든 기능이 회로 팩 단위로 수행되도록 하여 장애 발생시 E1 선로 단위로 유지보수가 가능하도록 함으로써, 운용상의 편리성을 극대화시키는 효과를 갖는다.
Claims (3)
- 타임스위치 장치(2), 망동기 장치(1), 경보 취합 장치(3), E1 전송 선로(5), 정합장치 제어 프로세서(4)를 구비하여 유럽(El) 전송방식을 수용하는 디지틀 전자 교환 시스팀의 CEPT1(유럽)방식 중계선 정합장치에 있어서, 상기 E1 전송선로와 연결되어 있으며, 선로 및 자국, 대국의 중계선 정합장치의 상태를 파악하고, 장애 발생시 장애 발생 원인 및 고장부위 판별을 용이하게 하기 위한 루우프 시험 수단(202) ; 상기 루우프 시험수단에 연결되어 있으며, 상기 루우프 시험수단에 시험 데이타 등을 송신하고, 그에 대한 시험결과 등을 수신하기 위한 송신 및 수신 선로정합 수단(210, 211) ; 상기 송신 및 수신선로 정합 수단에 연결되어 있으며, 외부의 타임스위치 장치로부터 입력된 PCM 데이타를 타임슬롯에 할당하여 입력시키고, 특정 프레임의 특정 타임슬롯에 멀티프레임 동기신호를 삽입시켜 프레임 동기를 가능하게 하고, 입력된 신호로부터 프레임 동기신호를 찾아 채널을 식별하기 위한 PCM 송수신 수단(201) ; 상기 송신 및 수신선로 정합 수단에 연결되어 있으며, 입력된 수신 신호로부터 클럭을 재생하여 망동기용 기준 주파수로 사용하도록 하기 위한 클럭 재생 수단(205) ; 상기 PCM 송수신 수단에 연결되어 있으며, 수신된 신호로부터 추출된 클럭과 시스팀 내부 클럭간의 동기가 일치하지 않을 경우 발생되는 데이타의 중복 및 유실을 방지하기 위한 슬립 제어 수단(209) ; 상기 PCM 송수신 수단 및 슬립 제어 수단에 연결되어 있으며, 외부의 타임 스위치장치와 2048Kbps 32채널의 직렬 PCM 서브하이웨이 데이타를 송수신하기 위한 송수신 데이타 구성 수단(204) ; 상기 송수신 데이타 구성 수단에 연결되어 있으며, 입력된 수신신호에서 발생된 프레임 에러 발생횟수와 자국 루우프 시험 또는 대국 루우프 시험의 결과를 공통 메모리에 저장시키기 위한 유지보수정보 제어 수단(208) ; 상기 루우프 시험 수단 및 유지보수정보 제어 수단 간에 연결되어 있으며, TD-버스를 통해 외부의 정합장치 제어 프로세서에 접속되어 공통 메모리에 저장된 데이타를 읽어가거나 쓰는 동작을 가능하게 하기 위한 제어 프로세서 정합 수단(203) ; 상기 PCM 송수신 수단 및 제어 프로세서 정합 수단 간에 연결되어, 제어 프로세서와 공통 메모리를 통한 회선 점유와 해제에 대한 시그날링을 수행하기 위한 신호 데이타 삽입 및 추출 수단(206) ; 및 상기 PCM 송수신 수단 및 제어 프로세서 정합 수단간에 연결되어, 대국으로부터 수신된 신호로부터 원격 경보를 추출하고, 수신된 신호의 프레임 동기가 맞지 않던지 또는 입력된 신호가 없을 경우에는 대국쪽으로 특정신호를 송출하여 대국에서 경보 상태를 인식할 수 있도록 하기 위한 경보 데이타 삽입 및 추출수단(207) ; 을 구비하고 있는 CEPT1 트렁크 인터페이스 어셈블리(CTIA)를 적어도 하나 이상 포함하고 있는 것을 특징으로 하는 교환 시스팀의 CEPT1(유럽)방식 중계선정합 장치.
- 제1항에 있여서, 상기 CEPT1 트렁크 인터페이스 어셈블리(CTlA) 8매로 각각 이루어진 제1 및 제2 E1 정합 백 패널(back pannel)(10A, 10B)을 포함하여 구성되되, 상기 제l 및 제2 E1 정합 백 패널(10A, 10B)은 이중화된 제어 프로세서(50A, 50B)에 의해 부하분담 형태로 제어되도록 각각 이중화 연결된 것을 특징으로 하는 교환 시스팀의 CEPTl(유럽)방식 중계선 정합 장치.
- 제1항 또는 제2항에 있어서, 상기 슬립 제어 수단(209)은 데이타의 유실을 방지하기 위하여 2프레임분의 일래스틱(elactic) 메모리를 설정하고 있으며, 상기 적어도 하나 이상의 CEPTl 트렁크 인터페이스 어셈블리(CTIA)는 모든 정합 기능을 회로팩 별로 독립적으로 수행하여 회로 팩 단위의 유지보수가 가능하도록 구성한 것을 특징으로 하는 교환 시스팀의 CEPT1(유럽)방식 중계선 정합 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890020568A KR930002086B1 (ko) | 1989-12-30 | 1989-12-30 | 교환시스팀의 cept1(유럽)방식 중계선 정합장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890020568A KR930002086B1 (ko) | 1989-12-30 | 1989-12-30 | 교환시스팀의 cept1(유럽)방식 중계선 정합장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910013785A KR910013785A (ko) | 1991-08-08 |
KR930002086B1 true KR930002086B1 (ko) | 1993-03-26 |
Family
ID=19294612
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890020568A KR930002086B1 (ko) | 1989-12-30 | 1989-12-30 | 교환시스팀의 cept1(유럽)방식 중계선 정합장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930002086B1 (ko) |
-
1989
- 1989-12-30 KR KR1019890020568A patent/KR930002086B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR910013785A (ko) | 1991-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1181512A (en) | Digital information switching system | |
DE1010301T1 (de) | Lokalkommunikationssystem und dazu verwendbare vorrichtung | |
JPH0664532B2 (ja) | 多端末システムにおけるカードの識別及び接続の検問方法 | |
JPH0225318B2 (ko) | ||
GB2063016A (en) | Alarm monitoring arrangements for digital telecomms switching networks | |
US4354262A (en) | Logic system for controlling a modular multiplex connection unit in a time-division switching exchange | |
KR930009857B1 (ko) | 송신 및 수신 경로를 상호 접속하는 채널 장치 | |
KR930002086B1 (ko) | 교환시스팀의 cept1(유럽)방식 중계선 정합장치 | |
KR920009338B1 (ko) | 교환 시스팀의 t1(북미)방식 중계선 정합 장치 | |
EP0162658A1 (en) | Apparatus and method for checking time slot integrity of a switching system | |
GB2049365A (en) | Data transmission system | |
JPS6224737A (ja) | デイジタル伝送システムの未接続伝送区間のシグナリング信号を発生する装置 | |
KR960013265B1 (ko) | 국 교환기와 원격 교환장치간 북미 방식 피씨엠 링크 접합 장치 | |
JPH06121364A (ja) | メッセージ情報終端方式 | |
EP0870379B1 (en) | Routine testing parity maintenance | |
KR960020568A (ko) | 모국교환기와 원격교환 장치간의 e1(유럽)방식 pcm링크 정합장치 | |
Boyle et al. | No. 4 ESS: Transmission/switching interfaces and toll terminal equipment | |
JPH01212937A (ja) | アドレス重複検出方式 | |
EP0583368B1 (en) | Method and apparatus for translating signaling information | |
JPS61201595A (ja) | 伝送装置における監視情報の収集方法及び装置 | |
RU2207631C2 (ru) | Комплект аппаратуры атс системы охранно-пожарной сигнализации | |
JP3064448B2 (ja) | 回線設定方式 | |
JPH03270348A (ja) | 制御パス通信方式 | |
JPH07231353A (ja) | 網障害監視システム | |
JP3451412B2 (ja) | 多重伝送システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19971211 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |