KR920009236B1 - 공간 분할 교환스위치의 이중화장치 - Google Patents

공간 분할 교환스위치의 이중화장치 Download PDF

Info

Publication number
KR920009236B1
KR920009236B1 KR1019900010014A KR900010014A KR920009236B1 KR 920009236 B1 KR920009236 B1 KR 920009236B1 KR 1019900010014 A KR1019900010014 A KR 1019900010014A KR 900010014 A KR900010014 A KR 900010014A KR 920009236 B1 KR920009236 B1 KR 920009236B1
Authority
KR
South Korea
Prior art keywords
data
space
highway
plane
control data
Prior art date
Application number
KR1019900010014A
Other languages
English (en)
Other versions
KR920003793A (ko
Inventor
박승현
박권철
Original Assignee
한국전기통신공사
이해욱
재단법인 한국전자통신연구소
경상현
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전기통신공사, 이해욱, 재단법인 한국전자통신연구소, 경상현 filed Critical 한국전기통신공사
Priority to KR1019900010014A priority Critical patent/KR920009236B1/ko
Publication of KR920003793A publication Critical patent/KR920003793A/ko
Application granted granted Critical
Publication of KR920009236B1 publication Critical patent/KR920009236B1/ko

Links

Images

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

내용 없음.

Description

공간 분할 교환스위치의 이중화장치
제1도는 본 발명의 개략적인 구성을 나타낸 블록도.
제2도는 이중화 구성중 한면(plane)의 세부구성을 나타낸 블록도.
제3도는 타임슬롯의 데이터 포멧도.
* 도면의 주요부분에 대한 부호의 설명
100 : A면(plane) 200 : B면(plane)
300 : 제어 데이터 저장부
110, 210 : 수신 하이웨이 인터페이스 모듈
120, 220 : 스페이스 매트릭스 모듈
130, 230 : 송신 하이웨이 인텨페이스 모듈
10 : 랜덤 데이터 발생부 20 : 데이터 선택부
30 : 스페이스 매트릭스부 40 : 제어 데이터 메모리부
본 발명은 전전자 교환기의 공간 분할 스위치에서 타임슬롯 단위로 이중화 절체기능을 수행하는 공간분할 교환 스위치의 이중화 장치에 관한 것이다.
기존의 공간분할 스위치에서는 이중화되어 있는 스위치 네트워크에서 일정한 갯수 이상의 타임슬롯에서 오류가 발생할 경우에 대기 상태에 있는 공간분할 스위치로 절체하여 이중화 기능을 수행하여 면(plane) 단위의 이중화 기능을 수행하였으나, 대기상태에 있는 공간분할 스위치의 일부 하이웨이나 일부 타임슬롯에서 오류가 발생될 경우에, 오류가 있는 대기상태의 공간분할 스위치로 기능을 절체하여 데이터의 유실 및 왜곡등 문제점을 야기시켜 공간분할 스위치의 신뢰성이 낮아진다.
본 발명은 상기 문제점을 보완하기 위하여 안출된 것으로서, 이중화로 구성된 공간분할 스위치에서 임의의 한쪽 면(plane) 상에서 오류가 발생하더라도 상관없이 제각기 정상동작을 수행하도록 하고 출력 데이터에 PCM 데이터 8비트 이외의 채널 점유 지시 1비트(해제/연결정보)를 추가하여 상대방 수신단에서는 정상적으로 동작하는 면 (plane) 상의 타임슬롯 PCM 데이터 만을 수신하도록 하는 공간분할 교환 스위치의 이중화 장치를 제공함에 그 목적을 두고 있다.
본 발명은 상기 목적을 달성하기 위하여 이중화 되어 있는 공간분할 스위치 네트워크의 이중화 기능을 수행하는 장치에 있어서, 입력하이웨이에 연결되어 공간분할 스위치의 PCM 데이터를 수신하는 수신 하이웨이 인터페이스 모듈과, 상기 수신 하이웨이 인터페이스 모듈에 연결되어 입력된 PCM 데이터를 제어 데이터에 따라 해당 출력 하이웨이로 스위칭 시켜주는 스페이스 매트릭스 모듈과, 상기 스페이스 매트릭스 모듈에 연결되어 상기 PCM 데이터와 채널 점유지시 비트를 전송하는 송신 하이웨이 인터페이스 모듈로 구성되는 제1면(plane), 이중화 기능을 수행하기 위해 상기 제1면과 동일하게 구성하는 제2면(plane) 및 상기 제1면 제2면에 각각 연결되어 제어 데이터를 이용해 상기 스페이스 매트릭스 모듈을 각각 제어하는 제어데이터 저장수단으로 구성되어 타임슬롯 단위로 이중화 절체기능을 수행함을 특징으로 한다. 이하 첨부도면을 참조하여 본 발명을 상세히 설명한다.
제1도는 본 발명에 의한 공간분할 교환 스위치의 이중화 구조를 나타낸 블럭도로서, 도면에서 100은 A면(plane), 200은 B면, 110 및 210은 수신 하이웨이 인터페이스 모듈, 120 및 220은 스페이스 매트릭스 모듈, 130 및 230은 송신 하이웨이 인터페이스 모듈, 300은 제어 데이터 저장부를 각각 나타낸다.
본도에 도시한 바와 같이 공간분할 스위치는 송·수신 하이웨이 인터페이스 모듈(110,210,130,230)과 스페이스 매트릭스 모듈(120,220)로 구성되며, 수신 하이웨이 인터페이스 모듈(110,210)은 공간분할 스위치의 PCM 데이터 수신기능을 맡고 있으며 스페이스 매트릭스 모듈(120,220)은 입력된 PCM 데이터를 제어테어터에 의하여 해당 출력 하이웨이로 스위칭 시켜주는 매트릭스 구조의 크로스 포인트 스위치로서 동작하며, 송신 하이웨이 인터페이스 모듈(130,230)은 스페이스 매트릭스 모듈에서 출력된 PCM 데이터 8비트와 함께 채널 점유(혹은 비점유)지시 1비트를 덧붙여 전송하게 된다. 여기서, 이중화의 구조로서 A면(plane)과 B면(plane)상의 구성된 각각의 송·수신 하이웨이 인터페이스 모듈과 스페이스 매트릭스 모듈은 같으며, 제어 데이터 저장부(300)로 부터의 제어 데이터를 이용해서 A 및 B면(100,200)의 스페이스 매트릭스(120,220)를 각각 제어하여 공간분할 교환이 각면(plane)상에서 수행된다.
제2도는 본 발명에 의한 이중화 구조중 한쪽 면(plane)의 세부구성을 나타낸 블록도로서, 스페이스 매트릭스의 상세 동작을 보여주고 있다.
도면에서 10은 랜덤 데이터 발생부, 20은 데이터 선택부, 30은 스페이스 매트릭스부, 40은 제어 데이터저장부(제1도는 300에 해당됨)를 각각 나타낸다.
랜덤 데이터 발생부(10)는 8비트의 랜덤(Random) 데이터를 발생시켜 데이터 선택부(20)로 출력하는 랜덤 데이터 발생기로 구성한다.
데이터 선택부(20)는 입력하이웨이와 상기 랜덤데이터 발생부(10) 및 제어데이터 저장부(40)에 연결되어 있으며, 상기 제어 데이터 저장부(40)로부터 출력되는온/오프 라인(on/off-line) 선택정보(1비트)에 따라 PCM 데이터 및 랜덤 데이터를 선택하는 2×1 데이터 선택기로 구성되며, 상기의 온/오프 라인 정보가 "온라인"일 경우에는 상기 입력하이웨이를 통해 통화로를 형성하기 위한 PCM 데이터 8비트를 선택하고, "오프 라인"일 경우에는 통화로를 절단하고 상기 랜덤데이터 발생기(10)로부터의 랜덤 데이터 8비트를 선택하여 스페이스 매트릭스부(30)로 출력한다.
제어 데이터 저장부(40)는 에스램(Static RAM)으로서 8비트로 구성되는 다수의 타임슬롯으로 이루어 지는데, 제3도에 도시한 바와 같이 제어 데이터는 스페이스 매트릭스부(30)의 크로스 포인트 스위치의 접점을 선택하는 출력 하이웨이 정보6비트, 출력 하이웨이 정보대로 크로스 포인트 스위치 접점을 절단(해재) 혹은 열결시켜주는 해제/연결 정보 1비트와, PCM 데이터를 선택하는 온/오프 라인(on/off-line) 선택정보 1비트로서 모두 8비트로 구성되어 있다. 여기서, 에스램의 출력 정보 8비트중 스페이스 매트릭스부(30)로 입력되는 7비트는 출력 하이웨이 정보 6비트와 해제/연결 정보 1비트이며, 각 제어 데이터는 타임슬롯별로 에스램의 어드레스에 저장되어 있으므로 에스램의 어드레스는 타임슬롯과 동일한 값을 갖게 된다.
스페이스 매트릭스부(30)는 상기 데이터 선택부(20) 및 제어 데이터 저장부(40)의 출력단에 열결되어 있으며 제어 데이터 중의 출력 하이웨이 정보(6비트)와 크로스 포인트 스위치의 접점을 해제/연결하는 정보(1비트)에 따라 데이터 선택부(20)의 출력데이터를 출력하이웨이로 실려 보내는데, 이때 출력 하이웨이에는 데이터 선택부(20)로부터 입력된 8비트의 데이터와 제어 데이터 저장부(40)로부터 출력된 1비트 해제/연결 정보가 포함된 9비트의 데이터가 실리게 된다.
상기한 바와 같이 에스램은 제어 데이터를 저장하고 있으며, 제어 데이터는 매트릭스의 크로스 포인트 스위치의 접점을 선택하는 출력 하이웨이 정보 6비트, 출력 하이웨이 정보대로 크로스 포인트 스위치의 접점을 연결 혹은 절단(해제)시켜주는 해제/연결 정보 1비트와 PCM 데이터를 선택하는 온/오프라인(on/off-line) 선택 정보 1비트로서 모두 8비트로 구성되어 있다. 각 제어 데이터는 타임슬롯별로 에스램의 어드래스에 저장되어 있으므로 에스램의 어드래스는 타임슬롯과 동일한 값을 갖게 된다. 예를 들면, 타임슬롯 100에 PCM 데이터가 실려 입력 하이웨이로부터 스페이스 매트릭스의 크로스 포인트 스위치의 접점으로 입력되면 에스램에 저장된 제어 데이터 8비트중 출력 하이웨이 정보가 "연결"로 저장되어 있을 경우에 해당하는 크로스 포인트 스위치의 접점을 연결하여 출력 하이웨이로 PCM 데이터를 출력시킨다. 여기서 해제/연결 정보는 해당 출력 하이웨이에서 출력되는 PCM 데이터와함께 채널 점유("연결") 지시 1비트로서 출력 하이웨이로 출력된다. 한편, 해제/연결 정보가 에스램의 어드레스 100번지(타임슬롯 100)에"해제"로 저장될 경우에 출력 하이웨이의 타임슬롯 100으로 출력되는 PCM 데이터는 존재하지 않으며, 가령 크로스 포인트 스위치의 접점 고장으로 인하여 PCM 데이터가 출력되더라도 채널 비점유("해제") 지시 1비트가 잘못 출력된 PCM 데이터 8비트와 함께 나타나기 때문에 다음 수신단에서 채널 비점유("해제") 지시 1비트를 보고 틀린 PCM 데이터 8비트를 거부할 수 있는 수단으로 제공된다.
본 발명은 상기 제1도에서 보인 바와 같이 이중화로 구성된 A면(plane)과 B면(plane)은 동일하게 구성되어 있지만, 제어 데이터의 해제/연결 정보를 이용하여 타임슬롯 단위로 양면(plane)의 크로스 포인트 스위치의 접점을 제어하면서 체널 점유 지시 1비트를 제공하여 양호한 면(plane)에서 출력되는 PCM 데이터를 다음 수신단에서 선정할 수 있게 하였으며, 별도의 제어에 의한 이중화 동작을 하지 않고, 직접 스위칭하고자 하는 제어 데이터 8비트의 제어 정보에 의하여 이중화 기능을 제공하였다.
상술한 바와 같은 본 발명은 이중화로 구성된 공간분할 스위치를 각각 정상적인 동작을 수행시켰을 때, 임의의 한쪽면(plane) 상에서 오류가 발생하더라도 상관없이 제각기 정상 동작을 수행하도록 하여 한쪽면(plane) 상의 임의의 타임슬롯에서 오류가 발생할 경우에는, 공간분할 스위치의 다음 수신단으로 PCM 데이터 이외에 채널 점유지시 1비트를 추가하여 전송함으로써 상대방의 수신단에서는 오류가 발생한 타임슬롯에 실린 PCM 데이터를 거부하고 정상적인 동작을 수행하는 면(plane)상의 타임슬롯 PCM 데이터만을 수신하게 하여 대용량의 공간분할 스위치에서 타임슬롯 단위로 이중화 절체기능을 수행하여 신뢰성을 향상시키는 효과를 갖는다.

Claims (4)

  1. 이중화되어 있는 공간분할 스위치 네트워크의 이중화 기능을 수행하는 장치에 있어서 : 입력하이웨이에 연결되어 공간분할 스위치의 PCM 데이터를 수신하는 수신하이웨이 인터페이스 모듈(110)과, 상기 수신 하이웨이 인터페이스 모듈(100)에 연결되어 입력된 PCM 데이터를 제어 데이터에 따라 해당 출력 하이웨이로 스위칭 시켜주는 스페이스 매트릭스 모듈(120)과, 상기 스페이스 매트릭스 모듈(120)에 연결되어 상기 PCM 데이터와 채널 점유지시 비트를 전송하는 송신 하이웨이 인터페이스 모듈(130)로 구성되는 제1면(plane)(100), 이중화 기능을 수행하기 위해 상기 제1면(100)과 동일하게 구성하는 제2면(plane)(200), 및 상기 제1면(100) 및 제2면(200)에 각각 연결되어 제어 데이터를 이용해 상기 스페이스 매트릭스 모듈(120,220)을 각각 제어하는 제어데이터 저장수단(300)으로 구성되어 타임슬롯 단위로 이중화 절체기능을 수행함을 특징으로 하는 공간분할 교환 스위치의 이중화장치.
  2. 제1항에 있어서, 이중화로 구성된 상기의 두면(100,200)은 각각 임의의 데이터를 발생시키는 랜덤 데이터 발생수단(10), 입력하이웨이와 상기 램덤 데이터 발생수단(10) 및 제어 데이터 저장수단(40)에 연결되어 제어데이터중의 온/오프 라인 정보에 따라 PCM 데이터 및 랜덤 데이터를 선택하는 데이터 선택수단(20), 및 상기 데이터 선택수단(20)과 제어데이터 저장수단(40)의 출력단에 연결되어 상기 제어 데이터중의 출력하이웨이 정보 및 크로스포인트 위치의 접점에서 해제/연결 정보에 따라 상기 데이터 선택수단(20)의 출력데이터를 출력하이웨이로 교환시켜주는 매트릭스수단(30)으로 구성됨을 특징으로 하는 공간분할 교환 스위치의 이중화장치.
  3. 제2항에 있어서, 상기 제어 데이터 저장수단(40)의 각 타임슬롯은 1비트의 온/오프 라인 선택 정보와 크로스 포인트 스위치의 접점을 제어하는 1비트의 해제/연결 정보 및 6비트의 출력하이웨이 정보로 구성됨을 특징으로 하는 공간분할 교환 스위치의 이중화장치.
  4. 제3항에 있어서, 상기 해제/연결 정보는 스페이스 매트릭스 수단(30)과 출력하이웨이에 동시에 전달되어 이중화된 두면(plane)중 양호한 상태인 면을 나타내는 채널 점유지시 비트로서 해당 PCM 데이터만을 상대방에게 수신되도록 함을 특징으로 하는 공간분할 교환 스위치의 이중화장치.
KR1019900010014A 1990-07-03 1990-07-03 공간 분할 교환스위치의 이중화장치 KR920009236B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900010014A KR920009236B1 (ko) 1990-07-03 1990-07-03 공간 분할 교환스위치의 이중화장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900010014A KR920009236B1 (ko) 1990-07-03 1990-07-03 공간 분할 교환스위치의 이중화장치

Publications (2)

Publication Number Publication Date
KR920003793A KR920003793A (ko) 1992-02-29
KR920009236B1 true KR920009236B1 (ko) 1992-10-15

Family

ID=19300834

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900010014A KR920009236B1 (ko) 1990-07-03 1990-07-03 공간 분할 교환스위치의 이중화장치

Country Status (1)

Country Link
KR (1) KR920009236B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010010673A (ko) * 1999-07-22 2001-02-15 이계철 원격통신시스템에서의 전용회선 절체 방법
KR100428660B1 (ko) * 2000-10-30 2004-04-30 엘지전자 주식회사 교환기의 핸들러 이중화 방법

Also Published As

Publication number Publication date
KR920003793A (ko) 1992-02-29

Similar Documents

Publication Publication Date Title
US5301184A (en) Control system for switching duplicated switch units in ATM exchange
US4569043A (en) Arrangement for interfacing the space stage to the time stages of a T-S-T digital switching system
EP0091932B1 (en) Telephone switching control arrangement
CA1103792A (en) Telecommunications network having multi-function spare network block
JPH0147944B2 (ko)
US8154994B2 (en) Header conversion technique
US4543651A (en) Duplicated time division switching system
US3886318A (en) Process and apparatus for switching PCM signals from a normal transmission path to an emergency path
JP3516490B2 (ja) 回線インタフェース装置
US6178165B1 (en) Communication system
KR920009236B1 (ko) 공간 분할 교환스위치의 이중화장치
US4028495A (en) Time division communication system adapted to structural expansion
DK151674B (da) Fremgangsmaade og kredsloeb til formidling af data mellem dataterminaler
US4412322A (en) Time division switching system
CA2303538A1 (en) Redundancy system with "1:n" and "1:1" redundancy for a asn-system
US3865991A (en) Signal routing device for a parallel transmission and/or switching network of coded signals
US4524442A (en) Modularly expandable space stage for a T-S-T digital switching system
JP3467933B2 (ja) Atm交換機の制御情報転送方法及びatm交換機
KR930004686B1 (ko) 공간분할 교환 시스팀내 오프라인 시험용 정합장치
JPH08265343A (ja) 通信信号伝送用の通信ネットワーク
US4524441A (en) Modular space stage arrangement for a T-S-T digital switching system
RU2119262C1 (ru) Способ установления соединения между главной телефонной станцией и удаленными коммутаторами (варианты)
GB2086191A (en) Controlling space-time continuity in dynamic connections of buffer networks for time-division
JPH10257580A (ja) クロスコネクト装置
JPH03245638A (ja) Atm交換機における冗長構成方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980929

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee