KR920009234B1 - 디지틀신호변환장치의 타임스위치 이중화방법 - Google Patents

디지틀신호변환장치의 타임스위치 이중화방법 Download PDF

Info

Publication number
KR920009234B1
KR920009234B1 KR1019890005733A KR890005733A KR920009234B1 KR 920009234 B1 KR920009234 B1 KR 920009234B1 KR 1019890005733 A KR1019890005733 A KR 1019890005733A KR 890005733 A KR890005733 A KR 890005733A KR 920009234 B1 KR920009234 B1 KR 920009234B1
Authority
KR
South Korea
Prior art keywords
cept
nas
time
trunk
channel
Prior art date
Application number
KR1019890005733A
Other languages
English (en)
Other versions
KR900017430A (ko
Inventor
이병무
천인석
이세영
Original Assignee
삼성전자주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 정용문 filed Critical 삼성전자주식회사
Priority to KR1019890005733A priority Critical patent/KR920009234B1/ko
Publication of KR900017430A publication Critical patent/KR900017430A/ko
Application granted granted Critical
Publication of KR920009234B1 publication Critical patent/KR920009234B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

내용 없음.

Description

디지틀신호변환장치의 타임스위치 이중화방법
제1도는 본 발명을 수행하기 위한 시스템 구성도.
제2도는 제1도중 타임스위치의 내부 구성도.
제3도는 NAS 트렁크와 CEPT트렁크의 채녈 할당형태도.
제4도는 본 발명의 흐름도.
* 도면의 주요부분에 대한 부호의 설명
TS11, TS12, TS21, TS22 : 타임스위치 BF11, BF12, BF21, BF22 : 버퍼
IG : 인버터
본 발명은 NAS 및 CEPT방식의 디지틀 신호를 변화하는 시스템에 관한 것으로, 특히 NAS 및 CEPT트렁크의 디지틀 채널 할당 및 타임스위치의 이중화방법에 관한 것이다.
현재 디지틀 교환기는 각각 북미표준방식(North American Standard : 이하 "NAS"라 칭함)과 유럽표준방식(이하 "CETP"라 칭함)방식의 디지틀 신호를 교환할 수 있다. 그러나 상기 NAS방식은 라인신호(line signalling), 전송속도 및 채널등의 여러 문제점에 의해 ISDN국간 전송을 위한 64kbps급 서비스 수용에 제약이 따른다. 따라서 현재 디지틀 교환기의 동향은 64kbps의 완전채널 전송능력이 기본적으로 보장되는 CEPT방식으로 전환되고 있다. 그러나 디지틀 교환기의 경우 단시간에 전환이 불가능하므로, NAS 및 CEPT방식의 상이한 프레임포멧(frame format), 경보신호(alarm signal), 라인신호(line signal)들을 상호 정합시킬 수 있는 디지틀 신호 변환장치가 있어야 한다.
또한 디지틀 교환기에서 타임스위치(time switch)는 다중화된 PCM 하이웨이(highway)상의 타임 슬롯(time slot)들을 서로 교환함으로써 회선교환을 수행한다. 상기 타임 슬롯이 교환된다는 의미는 어떤 가입자의 음성 데이터가 시간 축에서 취치를 바꾸는 것이며, 지나간 시간 축의 이동은 불가능하므로 결국 음성 데이터가 시간 지연을 갖는 것이 된다. 따라서 램(RAM)과 같은 메모리의 사용이 필요하며, 이 메모리를 이용하여 하이웨이로 계속 들어오는 스트림(data stream)을 기록한 후, 해당 기록 데이터가 이동하고 타임 슬롯을 리드 출력함으로써 타임 슬롯의 교환을 행한다.
상기 타임스위치는 PCM채널을 기록하는 스피치메모리(speech memory)와 스피치 메모리를 제어하는 콘트롤 메모리로 구성되며, 스위칭 방법은 SWRR(Sequential Write Random Read)와 RWSR(Random Write Sequential Read)의 두형태가 있다. 상기 SWRR은 입력 타임 슬롯 상의 데이터를 타임 슬롯 카운터의 제어에 의해 스피치 메모리에 순차적으로 저장하고, 스피치 메모리에 저장된 데이터를 콘트롤 메모리의 제어에 의해 해당 출력 타임 슬롯으로 내보내는 방법이다. 그리고 RWSR은 콘트롤 메모리의 제어하의 입력 타임 슬롯 상의 데이터를 해당 스피치 메모리에 저장시키고, 타임 슬롯 카운터의 제어에 의해 순차적으로 저장된 데이터를 출력 타임 슬롯으로 출력하는 방법이다. 이때 상기 타임스위치의 용량은 램의 어드레스 용량 및 동작 속도에 따라 결정되는데, 타임스위치의 용량이 커짐에 따라 사용하는 메모리의 억세스 시간 및 시스템 기본 클럭의 주파수가 빨라져야만 한다.
따라서 상기 타임스위치는 많은 타임 슬롯의 교환을 빠른 시간 내에 수행해야 하는데, 이로 인하여 타임스위치의 다운을 야기시킬 수 있으므로 타임스위치를 이중화하여 시스템의 신뢰성을 향상시켜야 한다.
따라서 본 발명의 목적은 디지틀 신호 변환 장치에서 NAS 및 CEPT 입력 트렁크에 대한 디지틀 채널들을 재 할당하여 CEPT 및 NAS 출력 트렁크로 출력 할 수 있는 방법을 제공함에 있다.
본 발명의 다른 목적은 디지틀 신호 변환 장치에서 상기 재 할당한 NAS 및 CEPT의 디지틀 채널들을 교환하는 타임스위치를 이중화하여 신뢰도를 향상시킬 수 있는 방법을 제공함에 있다.
이하 본 발명을 도면을 참조하여 상세히 설명한다.
제1도는 본 발명을 수행하기 위한 시스템 구성도로서, CPU의 제어하에 NAS방식의 채널 데이터를 수신하여 CEPT방식의 채널 테이터로 스위칭시켜 변환 출력하는 주 및 예비의 NAS/CEPT타임스위치(TS11,TS12)와, 상기 CPU의 제어하에 CEPT방식의 채널 데이타를 수신하여 NAS방식의 채널 데이타로 스위칭시켜 변환출력하는 주 및 예비의 CEPT/NAS타임스위치(TS21,TS22)와, 상기 CPU의 제1상태 제어 신호에 의해 인에이블되어 상기 주 타임스위치(TS11,TS21)의 출력을 각각 해당하는 CEPT 및 NAS방식의 트렁크로 출력하는 주버퍼(BF11,BF21)와, CPU의 제2상태 제어 신호에 의해 인에이블되어 상기 예비 타임스위치(TS12,TS22)의 출력을 각각 해당하는 CEPT 및 NAS방식의 트렁크로 출력하는 예비버퍼(BF11,BF21)로 구성된다.
제2도는 상기 제1도중 타임스위치(TS11,TS12,TS21,TS22)의 내부 구성도로서, 본 발명에서는 MITEL MT8980D를 이용하고 있다.
제3도는 NAS트렁크와 CEPT트렁크의 입력 디지틀 채널들을 각각 상대방의 프레임 포맷에 맞게 재할당하는 형태로서, 제3a도는 4개의 CEPT 프레임 형태로 수신되는 채널 데이터들을 5개의 NAS 프래임 형태의 채널 데이터들로 재 할당하여 NAS 트렁크로 출력하는 상태를 도시하고 있으며, 제3b도는 5개의 NAS 프래임 형태로 수신되는 채널 데이터들을 4개의 CEPT 프래임 형태의 채널 데이터들로 재 할당하여 CEPT 트렁크로 출력하는 상태를 도시하고 있다.
제4도는 본 발명의 흐름도로서, 상기 NAS트렁크로 수신되는 NAS 채널 데이터를 CEPT채널로 변환하고, 상기 CEPT트렁크로 수신되는 CEPT 채널 데이터를 NAS 채널 데이터로 변환 할 수 있도록 상기 주 및 예비 타임스위치들의 채널을 재할당하는 제1과정과, 상기 제1과정수행후 각 타임스위치들의 고장 플래그를 초기화하고 주 타임스위치들을 구동한 후, 상기 타임스위치들의 특징 스트림 출력단으로 진단 데이터를 출력하는 제2과정과, 상기 제2과정 수행후 일정시간 주기로 주 타임스위치들의 고장 플래그와 입출력되는 진단 데이터를 검사하며, 정상 상태일 시 상기 주 타임스위치들을 인에이블시켜 수신되는 CEPT방식의 채널 데이터 및 NAS방식의 채널 데이터를 해당하는 상기 주 타임스위치들을 통해 각각 NAS방식의 채널 데이터 및 CEPT방식의 채널 데이터로 변환하여 NAS트렁크 및 CEPT트렁크로 출력하는 제3과정과, 상기 제3과정에서 비정상 상태일시 상기 주 타임스위치들의 고장 플래그를 세트하고 예비 타임스위치들로 절체하는 제4과정과, 상기 제4과정 수행 후 예비 타임스위치들의 고장 플래그와 입출력되는 진단 데이터를 검사하며, 정상 상태일 시 예비 타임스위치들을 인에이블시켜 수신되는 CEPT방식의 채널 데이터 및 NAS방식의 채널 데이터를 해당하는 상기 예비 타임스위치들을 통해 각각 NAS방식의 채널 데이터 및 CEPT방식의 채널 데이터로 변환하여 NAS트렁크 및 CEPT트렁크로 출력하는 제5과정과, 상기 제5과정에서 상기 예비 타임스위치들이 비정상 상태일시 고장 플래그를 세트시키고 데이터 변환 동작을 중지하고 상기 제1과정으로 되돌아 가는 제6과정으로 이루어진다.
상술한 구성에 의거 및 본 발명은 제1, 2, 3, 4도를 참조하여 상세히 설명한다.
타임스위치의 이중화 구성은 제1도와 같으며, 디지틀 신호 변환 장치의 트렁크 인터페이스 유니트(Trunk Interface Unit : TIU)내에 들어가게 된다. 따라서 디지틀 신호 변환 장치는 NAS방식의 프레임 구조를 갖는 채널 데이터를 수신하여 CEPT방식의 프레임 구조를 갖는 채널 데이터로 변환한 후 CEPT트렁크를 출력하고, CEPT방식의 프레임 구조를 갖는 채널 데이터를 수신하여 NAS방식 프레임 구조를 갖는 채널 데이터로 변환한 후 CEPT트렁크를 출력한다.
이때 상기 NAS방식은 1프레임이 24채널로 구성되고, CEPT방식은 1프레임이 32채널로 구성되므로 이를 인터페이싱할 수 있도록 채널을 재 할당해야 하는데, 이는 디지틀 신호 변환 장치의 동작을 제어하는 도시하지 않는 CPU가 제2도와 같은 구성을 갖는 타임스위치(TS11,TS12,TS21,TS22)를 제어하여 수행한다. 상기 타임 스위치는 NAS방식의 프레임 구조를 갖는 24채널 데이터를 CEPT방식의 프레임 구조를 갖는 32채널의 채널 데이터로 변환하는 타임스위치(TS11,TS12)와, CEPT방식의 프레임 구조를 갖는 32채널의 채널 데이터를 NAS방식의 프레임 구조를 갖는 24채널 데이터로 변환하는 타임스위치(TS21,TS22)로 구분된다. 또한 상기 각 타임스위치(TS11,TS12,TS21,TS22)에서 스트림출력7(STo7)과 스트림입력(STi7)을 서로 연결하여 상기 CPU에 의해 소프트웨어적으로 해당 타임스위치의 고장여부를 판단할 수 있도록 한다. 이때 상기 타임스위치 TS11, TS12 및 타임스위치 TS21,TS22는 동일한 데이터를 출력하고 있는데, CPU는 각 타임스위치의 고장상태 여부에 따라 버퍼(B11,B12,B21,B22)를 제어하여 해당 타임스위치의 출력을 출력 트렁크 상으로 출력한다.
상기의 과정들은 제4도의 흐름도를 참조하여 설명하면,
먼저 (A)단계에서 각 타임스위치(TS11,TS12,TS21,TS22)를 초기화시킨다. 상기 초기화 과정에서 제2도와 같은 구성을 갖는 타임스위치의 메모리를 검사하고, 제3a도 및 제3b도와 같이 채널을 재할당한다.
여기서 먼저 상기 NAS방식과 CEPT방식의 PCM 다중화 군의 특성을 살펴보면, 하기 표 1와 같다.
[표 1]
Figure kpo00001
상기 표 1에서 알 수 있듯이 CEPT방식과 NAS방식에는 많은 차이점들을 갖고 있다. 그러나 상기한 바와 같이 전자식 교환기에서는 하드웨어 구성 및 제어 방식등에서 CEPT방식의 PCM 데이타가 유리한 조건을 갖게 되므로, 현재 사용중인 NAS방식을 CEPT방식과 호환시킬 필요성이 대두되고 있는 것이다. 상기와 같이 CEPT방식과 NAS방식을 호환시키고자 하는 경우에는 CEPT방식의 4개 트렁크와 NAS방식의 5개 트렁크를 호환시키는 것이 가장 유리하다. 이는 상기 CEPT방식의 1프래임의 32채널 중은 2개의 채널을 신호 채널과 동기채널로 운용하므로, 순수음성 채널은 30채널이 된다. 따라서 CEPT방식의 4개의 트렁크상에에 순수 음성 채널이 120개(4×30CH)존재하게 된다. 그러나 상기 NAS방식은 24채널 전부를 순수 음성 채널로 운용하므로서, 5개의 트렁크일 경우 순수 음성 채널은 120개(5×24CH)가 된다. 따라서 NAS방식의 5개 트렁크를 수용하면 나머지 8개의 채널을 신호 채널로 대응시키면 완전한 호환성을 갖게 된다.
본 발명에서의 채널 할당은 6개의 NAS트렁크와 4개의 CEPT트렁크 간에 인터페이스하는 방법으로, 6개의 NAS트렁크 중 마지막 트렁크는 예비 트렁크로서 채널 할당을 하지 않고, 5개의 NAS트렁크(120채널=5프레임×24채널)의 채널들과 4개의 CEPT트렁크[120채널=4프레임×30채널(32채널중 프레임 채널과 시그날링 채널의 제외) 채널들 간에 채널번호를 재할당한다. 이때 NAS방식의 프레임 구조를 갖는 채널 데이터들을 수신하는 타임스위치(TS11,TS12)는 제3b도에 도시된 바와 같이 5개 NAS트렁크의 채널 데이터들을 4개 CEPT트렁크 형태의 채널 데이터들로 변환하고, CEPT방식의 프레임 구조를 갖는 채널 데이터들을 수신하는 타임스위치(TS21,TS22)는 제3a도와 같이 4개 CEPT트렁크의 채널 데이터를 5개 NAS트렁크의 채널 형태로 변환출력한다.
또한 본 발명에서는 5개 NAS트렁크의 채널 데이터들을 4개 CEPT트렁크의 채널 데이터들의 형태로 변환할시, 제3b도에 도시된 바와 같이 NAS1, NAS2, NAS4, NAS5 트렁크를 각각 CEPT1-CEPT4트렁크의 CH1-CH24에 할당하고, NAS3트렁크에 각 채널을 6개씩 구분하여 CEPT1-CEPT4트렁크의 CH25-CH30에 할당한다. 또한 이와 역으로 4개 CEPT트렁크의 채널 데이터들을 5개 NAS트렁크의 채널 데이타들의 형태로 변환할시에는 CEPT1-CEPT4의 CH1-CH24를 각각 NAS1, NAS2, NAS4, NAS5의 CH1-CH24에 각각 할당하고, 상기 CEPT1-CEPT4의 CH25-CH30채널 데이터들을 상기 NAS3의 CH1-CH24에 6개 채널씩 순차적으로 할당한다.
상기와 같이 타임스위치의 채널 할당 수행 후 (B)단계에서 타임스위치의 고장을 나타내는 TS플래그를 리세트시킨다. 이때 타임스위치(TS11,TS12)는 주 타임스위치 이므로 TS플래그를 사용하며, 타임스위치(TS12,TS22)는 예비 타임스위치이므로 예비 고장플래기(Time Slot Flag : 이하 "TS플래그"라 칭함)를 사용한다. 이후 (C) 단계에서 CPU는 제1상태의 제어신호를 발생하여 주버퍼(B11,B21)를 인에이블시키며, 이로 인해 상기 주 타임스위치(TS11,TS21)에서 변환된 데이터가 트렁크를 통해 출력될 수 있게 된다.
이때 상기 NAS/CEPT 타임스위치(TS11)는 5개의 NAS트렁크 NAS1-NAS5의 채널 데이터들을 입력하여 제3b도와 같이 4개 CEPT 프레임 구조의 채널 데이터들로 변환한 후 CEPT트렁크 CEPT1-CEPT4로 출력하고, 상기 CEPT/NAS 타임스위치(TS21)는 4개의 CEPT트렁크 CEPT1-CEPT4로 채널 데이터들을 입력하여 제3a도와 같이 5개의 NAS트렁크 채널 데이터들로 변환한 후 NAS트렁크 NAS1-NAS5로 출력한다. 상기 (C)단계 수행후 (D)단계에서 각 타임스위치(TS11,TS12,TS21,TS22)의 스트림출력 7(STo7)로 타임스위치의 고장 여부를 검사하기 위한 진단 데이터를 출력한다. 이때 각 타임으위치의 모드는 메시지 모드를 이용하게 된다. 상기와 같은 순서로 상기 각 타임스위치(TS11,TS12,TS21,TS22)들을 동작 상태(active) 또는 대개 상태(stand-by)가 되어 채널 변환 동작을 수행하게 되며, 상기 CPU는 일정시간 주기로 상기 각 타임스위치(TS11,TS12,TS21,TS22)들의 고장 여부를 검사하고, 고장이 발생되면 주 타임스위치(TS11,TS21)에서 예비 타임스위치(TS12,TS22)로 절체한다.
이를 위하여 먼저 상기 CPU는 (E)단계에서 주 타임스위치(TS11,TS21)의 고장 상태를 표시하는 주 TS플래그가 세트 상태인가 검사하는데, 리세트 상태일시에는 (F) 단계에서 초기화시 각 타임스위치의 스트림 출력7(STo7)로 출력한 진단 데이터를 스트림 입력7(STi7)을 통해 입력하고, (G)단계에서 입력한 데이터가 초기화시에 출력한 진단 데이터와 동일한가 검사한다. 이때 동일한 데이터가 입력되면 상기 주 타임스위치 TS11 및 TS21는 정상적으로 수신되는 NAS방식의 채널 데이터들과 CEPT방식의 채널 데이터들을 각각 제3b도 및 제3a도와 같이 CEPT방식의 채널 데이터들과 NAS방식의 채널 데이터들로 변환 출력하고 있는 상태이므로, (H)단계에서 주 타임스위치(TS11,TS21)의 고장 상태를 표시하는 주 TS플래그를 리세트시키고, (I)단계에서 타이머를 작동시킨다. 상기 타이머를 사용하는 이유는 일정 시간마다 주기적으로 타임스위치의 고장을 검사하기 위한 것으로, 타이머의 시간이 모두 경과되었을 경우에는 다시 (E)단계로 되돌아가 상기 과정들을 반복 수행한다.
따라서 상기 상태는 상기 주 타임스위치(TS11, TS21)의 주 TS플래그가 리세트 상태이므로 디지틀 신호 변환 장치는 상기 주 타임스위치(TS11, TS21)를 통해 채널 변환 기능을 수행한다. 이때 상기 주 타임스위치(TS11)는 5개 NAS트렁크의 채널 데이터들을 수신하여 4개 CEPT트렁크의 채널 데이터들의 형태로 변환하는데, 제3b도에 도시된 바와 같이 NAS1, NAS2, NAS4, NAS5트렁크를 각각 CEPT1-CEPT4트렁크의 CH1-CH24에 할당하고, NAS3트렁크의 각 채널을 6개씩 구분하여 CEPT1-CEPT4트렁크의 CH25-CH30에 할당한다. 또한 상기 주 타임스위치(TS21)는 수신되는 4개 CEPT트렁크의 채널 데이터들을 5개 NAS트렁크의 채널 데이터들의 형태로 변환하는데, CEPT1-CEPT4의 CH1-CH24를 각각 NAS1, NAS2, NAS4, NAS5의 CH1-CH24에 각각 할당하고, 상기 CEPT1-CEPT4의 CH25-CH30채널 데이터들을 상기 NAS의 CH1-CH24에 6개 채널씩 순차적으로 할당한다.
그러나 상기 (G)단계에서 주 타임스위치(TS11,TS21)의 스트림입력7(STi7)을 통해 입력한 데이터가 출력되는 진단 데이터와 상이한 경우에는, (J)단계에서 주타임스위치(TS11,TS21)의 고장 상태를 표시하는 주 TS플래그를 세트시키고, (K)단계에서 제2상태의 제어 신호를 발생하여 주버퍼(B11,B21)를 디스에이블 시키고, 예비버퍼(B12,B22)를 인에이블시킨다. 이 경우 주 타임스위치(TS11,TS21)와 트렁크 간의 통로가 차단되며, 예비 버퍼(B12,B22)를 통해 예비 타임스위치(TS12,TS22)의 출력이 트렁크 측으로 출력되게 한다.
상기와 같이 주 TS플래그가 세트상태가 되면, 상기 CPU는 상기 주 타임스위치(TS11,TS21)가 고장 상태임을 인지하게 되며, 이로 인해 상기 CPU는 예비 타임스위치(TS12,TS22)로 절체시키는 동작을 수행한다. 따라서 상기 CPU는 예비 타임스위치(TS12,TS22)로 절체한 후, (L)단계에서 예비 타임스위치(TS12,TS22)의 고장 상태를 표시하는 예비 TS플래그를 검사한다. 이때 상기 예비 TS플래그가 리세트 상태일시에는 예비 타임스위치(TS12,TS22)의 상태는 정상이므로, (M)단계에서 상기 예비 타임스위치(TS12,TS22)의 스트림입력7(STi7)을 통해 초기화시 출력한 진단 데이터를 입력한 후, (N)단계에서 입력 데이터가 진단 데이터와 동일한 데이터로 판단되면, (O)단계에서 예비 TS플러그를 리세트시키고 (I)단계로 진행하여 상기한 바와 같이 타이머를 구동한다.
따라서 상기 상태는 상기 예비 타임스위치(TS12,TS22)의 예비 TS플래그가 리세트 상태이므로, 디지틀 신호 변환 장치는 상기 예비 타임스위치(TS11,TS21)를 통해 채널 변환기능을 수행한다.
이때 상기 예비 타임스위치(TS12)는 5개 NAS트렁크의 채널 테이타들을 수신하여 4개 CEPT트렁크의 채널 데이터들의 형태로 변환하는데, 제3b도에 도시된 바와 같이 NAS1, NAS2, NAS4, NAS5트렁크를 각각 CEPT1-CEPT4트렁크의 CH1-CH24에 할당하고, NAS3트렁크의 각 채널을 6개씩 구분하여 CEPT1-CEPT4트렁크의 CH25-CH30에 할당한다. 또한 상기 예비 타임스위치(TS22)는 수신되는 4개 CEPT트렁크의 채널 데이터들을 5개 NAS트렁크의 채널 데이터들의 형태로 변환하는데, CEPT1-CEPT4의 CH1-CH24를 각각 NAS1, NAS2, NAS4, NAS5의 CH1-CH24에 각각 할당하고, 상기 CEPT1-CEPT4의 CH25-CH30채널 데이터들을 상기 NAS3의 CH1-CH24에 6개 채널씩 순차적으로 할당한다.
그러나 상기 (L)단계에서 예비 TS플래그가 세트 상태이거나 상기 (N)단계에서 입출력 진단 데이터가 상이한 경우에는 CPU는 상기 예비 타임스위치(TS12,TS22)가 고장 상태임을 인지한다. 이때 상기와 같이 예비 타임스위치(TS12,TS22)가 고장 상태로 판단된 경우에는 상기 주 타임스위치(TS11,TS21) 및 예비 타임스위치(TS12,TS22)가 모두 고장상태이므로, 상기 CPU는 (A)단계로 되돌아가 초기화 과정부터 다시 수행한다.
상술한 바와 같이 NAS/CEPT신호 변환 장치에서 NAS트렁크와 CEPT트렁크간에 트렁크 종류에 무관하게 채널을 재 할당할 수 있으며, 타임스위치의 이중화로 장치의 신뢰성을 향상시킬 수 있는 이점이 있다.

Claims (2)

  1. 디지틀 신호 변환 장치의 전반적인 동작을 제어하는 CPU와, 상기 CPU의 제어하에 NAS트렁크를 CEPT트렁크를 스위칭하는 주 및 예비의 NAS/CEPT 타임스위치와, 상기 CPU의 제어하에 CEPT트렁크를 NAS트렁크를 스위칭하는 주 및 예비의 CEPT/NAS타임스위치와, 상기 NAS/CEPT 타임스위치와 CEPT/NAS 타임스위치에 각각 연결되어 상기 CPU의 제어하에 주 또는 예비 타임스위치의 출력을 행당 트렁크로 출력하는 버퍼를 구비한 디지틀 신호변환장치의 타임스위치 이중화 방법에 있어서, 상기 NAS트렁크로 수신되는 NAS채널 데이터를 CEPT채널로 변환하고, 상기 CEPT트렁크로 수신되는 CEPT채널 데이터를 NAS채널 데이터로 변환할 수 있도록 상기 주 및 예비 타임스위치들의 채널을 재 할당하는 제1과정과, 상기 제1과정수행후 각 타임스위치들의 고장 플래그를 초기화하고 주 타임스위치들을 구동한 후, 상기 타임스위치들의 특정 스트림 출력단으로 진단 데이터를 출력하는 제2과정과, 상기 제2과정 수행후 일정시간 주기로 주 타임스위치들의 고장 플래그와 입출력되는 진단 데이터를 검사하며, 정상 상태일 시 상기 주 타임스위치들을 인에이블시켜 수신되는 CEPT방식의 채널 데이터 및 NAS방식의 채널 데이터를 해당하는 상기 주 타임스위치들을 통해 각각 NAS방식의 채널데이타 및 CEPT방식의 채널 데이터로 변환하여 NAS트렁크 및 CEPT트렁크로 출력하는 제3과정과, 상기 제3과정에서 비정상 상태일시 상기 주 타임스위치들의 고장 플래그를 세트하고 예비 타임스위치들로 절체하는 제4과정과, 상기 제4과정 수행후 예비 타임스위치들의 고장 플래그와 입출력되는 진단 데이터를 검사하며, 정상 상태일시 예비 타임스위치들을 인에이블시켜 수신되는 CEPT방식의 채널 데이터 및 NAS방식의 채널 데이터를 해당하는 상기 예비 타임스위치들을 통해 각각 NAS방식의 채널 데이터 및 CEPT방식의 채널 데이터로 변환하여 NAS트렁크 및 CEPT트렁크로 출력하는 제5과정과, 상기 제5과정에서 상기 예비 타임스위치들이 비정상 상태일시 고장 플래그를 세트시키고 데이터 변환 동작을 중지하고 상기 제1과정으로 되돌아가는 제6과정으로 이루어짐을 특징으로 하는 디지틀 신호변환 장치의 타임스위치 이중화방법.
  2. 제1항에 있어서, 제1과정이, 상기 주 예비의 NAS/CEPT 타임스위치가 NAS방식의 5개 프레임 구조를 갖는 채널 데이터들을 수신하여 CEPT방식의 4개 프레임 구조를 갖는 채널 데이터들로 변환한 후 CEPT트렁크로 출력하며, 상기 주 및 예비의 CEPT/NAS 타임스위치가 CEPT방식의 4개 프레임 구조를 갖는 채널 데이터들을 수신하여 NAS방식의 5개 프레임 구조를 갖는 채널 데이터들로 변환한후 NAS트렁크로 출력할 수 있도록 채널 할당이 이루어짐을 특징으로 하는 디지틀 신호 변환장치의 타임스위치 이중화방법.
KR1019890005733A 1989-04-29 1989-04-29 디지틀신호변환장치의 타임스위치 이중화방법 KR920009234B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890005733A KR920009234B1 (ko) 1989-04-29 1989-04-29 디지틀신호변환장치의 타임스위치 이중화방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890005733A KR920009234B1 (ko) 1989-04-29 1989-04-29 디지틀신호변환장치의 타임스위치 이중화방법

Publications (2)

Publication Number Publication Date
KR900017430A KR900017430A (ko) 1990-11-16
KR920009234B1 true KR920009234B1 (ko) 1992-10-15

Family

ID=19285759

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890005733A KR920009234B1 (ko) 1989-04-29 1989-04-29 디지틀신호변환장치의 타임스위치 이중화방법

Country Status (1)

Country Link
KR (1) KR920009234B1 (ko)

Also Published As

Publication number Publication date
KR900017430A (ko) 1990-11-16

Similar Documents

Publication Publication Date Title
JP2582749B2 (ja) 時分割交換方式
US5029163A (en) Synchronous protocol data formatter
CA1200303A (en) Data conference system
US4791639A (en) Communications switching system
US4442502A (en) Digital information switching system
FI74574B (fi) Saett att kommunicera mellan ett flertal terminaler samt digitalkommunikationsanordning med foerdelad styrning foer tillaempning av saettet.
US4213201A (en) Modular time division switching system
FI74573C (fi) Digitalomkopplingselement med flera portar.
US4569017A (en) Duplex central processing unit synchronization circuit
CA1266536A (en) High speed bit interleaved time division multiplexer for multinode communication systems
US4616360A (en) Peripheral control for a digital telephone system
JPS609259A (ja) スイツチングシステム試験回路
US5088089A (en) Apparatus for programmably accessing and assigning time slots in a time division multiplexed communication system
US4825433A (en) Digital bridge for a time slot interchange digital switched matrix
US4633460A (en) Time division switching system
KR920009234B1 (ko) 디지틀신호변환장치의 타임스위치 이중화방법
US5197065A (en) Distribution mechanism for establishing communications between user interfaces of a communication system
JPH04287494A (ja) 時分割スイッチ及びかかるスイッチを構成する接続モジュール
JPH10262272A (ja) 時分割多重化通信媒体の簡単なインターフェース
US4493073A (en) Maintenance of stored program controlled switching systems
US4354264A (en) Digital ring control system for digital multiplexer
KR0124811Y1 (ko) 디지털 이동통신 교환기의 녹음 안내장치
KR970009755B1 (ko) 고성능 프로세서간 통신망 노드의 프레임 어드레스 검사기
KR920001859B1 (ko) 타임 스위치 제어 메모리장치
KR0176390B1 (ko) 원격교환장치와 호스트 교환기간의 데이터 전송속도 가변처리방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070910

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee