KR920002237Y1 - Automatic selecting circuit - Google Patents

Automatic selecting circuit Download PDF

Info

Publication number
KR920002237Y1
KR920002237Y1 KR2019880022180U KR880022180U KR920002237Y1 KR 920002237 Y1 KR920002237 Y1 KR 920002237Y1 KR 2019880022180 U KR2019880022180 U KR 2019880022180U KR 880022180 U KR880022180 U KR 880022180U KR 920002237 Y1 KR920002237 Y1 KR 920002237Y1
Authority
KR
South Korea
Prior art keywords
broadcasting
output
transistor
signal
broadcast
Prior art date
Application number
KR2019880022180U
Other languages
Korean (ko)
Other versions
KR900013811U (en
Inventor
강병규
Original Assignee
삼성전자주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 안시환 filed Critical 삼성전자주식회사
Priority to KR2019880022180U priority Critical patent/KR920002237Y1/en
Publication of KR900013811U publication Critical patent/KR900013811U/en
Application granted granted Critical
Publication of KR920002237Y1 publication Critical patent/KR920002237Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/642Multi-standard receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

내용 없음.No content.

Description

멀티방송방식 자동 선택회로Multi Broadcasting Automatic Selection Circuit

제 1 도는 본 고안에 의한 멀티방송방식 자동선택회로의 개략적 블록도.1 is a schematic block diagram of a multi-broadcasting automatic selection circuit according to the present invention.

제 2 도는 본 고안의 일실시예를 도시한 회로도. 제 3 도는 본 고안의 2실시예를 도시한 회로도. 제 4 도는 본 고안의 3실시예를 도시한 회로도.2 is a circuit diagram showing an embodiment of the present invention. 3 is a circuit diagram showing a second embodiment of the present invention. 4 is a circuit diagram showing a third embodiment of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 7세그먼트 표시부 110 : 마이크로 프로세서10: 7 segment display unit 110: microprocessor

120 : 디스플레이 제어부 130 : 전압스위칭부120: display control unit 130: voltage switching unit

TR1~TR#: 트랜지스터 R1~R9 : 저항TR1 ~ TR #: Transistors R1 ~ R9: Resistance

본 고안은 멀티 방송방식 자동선택회로에 관한 것으로, 특히 세캄-엘(SECAM-L)방송방식과 팔(PAL)방송방식을 자동으로 선택하기 위한 제어신호를 출력하는 선택회로에 관한 것이다.The present invention relates to a multi-broadcasting type automatic selection circuit, and more particularly, to a selection circuit for outputting a control signal for automatically selecting the SECAM-L broadcasting system and the PAL broadcasting system.

종래에는 멀티 방송방식 선택에 있어서 세캄방송방식의 전용 스위치와 팔방송방식의 전용스위칭등 각각의 방송방송에 따른 전용스위치가 있어서, 해당 방송방식에 따라 수동으로 스위치를 세팅시켜 선택하여야 되는 불편함이 있었다.Conventionally, in the selection of a multi-broadcast method, there is a dedicated switch for each broadcast broadcast such as a dedicated switch of the Secam broadcast system and a dedicated switch of an arm broadcast system. there was.

따라서 본 고안은 상기와 같은 불편함을 해결하기 위하여 안출한 것인바, 0~9채널의 세캄방송방식과 10~29채널의 팔방송방식이 적용되는 텔레비죤 시스템에서 각 방식을 절환하기 위한 제어신호를 출력하게 하여 이 제어신호에 의해 상기 방송방식을 절환하게 하는 스위치로 제공하게 하는 멀티방송방식 자동선택회로를 제공함에 그 목적이 있는 것으로 이하 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.Therefore, the present invention has been devised to solve the above inconvenience, the control signal for switching each method in the television system to which the Secam broadcasting method of 0 to 9 channels and the arm broadcasting method of 10 to 29 channels are applied. The present invention will now be described in detail with reference to the accompanying drawings, the purpose of which is to provide a multi-broadcasting type automatic selection circuit to be provided to the switch to switch the broadcast method by the control signal.

제 1 도는 본 고안에 의한 멀티방송방식 자동선택회로의 전체 블럭도이고, 제 2 도는 제1실시예를 보인 상세회로도이다.1 is an overall block diagram of a multi-broadcast automatic selection circuit according to the present invention, and FIG. 2 is a detailed circuit diagram showing the first embodiment.

제 1 도에서, 참조번호 100은 채널표시용 7세그먼트 표시부로서 2자리의 10진수를 디스플레이하고, 그리고 참조번호 110은 마이크로 프로세서로서 0~9채널의 세캄방송과 10~29채널의 팔방송이 텔레비죤 시스템내에서 선택될때 소정의 논리제어신호를 출력하여 상기 7세그먼트 표시부(100)를 구동한다.In Fig. 1, reference numeral 100 denotes a seven-segment display for channel display and displays two decimal digits, and reference numeral 110 denotes a microprocessor for Secam broadcasting of 0-9 channels and arm broadcasting of 10-29 channels. When selected in the system, a predetermined logic control signal is output to drive the seven segment display unit 100.

즉, 상기 7세그먼트 표시부(100)와 마이크로프로세서(110)는 텔레비죤 시스템에 구비되어 있는 공지의 회로도이다.That is, the seven segment display unit 100 and the microprocessor 110 are known circuit diagrams provided in the television system.

상기 마이크로프로세서(110)는, 시스템내에서 세캄방송이 선택될때, 상기 7세그먼트 표시부(100)의 한자리 수만을 디스플레이하기 위한 논리제어신호를 출력하고, 만일 시스템내에 팔방송이 선택될때에는 7세그먼트 표시부(100)의 두자리수가 모두 디스플레이하기 위한 논리제어신호를 출력한다.The microprocessor 110 outputs a logic control signal for displaying only one digit of the seven segment display unit 100 when the Secam broadcast is selected in the system, and the seven segment display unit when the eight broadcast is selected in the system. A logic control signal for displaying both digits of 100 is output.

이 고안의 실시예에서는, 전자의 방송방식일 경우 상기 마이크로프로세서(110)의 출력단자 H1, H2를 통하여 "1"과 "0"의 논리제어신호를 각각 출력하고, 후자의 방송방식일 경우 모두 "0"논리제어신호를 출력한다.In the embodiment of the present invention, in the case of the former broadcasting method, the logic control signals of "1" and "0" are respectively output through the output terminals H1 and H2 of the microprocessor 110, and both of the latter broadcasting method are used. "0" outputs a logic control signal.

이러한 공지의 회로에 본 발명에 의한 디스플레이제어부(120)와 전압스위칭부(130)가 연결되어 있는 것이다.The display control unit 120 and the voltage switching unit 130 according to the present invention are connected to such a known circuit.

상기 디스플레이제어부(120)는 상기 마이크로프로세서(110)에서 출력된 논리제어신호에 의해 상기 방송방식의 채널을 디스플레이하기 위한 7세그먼트표시부(100)의 두자리수 디스플레이를 구동하기 위한 회로이고, 그리고 상기 전압 스위칭부(130)은 선택된 방송방식에 따라 마이크로프로세서(110)에서 출력된 논리제어신호에 근거하여 소정제어신호를 출력한다.The display controller 120 is a circuit for driving a two-digit display of the seven-segment display unit 100 for displaying the broadcast channel by the logic control signal output from the microprocessor 110, and the voltage The switching unit 130 outputs a predetermined control signal based on the logic control signal output from the microprocessor 110 according to the selected broadcasting method.

즉, 상기 전압스위칭부(13)에서 출력된 제어신호는 도면에 미도시되었지만 상기 방송방식을 절환하는 스위치로 제공된다.That is, the control signal output from the voltage switching unit 13 is provided as a switch for switching the broadcasting method although not shown in the figure.

제 2 도는 본 고안의 일실시예에 따른 상세회로도이다.2 is a detailed circuit diagram according to an embodiment of the present invention.

제 2 도를 참고하여 디스플레이제어부(120)와 전압스위칭부(130)의 구성을 설명한다.Referring to FIG. 2, the configurations of the display control unit 120 and the voltage switching unit 130 will be described.

상기 마이크로프로세서(110)의 두 출력단 H1, H2를 거쳐 출력된 논리제어신호는 각각 저항 R2과 R4를 거쳐 트랜지스터 TR1, TR2의 베이스에 인가되고, 상기 트랜지스터(TR1, TR2)의 각 콜렉터에서 출력된 신호는 일측이 접지된 저항(R5)(R6)을 각각 통하여 7세그먼트 표시회로(110)의 단자 (A)(B)에 각각 인가되도록 연결한다.The logic control signals output through the two output terminals H1 and H2 of the microprocessor 110 are applied to the bases of the transistors TR1 and TR2 through the resistors R2 and R4, respectively, and output from the respective collectors of the transistors TR1 and TR2. The signal is connected to each of the terminals (A) and (B) of the seven segment display circuit 110 through the resistors R5 and R6 having one side grounded.

상기 트랜지스터(TR1, TR2)의 에미터는 공통으로 전원 Vcc에 연결되어 있고, 이 전원 Vcc은 저항(R1과 R3)을 각기 거쳐서 상기 출력단 H1, H2 에 연결되어 있다.Emitters of the transistors TR1 and TR2 are commonly connected to a power supply Vcc, which is connected to the output terminals H1 and H2 via resistors R1 and R3, respectively.

한편, 상기 디스플레이 제어부(120)의 트랜지스터(TR1) 콜렉터에 연결된 전압스위칭부(130)는 이 콜렉터로 부터 출력된 신호를 분압하는 저항(R7) (R8)과, 이 분압저항의 접속점에 베이스가 연결된 트랜지스터(TR3)로 구성되어 있다.On the other hand, the voltage switching unit 130 connected to the transistor TR1 collector of the display controller 120 has a resistor R7 (R8) for dividing the signal output from the collector and a base at a connection point of the voltage divider resistor. It consists of the connected transistor TR3.

상기 트랜지스터(TR3)의 에미터는 접지시키며, 콜렉터는 저항(R9)을 통하여 전원(Vcc)에 연결함과 아울러 단자 (C)에 연결한다.The emitter of the transistor TR3 is grounded, and the collector is connected to the power supply Vcc through the resistor R9 and to the terminal C.

따라서, 상기 전압스위칭부(130)는 세캄 방송일 경우 하이 신호를, 팔방송일 경우 로우신호를 출력한다.Accordingly, the voltage switching unit 130 outputs a high signal in case of Secam and a low signal in case of arm broadcast.

이러한 동작을 상세히 설명한다.This operation will be described in detail.

7세그먼트 표시회로(100)의 디스플레이가 0~9채널의 한 자리숫자인 세캄방송방식을 선택할때는 마이크로프로세서(110)의 단자(H1)에서는 하이, 단자(H2)에서는 로우인 논리제어신호가 출력되어 트랜지스터(TR1)(TR2)의 베이스에 각각 인가된다.When the display of the 7-segment display circuit 100 selects the Secam broadcasting method, which is a single digit of 0 to 9 channels, a logic control signal that is high at terminal H1 and low at terminal H2 of the microprocessor 110 is output. And are respectively applied to the bases of the transistors TR1 and TR2.

따라서 상기 트랜지스터(TR2)는 온되고 트랜지스터(TR1)는 오프된다.Thus, the transistor TR2 is on and the transistor TR1 is off.

이때, 상기 트랜지스터(TR2)의 도통에 의해 7세그먼트 표시부(100)의 B단자에 하이신호가 인가되기 때문에 상기 채널에 대응하는 한자리수가 상기 표시부(100)에서 디스플레이된다.In this case, since the high signal is applied to the terminal B of the seven segment display unit 100 due to the conduction of the transistor TR2, the single digit corresponding to the channel is displayed on the display unit 100.

한편, 상기 트랜지스터(TR1)가 오프되면 에미터에 걸려있는 전원전압(Vcc)이 콜렉터로 도통되지 못하므로 이 콜렉터는 로우신호가 걸리게 되어, 이 로우신호는 저항(R7)을 통해 트랜지스터(TR3)의 베이스에 인가되어 상기 트랜지스터(TR3)는 오프된다.On the other hand, when the transistor TR1 is turned off, the power supply voltage Vcc applied to the emitter cannot be conducted to the collector, so that the collector is subjected to a low signal, and this low signal is transmitted through the resistor R7 to the transistor TR3. Is applied to the base of the transistor TR3.

따라서 상기 트랜지스터(TR3)의 콜렉터에 걸린 하이전압이 출력단자 C를 통하여 그대로 출력되어 세캄방송이 동작되게 하는 미도시된 방송절환스위치를 제공된다.Accordingly, a non-illustrated broadcast switching switch is provided in which the high voltage applied to the collector of the transistor TR3 is output as it is through the output terminal C to operate Secam broadcasting.

한편 상기 7세그먼트 표시회로(100)가 10~29채널의 두자리 숫자인 팔방송방식을 선택할때는 상기 마이크로프로세서(110)의 단자 (H1)(H2)모두가 로우신호를 출력한다.On the other hand, when the seven segment display circuit 100 selects the eight-digit broadcasting method of 10-29 channels, all of the terminals H1 and H2 of the microprocessor 110 output a low signal.

이 로우신호는 상기 트랜지스터(TR1) (TR2)베이스에 인가되어 상기 트랜지스터(TR1) (TR2)를 모두 온시킨다.This low signal is applied to the base of the transistors TR1 and TR2 to turn on both the transistors TR1 and TR2.

이때, 7세그먼트 표시부(100)의 A,B단자에 모두 하이신호가 인가되기 때문에 상기 채널에 대응하는 두자리수가 디스플레이된다.In this case, since high signals are applied to both the A and B terminals of the 7 segment display unit 100, two digits corresponding to the channel are displayed.

따라서 상기 트랜지스터(TR1)의 콜렉터에는 하이신호가 나타나고, 이 하이신호는 저항(R7)을 통해 상기 트랜지스터(TR3)의 베이스에 인가되어 상기 트랜지스터(TR3)을 온시킨다.Therefore, a high signal appears in the collector of the transistor TR1, and the high signal is applied to the base of the transistor TR3 through the resistor R7 to turn on the transistor TR3.

그러면 상기 트랜지스터(TR3)의 콜렉터에 걸려있던 하이 신호가 에미터를 통하여 모두 접지로 빠지므로 단자(C)에는 로우신호가 출력되어 팔방송이 동작되게 절환하는 상기 스위치(미도시됨)로 제공한다.Then, since the high signal, which has been caught on the collector of the transistor TR3, is pulled out to ground through the emitter, a low signal is output to the terminal C, and the switch is provided to switch (not shown) for switching arm operation. .

이와같은 동작효과는 제 3 도의 2실시예에 도시한 바와같이 상기 두 트랜지스터(TR1)(TR2)의 콜렉터에 앤드게이트의 입력을 연결하고 상기 앤드게이트의 출력을 상기 트랜지스터(TR3)의 베이스에 연결한 것과 동일하고, 또한 제 4 도의 3실시예와 같이 상기 마이크로프로세서(110)의 출력단자 (H1)(H2)에 오아케이트의 입력단을 연결하고 상기 오아게이트의 출력단을 상기 트랜지스터(TR3)의 베이스에 연결한 것과 동일하다.This operation effect is connected to the input of the AND gate to the collector of the two transistors TR1 and TR2 and the output of the AND gate to the base of the transistor TR3 as shown in the second embodiment of FIG. As in the third embodiment of FIG. 4, the input terminal of the ocate is connected to the output terminals H1 and H2 of the microprocessor 110, and the output terminal of the ogate is connected to the base of the transistor TR3. Same as connected to

이상에서 설명한 바와 같이 본 고안은 멀티방송방식시스템에서 해당 방송방식에 따라 해당채널을 표시하고 자동으로 방송방식을 선택해주는 제어신호를 제공함에 따라 방송방식선택을 자동으로 수행되게 하는 효과가 있는 것이다.As described above, the present invention has an effect of automatically selecting a broadcast method by providing a control signal for displaying a corresponding channel and automatically selecting a broadcast method according to the corresponding broadcast method in a multi-broadcast method system.

Claims (1)

두개의 구동단자 A,B를 구비하되 두자리수의 데이타를 디스플레이하는 7세그먼트 표시부(100)와, 0~9채널의 세캄방송방식과 10~29채널의 팔방송방식에 따라 두개의 논리제어신호를 출력하여 상기 구동단자 A,B로 제공되게 하는 마이크로프로세서(110) 및 상기 방송 방식을 절환하는 스위치를 포함하는 텔레비죤 시스템에 있어서, 상기 두개의 논리제어신호에 따라 상기 표시부(100)의 B단자만 그리고 A,B 단자 모두를 선택적으로 구동하는 디스플레이 제어부(120)와, 상기 디스플레이 제어부(120)의 입출력신호에 응답하여 논리레벨의 제어 신호를 출력하는 전압스위칭부(130)를 포함하여서, 상기 제어신호의 논리레벨에 따라 상기 스위치를 절환하여 상기 두방송방식을 선택하게 하는 것을 특징으로 하는 멀티방송방식 자동선택회로.7-segment display unit 100 having two driving terminals A and B, and displaying two-digit data, and two logic control signals according to Secam broadcasting method of 0-9 channel and arm broadcasting method of 10-29 channel. In a television system including a microprocessor (110) for outputting the driving terminals A and B and a switch for switching the broadcasting method, only the B terminal of the display unit (100) in accordance with the two logic control signals. And a display controller 120 for selectively driving both A and B terminals, and a voltage switching unit 130 for outputting a control signal having a logic level in response to an input / output signal of the display controller 120. And switching the switch according to a logic level of a signal to select the two broadcasting methods.
KR2019880022180U 1988-12-30 1988-12-30 Automatic selecting circuit KR920002237Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880022180U KR920002237Y1 (en) 1988-12-30 1988-12-30 Automatic selecting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880022180U KR920002237Y1 (en) 1988-12-30 1988-12-30 Automatic selecting circuit

Publications (2)

Publication Number Publication Date
KR900013811U KR900013811U (en) 1990-07-06
KR920002237Y1 true KR920002237Y1 (en) 1992-04-02

Family

ID=19282782

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880022180U KR920002237Y1 (en) 1988-12-30 1988-12-30 Automatic selecting circuit

Country Status (1)

Country Link
KR (1) KR920002237Y1 (en)

Also Published As

Publication number Publication date
KR900013811U (en) 1990-07-06

Similar Documents

Publication Publication Date Title
KR920002237Y1 (en) Automatic selecting circuit
US4340908A (en) Control level displaying apparatus
US3973228A (en) Electronic tuner control system
JPH0329513A (en) Line driver
GB1211187A (en) Drive circuitry for display tubes
KR900008519Y1 (en) Green text mode device
JP2548181Y2 (en) Fluorescent tube drive circuit
KR890002676B1 (en) Tv channel setting circuit
JPS57137907A (en) Input signal confirming and controlling device of sewing machine
KR890000710Y1 (en) Mode selecting circuit
JPH054134Y2 (en)
KR940003249Y1 (en) Front switching circuit of tv and av
KR840001456Y1 (en) Indication device in television receiver
KR910001829Y1 (en) Teletext color auto-changing circuit
KR910004460Y1 (en) Band selecting circuit for tuner
KR910006183Y1 (en) Video mode switching circuit
KR900000086Y1 (en) Display circuit of speed of "slow" mode for vtr
KR890000708Y1 (en) Teletext/computer signal automatic modulating circuit
KR930002031Y1 (en) R.f. modulator channel switching circuit of tv/vcr
KR930002518Y1 (en) Other apparatus power control circuit using vcr timer
KR950010129Y1 (en) Two an input & rgb input selecting circuit
KR870004069Y1 (en) Automatic switching circuit of television input signal
KR960001152B1 (en) On-time message expression apparatus & the method in tv monitor
JPH0236454Y2 (en)
KR200152290Y1 (en) Circuit for setting level osd

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980327

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee