KR910017901A - Exchanger - Google Patents

Exchanger Download PDF

Info

Publication number
KR910017901A
KR910017901A KR1019900004347A KR900004347A KR910017901A KR 910017901 A KR910017901 A KR 910017901A KR 1019900004347 A KR1019900004347 A KR 1019900004347A KR 900004347 A KR900004347 A KR 900004347A KR 910017901 A KR910017901 A KR 910017901A
Authority
KR
South Korea
Prior art keywords
connecting frame
frame according
intersecting connecting
output
exchange
Prior art date
Application number
KR1019900004347A
Other languages
Korean (ko)
Inventor
폴 다이어 니겔
Original Assignee
원본미기재
지이씨 플리세이 텔레콤뮤니케이션스 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 원본미기재, 지이씨 플리세이 텔레콤뮤니케이션스 리미티드 filed Critical 원본미기재
Priority to KR1019900004347A priority Critical patent/KR910017901A/en
Publication of KR910017901A publication Critical patent/KR910017901A/en

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Interface Circuits In Exchanges (AREA)

Abstract

내용 없음No content

Description

교환기Exchanger

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제2도는 본 발명에 따라 교환기 또는 그 멀티플랙서에 이용하기 위한 전자교차연결 프레임의 블럭다이아그램, 제3도는 아날로그 엑세스 매트릭스와 제2도는 전자교차연결 프레임의 한 모듈의 가입자 인터페이스 사이의 상호연결을 보인 블럭 다이아그램.2 is a block diagram of an intersecting frame for use in an exchange or its multiplexer, FIG. 3 is an interconnection between the subscriber interface of one module of an analog access matrix and FIG. Block diagram.

Claims (14)

교환기 또는 멀티플랙서용 전자 교차연결프레임에 있어서, 가입자 라인용n입력과 분산프레임에 대해 n+x출력을 가지며 일대 일 기초하에 출력에 대하여 2x의 입력까지 교환가능한 아날로그 엑세스 매트릭스와 출력에 대한 입력의 교환과 입력으로부터 출력까지의 경로를 맵핑하기 위하여 매트릭스에 결합된 제어수단으로 구성됨을 특징으로 하는 열교환기용 전자교차 연결프레임.In an electronic cross-connected frame for an exchange or multiplexer, the analog access matrix and the input to the output have n + x outputs for the subscriber line and n + x outputs for the distributed frame and are interchangeable up to 2x inputs for the output on a one-to-one basis. Electronic cross connection frame for heat exchanger, characterized in that it consists of control means coupled to the matrix to map the path from exchange and input to output. 청구범위 1항에 있어서, 여분의 출력이 유사 또는 상이한 인터페이스카드에 연결되어“절약”또는 다른 서비스가 제공됨을 특징으로 하는 전자교차 연결프레임.The intersecting connecting frame according to claim 1, wherein the extra output is connected to a similar or different interface card to provide "saving" or other service. 청구범위 1항 또는 2항에 있어서, 아날로그 액세스 매트릭스가 제1 및 제2스위치 플레인으로 구성됨을 특징으로 하는 전자교차 연결프레임.An intersecting connecting frame according to claim 1 or 2, characterized in that the analog access matrix consists of first and second switch planes. 청구범위 3항에 있어서, 제1 및 제2스위치플레인이 동일함을 특징으로 하는 전자교차 연결프레임.The intersecting connecting frame according to claim 3, wherein the first and second switch planes are identical. 청구범위 3항 또는 4항에 있어서, 4-와이어 라인의 제1쌍이 제1스위치플레인에 의하여 스위칭되고 4-와이어라인의 제2쌍이 제2스위치 플레인에 의하여 스위칭됨을 특징으로 하는 전자교차 연결프레임.The intersecting connecting frame according to claim 3 or 4, wherein the first pair of 4-wire lines is switched by a first switchplane and the second pair of 4-wire lines is switched by a second switch plane. 청구범위 3항에 있어서, 2-와이어 라인의 와이어쌍이 제1스위치플레인에 의하여 스위칭되고 제2스위치플레인의 여분의 쌍이 라인을 링소오스에 연결하는데 사용됨을 특징으로 하는 전자교차 연결프레임.The intersecting connecting frame of claim 3, wherein the wire pair of the two-wire line is switched by the first switchplane and an extra pair of the second switchplane is used to connect the line to the ring source. 청구범위 4항에 있어서, 2-와이어 라인에서 제2스위치 플레인이 제1스위치플레인에 평행함을 특징으로 하는 전자교차 연결프레임.The intersecting connecting frame of claim 4, wherein the second switch plane is parallel to the first switch plane in the two-wire line. 전기 청구범위의 어느 한 항에 있어서, 제어수단이 마스터와 슬레이브 프로세서로 구성되고, 마스터 프로세서는 입력으로부터 출력까지의 스위칭 경로를 결정하여 이를 이행하고 이를 맵핑하며, 슬레이브 프로세서가 경로의 결정 및 이행, 그리고 별도의 맵핑을 확인함을 특징으로 하는 전자교환 연결프레임.The apparatus of claim 1, wherein the control means comprises a master and a slave processor, the master processor determines, implements and maps a switching path from input to output, and the slave processor determines and implements the path, And an e-exchange connecting frame, characterized in that identifying a separate mapping. 전기 청구범위의 어느 한 항에 있어서, 교환기의 입력라인이 모듈에 할당되고 가 모듈이 아날로그 엑세스 매트릭스를 가짐을 특징으로 하는 전자교차 연결프레임.An intersecting connecting frame according to any one of the preceding claims, wherein an input line of the exchange is assigned to the module and the module has an analog access matrix. 청구범위 9항에 있어서, 모듈과 이들의 아날로그 엑세스 매트릭스용 공통제어수단을 가짐을 특징으로 하는 전자교차 연결프레임.An intersecting connecting frame according to claim 9, characterized in that it has a module and common control means for the analog access matrix thereof. 청구범위 10항에 있어서, 여분의 출력이 다수의 모듈에 유용함을 특징으로 하는 전자교차 연결프레임.An intersecting connecting frame according to claim 10, wherein the extra output is useful for multiple modules. 청구범위 8항에 있어서, 마스터와 슬레이브 프로세서가 교환기의 공통제어프로세서에 접속함을 특징으로 하는 전자교차 연결프레임.The intersecting connecting frame according to claim 8, wherein the master and slave processors are connected to a common control processor of the exchange. 제2도-제4도에 도시하고 상술한 바와 같은 실제의 전자교차 연결프레임.Actual cross-connected frame as shown in FIGS. 2-4 and described above. 전기 청구범위에 청구된 바와 같은 전자교차 연결프레임을 갖는 교환기 또는 그 멀티플랙서.Switch or multiplexer having an electronic cross connection frame as claimed in the preceding claims. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019900004347A 1990-03-30 1990-03-30 Exchanger KR910017901A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900004347A KR910017901A (en) 1990-03-30 1990-03-30 Exchanger

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900004347A KR910017901A (en) 1990-03-30 1990-03-30 Exchanger

Publications (1)

Publication Number Publication Date
KR910017901A true KR910017901A (en) 1991-11-05

Family

ID=67470291

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900004347A KR910017901A (en) 1990-03-30 1990-03-30 Exchanger

Country Status (1)

Country Link
KR (1) KR910017901A (en)

Similar Documents

Publication Publication Date Title
KR920704222A (en) High-Speed, Flexible Source / Destination Data Burst Direct Memory Access Controller
ATE98833T1 (en) CIRCUIT ARRANGEMENT FOR TELECOMMUNICATION SWITCHING SYSTEMS, IN PARTICULAR PCM TIME MULTIPLEX TELEPHONE SWITCHING SYSTEMS WITH CENTRAL SWITCHING SYSTEM AND ATTACHED SUB-COUPLING SECTIONS.
RU98100483A (en) ARCHITECTURE OF THE INPUT / OUTPUT PROCESSOR THAT UNITS THE BRIDGE OF THE INTERMEDIATE OF THE PRIMARY COMPONENTS (PCI-PCI)
CA2138263A1 (en) Multiprocessor
KR910003498A (en) Microprocessor
YU46392B (en) DEVICE FOR ESTABLISHING COMMUNICATION ROADS
ATE77029T1 (en) CENTRALIZED TELEPHONE TIME CHANNEL SWITCHING SYSTEM WITH NETWORK MAPPING RESPONSE.
DE3880180D1 (en) DIGITAL TELEPHONE TRANSMISSION SYSTEM WITH A MESSAGE DISTRIBUTOR WITH ADDRESSING.
KR960009411A (en) Interverse buffer
ATE17909T1 (en) CIRCUIT ARRANGEMENT FOR CENTRALLY CONTROLLED TELECOMMUNICATION SWITCHING SYSTEMS, IN PARTICULAR FOR TIME-MULTIPLEX TELEPHONE SWITCHING SYSTEMS, WITH INFORMATION EXCHANGE BETWEEN SUB-CENTRAL FACILITIES.
ATE101779T1 (en) MODULAR STRUCTURED DIGITAL COMMUNICATION SYSTEM.
KR850000875A (en) Video component interconnector
DE3766979D1 (en) CIRCUIT ARRANGEMENT FOR SERIAL DATA TRANSFER BETWEEN SEVERAL PARTICIPANTS.
ATE186408T1 (en) BUFFER CIRCUIT ARRANGE ON AN ASSEMBLY
KR910017901A (en) Exchanger
DE69518145D1 (en) DIRECTORY FOR INPUT / OUTPUT DECODERS
KR960042745A (en) Semiconductor memory device having a versatile pad having a plurality of switching means
IT1251713B (en) DEVICE TO EXPAND THE SERIAL BUS-DATA FUNCTIONALITY (MILBUS 1553)
KR950004022A (en) Distributed Processing Integrated Management System
ATE56846T1 (en) DEVICE FOR TRAFFIC SIMULATION.
SU968799A1 (en) Device for interfacing peripherial device with input-output main channel
GB2003304A (en) Computer system
FI793279A (en) FJAERRSKRIVARSIDOCENTRAL
KR930001612A (en) T1 / E1 line change over device using bus method
KR910010321A (en) How to Implement Signal Connection Control Function of CCITT No.7 Common Line Signaling System

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination