KR910006185Y1 - Tv signal selection circuit - Google Patents

Tv signal selection circuit Download PDF

Info

Publication number
KR910006185Y1
KR910006185Y1 KR2019880006821U KR880006821U KR910006185Y1 KR 910006185 Y1 KR910006185 Y1 KR 910006185Y1 KR 2019880006821 U KR2019880006821 U KR 2019880006821U KR 880006821 U KR880006821 U KR 880006821U KR 910006185 Y1 KR910006185 Y1 KR 910006185Y1
Authority
KR
South Korea
Prior art keywords
signal
pin jack
external
crt
output
Prior art date
Application number
KR2019880006821U
Other languages
Korean (ko)
Other versions
KR890024010U (en
Inventor
김용현
김동관
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880006821U priority Critical patent/KR910006185Y1/en
Publication of KR890024010U publication Critical patent/KR890024010U/en
Application granted granted Critical
Publication of KR910006185Y1 publication Critical patent/KR910006185Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.No content.

Description

21핀 잭을 이용한 TV/외부 신호 선택 회로TV / external signal selection circuit using 21-pin jack

본 고안의 회로도.Circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 스위칭부 20 : CRT드라이브10: switching unit 20: CRT drive

30 : 외부신호 인가부 40 : 21 핀 잭30: external signal applying unit 40: 21 pin jack

I1, I2 : 입력단자 R1-R6 : 저항I1, I2: Input terminal R1-R6: Resistance

Q1-84 : 트랜지스터 D1 : 다이오드Q1-84: Transistor D1: Diode

G1 : 인버터 VR1-VR2 : 가변저항G1: Inverter VR1-VR2: Variable resistor

CRT : 브라운관 B1+, B2+: 전원CRT: CRT B1 + , B2 + : Power

본 고안은 TV색신호와 21핀 잭을 이용하여 인가되는 외부색신호를 TV브라운관에 디스플레이 시킬수 있도록 하는 21핀 잭을 이용한 TV외부 신호 선택 회로에 관한 것이다.The present invention relates to a TV external signal selection circuit using a 21-pin jack to display the TV color signal and an external color signal applied by using a 21-pin jack.

일반적으로 TV는 방송 RF신호를 디스플레이 시키는 단순 기능을 벗어나 오락기 및 개인용 컴퓨터의 모니터로도 사용할수 있으나 종래에는 오락기 및 개인용 컴퓨터의 출력을 RF신호로 변조하여 출력시키고 TV에서는 외부 RF입력잭을 설치하여 오락기 및 개인용 컴퓨터의 RF신호 입력을 받아들인후 이를 다시 복조시켜 디스플레이 시키게 되므로 신호 변조 및 복조 과정에서 화면 열화를 초래하는 것이었다.In general, the TV can be used as a monitor for entertainment and personal computers beyond the simple function of displaying a broadcast RF signal, but in the past, the output of the entertainment and personal computer is modulated and output to an RF signal, and the TV is provided with an external RF input jack. The RF signal input of the entertainment and personal computer is received and then demodulated and displayed again, resulting in screen degradation during signal modulation and demodulation.

따라서 오락기 및 개인용 컴퓨터의 R.G.B신호를 RF신호로 변조시켜 TV에 인가시키지 않고 직접 R.G.B신호로 인가시켜 주어 신호 변조 및 복조과정을 생략하므로써 화면 열호를 방지하고자 21핀잭을 사용하고 있으며 이러한 21핀잭을 주로 유럽 지역에서 사용되며 오락기 및 개인용 컴퓨터의 R.G.B신호와 상기 R.G.B신호의 화면상 표시 위치를 지정해주는 스위칭 전압(일명 패스트 블랭킹(Fast Blanking)신호라고 하며 이하 F/B라 칭함)을 출력시키게 된다.Therefore, the 21 pin jack is used to prevent screen deterioration by omitting the signal modulation and demodulation process by directly applying the RGB signal of the entertainment and personal computer to the RGB signal without modulating the RF signal into the TV. It is used in the European region and outputs RGB signals of entertainment and personal computers and switching voltages (called fast blanking signals, hereinafter referred to as F / B) that designate display positions of the RGB signals on the screen.

여기서 F/B신호란 외부 R.G.B신호를 텔레비젼 화면에 디스플레이 시키기 위한 블랭킹 신호나 블랭킹 주기가 빨라 패스트 블랭킹 신호라 명명하였으며 이러한 F/B신호는 오락기 및 개인용 컴퓨터에서 R.G.B신호와 함께 출력시키게 되며 본 고안에서는 이러한 F/B신호를 이용하여 TV의 브라운관에 TV내부 신호와 함께 외부 R.G.B신호를 디스플레이 시키도록 하였다.Here, the F / B signal is called a fast blanking signal because the blanking signal or the blanking cycle for displaying an external RGB signal on a television screen is fast. The F / B signal is output together with the RGB signal in an entertainment device and a personal computer. The F / B signal is used to display an external RGB signal together with the TV internal signal in the CRT of the TV.

종래에는 21핀 잭을 통하여 입력되는 외부 R.G.B신호와 TV내부 신호를 스위칭 시켜 브라운관에 인가시키기 위해서는 별도의 신호 절환용 스위칭 집적소자를 사용하였으나 이렇게 할 경우 신호 절환용 스위칭 집적소자의 사용으로 가격이 상승되고 또한 신호 절환 스위칭 집적소자를 구동시키는 구동전압과 TV 색신호를 만들어내는 CRT드라이브의 구동전압차로 인하여 오동작이 발생할수 있는 것이다.Conventionally, a separate signal switching switching integrated device is used to switch an external RGB signal and a TV internal signal input through a 21-pin jack to apply to a CRT, but in this case, the price increases due to the use of a signal switching switching integrated device. In addition, malfunction may occur due to a difference between a driving voltage for driving a signal switching switching integrated device and a driving voltage of a CRT drive generating a TV color signal.

본 고안은 상기와 같은 점을 감안하여 기존의 TV회로는 그대로 이용하면서 21핀 잭에서 외부 신호가 인가될 경우 스위칭 전압인 F/B신호에 의하여 TV내부 신호는 차단되고 외부 R.G.B신호가 브라운관에 인가되도록 하되 TV신호 차단은 CRT드라이브 이전에서 치단되게 하여 스위칭 전압과의 차로 인한 오동작이 발생되지 않도록 한 것으로써 이하 본 고안을 첨부 도면에 의하여 상세히 설명하면 다음과 같다.In consideration of the above, the present invention uses the existing TV circuit as it is, and when an external signal is applied from the 21-pin jack, the internal signal of the TV is blocked by the switching voltage F / B signal and the external RGB signal is applied to the CRT. However, the TV signal is blocked before the CRT drive so that no malfunction occurs due to a difference with the switching voltage. Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

TV색차신호(R-Y) (B-Y) (G-Y)는 CRT드라이브(20)에서 TV휘도신호와 합성되어 색신호로 출력되고 상기 CRT드라이브(20)의 색신호를 브라운관(CRT)에 인가시켜 디스플레이 시키는 TV에 있어서, 상기 CRT드라이브(20)에 인가되는 TV색차신호 및 휘도신호 입력을 21핀 잭(40)의 F/B신호 출력에 의하여 스위칭 시키는 스위칭부(10)를 구비하고 상기 21핀 잭(40)의 F/B신호에 의하여 구동되고 브라운관(CRT)에 21핀 잭(40)의 외부 신호를 인가시키는 외부 신호 인가부(30)를 구비시킨 것이다.The TV color difference signal (R-Y) (B-Y) (G-Y) is combined with the TV luminance signal from the CRT drive 20 and output as a color signal, and the color signal of the CRT drive 20 is applied to the CRT. In the TV to display the display, comprising a switching unit 10 for switching the TV color difference signal and the luminance signal input applied to the CRT drive 20 by the F / B signal output of the 21-pin jack 40 The external signal applying unit 30 is driven by the F / B signal of the pin jack 40 and applies an external signal of the 21 pin jack 40 to the CRT.

여기서 CRT드라이브(20)는 TV의 색차신호가 잡음제거용 콘덴서 (C1)를 통하여 트랜지스터 (Q3)의 베이스에 인가되고 TV의 휘도신호가 가변저항(VR1)(VR2) 및 저항(R1) (R2)에 의해 게인과 바이어스 조정된후 트랜지스터(Q3)의 에미터에 인가되어 트랜지스터 (Q3)의 콜렉터측으로 TV색신호가 출력되게 구성한 것으로 이같은 CRT드라이브(20)는 TV에 공용되는 회로이다.In the CRT drive 20, the color difference signal of the TV is applied to the base of the transistor Q3 through the noise removing capacitor C1, and the luminance signal of the TV is applied to the variable resistors VR1 and VR2 and the resistors R1 and R2. After gain and bias adjustment, the CRT drive 20 is a circuit common to the TV, and is applied to the emitter of the transistor Q3 to output the TV color signal to the collector side of the transistor Q3.

그리고 스위칭부(10)는 TV의 색차신호와 휘도신호를 트랜지스터 (Q1) (Q2)의 콜렉터에 인가시키고 상기 트랜지스터(Q1)(Q2)의 베이스에는 21핀 잭(40)의 단자(P1)에서 출력된 F/B신호가 인버터(G1)에서 반전된후 인가되게 연결하며 상기 트랜지스터(Q1) (Q2)의 에미터 출력이 CRT드라이브(20)에 인가되게 구성하고 외부 신호 인가부(30)는 21핀 잭(40)의 단자(P2)에서 출력된 외부 색신호를 트랜지스터(Q4)의 에미터에 인가시키고 상기 트랜지스터(Q4)의 베이스에는 21핀 잭(40)의 단자(P1)에서 출력된 F/B신호를 인버터(G1)에서 반전 시킨후 인가시키며 상기 트랜지스터(Q4)의 에미터 출력이 브라운관(CRT)에 인가되게 구성한다.The switching unit 10 applies the color difference signal and the luminance signal of the TV to the collectors of the transistors Q1 and Q2, and at the terminal P1 of the 21-pin jack 40 at the base of the transistors Q1 and Q2. The output F / B signal is inverted and then applied to the inverter G1, and the emitter outputs of the transistors Q1 and Q2 are configured to be applied to the CRT drive 20. The external signal applying unit 30 The external color signal output from the terminal P2 of the 21-pin jack 40 is applied to the emitter of the transistor Q4, and the F output from the terminal P1 of the 21-pin jack 40 to the base of the transistor Q4. The / B signal is inverted and applied by the inverter G1, and the emitter output of the transistor Q4 is configured to be applied to the CRT.

이때 다이오드(D1)는 외부 색신호가 CRT드라이브(20)로 흐르는 것을 방지해 주게 된다.At this time, the diode D1 prevents the external color signal from flowing to the CRT drive 20.

이와같이 구성된 본 고안의 작용효과를 설명한다.The effect of the present invention configured as described above will be described.

먼저 TV신호의 1수평 주기에 대하여 21핀 잭(40)에 인가되는 외부 R.G.B입력과 F/B신호 입력 상태를 살펴본다.First, the external R.G.B input and F / B signal input states applied to the 21-pin jack 40 for one horizontal period of the TV signal will be described.

21핀 잭(40)의 F/B신호는 TV신호의 1수평 주기중 유효 주사기간 내에서 외부 신호를 디스플레이 시키기 위하여 일정부분을 블랭킹시켜 주는 하이레벨의 스위칭 전압으로 인가되어지고 외부 R.G.B신호는 F/B신호에 의하여 블랭킹된 부분에 디스플레이 되어진다.The F / B signal of the 21-pin jack 40 is applied with a high level switching voltage that blanks a certain portion to display an external signal within the effective syringe interval during one horizontal period of the TV signal, and the external RGB signal is applied to the F / B signal. It is displayed on the part blanked by the / B signal.

여기서 외부 R.G.B신호와 F/B신호는 오락기 및 개인용 컴퓨터에서 21핀 잭 (40)을 통하여 인가시키게 된다.Here, the external R.G.B signal and the F / B signal are applied through the 21-pin jack 40 in the game machine and personal computer.

따라서 본 고안에서 TV수신시에는 21핀 잭 (40)의 단자(P1)에서 로울레벨의 스위칭 전압인 F/B신호가 출력 되게 되며 로우레벨의 F/B신호는 인버터 (G1)에서 하이레벨로 반전된후 트랜지스터 (Q1) (Q2) (Q4)의 베이스에 인가되므로써 트랜지스터 (Q1) (Q2)는 '턴온'시키고 트랜지스터 (Q4)는 '턴오프'시키게 된다.Therefore, in the present invention, when receiving a TV, the F / B signal, which is a switching level of the low level, is output from the terminal P1 of the 21-pin jack 40, and the low level F / B signal is transferred from the inverter G1 to the high level. After being inverted, it is applied to the base of transistors Q1, Q2, and Q4, causing transistors Q1 and Q2 to 'turn on' and transistor Q4 to 'turn off'.

트랜지스터 (Q1)(Q2)가 '턴온'되면 입력단자(I1)로 인가된 TV색차신호는 트랜지스터 (Q1)를 통한후 CRT드라이브(20)에 인가되고 또한 입력단자(I2)로 인가된 TV휘도신호는 트랜지스터(Q2)를 통한후 CRT드라이브 (20)에 인가되게 된다.When the transistors Q1 and Q2 are 'turned on', the TV color difference signal applied to the input terminal I1 is applied to the CRT drive 20 through the transistor Q1, and the TV luminance applied to the input terminal I2. The signal is applied to the CRT drive 20 through the transistor Q2.

따라서 TV수신시에는 입력단자(I1)에 인가된 TV색차신호(R-Y) (B-Y)(G-Y)가 트랜지스터(Q1)와 잡음 제거용 콘덴서(G1)를 통하여 트랜지스터 (Q3)의 베이스에 인가되는 한편 입력단자(I2)로 인가된 TV휘도신호가 트랜지스터(Q2)를 통한후 게인 조정용 가변저항(VR1)과 신호 보상용 저항(R1) 및 콘덴서(C2)를 통하여 트랜지스터(Q3)의 에미터에 인가되게 되며 이때 저항(R2)과 가변 저항(VR2)은 바이어스 조정을 하게 된다.Therefore, during TV reception, the TV color difference signals R-Y, B-Y, and G-Y applied to the input terminal I1 pass through the transistor Q1 and the noise canceling capacitor G1. The TV luminance signal applied to the base of the signal and applied to the input terminal I2 is passed through the transistor Q2 and then the transistor Q3 through the gain adjusting variable resistor VR1, the signal compensation resistor R1, and the capacitor C2. ) Is applied to the emitter, and the resistor R2 and the variable resistor VR2 are biased.

따라서 트랜지스터(Q3)의 콜렉터 측으로는 색차신호와 휘도신호가 합성되며 색신호만 출력되게 되고 이같이 CRT드라이브(20)에서 출력된 TV색신호는 브라운관(CRT)에 인가되어 디스플레이 되게 된다.Accordingly, the color difference signal and the luminance signal are synthesized on the collector side of the transistor Q3, and only the color signal is output. Thus, the TV color signal output from the CRT drive 20 is applied to the CRT and displayed.

이때 트랜지스터(Q4)의 '턴오프'로 21핀 잭(40)의 입력신호와는 하등 관계가 없게 된다.At this time, 'turn off' of the transistor Q4 has no relation with the input signal of the 21-pin jack 40.

그러나 21핀 잭 (40)에서 외부신호가 인가될 경우에는 외부 R.G.B신호가 디스플레이 될 곳을 블랭킹 시키는 스위칭 전압인 F/B신호가 단자(P1)에서 하이레벨로 출력되게 된다.However, when an external signal is applied from the 21-pin jack 40, the F / B signal, which is a switching voltage for blanking the place where the external R.G.B signal is to be displayed, is output at the high level from the terminal P1.

그리고 21핀 잭 (40)의 단자(P1)에서 하이레벨의 F/B신호가 출력되면 이는 인버터 (G1)에서 로울레벨로 반전된후 트랜지스터(Q1) (Q2) (Q4)의 베이스에 인가되므로써 트랜지스터(Q1) (Q2)는 '턴오프'되고 트랜지스터 (Q4)는 '턴온'되게 된다.When the high level F / B signal is output from the terminal P1 of the 21-pin jack 40, it is inverted to the lower level in the inverter G1 and then applied to the base of the transistors Q1, Q2, and Q4. Transistor Q1 Q2 is 'turned off' and transistor Q4 is 'turned on'.

트랜지스터 (Q1)(Q2)의 '턴오프'로 입력단자(I1) (I2)에서 인가되든 TV색차신호 및 휘도신호가 CRT드라이브 (20)에 인가되지 않게 되므로써 CRT드라인브(20)에서는 TV색신호를 브라운관(CRT)으로 출력시키지 못하게 된다.Since the TV color difference signal and the luminance signal are not applied to the CRT drive 20 by the 'turn off' of the transistors Q1 and Q2, the TV color difference signal is not applied to the CRT drive 20. The color signal cannot be output to the CRT.

그러나 트랜지스터 (Q4)가 '턴온'되어 21핀 잭 (40)의 단자(P2)에서 출력된 외부 R.G.B신호가 '턴온'된 트랜지스터(Q4)를 통한후 브라운관(CRT)에 인가되므로써 외부 입력신호가 디스플레이 되게 된다.However, the external input signal is applied by the transistor Q4 being 'turned on' and the external RGB signal outputted from the terminal P2 of the 21-pin jack 40 is applied to the CRT after the transistor Q4 is 'turned on'. Will be displayed.

이때 다이오드(D1)는 21핀 잭(40)의 단자(P2)에서 출력된 외부 R.G.B신호가 CRT드라이브(20)로 흐르는 것을 방지하게 된다.At this time, the diode D1 prevents the external R.G.B signal output from the terminal P2 of the 21-pin jack 40 to flow to the CRT drive 20.

이상에서와 같은 본 고안은 기존 TV회로를 그대로 이용하면서 신호 절환용 스위칭 집적소자를 사용하지 않고도 21핀 잭을 통하여 인가되는 외부 입력 신호를 TV신호에 절환시켜 브라운관에 디스플레이 시키되 TV신호를 CRT드라이브 이전에서 차단되게 한 것으로써 별도의 스위칭 집적소자가 필요없이 간단한 회로 구성에 의거 TV신호와 21핀 잭을 통하여 인가되는 외부 입력 신호를 스위칭 시켜 디스플레이 시킬수 있으며 또한 CRT 드라이브 전단에서 TV신호를 차단시켜 주어 CRT드라이브의 구동 전압과 신호 스위칭 집적소자의 구동 전압차로 인하여 발생되었던 오동작을 없앨수 있는 것이다.As described above, the present invention converts an external input signal applied through a 21-pin jack to a TV signal and displays it in a CRT without using a signal switching switching integrated device while using an existing TV circuit. It can be cut off from and it can be displayed by switching TV signal and external input signal applied through 21 pin jack based on simple circuit configuration without the need of a separate switching integrated device. The malfunction caused by the drive voltage of the drive and the drive voltage difference of the signal switching integrated device can be eliminated.

Claims (3)

TV색차신호와 TV휘도신호를 합성시켜 TV색신호로 브라운관(CRT)에 인가시키는 CRT드라이브(20)가 구성된 TV에 있어서, 상기 CRT드라이브(20)에 인가되는 TV색차신호 및 휘도신호 입력을 21핀 잭(40)의 F/B 신호 출력에 의하여 스위칭 시키는 스위칭부(10)를 구비하고 상기 21핀 잭(40)의 F/B신호에 의하여 구동되며 브라운관(CRT)에 21핀 잭(40)의 외부입력 신호를 인가시키는 외부신호 인가부(30)를 구비하여 된 것을 특징으로 하는 21핀 잭을 이용한 TV/외부 신호 선택 회로.A TV comprising a CRT drive 20 for synthesizing a TV color difference signal and a TV luminance signal and applying the same to a CRT as a TV color signal, wherein the TV color difference signal and the luminance signal input to the CRT drive 20 are input to 21 pins. And a switching unit 10 for switching by the F / B signal output of the jack 40 and driven by the F / B signal of the 21-pin jack 40, and the 21-pin jack 40 of the CRT. A TV / external signal selection circuit using a 21-pin jack, characterized by comprising an external signal applying unit (30) for applying an external input signal. 제 1 항에 있어서, 스위칭부(10)는 21핀 잭(40)의 단자(P1)에서 출력시킨 F/B신호를 반전시키는 인버터 (G1)와, 상기 인버터 (G1)에서 반전된 F/B신호에 의하여 구동되고 TV색차신호와 휘도신호를 CRT드라이브 (20)에 인가시키는 트랜지스터(Q1) (Q2)로 구성시킨 21핀 잭을 이용한 TV/외부 신호 선택 회로.The inverter 10 of claim 1, wherein the switching unit 10 includes an inverter G1 for inverting the F / B signal output from the terminal P1 of the 21-pin jack 40 and an F / B inverted in the inverter G1. A TV / external signal selection circuit using a 21-pin jack composed of transistors (Q1) (Q2) driven by a signal and applying a TV color difference signal and a luminance signal to the CRT drive (20). 제 1 항에 있어서, 외부신호 인가부(30)는 21핀 잭(40)의 F/B신호를 인버터(G1)에서 반전시킨 신호에 의하여 구동되고 21핀 잭(40)의 단자(P2)에서 출력된 외부 입력 신호를 브라운관(CRT)에 인가시키는 트랜지스터(Q4)로 구성시킨 21핀 잭을 이용한 TV/외부신호 선택 회로.The external signal applying unit 30 is driven by a signal obtained by inverting the F / B signal of the 21-pin jack 40 in the inverter G1, and at the terminal P2 of the 21-pin jack 40. TV / external signal selection circuit using a 21-pin jack composed of a transistor (Q4) for applying the output external input signal to the CRT.
KR2019880006821U 1988-05-04 1988-05-04 Tv signal selection circuit KR910006185Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880006821U KR910006185Y1 (en) 1988-05-04 1988-05-04 Tv signal selection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880006821U KR910006185Y1 (en) 1988-05-04 1988-05-04 Tv signal selection circuit

Publications (2)

Publication Number Publication Date
KR890024010U KR890024010U (en) 1989-12-04
KR910006185Y1 true KR910006185Y1 (en) 1991-08-19

Family

ID=19275026

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880006821U KR910006185Y1 (en) 1988-05-04 1988-05-04 Tv signal selection circuit

Country Status (1)

Country Link
KR (1) KR910006185Y1 (en)

Also Published As

Publication number Publication date
KR890024010U (en) 1989-12-04

Similar Documents

Publication Publication Date Title
JP3108284B2 (en) Monitor screen control status display circuit
KR100256885B1 (en) Non-linear luminance signal processor responsive to average picture level of displayed image
KR910006185Y1 (en) Tv signal selection circuit
CA2039774A1 (en) Video display apparatus with kinescope spot burn protection circuit
KR910006187Y1 (en) Crt drive circuit
KR970007479B1 (en) Compensation circuit of background display using signal of on screen-display
US4704631A (en) Display driver amplifier with anti-saturation circuit
KR910006186Y1 (en) Switching circuit
JPH0617371Y2 (en) Display tv equipment
JP3237207B2 (en) Color video display device and video signal processing circuit
KR890003432Y1 (en) Displayer of public circuit
KR900008519Y1 (en) Green text mode device
JPH0327120B2 (en)
KR910001315Y1 (en) Color choosing circuit of charactors on display monitor
KR200146064Y1 (en) Evf color/black and white switching apparatus
JPS609275B2 (en) character display device
JP2593572B2 (en) Video display device
KR890004972Y1 (en) Contrast control circuit
JPH0321109Y2 (en)
KR920000105Y1 (en) Blanking circuit
KR910009052Y1 (en) Green monitor selective circuit of tv
KR910007424Y1 (en) On-screen display circuit
KR200156516Y1 (en) Circuit for controlling contrast of osd in a monitor
KR910007185Y1 (en) Display circuit
KR0134616Y1 (en) Crt spot killer circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970711

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee