KR910001645Y1 - 마이크 믹싱회로 - Google Patents

마이크 믹싱회로 Download PDF

Info

Publication number
KR910001645Y1
KR910001645Y1 KR2019880007738U KR880007738U KR910001645Y1 KR 910001645 Y1 KR910001645 Y1 KR 910001645Y1 KR 2019880007738 U KR2019880007738 U KR 2019880007738U KR 880007738 U KR880007738 U KR 880007738U KR 910001645 Y1 KR910001645 Y1 KR 910001645Y1
Authority
KR
South Korea
Prior art keywords
signal
resistor
collector
transistor
microphone
Prior art date
Application number
KR2019880007738U
Other languages
English (en)
Other versions
KR890023887U (ko
Inventor
김학도
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880007738U priority Critical patent/KR910001645Y1/ko
Publication of KR890023887U publication Critical patent/KR890023887U/ko
Application granted granted Critical
Publication of KR910001645Y1 publication Critical patent/KR910001645Y1/ko

Links

Landscapes

  • Amplifiers (AREA)

Abstract

내용 없음.

Description

마이크 믹싱회로
제1도는 종래의 마이크 믹싱회로의 회로도.
제2도는 본 고안에 따른 마이크 믹싱회로의 회로도.
제3도는 제2도중 고임피던스 보상부의 등가회로도.
* 도면의 주요부분에 대한 부호의 설명
R1-R12 : 저항 C1-C3 : 콘덴서
1-4 : 트랜지스터 10 : 마이크
20 : 마이크 에코우 신호 발생기 30 : 임피던스 결합회로
40 : 오디오 시그날 입력단자 50 : 구동전압 입력단자
60,70 : 신호가산기 80 : 오디오 신호증폭기
본 고안은 오디오 시스템에 있어서 마이크 에코우 신호를 믹싱하는 회로에 관한 것으로, 특히 임피던스 및 레벨 정합을 위한 회로에 관한 것이다. 일반적인 오디오 신호는 두개의 채널을 갖는 스테레오 신호임에 비하여, 제1도에 도시된 바와 같이 마이크(10)에서 입력된 신호를 증폭하여 에코우 효과를 갖게하는 마이크에코우 신호발생기(20)에서 랄생되어지는 신호는 하나의 채널을 갖는 모조 신호이다. 그러므로 일반적인 두개의 채널을 갖는 스테레오 오디오 신호에 마이크 에코우부에서 발생하는 모노 신호를 믹싱하려고 할때에는 모노신호를 두개의 채널로 변환하여야 한다.
이러한 경우 종래의 신호 분리 방법은 저항을 이용하여 제1도에서 보는 바와 같이 신호가산기(60,70)앞에 저항(R1,R2)을 연결하는 것이었다.
그러나 오디오 신호의 분리도를 고려해 볼때 고임피던스의 저항을 사용해야 할 뿐만 아니라 마이크 에코우신호가 상기 고임피던스 성분을 통과해야 하므로 신호 성분의 질적 저하를 가져옴과 동시에 오디오스테레오신호가 상당히 커야하는 문제점이 있었다.
또한 상기와 같은 문제점을 피하기 위하여 저임피던스의 저항을 사용할 경우에는 오디오 신호의 분리도가나빠지는 결과를 초래하게 된다.
따라서 본 고안의 목적은 마이크 믹싱회로에 있어서 트랜지스터를 이용한 모느 신호의 스테레오 분리 및 신호의 완전한 분리를 위한 고임피던스 보상을 실시하기 위한 회로를 제공함에 있다.
상기 목적을 달성하기 위하여 본 고안은 하나의 모노 입력을 두개의 트랜지스터에 입력시켜 각 트랜지스터의 출력에서 레프트(Left : 이하 L이라 함)신호 및 라이트(Light :이하 R이라 함)신호를 인출함으로써 신호의 완전한 분리를 기하고, 각각의 출력 임피던스를 높이기 위해 각출력선의 전원 공급선을 세츄레이션(saturation)된 동작을 하는 트랜지스터를 통해 접속되도록 하는 회로로 구성함을 특징으로 한다.
이하 본 고안을 도면을 참조하여 상세히 설명한다.
제2도는 본 고안에 따른 회로도로서, 소정의 음성 및 음악 신호를 입력하는 마이크(10)와, 상기 입력된 신호를 소정의 에코우 프로세싱을 통하여 일정 레벨까지 증폭 츨력하는 마이크 에코우 신호발생기(20)와, 상기마이크 에코우 신호발생기(20)로 부터 출력되는 모노 신호를 스테레오 신호로 분리하는 신호분리부(30)와, 상기 스테레오 신호의 출력 임피던스를 높이기 위한 고임피던스 보상부(30)와, 오디오 시그날 입력단자(40)로 입력되는 제1및 제2채널의 오디오시그날 입력을 각각 상기 고임피던스 보상된 스테레오 신호와 결합하는 두개의 신호가산기(60.70)와, 상기 주 신호가산기(60.70)의 출력을 소정 레벨 증폭하는 오디오 신호 증폭기(80)로 구성된다.
여기서 상기 선호분리부(30)는 상기 마이크 에코우 신호발생기(20)출력단에 연결된 콘덴서(C1)와, 콜렉터와 베이스 사이에 저항(R3)이 연결되며 에미터가 저항(R5)를 통해 접지된 제2트랜지스터(2)와, 상기 트랜지스터(2)의 콜렉터와 상기 제1신호가산기(60)사이에 직렬 연결된 콘덴서(C2)및 저항(R11)과, 상기 콘덴서(C1)와 상기 제2트랜지스터(2)의 베이스사이에 연결된 저항(R4)과, 콜렉터와 베이스 사이에 저항(R8)이 연결되며 에미터가 저항(R10)을 통해 접지된 제4트랜지스터(4)와, 상기 제4트랜지스터(4)의 콜랙터와 상기 제2신호가산기(70)사이에 직렬연결된 콘덴서(C3) 및 저항(R12)와, 상기 콘덴서(C1)와 상기 제4트랜지스터(4)의 베이스사이에 연결된 저항(R9)으로 구성된다.
또한 상기 고임피던스 보상부(31)는 구동전압(VCC)이 콜렉터로 인가되고 상기 콜렉터와 베이스 사이에 저항(R1)이 연결됨과 동시에 에미터가저항(R2)을통하여 상기 신호분리부(30)의 제2트랜지스터(2)의 콜렉터단에 연결된 제2트랜지스터(1)와, 상기 구동전압(Vcc)이 콜렉터로 인가되고 상기 콜렉터와 베이스 사이에 저항(R6)이 연결되며 에미터가 저항(R7)을 통하여 상기 신호분리부(30)의 제4트랜지스터(4)의 콜랙터단에 연결된 제3트랜지스터(3)로 구성된다.
제3도는 제2도중 고임피던스 보상부(31)의 등가회로도이다.
상기한 바와 같이 구성을 가진 본 고안의 회로동작을 첨부된 도면에 의거 상세히 설명한다.
상기 제2도와 같이 구성된 회로에 구동전압(Vcc)이 입력되면, 제1및 제3트랜지스터(1, 3)가 턴온되고 또한 마이크(10)을 통하여 출력된 소정의 음성 및 음원 신호가 마이크 에코우 신호발생기(20)에 입력되어 소정의 에코우 프로세싱을 거친뒤에 일정한 레벨까지 증폭되어 출력된다. 이때 출력되어진 신호는 모노이므로 오디오 시그날 입력단자(40)에서 입력되어지는 두 채널의 신호와 합해지기 위해서는 상기 모노신호를 두개의 신호로 분리해야 한다. 따라서 상기 모노 신호는 직류 저지용 브레이킹 콘덴서(C1)을 거쳐 제2트랜지스터(2)와 제4트랜지스터(4)로 입력된다.
이때 신호의 분리가 완전하게 이루어지기 위해서는 접속점(b)와 (e)그리고 접속점(d)와 (e)간의 임피던스가 일정한 값 이상의 고임피던스를 유지해야 한다. 그런데 본 회로의 저항(R3)와 (R8)의 임피던스 값은 각각제2트랜지스터(2)및 제4트랜지스터(4)에 바이어스 전압을 공급하는데 지장만 없으면 되는바 상기 일정 신호대비 저항의 임피던스 값은 고 임피던스를 유지할 수 있어 상기 조건을 만족하므로 분리는 거의 완벽하게 이루어 질 수 있다.
이렇게 하여 상기 제2트랜지스터(2)에서 출력된 신호는 콘덴서(C2)와 저항(R11)을 통과하여 제1신호가산기(60)에서 오디오 시그날 입력단자(40)의 두 채널중 한 채널의 신호와 결합되고, 마찬가지로 제4트랜지스터(4)에서 출력된 신호도 콘덴서(C3)및 저항(R12)를 거쳐 제2신호가산기(70)에서 다른 하나의 오디오 시그날 입력과 합해지게 된다. 이때 상기 오디오 시그날 입력단자(40)를 통하여 상기 두가산기(60,70)에 입력되어질 신호가 제2및 제4트랜지스터(2,4)의 일점(b)와 (d)의 출력 임피던스로 인하여 특정 비율이상으로 줄어드는 현상을 방지하기 위해서는 접속점(b)와 (a)간 및 접속점(d)와 (c)간의 임피던스가 상당히 높아져야 한다. 여기서 접속점(b)와 (a)간의 임피던스는 "제1트랜지스터 임피던스+저항(R2)"로, 접속점(d)와 (c)간의 임피던스는 "제3트랜지스터 임피던스+저항(R7)"로 표현될 수 있다. 상기 고임피던스 보상부(31)에 대한 AC적등가회로는 제3도와 같이 도시할수 있다.
상기 제3도에서 접속점(b)와 (d)의 입력 바이어스단 쪽으로의 임피던스를 보면 그 값은 "R2+Ri" 또는 "R7+Ri"로 표시될 수 있다.
그런데 전술한 표기에서, Ri는 특정값 이상의 고임피던스 값을 가지므로 믹싱하려하는 오디오 시그날 입력단자로 부터 입력되는 신호 출력에 아무런 손상을 주지 않음을 알 수 있다.
또한 제2도를 참조하여 상기한 제2도의 A, B점에서 좌측으로 바라본 임피던스가 우측으로 바라본 임피던스보다 높기 때문에 마이크 에코우 출력은 상기 A.B점에 이르러 감소하게 된다. 따라서 이에 대한 보상으로서 제2트랜지스터(2)와 제4트랜지스터(4)로 접속점(e)점의 신호레벨을 증폭시켜 주어야 한다. 여기서 증폭도는 DC적으로 파악할때 제1트랜지스터(1)와 제3트랜지스터(3)가 세츄레이션 바이어스(saturation bias)관계에 있으므로 콜렉터와 에미터가 DC적으로 단락되어 R2/R5, R7/R10로 나타내어진다.
상술한 바와 같이 마이크 믹싱 출력 신호의 통로를 저임피던스로 실현함으로써 마이크 음질을 일반 결합되는 스테레오 신호의 분리도나 음질에 영향을 미치지 않은 상태에서 개선 가능함과 동시에 매칭 앰프를 이용하여 신호를 분리함으로써 분리도의 향상을 꾀할수 있는 잇점이 있다.

Claims (3)

  1. 마이크 에코우 신호발생기(20)와 오디오 신호증폭기(80)를 구비한 오디오 시스템의 마이크 믹싱회로에 있어서, 상기 마이크 에코우 신호발생기(20)로 부터 출력되는 모노 신호를 스테레오 신호로 분리하는 신호분리부(30)와, 상기 스테레오 신호의 출력 임피던스를 높이기 위한 고임피던스 보상부(30)와, 상기 고임피던스 보상된 스테레오 신호와 제1및 제2채널의 오디오 시그날 입력을 각각 결합하여 상기 오디오 신호증폭기(80)로 공급하는 두개의 신호가산기(60,70)로 구성됨을 특징으로 하는 마이크 믹싱회로.
  2. 제1항에 있어서, 신호분리부(31)가 상기 마이크 에코우 신호발생기(20)출력단에 연결된 콘덴서(C1)와, 상기 고임피던스 보상부(31)의 한 단자에 콜렉터가 연결되고 상기 콜렉터와 베이스 사이에 저항(R3) 이 연결되며 에미터카 저항(R5)를통해 접지된 제2트랜지스터(2)와, 상기 제2트랜지스터(2)의 콜렉터와 상기 제1신호가산기(60)사이에 직렬 연결된 콘덴서(C2)및 저항(R11)과, 상기 콘덴서(C1)와 상기 제2트랜지스터(2)의 베이스 사이에 연결된 저항(R4)과, 상기 고임피던스 보상부(31)의 타 단자에 콜렉터가 연결되고 상기 콜렉터와 베이스 사이에 저항(R8)이 연결되며 에미터가 저항(R10)을 통해 접지된 제4트랜지스터(4)와, 상기 제4트랜지스터(4)의 콜랙터와 상기 제2신호가산기(70)사이에 직렬 연결된 콘덴서(C3)및 저항(R12)과, 상기 콘덴서(C1)와 상기 제4트랜지스터(4)의 베이스 사이에 연결된 저항(R9)으로 구성됨을 특징으로 하는 마이크 믹싱회로.
  3. 제2항에 있어서, 고임피던스 보상부(31)가 구동전압(Vcc)이 콜렉터로 인가되고 상기 콜렉터와 베이스사이에 저항(R1)이 연결됨과 동시에 에미터가 저항(R2)를 통하여 상기 신호분리부(30)의 제2트랜지스터(2)의 콜렉터단에 연결된 제1트랜지스터(1)와, 상기 구동전압(Vcc)이 콜렉터로 인가되고 상기 콜렉터와 베이스 사이에 저항(R6)이 연결되며 에미터가 저항(R7)을 통하여 상기 신호분리부(30)의 제4트랜지스터(4)의 콜렉터단에 연결된 제3트랜지스터(3)로 구성됨을 특징으로 하는 마이크 믹싱회로.
KR2019880007738U 1988-05-26 1988-05-26 마이크 믹싱회로 KR910001645Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880007738U KR910001645Y1 (ko) 1988-05-26 1988-05-26 마이크 믹싱회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880007738U KR910001645Y1 (ko) 1988-05-26 1988-05-26 마이크 믹싱회로

Publications (2)

Publication Number Publication Date
KR890023887U KR890023887U (ko) 1989-12-04
KR910001645Y1 true KR910001645Y1 (ko) 1991-03-18

Family

ID=19275532

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880007738U KR910001645Y1 (ko) 1988-05-26 1988-05-26 마이크 믹싱회로

Country Status (1)

Country Link
KR (1) KR910001645Y1 (ko)

Also Published As

Publication number Publication date
KR890023887U (ko) 1989-12-04

Similar Documents

Publication Publication Date Title
US4414433A (en) Microphone output transmission circuit
KR880013315A (ko) 자동 음량 제어회로
US3725583A (en) Volume and tone control for multi-channel audio systems
US4021747A (en) Signal amplifier circuit using a pair of complementary junction field effect transistors
US3246081A (en) Extended stereophonic systems
US2943266A (en) Transistor amplifier circuit
KR910001645Y1 (ko) 마이크 믹싱회로
US4283683A (en) Audio bridge circuit
US4801889A (en) Amplifier for amplifying input signal voltage and supplying the same
JPS5754409A (en) Signal interruption circuit
JP3178494B2 (ja) Mosfet電力増幅器
US4015214A (en) Push-pull amplifier
KR910017731A (ko) 증폭기 회로
CN220554100U (zh) 一种音频电路和指纹锁
JPS5921533Y2 (ja) 車載用音響機器
US4039964A (en) Audio frequency transistor amplifier
US4584536A (en) Balance control circuit
JPS641779Y2 (ko)
KR860002768Y1 (ko) 스테레오 음향기기의 모노시그널 구동 회로
US4618834A (en) Variable characteristics amplifier circuit
JPH0241929Y2 (ko)
JPH02270412A (ja) 増幅回路
KR920004342Y1 (ko) 음량 보상 복조 회로
SU117133A1 (ru) Способ увеличени отношени уровн сигнала к шуму в усилител х низкой частоты
KR920006210Y1 (ko) 스테레오 효과 증대회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee