KR900019369A - 디지탈 영상처리 장치의 클럭 발생 회로 - Google Patents

디지탈 영상처리 장치의 클럭 발생 회로 Download PDF

Info

Publication number
KR900019369A
KR900019369A KR1019890007364A KR890007364A KR900019369A KR 900019369 A KR900019369 A KR 900019369A KR 1019890007364 A KR1019890007364 A KR 1019890007364A KR 890007364 A KR890007364 A KR 890007364A KR 900019369 A KR900019369 A KR 900019369A
Authority
KR
South Korea
Prior art keywords
signal
frequency
generating
clock
supplied
Prior art date
Application number
KR1019890007364A
Other languages
English (en)
Other versions
KR940008850B1 (ko
Inventor
이기식
Original Assignee
강진구
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성전자 주식회사 filed Critical 강진구
Priority to KR1019890007364A priority Critical patent/KR940008850B1/ko
Publication of KR900019369A publication Critical patent/KR900019369A/ko
Application granted granted Critical
Publication of KR940008850B1 publication Critical patent/KR940008850B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0102Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving the resampling of the incoming video signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/20Adaptations for transmission via a GHz frequency band, e.g. via satellite

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Nonlinear Science (AREA)
  • Astronomy & Astrophysics (AREA)
  • General Physics & Mathematics (AREA)
  • Synchronizing For Television (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

내용 없음

Description

디지탈 영상처리 장치의 클럭 발생 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 클럭 발생 회로의 구성 블럭도, 제2도는 제1도에 도시된 클럭 발생 회로의 상세한 회로도.

Claims (1)

  1. 공급되는 복합영상신호로부터 수평동기신호를 분리하여 출력하도록 된 동기분리수단; 상기 수평동기신호를 공급받아 기준주파수신호를 발생하도록 기준 주파수 신호 발생수단; 상기 기준주파수신호와 공급되는 비교주파수신호의 위상차를 검출하는 디지탈 위상 비교수단; 상기 검출된 위상차에 상당하는 에러전압신호를 발생하는 루프 필터수단; 상기 에러전압신호를 공급받아 이 에러전압레벨에 대응하여 색부반송파신호의 정수배의 주파수(Nfsc)를 가지는 기준클럭신호를 발생하는 전압제어 발진 수단; 그리고 상기 기준클럭주파수를 정수배로 분주하여 소정의 주파수를 가지는 적어도 하나 이상의 클럭신호를 발생하고, 또한 상기 수평동기주파수(fH)를 가지는 HD클럭신호를 발생하고 이 HD클럭신호를 상기 디지탈 위상비교수단의 비교주파수 신호로 공급하도록 된 기준 클럭주파수 분주수단을 구비하여 복합영상신호의 수평동기신호에 위상제어된 클럭신호를 발생하도록 된 것을 특징으로 하는 디지탈 영상처리장치의 클럭발생회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890007364A 1989-05-31 1989-05-31 디지탈 영상처리 장치의 클럭 발생 회로 KR940008850B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890007364A KR940008850B1 (ko) 1989-05-31 1989-05-31 디지탈 영상처리 장치의 클럭 발생 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890007364A KR940008850B1 (ko) 1989-05-31 1989-05-31 디지탈 영상처리 장치의 클럭 발생 회로

Publications (2)

Publication Number Publication Date
KR900019369A true KR900019369A (ko) 1990-12-24
KR940008850B1 KR940008850B1 (ko) 1994-09-28

Family

ID=19286640

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890007364A KR940008850B1 (ko) 1989-05-31 1989-05-31 디지탈 영상처리 장치의 클럭 발생 회로

Country Status (1)

Country Link
KR (1) KR940008850B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100320461B1 (ko) * 1999-08-13 2002-01-12 구자홍 모니터의 동기신호 처리장치 및 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100320461B1 (ko) * 1999-08-13 2002-01-12 구자홍 모니터의 동기신호 처리장치 및 방법

Also Published As

Publication number Publication date
KR940008850B1 (ko) 1994-09-28

Similar Documents

Publication Publication Date Title
KR890004576A (ko) 클럭신호 발생시스템
KR890006090A (ko) 디지탈 비디오 신호처리회로
KR890006087A (ko) 컬러텔레비젼 수상기에 있어서의 복합신호 분리회로
KR920702143A (ko) 비디오 처리용 디스플레이 동기 타이밍 신호 발생 시스템
GB2289384A (en) Phase locked loop error suppression circuit and method
KR900019369A (ko) 디지탈 영상처리 장치의 클럭 발생 회로
KR880014797A (ko) 버어스트 게이트 펄스를 출력할 수 있는 동기신호 분리집적회로
KR890006059A (ko) 텔레비젼 수상기
KR880002370A (ko) 동기 afc회로
KR100430742B1 (ko) 텔레비전신호를처리하는a/d변환기를갖는장치
KR900702716A (ko) 텔레비젼 수신장치
KR970024558A (ko) 클럭 발생회로
KR910009048A (ko) 비디오 신호 처리 회로 및 선동기 회로를 포함하는 화상 디스플레이 장치 회로
KR910013933A (ko) 디지탈 텔레비젼 수상기의 메인클럭 발생방법 및 회로
KR950016217A (ko) 클럭 신호 생성 장치
KR0144962B1 (ko) 고화질 텔레비젼의 동기신호 분리장치
KR890017892A (ko) 디지탈 영상신호 처리장치
JP3219160B2 (ja) テレビジョン信号処理装置
KR910007363A (ko) 텔레비젼 방식 변환기
KR920009089A (ko) 디지틀 비디오 광 전송장치의 동기시간 안정화를 위한 위상동기 루우프 회로
KR970004644A (ko) 수직 동기 신호에 동기된 클럭 발생 장치
KR920014183A (ko) 테스트신호회로가 내장된 동기신호처리시스템
KR920014243A (ko) Hdtv/ntsc 수신자동절환장치
KR960006486A (ko) 클럭발생기
JPH0382291A (ja) 位相同期装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980827

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee