KR900008602B1 - Phaser divicle indicator circuit oscilloscope - Google Patents

Phaser divicle indicator circuit oscilloscope Download PDF

Info

Publication number
KR900008602B1
KR900008602B1 KR1019880006002A KR880006002A KR900008602B1 KR 900008602 B1 KR900008602 B1 KR 900008602B1 KR 1019880006002 A KR1019880006002 A KR 1019880006002A KR 880006002 A KR880006002 A KR 880006002A KR 900008602 B1 KR900008602 B1 KR 900008602B1
Authority
KR
South Korea
Prior art keywords
output
mode
switching
oscilloscope
unit
Prior art date
Application number
KR1019880006002A
Other languages
Korean (ko)
Other versions
KR890017540A (en
Inventor
박상신
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR1019880006002A priority Critical patent/KR900008602B1/en
Publication of KR890017540A publication Critical patent/KR890017540A/en
Application granted granted Critical
Publication of KR900008602B1 publication Critical patent/KR900008602B1/en

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/20Cathode-ray oscilloscopes
    • G01R13/22Circuits therefor
    • G01R13/28Circuits for simultaneous or sequential presentation of more than one variable

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음.No content.

Description

2현상 오실로스코프의 화면분할 표시회로2-Division Oscilloscope Screen Display Circuit

제1도는 본 발명에 의한 화면분할 표시회로를 전반적으로 도시한 계통도.1 is a schematic diagram showing an overall screen division display circuit according to the present invention.

제2도는 본 발명의 실시예에 대한 상세회로도.2 is a detailed circuit diagram of an embodiment of the present invention.

제3도는 제1도에 도시된 스위프발생기의 출력전압파형도.3 is an output voltage waveform diagram of the sweep generator shown in FIG.

제4도는 본 발명에 의해 좌, 우로 분할되어 디스플레이되는 CRT화면상태도.4 is a CRT screen state divided and displayed by left and right according to the present invention.

제5a도-제5c도는 제1도 각부에서의 전압파형도.5A to 5C are voltage waveform diagrams in respective parts of FIG.

* 도면의 주요부분에 대한 설명* Description of the main parts of the drawings

3 : 스위칭부 7 : 스위프발생기3: switching unit 7: sweep generator

8 : 화면분할면적가변부 9 : 비교기8: screen division area variable part 9: comparator

10 : 듀얼모우드출력부 11 : 모우드선택부10: dual mode output unit 11: mode selection unit

D1-C8: 다이오드 S1, S2: 연동스위치D 1 -C 8 : diode S 1 , S 2 : interlock switch

R1, R2: 저항 NT : 인버어터R 1 , R 2 : Resistor NT: Inverter

VR : 가변저항VR: Variable resistor

본 발명은 오실로스코프, 특히 2현상 오실로스코프에 있어서, 두가지 채널이 입력파형이 화면상에 분할된 상태로 함께표시되도록 한 화면분할 표시회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an oscilloscope, in particular a two-phase oscilloscope, wherein a screen split display circuit is provided in which two channels are displayed together with the input waveform divided on the screen.

종래의 2현상 오실로스코프는 제1 및 제2채널의 입력파형을 동시에 화면상에 표시해 주는 듀얼(dual) 모우드선택시 스위프발생기에서 발생시킨 수위프신호의 2배의 주기를 갖는 구형파를 제1채널 또는 제2채널의 모우드선택용 스위치회로에 인가시키도록 구성되므로, 처음의 한 스위프주기동안은 예를 들어 제1채널의 입력파형이 화면전체에 디스플레이되고, 다음의 한 수위프즈기동안은 제2채널의 입력파형이 디스플레이 되는 동작이 반복됨으로서, 결국 화면 전체에 제1 및 제2채널의 두가지 파형이 겹쳐지게 디스플레이 되므로 각 채널파형의 구분이 곤란하여 파형의 비교관측이 용이하지 않게 되는 단점이 있다.The conventional two-phase oscilloscope displays a square wave having a period twice as large as the sweep signal generated by the sweep generator when selecting a dual mode that simultaneously displays the input waveforms of the first and second channels on the screen. Since it is configured to apply to the mode selection switch circuit of the second channel, for example, the input waveform of the first channel is displayed on the entire screen during the first sweep period, and the second channel is displayed during the next one sweep period. Since the operation of displaying the input waveform of is repeated, two waveforms of the first and second channels are overlapped and displayed on the entire screen, so that it is difficult to distinguish each channel waveform and thus it is not easy to compare the waveforms.

본 발명의 목적은 이와 같은 단점을 해결하기 위한 것으로, 수위프발생기의 스위프파형전압을 가변가능한 기준전압과 비교출력을 듀얼모우드신호로 만들고, 이 듀얼모우드신호에 의해 한 스위프주기동안 제1 및 제2채널 모우드를 차례로 수위칭함으로써, 이들 각 채널이 입력파형이 CRT(cathode-ray tube)화면의 좌. 우에 분할되어 각각 디스플레이됨은 물론 두 파형의 화면분할면적을 가변시킬 수 있는 화면분할표시회로를 제공하기 위한 것으로서, 이하 본 고안의 구성 및 작용효과를 첨부도면에 의해 상세히 설명한다.It is an object of the present invention to solve such drawbacks, by making a sweep waveform voltage of a water sweep generator a variable reference voltage and a comparative output as a dual mode signal, and the first and the first By switching the two-channel modes in turn, the input waveforms of each channel are displayed on the left side of the cathode-ray tube (CRT) screen. In order to provide a split screen display circuit that can be divided and displayed on the right, as well as to vary the screen split area of two waveforms, the configuration and effect of the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 발명에 의한 화면분할표시회로를 전반적으로 도시한 계통도로서, 스위프발생기(7)에서 발생시킨 스위프파형전압을 화면분할 면적가변부(8)의 출력전압과 비교하는 비교기(9), 이 비교기(9)의 출력레벨과 이를 반전시킨 반전신호레벨을 두 출력레벨로 하는 듀얼모우드출력부(10), 이 듀얼모우드출력부(10)의 듀얼출력과 단일모우드출력부(13)의 출력(Q), (Q)중 한쪽을 선택하는 모우드선택부(11), 그리고 이 모우드선택부(11)의 출력에 의해 스위칭제어되어 통상의 수직출력앰프(4)를 통해 CRT(5)의 수직편향판에 인가되는 제1 또는 제2채널입력파형을 스위칭하는 스위칭부(3)로 구성된다.1 is a schematic diagram showing a screen division display circuit according to an embodiment of the present invention, comprising: a comparator 9 for comparing the sweep waveform voltage generated by the sweep generator 7 with the output voltage of the screen division area variable unit 8, The dual mode output unit 10 having the output level of the comparator 9 and the inverted signal level inverted thereof as two output levels, the output of the dual output and the single mode output unit 13 of the dual mode output unit 10. Mode selection unit 11 for selecting one of (Q) and (Q), and switching control by the output of this mode selection unit 11, the vertical of the CRT (5) through the normal vertical output amplifier (4) And a switching unit 3 for switching the first or second channel input waveform applied to the deflection plate.

또한, 제1도 및 제2도의 실시예에 있어서, 본 발명의 스의칭부(3)를 상기의 모우드선택부(11)의 로직출력에 의해 각각 스위칭제어되는 제1채널용 스위칭 다이오드(D1-C4) 및 제2채널용 스위칭 다이오드(D5-C8)로 구성하고, 화면분할면적 가변부(8)를 기준전압설정용 가변저항(VR) 및 저항(R1), (R2)을 직렬연결하여 구성하며, 모우드선택부(11)를 연동의 절환스위치(S1), (S2)로 구성한다.In addition, in the first embodiment also, and the second degree example, the switching for the first channel the touching portion (3) of the switch of the invention in which each switch controlled by a logic output of the modal selection unit 11 of the diode (D 1 -C 4 ) and the second channel switching diode (D 5 -C 8 ), and the screen division area variable part 8 includes a variable resistor (VR) and a resistor (R 1 ), (R 2 ) for setting a reference voltage. ) Is configured in series, and the mode selector 11 is configured as a switch (S 1 ), (S 2 ) of the interlock.

미설명 부호중 1.1'는 제1 및 제2채널파형입력단자, 2.2'는프리앰프, 6은 수평스위칭 및 출력앰프, 12는 단일모우드선택부, NT는 인버어터, +V.-V는 직류전압입력단자이다.1.1 'is the first and second channel waveform input terminals, 2.2' is a preamplifier, 6 is a horizontal switching and output amplifier, 12 is a single mode selector, NT is an inverter, + V.-V is a direct current Voltage input terminal.

위와 같이 구성되는 본 고안에 있어서, 듀얼모우드선택시 제2도에서와 같이 모우드선택부(11)를 구성하는 연동의 절환스위치(S1), (S2)접점이 듀얼모우드출력부(10)쪽으로 절환되므로 비교기(9)의 출력이 스위치(S1)접점을 통해 직접, 그리고 인버어터(NT)에 의해 신호반전된 상태에서 스위치(S2)접점을 통해 스위칭부(3)로 각각 입력된다.In the present invention configured as described above, when the dual mode selection, as shown in Fig. 2, the switching switch (S 1 ), (S 2 ) of the interlocking switch constituting the mode selection unit 11, the dual mode output unit 10 The output of the comparator 9 is inputted to the switching unit 3 through the switch S 2 contact in a state where the output of the comparator 9 is directly inverted through the switch S 1 and inverted by the inverter NT. .

이때 비교기(9)는 그 반전단자로 입력되는 스위프발생기(7)의 스위프전압레벨과 분할면적가변부(8)에서 출력되어 그 비반전단자로 입력되는 기준전압(Vref)을 비교하여, 스위프전압레벨이 기준전압(Vref)보다 낮으면 그 출력이 '하이'레벨(+V)로 되고, 반대로 스위프전압이 기준전압(Vref)보다 높으면 '로우'레벨(OV)로 된다.At this time, the comparator 9 compares the sweep voltage level of the sweep generator 7 inputted to the inverting terminal with the reference voltage Vref outputted from the divided area variable part 8 and inputted to the non-inverting terminal. If the voltage level is lower than the reference voltage (V ref ), the output is a 'high' level (+ V), on the contrary, if the sweep voltage is higher than the reference voltage (V ref ), it becomes a 'low' level (OV).

즉, 스위프발생기(7)에서 발생된 스위프파형은 제5a도 및 제3도에서 보는 바와 같이 각 오실로스코프의 특성에 따라 일정주기(Ts)를 가지며, 또한 피이트대 피이크전압(Vp-p)이 전압레벨(VL)과 전압레벨(VH)사이에서 변화하게 되는데, 이 스위프파형이 기준전압(Vref)과 비교된 비교기(9)의 출력은 제5b도와 같은 파형이 되어 모우드선택부(11)내의 스위치(S1)접접을 스위칭부(3)로 입력되는 한편, 듀얼모우드출력부(10)내의 인버어터(NT)를 통해 제5c도의 파형으로 반전된 상태에서 스위치(S2)접점을 통해 스위칭부(3)로 입력된다.That is, the sweep waveform generated by the sweep generator 7 has a constant period Ts according to the characteristics of each oscilloscope, as shown in FIGS. 5A and 3, and the peak-to-peak voltage V pp has a voltage level. (V L ) and the voltage level (VH) is changed, the output of the comparator (9) when the sweep waveform is compared with the reference voltage (V ref ) becomes a waveform as shown in FIG. The switch (S 1 ) contact is input to the switching unit (3), while switching through the switch (S 2 ) contact in the state inverted to the waveform of FIG. 5c through the inverter (NT) in the dual-mode output unit (10) It is input to the part 3.

이때, 비교기(9)의 출력이 '하이'레벨로 될 경우 모우드선택부(11)의 수위치접점(S1)에 연결된 스위칭부(3)내의 다이오드(D1), (D2)의 캐소우두전압은 '하이'레벨로, 다이오드(D5), (D6)의 캐소우드 전압은 '로우'레벨로되며, 이에의해 다이오드(D1), (D2)는 '오프'되어 프리앰프(2)를 통한 제1채널신호파형의 다이오드(D3), (D4)를 통해 수직출력앰프(4)에서 증폭됨으로서 CRT(5)화면상에 제1채널신호파형이 디스프레이되는 한편, 다이오드(D5), (D6)는 '온'되어 프리앰프(2')를 통한 제2채널신호파형은 이 다이오드(D5), (D6)를 통해 바이패스됨으로서 수직출력앰프(4)로의 입력이 차단된다.At this time, when the output of the comparator 9 is at the 'high' level, the cathode of the diodes D1 and D2 in the switching unit 3 connected to the male position contact S 1 of the mode selecting unit 11. The voltage is at the 'high' level, and the cathode voltages of the diodes D 5 and D 6 are at the low level, whereby the diodes D 1 and D 2 are 'off' so that the preamplifier ( The first channel signal waveform is displayed on the screen of the CRT 5 by being amplified by the vertical output amplifier 4 through the diodes D 3 and D 4 of the first channel signal waveform through 2). D 5 ) and (D 6 ) are 'on' so that the second channel signal waveform through the preamplifier 2 'is bypassed through these diodes (D 5 ) and (D 6 ) to the vertical output amplifier (4). The input is cut off.

이와 같은 상태에서 비교기(9)의 출력이 '로우'레벨로 반전되면 모우드선택부(11)에서 수위칭부(3)내의 다이오드(D1), (D2)의 캐소우드로 입력되는 전압은 '로우'레벨로, 아이오드(D5), (D6)의 캐소우드로 입력되는 전압은 '하이'레벨로 각각 반전되고, 전술한 바의 반대동작에 의해 제1채널신호파형이 차단되는 한편 제2채널신호파형이 다이오드(D7), (D8)를 통해 수직출력앰프(4)로 입력되므로 CRT(5)화면상에 제2채널신호파형이 디스플fp이에 된다.In this state, when the output of the comparator 9 is inverted to the 'low' level, the voltage input from the mode selector 11 to the cathodes of the diodes D 1 and D 2 in the leveling unit 3 is At the 'low' level, the voltages input to the cathodes of the diodes (D 5 ) and (D 6 ) are inverted to the 'high' levels, respectively, and the first channel signal waveform is blocked by the opposite operation described above. Meanwhile, since the second channel signal waveform is input to the vertical output amplifier 4 through the diodes D 7 and D 8 , the second channel signal waveform is displayed on the screen of the CRT 5.

결국, 제5도에서와 같이 한 스위프파형의 주기(Ts)동안 제1채널파형과 제2채널파형이 차례로 디스플레이되고, 다수의 스위프파형의 입력에 따라 이와 같은 동작이 반복됨으로써 제4도에서 보는 바와 같이 CRT(5)화면의 좌측에는 제2채널신호파형이, 화면의 우측에는 제2채널신호파형이 각각 분할된 상태에서 디스플레이되는 효과를 얻을 수 있게 된다.As a result, as shown in FIG. 5, the first channel waveform and the second channel waveform are sequentially displayed during the period Ts of one sweep waveform, and the same operation is repeated according to the input of the plurality of sweep waveforms. As described above, the second channel signal waveform is displayed on the left side of the screen of the CRT 5 and the second channel signal waveform is divided on the right side of the screen.

또한, 화면분할면적 가변부(8)내의 가변저항(VR)을 가변시키면, 비교기(9)의 비반전단자로 입력되는 기준전압(Vref)로 가변되는데, 이에따라 제5도에서와 같이 한 스위프주기동안의 비교기(9)의 '하이'레벨 또는 '로우'레벨의 출력시간이 변화됨으로써 제4도에서 보는 바와 같이 CRT(5)화면에 디스플레이되는 제1채널신호파형과 제2채널신호파형의 화면점유율이 변하게 된다. 즉, 예를 들어 비교기(9)로 입력되는 기준전압(Vref)이 높아지면 한 스위프 주기 안에서 비교기(9)의 '하이'레벨출력시간이 길어지는 대신 '로우'레벨출력시간은 상대적으로 짧아짐으로써, 제1채널신호파형의 화면점유율이 많아지게 되는 반면에, 기준전압(Vref)이 낮아지면 비교기(9)의 '로우'레벨출력시간이 '하이'레벨출력시간보다 길어짐으로써 제2채널신호파형의 화면점유율이 많아지게 된다. 이 기준전압(Vref)을 결정하는 전압(+V), (-V)과 저항(R1), (R2) 및 가변저항(VR)은 오실로스코프의 특성에 따라 설정되는 스위프파형전압에 따라 적당한 값을 설정해 주게된다.In addition, when the variable resistor VR in the screen division area variable part 8 is varied, it is changed to the reference voltage V ref inputted to the non-inverting terminal of the comparator 9. Accordingly, as shown in FIG. As the output time of the 'high' level or 'low' level of the comparator 9 changes during the period, the first channel signal waveform and the second channel signal waveform displayed on the CRT 5 screen as shown in FIG. The screen share will change. That is, for example, when the reference voltage V ref input to the comparator 9 becomes high, the 'high' level output time of the comparator 9 becomes relatively short, instead of the length of the 'high' level output time of the comparator 9 within one sweep period. As a result, the screen occupancy rate of the first channel signal waveform increases, whereas when the reference voltage V ref decreases, the 'low' level output time of the comparator 9 becomes longer than the 'high' level output time. The screen occupancy rate of the signal waveform is increased. The reference voltage (V ref) the voltage (+ V) to determine the, (-V) and the resistor (R1), (R 2) and a variable resistor (VR) is appropriate in accordance with the sweep voltage waveform is set according to the characteristics of the oscilloscope Set the value.

이상과 같이 본 발명은 2현상 오실로스코프에 있어서, 두가지 채널의 입력파형이 화면상에 분활된 상태로 디스플레이되므로 두 파형의 비교 관측이 용이함은 물론 필요시 각 채널의 화면점유율을 임의로 가변시킬 수 있는 특징이 있다.As described above, in the two-phase oscilloscope, since the input waveforms of the two channels are displayed in a divided state on the screen, it is easy to compare and observe the two waveforms, and the screen share of each channel can be arbitrarily changed as necessary. There is this.

Claims (2)

스위프발생기(7)에서 발생시킨 스위프파형전압을 화면분할면적가변부(8)의 출력전압과 비교하는 비교기(9), 이 비교기(9)의 출력레벨과 이를 반전시킨 반전신호레벨을 두 출력레벨로 하는 듀얼모우드출력부(10), 이 듀얼모우드출력부(10)의 듀얼출력과 단일모우드출력부(13)의 출력(Q), (Q)중 한쪽을 선택하는 모우드선택부(11), 그리고 이 모우드선택부(11)의 출력에 의해 스위칭제어되어 통상의 수직출력앰프(4)를 통해 CRT(5)의 수직편향판에 인가되는 제1 또는 제2채널 입력파형을 스위칭하는 스위칭부(3)로 구성된 것을 특징으로 하는 2현상 오실로스코프의 화면분할 표시회로.The comparator 9 which compares the sweep waveform voltage generated by the sweep generator 7 with the output voltage of the screen division area variable part 8, the output level of the comparator 9 and the inverted signal level inverted therefrom, to two output levels. The dual mode output unit 10, the mode selector 11 for selecting one of the dual output of the dual mode output unit 10 and the outputs Q and Q of the single mode output unit 13, And a switching unit for switching the first or second channel input waveform applied to the vertical deflection plate of the CRT 5 through the normal vertical output amplifier 4 by switching control by the output of the mode selecting unit 11 ( 3) split screen display circuit of a two-phase oscilloscope, characterized in that consisting of. 제1항에 있어서, 스위칭부(3)를 상기의 모우드선택부(11)의 로직출력에 의해 각각 스위칭제어되는 제1채널용 스위칭다이오드(D1-D4) 및 제2채널 스위칭 다이오드(D5-C8)로 구성되고, 화면분할면적 가변부(8)를 기준전압설정용 가변저항(VR) 및 저항(R1), (R2)을 직렬연결하여 구성하며, 모우드선택부(11)을 연동의 절환스위치(S1), (S2)로 구성한 것을 특징으로 하는 2현상 오실로스코프의 화면분할 표시회로.The first channel switching diodes D 1 -D 4 and the second channel switching diode D, respectively, which are controlled to be switched by the logic outputs of the mode selector 11. 5 -C 8 ), and the screen division area variable part 8 is configured by connecting a variable resistor VR for reference voltage setting, resistors R 1 and R 2 in series, and a mode selector 11 ) Is a two-phase oscilloscope display split display circuit comprising a switch (S 1 ), (S 2 ) of the interlock.
KR1019880006002A 1988-05-21 1988-05-21 Phaser divicle indicator circuit oscilloscope KR900008602B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880006002A KR900008602B1 (en) 1988-05-21 1988-05-21 Phaser divicle indicator circuit oscilloscope

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880006002A KR900008602B1 (en) 1988-05-21 1988-05-21 Phaser divicle indicator circuit oscilloscope

Publications (2)

Publication Number Publication Date
KR890017540A KR890017540A (en) 1989-12-16
KR900008602B1 true KR900008602B1 (en) 1990-11-26

Family

ID=19274594

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880006002A KR900008602B1 (en) 1988-05-21 1988-05-21 Phaser divicle indicator circuit oscilloscope

Country Status (1)

Country Link
KR (1) KR900008602B1 (en)

Also Published As

Publication number Publication date
KR890017540A (en) 1989-12-16

Similar Documents

Publication Publication Date Title
US4257104A (en) Apparatus for spectrum analysis of an electrical signal
KR890000016B1 (en) Digital automatic kinescope bias control system
US4264958A (en) Video processor for a spectrum analyzer
KR900008602B1 (en) Phaser divicle indicator circuit oscilloscope
US3946275A (en) Binary switching video amplifier
US5277497A (en) Voltage to pulse-width conversion circuit
US4109182A (en) Delayed sweep system for an oscilloscope
US4207596A (en) Video special effects with cascaded control logic
US5933129A (en) Signal waveform display system
US4774438A (en) Oscilloscope trace attribute control system
US5266938A (en) Method for calibrating a display and apparatus for implementing the same method
US4097857A (en) Apparatus for selectively displaying analogue quantities of plural input data signals
US4763067A (en) Oscilloscope having a displayed trigger indicator
US4461960A (en) High speed switching circuit
US4115810A (en) Television signal generator
JPS6122292Y2 (en)
US4649429A (en) Circuit for displaying selection of a channel in a television set
US3457505A (en) Oscillographic instrument for separately viewing portions of an input signal
JPS6213016Y2 (en)
US4546348A (en) Dual channel curve tracer
KR900000564Y1 (en) Picture signals driving devices
JPS6316207Y2 (en)
SU1195275A1 (en) Apparatus for determining sign of phase difference
JPH0150864B2 (en)
JPH04340815A (en) Digital/analog converter

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021031

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee