KR900008506Y1 - 텔레비젼의 혹 피크 클램프 (Peak clamp) 회로 - Google Patents

텔레비젼의 혹 피크 클램프 (Peak clamp) 회로 Download PDF

Info

Publication number
KR900008506Y1
KR900008506Y1 KR2019860015988U KR860015988U KR900008506Y1 KR 900008506 Y1 KR900008506 Y1 KR 900008506Y1 KR 2019860015988 U KR2019860015988 U KR 2019860015988U KR 860015988 U KR860015988 U KR 860015988U KR 900008506 Y1 KR900008506 Y1 KR 900008506Y1
Authority
KR
South Korea
Prior art keywords
terminal
transistor
resistor
diode
black peak
Prior art date
Application number
KR2019860015988U
Other languages
English (en)
Other versions
KR880008902U (ko
Inventor
최영길
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860015988U priority Critical patent/KR900008506Y1/ko
Publication of KR880008902U publication Critical patent/KR880008902U/ko
Application granted granted Critical
Publication of KR900008506Y1 publication Critical patent/KR900008506Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음.

Description

텔레비젼의 흑 피크 클램프(Peak clamp) 회로
제 1 도는 본 고안의 회로도.
제 2 도는 종래의 회로도.
제 3 도의 (a) 내지 (c)는 본 고안에서의 설명을 위한 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
가 : 차등증폭회로 R1-R11: 저항
C1: 콘덴서 D1,D2,D3: 다이오드
DL1: 코일 Q1-Q5: 트랜지스터
본 고안의 텔레비젼의 흑 피크 클램프 회로에 관한 것으로 특히, 텔레비젼에서 화면을 재현하는 기간에 수직 수평펄스를 이용하여 페데스털 레벨(Padestal Level)을 이 펄스의 흑 피크 레벨까지 클램프하는 방법을 사용함으로서 콘트라스트(Contrast)가 약한 화면에서 물체의 윤곽이 뭉그러지는 현상을 방지하여 깨끗하고 선명한 화면을 제현코져한 텔레비젼의 흑피크 클램프 회로에 관한 것이다.
종래에는 텔레비젼의 비임전류는 텔레비젼을 수상할때 화면의 재현상태에 따라 전류량이 변화하므로 밝은 화면이 재현될 경우에 비임 전류가 저하되어 콘트라스트를 줄이면 화면전체가 부옇게 되어 완전한 현상을 재현시켜 주지 못하는 결점이 있었다.
따라서 이러한 결점을 해소하기 위하여 종래에는 제 2 도에 도시한 바와 같이 텔레비젼의 비임전류를 비임전류 검출부에서 검출하여 기준전압 이하가 되면 다이오드의 스위칭에 의하여 스위칭 회로를 동작시켜 콘트라스트 및 칼러 조절 회로의 이득을 조절함으로서 페데스톨 레벨을 상승시켜 화면 밝기를 조절하는 방법이었다.
본 고안은 이러한 종래의 페데스털 클램프에 의한 직류재생과 상이하게 화상의 내영에 대응하여 자동적으로 적정한 흑 피크 레벨을 재현해 줌으로서 깨끗하고 선명한 화면을 재현할 수 있게 한 것으로, 이하 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.
제 1 도에 도시한 바와 같이 트랜지스터(Q1)의 베이스단자는 휘도신호단자와 연결하고 트랜지스터(Q1)의 에미터 단자는 저항(R1)을 통하여 차동증폭회로(가)내의 트랜지스터(Q2), (Q3)의 콜렉터 단자 및 전원단자(B-)에 연결함과 아울러 트랜지스터(Q2)의 베이스단자에 연결하며 동기분리 출력신호단자 및 귀선소거 신호단자는 저항(R11) 다이오드(D1)와 저항(R7), 다이오드(D2)를 각각 통하여 트랜지스터(Q5)의 베이스 단자에 연결함과 아울러 콜렉터 단자가 접지된 트랜지스터(Q1)의 에미터단자는 저항(R5)을 통하여 트랜지스터(Q4)의 베이스단자에 연결하고, 상기 트랜지스터(Q4)의 베이스단자와 콜렉터단자 사이에는 병렬로 구성된 저항(R4)의 에미터 단자는 저항(R8) 및 저항(R9), 다이오드(D3), 저항(R10)을 통하여 귀선소거 신호단자와 연결함과 아울러 차동증폭회로(가)내의 트랜지스터(Q3)의 베이스단자에 연결하며 상기 트랜지스터(Q2), (Q3)의 에미터 단자는 저항(R3), (R2), 코일(DL1)을 통하여 화질 보정회로와 연결하여서 구성한 것이다.
이와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
먼저 트랜지스터(Q1)의 베이스 단자를 통하여 입력된 휘도신호는 트랜지스터(Q1)의 에미터 단자를 통해 제 3 도의 (a)에 나타낸 파형이 출력되는데 이 출력신호는 흑 피크치와 페데스털 레벨이 상이하게 될때 이 페데스털 레벨을 흑피크 레벨까지 제 3 도(c)에 나타낸 파형과 같이 클램프하게 된다.
트랜지스터(Q5)의 베이스 단자에는 상기한 트랜지스터(Q1)의 에미터 단자로 출력된 휘도신호와 저항(R11), 다이오드(D1)를 통과한 동기분리 출력신호와 저항(R7) 및 다이오드(D2)를 통과한 귀선소거 신호가 함께 입력되는데 이때 트랜지스터(Q5)의 베이스 단자의 입력 파형은 제 3 도의 (b)에 나타낸 것과 같이 귀선소거 신호 부분이 흑 피크 레벨보다 펄스방향으로 클램프되어 나타난다.
이와 같이 나타난 신호는 트랜지스터(Q5)의 에미터와 연결된 저항(R5), 콘덴서(C1)에 의하여 전압을 저레벨(흑피크)까지 저하시킨다.
그후, 트랜지스터(Q5)의 베이스에 저레벨의 신호가 제거되면 저항(R5), 콘덴서(C1)를 통하여 방전시킨다.
이때 방전시정수는 크게 설정하여 콘덴서(C1)의 양단전압을 일정하게 유지하도록 한다.
그리고 트랜지스터(Q4)의 베이스단자에는 전원전압에 의한 콘덴서(C1)의 충전전압(C1)의 충전전압(흑피크 전압)이 얻어지게 되고 이 충전전압은 트랜지스터(Q4)의 베이스에서 취하게 되고 귀선소거 신호는 저항(R10)을 통하여 다이오드(D3)에 가해지게 되는데 귀선소거 신호가 다이오드(D3)에 가해지면 다이오드(D3)는 오프된다.
이 다이오드(D3)가 오프되는 기간에 트랜지스터(Q4)의 에미터 전압 즉 흑피크 전압은 트랜지스터(Q3)의 베이스에 가해지게 되고 이 가해진 전압에 의하여 트랜지스터(Q2)의 에미터 단자에는 트랜지스터(Q3)의 흑피크 전압이 휘도신호의 귀선기간 즉 화면 재현 기간에 삽입되어 제 3 도에 나타낸 파형과 같이 페데스털 레벨이 흑피크치까지 클램프하게 되는 것이다.
이상에서 설명한 바와 같이 본 고안은 종래에 채용한 페데스털 클램프 방식에 의한 직류 재생과는 상이하게 화면재현 기간에 수직수평 펄스를 이용하여 페레스털 레벨을 이 펄스의 흑피크 전압까지 클램프하도록 함으로서 화상의 내용에 따라 자동적으로 적당한 흑피크 전압이 재현되기 때문에 화면의 형상윤곽이 뭉그러지는 현상을 방지할 수 있어 깨끗하고 선명한 화면을 재현할 수 있게 한 것이다.

Claims (1)

  1. 트랜지스터(Q1)의 베이스 단자는 휘도신호단자와 연결하고 트랜지스터(Q1)의 에미터단자는 저항(R1)을 통하여 전원단자(B+)와 연결함과 아울러 트랜지스터(Q2), (Q3) 및 저항(R3)으로 구성된 차등증폭기(가)의 트랜지스터(Q2)의 베이스 단자에 연결하며 트랜지스터(Q5)의 베이스 단자에는 동기 분리 출력신호단자 및 귀선소거 신호단자를 저항(R11), 다이오드(D1)와 저항(R7), 다이오드(D2)를 각각 통하여 연결함과 아울러 트랜지스터(Q1)의 에미터 단자를 저항(R6)을 통하여 연결하고 상기 트랜지스터(Q5)의 에미터 단자는 저항(R5)을 통하여 트랜지스터(Q4)의 베이스 단자에 연결하되, 트랜지스터(Q4)의 베이스 단자와 콜렉터단자 사이에 병렬로 구성된 저항(R4), 콘덴서(C1)를 통하여 전원단자(B+)와 연결하고 트랜지스터(Q4)의 에미터 단자는 저항(R8), 및 저항(R9), 다이오드(D3), 저항(R10)을 통하여 귀선소거 신호단자와 연결함과 아울러 트랜지스터(Q3)의 베이스단자에 연결하며 차동증폭회로(가)의 콜렉터단자는 전원단자(B+)에 차동증폭회로(가)의 에미터 단자는 저항(R2), 코일(DL1)을 통하여 화질보정 회로와 연결한 것을 특징으로 하는 텔레비젼의 흑피크 클램프회로.
KR2019860015988U 1986-10-20 1986-10-20 텔레비젼의 혹 피크 클램프 (Peak clamp) 회로 KR900008506Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860015988U KR900008506Y1 (ko) 1986-10-20 1986-10-20 텔레비젼의 혹 피크 클램프 (Peak clamp) 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860015988U KR900008506Y1 (ko) 1986-10-20 1986-10-20 텔레비젼의 혹 피크 클램프 (Peak clamp) 회로

Publications (2)

Publication Number Publication Date
KR880008902U KR880008902U (ko) 1988-06-30
KR900008506Y1 true KR900008506Y1 (ko) 1990-09-22

Family

ID=19256368

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860015988U KR900008506Y1 (ko) 1986-10-20 1986-10-20 텔레비젼의 혹 피크 클램프 (Peak clamp) 회로

Country Status (1)

Country Link
KR (1) KR900008506Y1 (ko)

Also Published As

Publication number Publication date
KR880008902U (ko) 1988-06-30

Similar Documents

Publication Publication Date Title
US4369466A (en) Video signal processing circuit
KR920004563B1 (ko) 영상 재생 장치에 의해 유입된 전류를 변화시키는 장치
US4587554A (en) CRT drive control circuit
US5555026A (en) Method and apparatus for stabilizing a video state of a video display having a picture-in-picture function
JPH0356513B2 (ko)
CA1171956A (en) Television receiver on-screen alphanumeric display
JPH0795833B2 (ja) 映像表示装置の黒映像電流レベルを自動的に制御する装置
US5313294A (en) Beam current limiting arrangement having a peak amplitude, responsive threshold
KR900008506Y1 (ko) 텔레비젼의 혹 피크 클램프 (Peak clamp) 회로
JP3507163B2 (ja) 映像表示装置
CA1124844A (en) Aperture correction signal processing circuit
US5220426A (en) Circuitry for removing information from, or modifying information in, the vertical interval of a television signal
CA1154151A (en) Video signal processing circuit
US4814880A (en) Blanking circuit for use in a display apparatus which has a cathode-ray tube
JPH088669B2 (ja) 画像処理装置
GB2058515A (en) Video signal processing circuits
JP2929048B2 (ja) テレビジョン装置
US5057922A (en) Black level clamping circuit including video output stage
KR890007089Y1 (ko) 고해상도 화질 재현 회로
KR900000566Y1 (ko) Av 수신기 직류(dc) 재생회로
KR970007537B1 (ko) 흑레벨 보상회로
JPH0130346B2 (ko)
JPH05115052A (ja) ピーク輝度伸長回路
KR940008039B1 (ko) 하이-비젼(Hi-Vision)용 영상신호 출력회로
JPS6031336Y2 (ja) カラ−テレビジヨン受像機

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee