KR900008038B1 - Computer keyboard apparatus with calculator - Google Patents
Computer keyboard apparatus with calculator Download PDFInfo
- Publication number
- KR900008038B1 KR900008038B1 KR1019870012762A KR870012762A KR900008038B1 KR 900008038 B1 KR900008038 B1 KR 900008038B1 KR 1019870012762 A KR1019870012762 A KR 1019870012762A KR 870012762 A KR870012762 A KR 870012762A KR 900008038 B1 KR900008038 B1 KR 900008038B1
- Authority
- KR
- South Korea
- Prior art keywords
- buf
- computer
- calculator
- terminal
- flop
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/02—Input arrangements using manually operated switches, e.g. using keyboards or dials
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Document Processing Apparatus (AREA)
- Calculators And Similar Devices (AREA)
Abstract
Description
제1도는 본 발명의 회로도1 is a circuit diagram of the present invention
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 컴퓨터 주제어부 2 : 배터리 백업회로1: Computer main control part 2: Battery backup circuit
3 : 키보드 4 : 계산기 주회로3: keyboard 4: calculator main circuit
5 : 숫자표시장치 10 : 컴퓨터/계산기 기능회로5: Number display device 10: Computer / calculator function circuit
FF1: 플립폴롭 LED : 발광 다이오드FF 1 : flip-flop LED: light emitting diode
SW : 스위치 R1∼R2: 저항SW: switch R 1 to R 2 : resistance
BUF1∼BUF4: 3스테이트 버퍼BUF 1 to BUF 4 : 3 state buffer
본 발명은 계산장치에 관한것으로 특히 퍼스널 컴퓨터의 키보드를 이용하여 컴퓨터에 내장된 계산기를 필요시마다 사용할 수 있도록 한 계산기가 내장된 컴퓨터 키보드 장치에 관한 것이다.BACKGROUND OF THE
종래의 컴퓨터는 컴퓨터 주제어부(1)에 키보드(3)가 직접 연결되어 있어 퍼스널 컴퓨터를 사용하다 보면 컴퓨터 사용도중 계산을 필요로 하는 경우가 종종 발생하게 되는데 이때 별도의 전자계산기를 사용할 수도 있겠지만 때때로 전자계산기를 갖고 있지 않을때는 수작업으로 계산하거나 컴퓨터의 계산명령어를 사용하여 계산하는 등 매우 불편한 점이 있었다.In the conventional computer, since the keyboard 3 is directly connected to the computer
본 발명은 상기와 같은 불편함을 해결하기 위하여 창안한 것인바, 컴퓨터 키보드의 입력신호가 컴퓨터/계산기 기능회로에 선택적으로 가해질 수 있도록 3스테이트(state) 버퍼를 이용하고 스위치 및 플립플롭에 의하여 상기 3스테이트 버퍼를 선택하여 인에이블시켜 필요시마다 키보드의 입력신호가 원하는 쪽의 회로에 인가되도록 함으로써 컴퓨터를 사용하는 도중에 계산기가 필요할때 별도의 계산기가 필요없이 키보드를 이용하여 펀리하게 계산기를 사용할 수 있는 것을 목적으로 한다.The present invention has been devised to solve the above inconvenience, using a three-state buffer so that the input signal of the computer keyboard can be selectively applied to the computer / calculator function circuit and by the switch and flip-flop 3 Select the state buffer and enable it so that the input signal of the keyboard is applied to the desired circuit whenever necessary, so that you can use the calculator with the keyboard without the need of a calculator when you need a calculator while using the computer. For the purpose of
이하 첨부된 도면에 의하여 본 발명을 상세히 설명하면 다음과 같다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
컴퓨터 주제어부(1)에 키보드(3)를 연결한 회로에 있어서 상기 컴퓨터 주제어부(1)의 출력단자(YO-YX)는 3스테이트 버퍼(Buf1)의 입력단자(AO-AX)에 컴퓨터 주제어부(1)의 출력단자(XO-XX)는 3스테이트 버퍼(Buf2)의 입력단자(YO-YX)에 각각 연결하고 상기 3스테이트 버퍼(Buf1)의 출력단자(YO-YX)는 상기 키보드(3)를 통하여 3스테이트 버퍼(Buf3)의 입력단자(YO-YX)에 상기 3스테이트 버퍼(Buf2)의 출력단자(Ao-Ax)는 상기 키보드(3)를 통하여 3스테이트 버퍼(Buf4)의 입력단자(AO-AX)에 각각 연결하며 상기 3스테이트 버퍼(Buf3)의 출력단자(AO-AX)는 계산기 주회로(4)의 입력단자(Jo-Jx)에 상기 3스테이트 버퍼(Buf4)의 출력단자(YO-YX)는 상기 계산기 주회로(4)의 입력단자(Io-Ix)에 각각 연결하고 상기 계산기 주회로(4)는 숫자표시장치(5)에 연결한다. 한편, 상기 3스테이트 버퍼(Buf1∼Buf4)와 계산기 주회로(4)의 전원 입력단자(V+)에는 배터리 백업회로(2)의 전원 출력단자(Vout)를 각각 연결하고 상기 컴퓨터 주제어부(1)의 리세트 단자(RESET)는 플립플롭(FF1)의 프리세트 단자(PR)에 연결하며 플립플롭(FF1)의 클럭단자(CLK)에는 스위치(SW)를 연결하고 출력단자(Q)에는 상기 3스테이트 버퍼(Buf1∼Buf4)의 인에이블 단자(En)와 함께 저항(R2)에 연결하며 이 저항(R2)은 발광다이오드(LED)에 연결하여 컴퓨터/계산기 기능회로(10)를 구성한다.In the circuit in which the keyboard 3 is connected to the computer
이하 이들의 작용효과를 설명한다The effect of these will be described below.
컴퓨터 전원장치에 전원(Vcc+)이 인가되면 배터리 백업회로(2)의 출력단자(Vout)에는 전원(Vcc)이 나타나며 상기 전원이(Vcc+)이 오프되면 배터리(B+)의 전원이 출력단자(Vout)에 나타난다. 컴퓨터에 전원이 인가되면 시스템이 리세트되고 플립플롭(FF1)의 출력(Q)은 하이신호가 되어 3스테이트 버퍼(Buf1∼Buf4)의 인에이블 단자(En)에 인가되므로 상기 3스테이트 버퍼(Buf1),(Buf2)는 동작을 하고 키보드(3)의 입력은 상기 3스테이트 버퍼(Buf1),(Buf2)를 통해서 컴퓨터 주제어부(l)에 입력되며 동시에 상기 플립플롭(FF1)의 출력(Q), 하이신호는 저항(R2)을 통하여 발광 다이오드(LED)를 점등시켜 컴퓨터가 사용중이라는 표시를하게 된다.When the power supply (Vcc + ) is applied to the computer power supply, the power supply (Vcc) appears at the output terminal (Vout) of the battery backup circuit (2). When the power supply (Vcc + ) is off, the power of the battery (B + ) is output. Appears on terminal Vout. When power is applied to the computer, the system is reset and the output Q of the flip-flop FF 1 becomes a high signal and is applied to the enable terminal En of the three-state buffers Buf 1 to Buf 4 . The buffers Buf 1 and Buf 2 operate, and the input of the keyboard 3 is input to the computer main control unit l through the three-state buffers Buf 1 and Buf 2 and simultaneously the flip-flop The output Q of the FF 1 ) and the high signal turn on the light emitting diode LED through the resistor R 2 to indicate that the computer is in use.
컴퓨터를 사용하는 도중에 계산기를 사용하고자 할때는 상기 플립플롭(FF1)의 클력단자(CLK)에 연결된 스위치(SW)를 한번만 눌러주면 상기 플립플롭(FF1)의 출력(Q)이 반전되어 로우신호가 되므로 상기 3스테이트 버퍼(Buf1∼Buf4)에 인가되어 그중 3스테이트 버퍼(Buf3),(Buf4)가 동작하고 키보드(3)의 입력신호는 상기 동작중인 3스테이트(Buf3),(Buf4)를 통하여 계산기 주회로(4)에 인가되며 숫자표시 장치(5)에는 해당키 값이 표시되고 동시에 상기 플립플롭(FF1)의 출력(Q)신호는 로우신호이므로 발광 다이오드(LED)는 소등된다. 계산기를 모두 사용하고 난후 컴퓨터를 다시 사용하고자 할때는 상기 스위치(SW)를 한번 더 눌러주면 상기 플립플롭(FF1)의 출력(Q)은 다시 하이신호로 반전되고 3스테이트 버퍼(Buf1),(Buf2)가 동작하면서 컴퓨터를 계속 사용할 수 있게 되는 것이다.The flip-flop (FF 1) is the output (Q) is the reverse of keulryeok terminal (CLK) by pressing the switch (SW) once the flip-flop (FF 1) main surface is connected to the low signal of halttaeneun to use a converter while using the computer, Since it is applied to the three-state buffer (Buf 1 ~ Buf 4 ), the three-state buffer (Buf 3 ), (Buf 4 ) is operated and the input signal of the keyboard 3 is the three state (Buf 3 ), (Buf 4 ) is applied to the calculator main circuit (4), the corresponding key value is displayed on the numeric display device (5) and at the same time the output (Q) signal of the flip-flop (FF 1 ) is a low signal so that the LED ) Is turned off. When you want to use the computer again after using all the calculators, press the switch (SW) once more and the output (Q) of the flip-flop (FF 1 ) is inverted to a high signal again and the three-state buffer (Buf 1 ), ( Buf 2 ) works and you can continue to use your computer.
컴퓨터의 전원이 오프되면 배터리 백업회로(2)가 구동되어 계산기만 사용할 수 있게 된다. 즉, 본 발명은 상술한 바와같이 기존의 컴퓨터는 컴퓨터 주제어부(1)에 키보드(3)가 직접 연결되어 있으나, 본 발명에서는키보드(3)를 계산기용으로 사용하고자 할때 컴퓨터 주제어부에 가해지는 키보드 신호를 차단시키기 위해 컴퓨터 주제어부(1)에 3스테이트 버퍼(Buf1),(Buf2)를 연결하였으며, 또 인에이블 단자(En)를 제어하기 위하여 스위치(SW)와 플립플롭(FF1)이 연결되어 있다.When the computer is turned off, the
그리하여 본 발명은 스위치(SW)를 한번 누를때마다 플립플릅(FFl)의 출력단자(Q)로 반전된 로우신호(혹은 로우에서 하이로)가 출력되어지므로 3스테이트 버퍼(Buf1),(Buf2)는 디스에이블 되고(이때 키보드(3)와 컴퓨터 주제어부(1)는 차단된 상태) 3스테이트 버퍼(Buf3),(Buf4)는 인에이블 되어(이때 키보드(3)와 계산기 주회로(4)는 연결된 상태) 키보드(3)를 계산기용으로 사용할 수 있다.Thus, in the present invention, since the low signal (or low to high) inverted to the output terminal Q of the flip-flop FF l is outputted every time the switch SW is pressed, the three-state buffer Buf 1 , ( Buf 2 ) is disabled (keyboard 3 and computer
다음에 계산기를 사용하고 난 후 컴퓨터를 다시 사용하고자 할때는 상기 스위치(SW)를 한번더 눌러주면, 플립플롭(FF1)의 출력단자(Q)로 반전된 하이신호가 출력되어지므로 3스테이트 버퍼(Buf1),(Buf2)는 인에이블 되고(이때 키보드(3)와 컴퓨터 주제어부(1)는 연결된 상태) 3스테이트 버퍼(Buf3),(Buf4)는 디스에이블 되어(이때 키보드(3)와 컴퓨터 주제어부(1)는 연결된 상태) 3스테이트 버퍼(Buf3),(Buf4)는 디스에이블 되어(이때 키보드(3)와 계산기 주회로(4)는 차단된 상태) 키보드(3)를 컴퓨터용으로 사용할 수가 있다.The next time you use the calculator and want to use the computer again, press the switch (SW) again, and the high signal inverted to the output terminal (Q) of the flip-flop (FF 1 ) is output. Buf 1 ), (Buf 2 ) are enabled (at this time, the keyboard 3 and computer
따라서 컴퓨터 주제어부(1)의 리세트(RESET) 출력은 플립플롭(FF1)의 프리세트 단자(PR)에 가해지므로써 전원이 처음 인가되었을시에 컴퓨터 주제어부(1)의 리세트(RESET)신호가 액티브 되는 동안(일정기간 동안 "로우"로)에 플립플롭(FF1)의 출력(Q)이 하이로 프리세트(PR)되게 한 것이다.Therefore, the reset output of the computer
상기한 바와같이 컴퓨터 키보드의 입력신호가 컴퓨터 주제어부와 계산기 주회로에 선택적으로 인가될 수 있도록 3스테이트 버퍼를 이용하고 스위치 및 플립플롭에 의하여 상기 3스테이트 버퍼를 선택하여 필요시마다 키보드의 입력신호가 원하는 쪽의 회로에 인가되도록 함으로써 컴퓨터를 사용하는 도중에 계산기가 필요할때 스위치를 이용하므로써 별도의 계산기가 따로 필요없이 키보드를 이용하여 편리하게 계산기를 사용할수 있는 장점이 있는 것이다.As described above, the three-state buffer is used to selectively apply the input signal of the computer keyboard to the main controller of the computer and the main circuit of the calculator. The three-state buffer is selected by a switch and a flip-flop. By using the switch when the computer is needed while using the computer by applying the circuit to the desired side, there is an advantage that the calculator can be conveniently used by using the keyboard without a separate calculator.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870012762A KR900008038B1 (en) | 1987-11-12 | 1987-11-12 | Computer keyboard apparatus with calculator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870012762A KR900008038B1 (en) | 1987-11-12 | 1987-11-12 | Computer keyboard apparatus with calculator |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890008660A KR890008660A (en) | 1989-07-12 |
KR900008038B1 true KR900008038B1 (en) | 1990-10-31 |
Family
ID=19265985
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870012762A KR900008038B1 (en) | 1987-11-12 | 1987-11-12 | Computer keyboard apparatus with calculator |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900008038B1 (en) |
-
1987
- 1987-11-12 KR KR1019870012762A patent/KR900008038B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR890008660A (en) | 1989-07-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4409665A (en) | Turn-off-processor between keystrokes | |
US5546591A (en) | Distributed power management system for battery operated personal computers | |
US4271404A (en) | Power supply controller in a keyboard-equipped apparatus such as an electronic calculator | |
KR900008038B1 (en) | Computer keyboard apparatus with calculator | |
EP0172344A2 (en) | Power saving system | |
KR900008034Y1 (en) | Calculator using keyboard of computer | |
JPS5853645Y2 (en) | electronic cash register | |
KR960009053Y1 (en) | Keyboard with arithmetic calculator | |
JPS5467347A (en) | Microprogram control system of control unit | |
JPS5918509Y2 (en) | Power control method | |
JPS6055826A (en) | Automatic power source switch circuit | |
KR910001307Y1 (en) | Piloting apparatus of hard disk use state for personal computer | |
KR930004423B1 (en) | Mode changer for korean character | |
SU1649525A1 (en) | Data input device | |
KR940002470B1 (en) | Mode display circuit on the computer keyboard | |
ATE85480T1 (en) | REMOTE CONTROL FOR AN ELECTRONIC DEVICE EQUIPPED WITH A SWITCHING POWER SUPPLY. | |
KR20040072874A (en) | Energy-saving electronic device and energy-saving method for use with the same | |
KR0137809B1 (en) | Input method and input device by foot for personal computer | |
KR20020004727A (en) | A keyboard having function a calculator | |
JPS5745657A (en) | Storage device | |
JPH057631Y2 (en) | ||
JP2535450B2 (en) | Power saving processing method and device | |
KR950000357Y1 (en) | Keyboard controller reset circuit | |
KR890002001B1 (en) | The method of selection in cpu | |
KR200244713Y1 (en) | Portable calculator with communication function |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20020930 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |