KR950000357Y1 - Keyboard controller reset circuit - Google Patents

Keyboard controller reset circuit Download PDF

Info

Publication number
KR950000357Y1
KR950000357Y1 KR2019940007165U KR19940007165U KR950000357Y1 KR 950000357 Y1 KR950000357 Y1 KR 950000357Y1 KR 2019940007165 U KR2019940007165 U KR 2019940007165U KR 19940007165 U KR19940007165 U KR 19940007165U KR 950000357 Y1 KR950000357 Y1 KR 950000357Y1
Authority
KR
South Korea
Prior art keywords
reset
power supply
signal
unit
system reset
Prior art date
Application number
KR2019940007165U
Other languages
Korean (ko)
Inventor
정용현
Original Assignee
삼성전자 주식회사
김광호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1019910009766A external-priority patent/KR930001580A/en
Application filed by 삼성전자 주식회사, 김광호 filed Critical 삼성전자 주식회사
Priority to KR2019940007165U priority Critical patent/KR950000357Y1/en
Application granted granted Critical
Publication of KR950000357Y1 publication Critical patent/KR950000357Y1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/02Input arrangements using manually operated switches, e.g. using keyboards or dials
    • G06F3/023Arrangements for converting discrete items of information into a coded form, e.g. arrangements for interpreting keyboard generated codes as alphanumeric codes, operand codes or instruction codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.No content.

Description

키보드 컨트롤러 리세트 회로Keyboard controller reset circuit

제1도는 이 발명의 실시예에 따른 키보드 컨트롤러 리세트 회로의 상세 회로도이고,1 is a detailed circuit diagram of a keyboard controller reset circuit according to an embodiment of the present invention,

제2도는 이 발명의 실시예에 따른 키보드 컨트롤러 리세트 회로의 주요부분의 동작 파형도이다.2 is an operation waveform diagram of the main part of the keyboard controller reset circuit according to the embodiment of the present invention.

* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

1 : 전원공급 리세트부 2 : 시스템 리세트 우선 스위칭부1: power supply reset part 2: system reset priority switching part

3 : 시스템 리세트부 4 : 키보드 컨트롤러3: system reset part 4: keyboard controller

이 발명은 정보처리기기의 키보드 컨트롤러(keyboard controller)의 리세트(reset) 회로에 관한 것으로서, 더욱 상세하게 말하자면 키보드 컨트롤러의 리세트 단자의 입력신호로서 시스템 리세트 회로나 전원공급 리세트 회로의 리세트 신호를 모두 이용하면서 시스템 리세트 회로의 리세트 신호에 우선권을 주는 키보드 컨트롤러 리세트 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a reset circuit of a keyboard controller of an information processing device. More specifically, the present invention relates to a reset of a system reset circuit or a power supply reset circuit as an input signal of a reset terminal of a keyboard controller. A keyboard controller reset circuit is used to give priority to a reset signal of a system reset circuit while using all set signals.

모든 마이크로 프로세서(micro-precessor)는 내부 레지스터(register)의 값을 영(zero)으로 클리어(clear)시키면서 처리하던 동작을 멈추고 처음의 초기화 상태로 돌아가는 리세트 기능을 제공하고 있는데, 이는 마이크로 프로세서의 리세트 단자에 일정한 시간동안 리세트 신호가 공급됨으로써 수행이 된다.All microprocessors provide a reset function that stops processing and returns to the initial initialization state by clearing the value of the internal register to zero. This is performed by supplying the reset signal to the reset terminal for a predetermined time.

상기한 리세트 신호는 마이크로 프로세서의 기존의 처리동작을 중지시키고 모든 상태를 초기화시키는 중요한 신호로서, 이러한 리세트 신호의 안정화 및 리세트 회로의 개선에 관한 많은 연구가 진행되어 왔다.The reset signal is an important signal for stopping the existing processing operation of the microprocessor and initializing all states, and much research has been conducted on the stabilization of the reset signal and improvement of the reset circuit.

이러한 리세트 신호를 발생시키기 위한 리세트 회로의 구조에 관한 기술이, 대한민국 실용신안등록출원 공고번호 제86-3525호(공고일 : 서기 1986년 12월 11일)의 "마이크로 컴퓨터의 리세트 회로"나, 동 공고번호 제90-8956호(공고일 : 서기 1990년 9월 29일)의 "마이컴 리세트 안정화 회로"나, 대한민국 특허출원 공고번호 제91-1379호(공고일 : 서기 1991년 3월 4일)의 "시차를 갖는 전원공급 리세트신호 발생회로"등에서 개시된바 있다.Description of the structure of the reset circuit for generating such a reset signal is described in "Reset Circuit of a Micro Computer" of Korean Utility Model Application Publication No. 86-3525 (Notice Date: December 11, 1986 AD). B, "Microcomputer reset stabilization circuit" of Publication No. 90-8956 (Notification date: September 29, 1990); or Korean Patent Application Publication No. 91-1379 (Notification date: March 4, 1991 It is disclosed in the " power supply reset signal generation circuit having parallax "

상기한 종래의 리세트 회로들은 모두, 전원이 새로이 인가되거나 사용자에 의해 리세트 스위치가 눌리게 될 때 리세트 신호 발생회로에 의해서 리세트 신호가 발생되는 동작특성을 갖는 전원공급 리세트 회로이다.The above-mentioned conventional reset circuits are all power supply reset circuits having an operation characteristic in which the reset signal is generated by the reset signal generating circuit when the power is newly applied or the reset switch is pressed by the user.

종래의 정보처리기기용 키보드에서는 키보드 컨트롤러 리세트 회로로서, 일반적으로 상기한 전원공급 리세트 회로를 사용하거나, 또는 시스템 회로와의 동기를 확실히 하기 위하여 시스템 버스를 통해서 제공되는 시스템 리세트 신호를 그대로 이용할수 있는 회로를 사용하였다.In a conventional information processing device keyboard, a keyboard controller reset circuit is generally used as the above-described power supply reset circuit, or a system reset signal provided through a system bus is used as it is to ensure synchronization with the system circuit. I used a circuit that can do that.

그러나, 이러한 2가지 회로의 사용은 결과적으로 키보드의 안에 내장된 키보드 컨트롤러 리세트 회로의 종류에 따라 키보드가 2종류로 나뉘어지기 때문에 키보드간에 서로 호환성이 없는 문제점이 있다.However, the use of these two circuits, as a result, because the keyboard is divided into two types according to the type of the keyboard controller reset circuit built in the keyboard, there is a problem that the keyboard is not compatible with each other.

즉, 키보드 컨트롤러 리세트 회로로서 전원공급 리세트 회로를 사용하고 있는 키보드에서는 시스템 리세트 신호에 의해서 리세트되지 않으므로, 시스템 리세트 신호를 키보드 컨트롤러의 리세트 신호로서 사용하는 정보처리기기에 상기한 키보드가 연결되어 있는 경우에 키보드가 리세트되지 않는 문제점이 발생되며, 또한, 키보드 컨트롤러 리세트 회로로서 시스템 리세트 신호를 그대로 이용하는 회로를 사용하고 있는 키보드에서는 시스템 리세트 신호에 의해서만 리세트되므로, 시스템 리세트 신호가 제공되지 않는 정보처리기기에 상기한 키보드가 연결되어 있는 경우에 키보드가 리세트되지 않는 문제점이 발생된다.That is, since the keyboard using the power supply reset circuit as the keyboard controller reset circuit is not reset by the system reset signal, the information processing apparatus using the system reset signal as the reset signal of the keyboard controller is described above. When the keyboard is connected, a problem occurs that the keyboard is not reset. In addition, since a keyboard using a circuit that uses the system reset signal as a keyboard controller reset circuit is reset only by the system reset signal, When the keyboard is connected to an information processing device that does not provide a system reset signal, a problem occurs that the keyboard is not reset.

이러한 문제점을 해결하기 위해서는, 시스템 회로와의 동기를 확실히 해주기 위해서 시스템 리세트 신호를 키보드 컨트롤러의 리세트 신호로서 사용하는 키보드에서는 전원공급 리세트 신호를 디스에이블(disable)시킨뒤에 시스템으로부터 공급되는 시스템 리세트 신호를 키보드 컨트롤러 리세트 단자로 입력시킬수 있어야 하고, 전원공급 리세트 신호를 키보드 컨트롤러의 리세트 신호로서 사용하는 키보드에서는 시스템으로부터 공급되는 시스템 리세트 신호를 디스에이블시킨 뒤에 전원공급 리세트 회로로부터 입력되는 전원공급 리세트 신호를 키보드 컨트롤러의 리세트 단자로 입력시킬수 있어야 한다.In order to solve this problem, in a keyboard that uses the system reset signal as a reset signal of the keyboard controller to ensure synchronization with the system circuit, the system is supplied from the system after disabling the power supply reset signal. The reset signal must be able to be input to the keyboard controller reset terminal. In a keyboard that uses the power supply reset signal as the reset signal of the keyboard controller, the power supply reset circuit must be disabled after disabling the system reset signal supplied from the system. It should be possible to input the power supply reset signal from the keyboard controller's reset terminal.

따라서 이 발명의 목적은 상기한 바와 같은 종래의 문제점을 해결하기 위한 것으로서시스템 리세트 신호가 입력될 때 전원공급 리세트 신호를 디스에이블시키면서 시스템 리세트 신호를 키보드 컨트롤러 리세트 단자에 입력시키고, 시스템 리세트 신호가 입력되지 않을 때는 전원공급 리세트 신호를 인에이블(enable)시켜 상기 신호를 키보드 컨트롤러의 리세트 단자에 입력시킴으로써 시스템 리세트 신호가 우선권을 가지면서 전원공급 리세트 신호를 공용할수 있는 키보드 컨트롤러 리세트 회로를 제공하는데 있다.Accordingly, an object of the present invention is to solve the conventional problems as described above, and when the system reset signal is input, the system reset signal is input to the keyboard controller reset terminal while the power supply reset signal is disabled. When the reset signal is not input, enable the power supply reset signal and input the signal to the reset terminal of the keyboard controller so that the system reset signal has priority and can share the power supply reset signal. It is to provide a keyboard controller reset circuit.

참고로, 2개의 입력신호중에서 필요에 따라 그 중에 한개의 입력신호를 선택하는 스위칭 방법에 관한 기술이, 대한민국 특허출원 공개번호 제90-5264호(공개일 : 서기 1990년 4월 13일)의 "클럭신호 스위칭 회로와 그 스위칭 방법"에서 개시된바 있다.For reference, a technique related to a switching method for selecting one input signal among two input signals as required is disclosed in Korean Patent Application Publication No. 90-5264 (published: April 13, 1990). It is disclosed in the "clock signal switching circuit and its switching method".

그러나 상기한 "클럭신호 스위칭 회로와 그 스위칭 방법"은 2개의 신호 사이에 우선권이 설정되어 있는 경우에는 필요가 없는 주파수 스위칭 신호를 별도로 제공해주어야 한다는 점과, 그 구성회로가 다소 복잡하다는 점에서 이 발명의 기술적 사상을 구현하기 위한 실시예의 일부분으로서 이용되기에는 부족한 면이 있다.However, the above-mentioned "clock signal switching circuit and its switching method" has to be provided separately for the frequency switching signal which is not necessary when priority is set between the two signals, and the configuration circuit is somewhat complicated. It is not enough to be used as part of an embodiment for implementing the technical idea of the invention.

상기한 목적을 달성하기 위한 이 발명의 구성은, 전원이 공급되거나 사용자에 의해서 리세트 스위치가 눌리게 될 때 전원공급 리세트 신호를 발생하여 출력하는 전원공급 리세트부와, 시스템 리세트 신호를 출력하는 시스템 리세트부와, 상기 시스템 리세트부로부터 입력되는 시스템 리세트 신호를 우선시키면서, 상기 시스템 리세트부로부터 입력되는 시스템 리세트 신호나 상기 전원공급 리세트부로부터 입력되는 전원공급 리세트 신호를 리세트 신호로서 키보드 컨트롤러에 전달하는 시스템 리세트 우선 스위칭부로 이루어진다.The configuration of the present invention for achieving the above object, the power supply reset unit for generating and outputting a power supply reset signal when the power is supplied or when the reset switch is pressed by the user, and the system reset signal A system reset signal input from the system reset unit or a power supply reset input from the power supply reset unit while giving priority to a system reset unit for outputting and a system reset signal input from the system reset unit. It consists of a system reset priority switching unit which transfers the signal as a reset signal to the keyboard controller.

상기한 구성에 의하여, 이 발명이 속하는 기술분야에서 통상의 지식을 가진자가 이 발명을 용이하게 실시할수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 상세히 설명한다.With the above configuration, the most preferred embodiment which can be easily carried out by those skilled in the art with reference to the present invention will be described in detail with reference to the accompanying drawings.

제1도는 이 발명의 실시예에 따른 키보드 컨트롤러 리세트 회로의 상세회로도이고, 제2도는 이 발명의 실시예에 따른 키보드 컨트롤러 리세트 회로의 주요부분의 동작 파형도이다.1 is a detailed circuit diagram of a keyboard controller reset circuit according to an embodiment of the present invention, and FIG. 2 is an operation waveform diagram of a main part of the keyboard controller reset circuit according to an embodiment of the present invention.

제1도에 도시되어 있듯이 이 발명의 실시예에 따른 키보드 컨트롤러 리세트 회로의 구성은, 전원공급 리세트부(1)와, 시스템 리세트부(3)와, 전원공급 리세트부(1)와 시스템 리세트부(3)의 출력단에 입력단이 연결되어 있는 시스템 리세트 우선 스위칭부(2)로 이루어진다.As shown in FIG. 1, the configuration of the keyboard controller reset circuit according to the embodiment of the present invention includes a power supply reset unit 1, a system reset unit 3, and a power supply reset unit 1 And a system reset priority switching unit 2 having an input terminal connected to an output terminal of the system reset unit 3.

상기한 전원공급 리세트부(1)는, 전원(Vcc)에 저항(R3)의 한쪽단자와 다이오드(D1)의 캐소드 단자가 연결되어 있고, 한쪽단자가 접지된 커패시터(C1)의 다른 한쪽단자에 상기 저항(R3)의 다른 한쪽단자와 다이오드(D1)의 애노드 단자가 연결되어 있고, 다이오드(D1)의 애노드 단자와 접지 사이에 리세트 스위치(SW)가 연결되어 있는 구성으로 이루어진다.In the power supply reset unit 1, one terminal of the resistor R3 and the cathode terminal of the diode D1 are connected to the power supply Vcc, and the other terminal of the capacitor C1 having one terminal grounded. The other terminal of the resistor R3 and the anode terminal of the diode D1 are connected to each other, and the reset switch SW is connected between the anode terminal of the diode D1 and ground.

또한 상기한 시스템 리세트 우선 스위칭부(2)는, 전원공급 리세트부(1)의 다이오드(D1)의 애노드 단자에 버퍼 게이트(G1)의 입력단자가 연결되어 있고, 버퍼 게이트(G1)의 출력단자에 AND 게이트(G2)의 한쪽 입력 단자가 연결되어 있고, 시스템 리세트부(3)의 출력단자에 버퍼 게이트(G1)의 트라이 스테이트(tri-state) 입력단자와 AND 게이트(G2)의 다른 입력단자가 연결되어진 구성으로 이루어진다.In the system reset priority switching unit 2, the input terminal of the buffer gate G1 is connected to the anode terminal of the diode D1 of the power supply reset unit 1, and the buffer gate G1 One input terminal of the AND gate G2 is connected to the output terminal, and the tri-state input terminal of the buffer gate G1 and the AND gate G2 are connected to the output terminal of the system reset unit 3. The other input terminal is connected.

상기한 시스템 리세트 우선 스위칭부(2)의 출력단자는 키보드 컨트롤러(4)의 리세트 단자(/RESET)에 연결되며, 시스템 리세트부(3)는 정보처리기기의 각 회로에 시스템 리세트 신호(/RES)를 출력하는 회로로서 출력단자가 버퍼 게이트(G1)의 트라이 스테이트 입력단자에 연결된다. 그리고 풀업(pull-up) 저항(R1, R2)이 각각 전원(Vcc)으로부터 버퍼 게이트(G2)의 출력단자와 시스템 리세트부(3)의 출력단자에 연결된다.The output terminal of the system reset priority switching unit 2 is connected to the reset terminal (/ RESET) of the keyboard controller 4, the system reset unit 3 is a system reset signal to each circuit of the information processing device. A circuit for outputting (/ RES), the output terminal of which is connected to the tri-state input terminal of the buffer gate G1. Pull-up resistors R1 and R2 are connected from the power supply Vcc to the output terminal of the buffer gate G2 and the output terminal of the system reset unit 3, respectively.

상기한 구성에 의한, 이 발명의 실시예에 따른 키보드 컨트롤러 리세트 회로의 작용은 다음과 같다.The operation of the keyboard controller reset circuit according to the embodiment of the present invention by the above configuration is as follows.

리세트 스위치(SW)가 오프되어 있는 상태에서, 전원(Vcc)이 인가되면 전원공급 리세트부(1)의 커패시터(C1)는 순간적으로 쇼트(short)되므로 로우상태의 신호가 시스템 리세트 우선 스위칭부(2)로 출력된다.In the state where the reset switch SW is off, when the power supply Vcc is applied, the capacitor C1 of the power supply reset unit 1 is short-circuitd momentarily, so the low-state signal takes priority of system reset. It is output to the switching part 2.

이때, 시스템 리세트부(3)로부터는 하이상태의 시스템 리세트 신호(/RES)가 출력되고 있기 때문에 시스템 리세트 우선 스위칭부(2)의 버퍼 게이트(G1)가 인에이블 상태에 있게 되므로, 전원공급 리세트부(1)로부터 입력된 로우상태의 신호가 시스템 리세트 우선 스위칭부(2)의 버퍼 게이트(G1)와 AND 게이트(G2)를 거쳐서 키보드 컨트롤러(4)의 리세트 단자(/RESET)로 출력됨으로써 키보드 컨트롤러(4)가 리세트된다.At this time, since the system reset signal / RES in the high state is output from the system reset unit 3, the buffer gate G1 of the system reset priority switching unit 2 is in the enabled state, The low-state signal input from the power supply reset unit 1 passes through the buffer gate G1 and the AND gate G2 of the system reset priority switching unit 2 to the reset terminal (/) of the keyboard controller 4. RESET), the keyboard controller 4 is reset.

키보드 컨트롤러(4)가 리세트된 다음에, 전원공급 리세트부(1)의 커패시터(C1)가 충전됨에 따라 고전위 상태가 되어 전원공급 리세트부(1)의 출력신호는 하이상태가 된다.After the keyboard controller 4 is reset, the capacitor C1 of the power supply reset section 1 is charged to become a high potential state so that the output signal of the power supply reset section 1 becomes a high state. .

이와 같이, 전원(Vcc)이 인가됨에 따라 키보드 컨트롤러(4)가 리세트되는 과정의 동작 파형이 제2도에 도시되어 있다.As such, the operation waveform of the process of resetting the keyboard controller 4 as the power source Vcc is applied is shown in FIG. 2.

전원(Vcc)이 인가되어 있는 상태에서, 시스템 리세트부(3)로부터 하이상태의 시스템 리세트 신호(/RES)가 출력되어 시스템 리세트 우선 스위칭부(2)의 버퍼 게이트(G1)가 인에이블되어 있는 경우에, 사용자에 의해서 전원공급 리세트부(1)의 리세트 스위치(SW)가 온되면 커패시터(C1)는 급격히 방전을 하게 되고, 따라서 전원 공급 리세트부(1)의 출력신호는 로우상태가 된다.In the state where the power supply Vcc is applied, the system reset signal / RES in the high state is output from the system reset unit 3, so that the buffer gate G1 of the system reset priority switching unit 2 is turned off. In the case where it is enabled, when the reset switch SW of the power supply reset unit 1 is turned on by the user, the capacitor C1 discharges rapidly, and thus the output signal of the power supply reset unit 1 Goes low.

상기한 전원공급 리세트부(1)의 로우상태의 출력신호는 시스템 리세트 우선 스위칭부(2)를 거쳐 키보드 컨트롤러(4)의 리세트 단자(/RESET)로 입력됨으로써 키보드 컨트롤러(4)가 리세트된다.The output signal in the low state of the power supply reset unit 1 is input to the reset terminal (/ RESET) of the keyboard controller 4 via the system reset priority switching unit 2 so that the keyboard controller 4 Reset.

이와 같이, 전원공급 리세트부(1)의 리세트 스위치(SW)가 사용자에 의해서 온되는 경우에 키보드 컨트롤러(4)가 리세트되는 과저의 동작 파형이 제2도에 도시되어 있다.In this way, an excessive operational waveform in which the keyboard controller 4 is reset when the reset switch SW of the power supply reset unit 1 is turned on by the user is shown in FIG.

상기한 경우에, 시스템 리세트부(3)의 시스템 리세트 신호(/RES)가 로우상태이면 시스템 리세트 우선 스위칭부(2)의 버퍼 게이트(G1)가 디스에이블되므로, 전원공급 리세트부(1)의 출력신호에 관계없이 시스템 리세트부(3)의 시스템 리세트 신호(/RES)가 시스템 리세트 우선 스위칭부(2)의 AND 게이트(G2)에 인가된다.In the above case, when the system reset signal / RES of the system reset unit 3 is low, the buffer gate G1 of the system reset priority switching unit 2 is disabled, so that the power supply reset unit Irrespective of the output signal of (1), the system reset signal / RES of the system reset unit 3 is applied to the AND gate G2 of the system reset priority switching unit 2.

따라서, 시스템 리세트 우선 스위칭부(2)로부터 로우상태의 신호가 출력되므로써 키보드 컨트롤러(4)의 리세트 단자(/RESET)에 로우상태의 신호가 입력되어 키보드 컨트롤러(4)가 리세트된다.Therefore, the low state signal is output from the system reset priority switching unit 2, so that the low state signal is input to the reset terminal / RESET of the keyboard controller 4, and the keyboard controller 4 is reset.

시스템 리세트부(3)로부터 로우상태의 시스템 리세트 신호(/RES)가 출력되고 있는 경우에, 전원공급 리세트부(1)의 리세트 스위치(SW)로부터 발생되는 신호는 시스템 리세트 우선 스위칭부(2)의 버퍼 게이트(G1)를 통과하지 못하게 되므로 키보드 컨트롤러(4)의 리세트 동작에 아무런 영향을 주지 못한다.When the system reset signal / RES in the low state is output from the system reset unit 3, the signal generated from the reset switch SW of the power supply reset unit 1 takes priority over the system reset. Since it does not pass through the buffer gate G1 of the switching unit 2, it does not affect the reset operation of the keyboard controller 4.

이와 같이, 시스템 리세트부(3)로부터 로우상태의 시스템 리세트신호(/RES)가 출력되는 경우에 키보드 컨트롤러(4)가 리세트되는 과정의 동작파형이 제2도에 도시되어 있다.As described above, the operation waveform of the process in which the keyboard controller 4 is reset when the system reset signal / RES in the low state is output from the system reset unit 3 is shown in FIG.

이상에서와 같이 이 발명의 실시예에서, 시스템 리세트 신호가 입력될 때 전원공급 리세트 신호를 디스에이블시키면서 시스템 리세트 신호를 키보드 컨트롤러 리세트 단자에 입력시키고, 시스템 리세트 신호가 입력되지 않을 때는 전원공급 리세트 신호를 인에이블시켜 상기 신호를 키보드 컨트롤러의 리세트 단자에 입력시킴으로써 시스템 리세트 신호가 우선권을 가지면서 전원공급 리세트 신호를 공용할수 있는 효과를 가진 키보드 컨트롤러 리세트 회로를 제공할 수가 있다.As described above, in the embodiment of the present invention, when the system reset signal is input, the system reset signal is input to the keyboard controller reset terminal while the power supply reset signal is disabled, and the system reset signal is not input. In this case, by enabling the power supply reset signal and inputting the signal to the reset terminal of the keyboard controller, the system reset signal has priority and provides a keyboard controller reset circuit having the effect of sharing the power supply reset signal. You can do it.

이 발명의 이러한 효과는, 정보처리기기에 있어서 키보드의 호환성에 이용될 수가 있다.This effect of the present invention can be used for keyboard compatibility in an information processing device.

Claims (2)

키보드 컨트롤러가 내장되어 있는 키보드에 있어서, 전원(Vcc)이 공급되거나, 사용자에 의해서 리세트 스위치(SW)가 눌리게 될 때 전원공급 리세트 신호를 발생하여 출력하는 전원공급 리세트부(1)와, 중앙처리장치에 의한 시스템 리세트 신호(/RES)를 출력하는 시스템 리세트부(3)와, 상기 시스템 리세트부(3)로부터 입력되는 시스템 리세트 신호(/RES)를 우선적으로 출력하면서, 상기 시스템 리세트부(3)로부터 입력되는 시스템 리세트 신호(/RES)가 없을 경우에는 버퍼 게이트(G1)가 인에이블됨으로써 상기 전원공급 리세트부(1)로부터 입력되는 전원공급 리세트 신호를 키보드 컨트롤러(4)에 리세트 신호로서 전달하는 시스템 리세트 우선 스위칭부(2)로 이루어지는 것을 특징으로 하는 키보드 컨트롤러 리세트 회로.In a keyboard with a built-in keyboard controller, a power supply reset unit (1) which generates and outputs a power supply reset signal when a power supply (Vcc) is supplied or a reset switch (SW) is pressed by a user. And a system reset unit (3) for outputting a system reset signal (/ RES) by the central processing unit, and a system reset signal (/ RES) input from the system reset unit (3). When there is no system reset signal / RES input from the system reset unit 3, the buffer gate G1 is enabled to reset the power supply reset input from the power supply reset unit 1. A keyboard controller reset circuit comprising: a system reset priority switching unit (2) for transmitting a signal to the keyboard controller (4) as a reset signal. 제1항에 있어서, 상기한 시스템 리세트 우선 스위칭부(2)는 상기 전원공급 리세트부(1)의 출력단자에 입력단자가 연결되어 있고, 상기 시스템 리세트부(3)의 출력단자(/RES)에 트라이 스테이트 입력단자가 연결되어 있는 버퍼 게이트(G1)와, 전원(Vcc)과 상기 버퍼 게이트(G1)의 출력단자의 사이에 연결되어 있는 풀업저항(R1)과, 상기 버퍼 게이트(G1)의 출력단자와 상기 시스템 리세트부(3)의 출력단자(/RES)에 각각의 입력단자가 연결되어 있는 AND 게이트(G2)로 이루어지는 것을 특징으로 하는 키보드 컨트롤러 리세트 회로.2. The system reset priority switching unit (2) according to claim 1, wherein an input terminal is connected to an output terminal of the power supply reset unit (1), and an output terminal of the system reset unit (3) Buffer gate G1 having a tri-state input terminal connected to the / RES), a pull-up resistor R1 connected between a power supply Vcc and an output terminal of the buffer gate G1, and the buffer gate ( And an AND gate (G2) connected to the output terminal of G1) and the respective input terminal of the output terminal (/ RES) of the system reset section (3).
KR2019940007165U 1991-06-13 1994-04-06 Keyboard controller reset circuit KR950000357Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019940007165U KR950000357Y1 (en) 1991-06-13 1994-04-06 Keyboard controller reset circuit

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019910009766A KR930001580A (en) 1991-06-13 1991-06-13 Keyboard Controller Reset Circuit
KR2019940007165U KR950000357Y1 (en) 1991-06-13 1994-04-06 Keyboard controller reset circuit

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1019910009766A Division KR930001580A (en) 1991-06-13 1991-06-13 Keyboard Controller Reset Circuit

Publications (1)

Publication Number Publication Date
KR950000357Y1 true KR950000357Y1 (en) 1995-01-20

Family

ID=26628641

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019940007165U KR950000357Y1 (en) 1991-06-13 1994-04-06 Keyboard controller reset circuit

Country Status (1)

Country Link
KR (1) KR950000357Y1 (en)

Similar Documents

Publication Publication Date Title
KR960015205A (en) Integrated processor including device for multiplexing external pin signals
KR100993542B1 (en) Semiconductor device
US4271404A (en) Power supply controller in a keyboard-equipped apparatus such as an electronic calculator
KR100337722B1 (en) Reset circuit for flipflop
KR950000357Y1 (en) Keyboard controller reset circuit
KR950007286A (en) Low Power Consumption Clock Pulse Generator with Optional Use of Two Clock Sources
KR100296219B1 (en) Microcontroller with Minimum Number of External Components
KR100407930B1 (en) Device for preventing halt of portable computer
KR970028938A (en) Modem device with external reset circuit
US5225722A (en) Signal transmission circuit and signal transmission method
US5313619A (en) External clock unit for a computer
KR940007811B1 (en) Electronic calculator
JPH08106345A (en) Interface device between different voltage elements
KR100228562B1 (en) Remote controller
KR19990062006A (en) Output Buffer of Low Power Consumption Semiconductor Device
KR100209697B1 (en) Chip connector
KR930006379B1 (en) Circuit for changing address in personal computer
KR100187930B1 (en) Power saving circuit and its method
KR0159721B1 (en) Power control circuit of a printer
KR19980083630A (en) Microcomputer reset circuit
SU930682A1 (en) Controllable rate scaler
KR19990016869U (en) PC's electronic switch
KR900001618Y1 (en) Speed conversion selective circuits of cpu
KR100476870B1 (en) Initializing signal generating circuit for control register
KR20010056419A (en) Circuit controlling power supply in computer

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19971226

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee