KR900007202A - 비동기 시분할 교환장치와 그 작동방법 - Google Patents
비동기 시분할 교환장치와 그 작동방법 Download PDFInfo
- Publication number
- KR900007202A KR900007202A KR1019890014413A KR890014413A KR900007202A KR 900007202 A KR900007202 A KR 900007202A KR 1019890014413 A KR1019890014413 A KR 1019890014413A KR 890014413 A KR890014413 A KR 890014413A KR 900007202 A KR900007202 A KR 900007202A
- Authority
- KR
- South Korea
- Prior art keywords
- serial
- parallel
- output
- data packet
- packet
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M3/00—Automatic or semi-automatic exchanges
- H04M3/02—Calling substations, e.g. by ringing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/10—Packet switching elements characterised by the switching fabric construction
- H04L49/103—Packet switching elements characterised by the switching fabric construction using a shared central buffer; using a shared memory
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/10—Packet switching elements characterised by the switching fabric construction
- H04L49/101—Packet switching elements characterised by the switching fabric construction using crossbar or matrix
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/30—Peripheral units, e.g. input or output ports
- H04L49/3018—Input queuing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/30—Peripheral units, e.g. input or output ports
- H04L49/3027—Output queuing
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명 장치의 블럭다이아그램.
제2도는 제1도에 사용된 입력 직렬-병렬 및 출력병렬-직렬 변환기 다이아그램,
제3도는 데이타 흐름도.
Claims (13)
- 비동기시분할다중교환장치에 있어서, 이 장치가 직렬형태의 루팅정보를 포함하고 데이타 패킷을 병렬 형태로 변환시키며 데이타의 입력패킷을 수신토록 구성된 직렬-병렬변환기로 구성되고, 각 데이타 패킷이 지정장소에 입력되는 랜덤에섹스 메모리가 제공되며, 어도레스가 테일에서 각 선입선출 출력 대기행렬에 입력되고, 대기행렬의 선두에서 어드레스가 에섹스되고, 데이타패킷이 랜덤 에섹스 메모리로부터 병렬-직렬 변환기로 판독되며 데이타 패킷이 요구된 출력으로 연속공급됨을 특징으로하는 비동기시분할다중요환장치.
- 청구범위 1 항에 있어서, 각 데이타 패킷이 "K"부분으로 분할되고, 여기에서"K"는 짝수이며 연속된 홀수와 짝수부분이 직렬-병렬변환기의 각 반부분으로 판독됨으로 판독됨을 특징으로하는 장치.
- 청구범위 2항에 있어서, 직렬-병렬변환기가 "워킹 원”시켄서 장치에 의하여 제어됨을 특징으로하는 장치.
- 청구범위 2향 또는 3항에 있어서, 랜덤 액세스메모리로부터 출력된 데이타 패킷이"K"부분으로 분할 되고, 여기에서"K"는 짝수이며 연속된 홀수와 짝수부분이 병렬-직렬 변환기의 각 반부분으로 판독됨을 특징으로하는 장치.
- 청구범위 4항에 있어서, 병렬-직렬변환기가"워킹 원"시켄서 장치에 의하여 제어됨을 특징으로하는 장치.
- 청구범위 4항 또는 5항에 있어서, 랜덤 액세스에모리가 두 반부부분으로 분할되고, 각 반부분은 독립적으로 억세스될 수 있도록 구성되어 각 패킷의 각 홀수 및 짝수부분을 기억토록 사용됨을 특징으로하는 장치.
- 청구범위 4항 또는 5항에 있어서, 랜덤 액세스 메모리가"K"부분으로 분할되고, 각 부분은 독립적으로 액세스될 수 있도록 구성되어 각 패킷의 각"K"부분을 기억토록 사용됨을 특징으로하는 장치.
- 전기 청구범위의 어느 한 항에 있어저, 출력대기행렬이 역학적으로 메모리의 용량을 분할함을 특징으로하는 장치.
- 전기 청구범위의 어느 한 항에 있어서, 상기 다수의 장치가 교환기의 스위칭 코아를 구성토록 연결되고, 이를 통하여 정보가 로딩 디지트의 사용으로 전송되며, 교환기는 스위칭 코아에 연결된 입출력 인터페이스회로를 포함하고, 상기 입력인터패이스는 루팅디지트를 정보에 부가하도록 구성되어 있으며, 상기 출력 인터페이스회로는 정보가 출력라인에 나타나기 전에 루팅 디지트를 제거하도록 구성됨을 특징으로하는 장치.
- 전기 청구범위의 어느 한 항에 있어서, 이 장치가 집적 실리 콘 칩에 구성됨을 특징으로하는 장치.
- 본문에 상술한 바와 같은 장치.
- 예시도면을 참조하여 본문에 상술한 바와 같은 장치.
- 비동기시분할다중교환장치를 작동시키는 방법에 있어서, 직렬-병렬변환기가 직렬형태의 루팅정보를 포함하는 데이타의 입력패킷을 수신하고 데이타패킷을 병렬형태로 변환시키며 각 데이타 패킷을 랜덤 엑세스메모리의 어드레스지정된 장소에 입력시키고, 어드레스가 메모리내에서 후리장소의 어드레스의 선입선출 대기행렬의 헤드로부터 인출되며 장치로부터의 출력에 연관된 어드레스의 하나 이상의 별도 대기행렬이 상기 출력에 어드레스지정된 입력패킷의 어드레스장소에 도달토록 리스트에 제공되고 어드레스가 대기행별의 헤드에 을 때에 어드레스가 엑세스되고 데이타 패킷이 랜덤 엑셰스메모리로부터 병렬-직렬변환기로 판독되며 데이타 패킷이 요구된 출력에 연속공급됨을 특징으로하는 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB888823493A GB8823493D0 (en) | 1988-10-06 | 1988-10-06 | Asynchronous time division switching arrangement & method of operating same |
GB88-23493.5 | 1988-10-06 | ||
GB8917530A GB2223648B (en) | 1988-10-06 | 1989-08-01 | Asynchronous packet switch and a method of operating same |
GB89-17530.1 | 1989-08-01 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR900007202A true KR900007202A (ko) | 1990-05-09 |
Family
ID=10644818
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890014413A KR900007202A (ko) | 1988-10-06 | 1989-10-06 | 비동기 시분할 교환장치와 그 작동방법 |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR900007202A (ko) |
GB (2) | GB8823493D0 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2358764B (en) | 2000-01-28 | 2004-06-30 | Vegastream Ltd | Casualty-based memory access ordering in a multriprocessing environment |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2538976A1 (fr) * | 1982-12-29 | 1984-07-06 | Servel Michel | Systeme de commutation de paquets synchrones de longueur fixe |
DE68928543T2 (de) * | 1988-10-06 | 1998-04-23 | Gpt Ltd | Asynchrone Zeitvielfachvermittlungsanordnung und Verfahren zum Betrieb der Anordnung |
-
1988
- 1988-10-06 GB GB888823493A patent/GB8823493D0/en active Pending
-
1989
- 1989-08-01 GB GB8917530A patent/GB2223648B/en not_active Expired - Lifetime
- 1989-10-06 KR KR1019890014413A patent/KR900007202A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
GB2223648B (en) | 1993-05-19 |
GB2223648A (en) | 1990-04-11 |
GB8917530D0 (en) | 1989-09-13 |
GB8823493D0 (en) | 1988-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5212686A (en) | Asynchronous time division switching arrangement and a method of operating same | |
KR100303574B1 (ko) | 다중-포트 공용 메모리 인터페이스 및 관련 방법 | |
KR920007388A (ko) | 비동기 전이 모드 스위칭 장치 | |
US6226338B1 (en) | Multiple channel data communication buffer with single transmit and receive memories | |
EP1045558B1 (en) | Very wide memory TDM switching system | |
KR870008252A (ko) | 이중 바이트 순위 컴퓨터 아키텍처 | |
KR960025719A (ko) | 깊이와 폭을 조정가능한 선입선출 버퍼 | |
JPH0685842A (ja) | 通信装置 | |
ES2172521T3 (es) | Procedimiento y dispositivo para la memorizacion intermedia de paquetes de datos y centro de comunicacion con tal dispositivo. | |
KR880700567A (ko) | 패킷 스위칭 노오드용 로드 평형장치 | |
US4612636A (en) | Multiple channel depacketizer | |
CN110247970B (zh) | 一种互连芯片动态共享缓冲装置 | |
KR100285967B1 (ko) | 플래쉬 메모리를 이용한 데이터 저장장치 및 방법 | |
KR900007202A (ko) | 비동기 시분할 교환장치와 그 작동방법 | |
US4878197A (en) | Data communication apparatus | |
US6914901B1 (en) | System and method for communicating using multiple memory banks | |
KR970009053A (ko) | Atm 스위치의 어드레스 생성 회로 | |
KR920702117A (ko) | 통신 시스템 | |
KR100335692B1 (ko) | 선입선출을 이용한 비동기 전송 모드 셀의 다중화 방법 | |
KR100243414B1 (ko) | 가상연결단위의 큐잉장치 및 방법 | |
JPH03242064A (ja) | パケットスイッチに基づく高容量メモリ | |
KR980004958A (ko) | 반도체 메모리 장치 | |
JPH04100358A (ja) | セル転送回路 | |
JPS6362431A (ja) | パケツトスイツチ網 | |
KR100474715B1 (ko) | 데이터속도변환장치및방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |