KR900006649Y1 - Protecting circuit of the car stereo - Google Patents

Protecting circuit of the car stereo Download PDF

Info

Publication number
KR900006649Y1
KR900006649Y1 KR2019870003282U KR870003282U KR900006649Y1 KR 900006649 Y1 KR900006649 Y1 KR 900006649Y1 KR 2019870003282 U KR2019870003282 U KR 2019870003282U KR 870003282 U KR870003282 U KR 870003282U KR 900006649 Y1 KR900006649 Y1 KR 900006649Y1
Authority
KR
South Korea
Prior art keywords
flip
transistor
output
integrated device
flop
Prior art date
Application number
KR2019870003282U
Other languages
Korean (ko)
Other versions
KR880018513U (en
Inventor
김대웅
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019870003282U priority Critical patent/KR900006649Y1/en
Publication of KR880018513U publication Critical patent/KR880018513U/en
Application granted granted Critical
Publication of KR900006649Y1 publication Critical patent/KR900006649Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing

Landscapes

  • Liquid Crystal Display Device Control (AREA)

Abstract

내용 없음.No content.

Description

카 스테레오의 보호회로Car stereo protection circuit

본 고안의 회로도Circuit diagram of the present invention

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

IC1: 디지탈 튜닝 집적소자 IC2: 플립플롭집적소자IC 1 : Digital Tuning Integrated Device IC 2 : Flip-Flop Integrated Device

FF1: 플립플롭 D1-D4: 다이오드FF 1 : Flip-flop D 1 -D 4 : Diode

G1, G2, G3: 앤드 게이트 I1, I2: 인버터G 1 , G 2 , G 3 : End gate I 1 , I 2 : Inverter

SEC : 선택스위치 Q1-Q5: 트랜지스터SEC: Selection switch Q 1 -Q 5 : Transistor

R1, R2: 저항R 1 , R 2 : resistance

본 고안은 카 스테레오에 설치하여 코드(CODE)를 알아야만 카 스테레오를 사용할 수 있도록 한 카 스테레오의 보호회로에 관한 것이다.The present invention relates to a protection circuit of a car stereo installed in a car stereo so that the car stereo can be used only when the code is known.

종래에는 카 스테레오의 무단 사용 및 도난을 방지하는 보호회로가 마이크로 프로세서 및 ERROM 등에 의하여 구성되므로 가격 상승이 되는 단점이 있었다.In the related art, since a protection circuit for preventing unauthorized use and theft of a car stereo is configured by a microprocessor and an ERROM, there is a disadvantage in that the price is increased.

본 고안은 이와 같은 점을 감안하여 단순히 카 스테레오에 부착된 프리셋트 버튼과 플립플롭 및 앤드게이트를 사용하여 코드를 알고 있는 사용자만이 세트를 "온" "오프"시킬 수 있음과 동시에 도난을 방지해 주도록 한 카 스테레오의 보호 회로로써 종래의 보호회로가 단순히 카 스테레오에 인가되는 주 전원만을 제어해 주었던 것에 비하여 본 고안은 오디오 신호의 뮤팅 및 표시 램프만을 제어해 주도록 한 것이다.With this in mind, the present invention simply uses preset buttons, flip-flops and endgates attached to the car stereo to prevent theft while allowing only the person who knows the code to "on" and "off" the set. As a protection circuit of the car stereo, the present invention is to control only the muting and display lamps of the audio signal, whereas the conventional protection circuit merely controls the main power applied to the car stereo.

이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.This will be described in detail with reference to the accompanying drawings.

프리셋트 버튼(M1-M6)이 연결된 디지탈 튜닝 집적 소자(IC1)를 사용하는 카 스테레오에 있어서, 선택스위치(SEC)에 의해 플립플롭(FF1)의 구동이 제어되게 구성하고 상기 플립플롭(FF1)의 출력에 의해 트랜지스터(Q1) (Q2)의 구동이 제어되게 구성하며 상기 트랜지스터(Q1)의 출력이 플립플롭 집적소자(IC2)의 동작 전원(VCC)으로 인가되게 구성한다.In a car stereo using a digital tuning integrated device (IC 1 ) to which preset buttons (M 1 to M 6 ) are connected, the driving of the flip-flop (FF 1 ) is controlled by the selection switch (SEC) and the flip The driving of the transistors Q 1 and Q 2 is controlled by the output of the flop FF 1 , and the output of the transistor Q 1 is supplied to the operating power supply V CC of the flip-flop integrated device IC 2 . Configure to be authorized.

그리고 프리셋트 버튼(M1-M6)과 앤드 게이트(G1)(G2)(G3)의 출력이 플립플롭 집적소자(IC2)에 입력되어 코드 입력시 플립플롭 집적소자(IC2)의 출력단자 (O4)로 하이레벨을 출력시키게 구성하고 상기 추 (O4)출력은 트랜지스터(Q3)의 구동을 제어함과 동시에 인버터(I4)를 통한후 오디오 신호 뮤팅용 트랜지스터(Q4)와 램프 구동제어용 트랜지스터(Q7) (Q8)의 구동을 제어하게 구성하며 상기 트랜지스터(Q3)의 출력은 다이오드(D3) (D4)를 통하여 프리셋트 버튼(M1-M6)를 통하여 디지탈 튜우닝 집적소자(IC1)의 인히비트단자에 인가되게 구성한다.And the pre-set button (M 1 -M 6) and the AND gate (G 1) (G 2) (G 3) flip-flop integrated device output is input to the flip-flop integrated device (IC 2) when the code of the input (IC 2 The output terminal (O 4 ) is configured to output a high level and the weight (O 4 ) output controls the driving of the transistor (Q 3 ) and at the same time through the inverter (I 4 ) Q 4 ) and the driving of the lamp driving control transistor Q 7 (Q 8 ) are controlled to be controlled, and the output of the transistor Q 3 is connected to the preset button M 1 − through the diode D 3 (D 4 ). Inhibit terminal of digital tuning IC 1 through M 6 ) Configure to be applied to

또한, 트랜지스터(Q7) (Q8)는 조명램프와 액정램프에 전원을 공급하는 트랜지스터(Q5)(Q6)의 구동을 제어하게 구성하고 상기 인버터 (I1)의 출력은 플립플롭 집적소자 (IC2)의 칩셀렉터단자에 인가되게 구성한다.In addition, transistors Q 7 and Q 8 are configured to control the driving of transistors Q 5 and Q 6 which supply power to the illumination lamps and the liquid crystal lamps, and the output of the inverter I 1 is flip-flop integrated. Chip selector terminal of device (IC 2 ) Configure to be applied to

이때 플립플롭 집적소자(IC2)는 4개의 T- 플립플롭으로 구성되고 프리셋트 버튼(M1-M6)과 앤드게이트(G1)(G2)(G3)의 연결 상태에 따라 코드를 여러가지고 설정할수 있다.At this time, the flip-flop integrated device (IC 2 ) is composed of four T- flip-flop and according to the connection state of the preset buttons (M 1 -M 6 ) and the end gate (G 1 ) (G 2 ) (G 3 ) You can set various things.

즉, 본 고안은 선택스위치(SEC)를 눌러 플립플롭 (FF1)과 트랜지스터(Q1)를 구동시며 플립플롭 집적소자(IC2)를 동작 가능하게 하고 트랜지스터(Q4)(Q7)(Q8)를 "턴온"시켜 오디오 신호 뮤팅과 각 램프를 "오프"시키는 한편 트랜지스터(Q2)(Q3)와 다이오드 (D3)(D4)를 통하여 프리셋트 버튼 (M1-M6)에 전원(B+)이 인가되게 한후(이때 디지탈 튜우닝 집적소자)(IC1)의 내부 CPU는 동작하지 않음)That is, the present invention drives the flip-flop FF 1 and the transistor Q 1 by pressing the select switch SEC, and enables the flip-flop integrated device IC 2 to operate and the transistors Q 4 and Q 7 ( Q 8 ) "turns on" the audio signal muting and "off" each lamp, while the preset buttons (M 1 -M 6 ) via transistors Q 2 (Q 3 ) and diodes (D 3 ) (D 4 ). After the power supply (B + ) is applied (in this case, the internal CPU of the digital tuning integrated device) (IC 1 ) does not work)

프리셋트 버튼(M1-M6)을 코드에 따라 누르게 되면 플립플롭 집적소자 (IC2)과 앤드게이트(G1)(G2)(G3)에 의하여 코드 입력을 감지하게 되며 코드 입력이 감지되면 플립플롭 집적소자 (IC2)의 출력단자(O4)출력으로 트랜지스터(Q4)를 "턴오프"시켜 오디오 뮤팅을 해제하고 트랜지스터(Q7)(Q8)를 "턴 오프"시켜 트랜지스터(Q5)(Q6)를 "턴온"시킴으로써 램프에 전원이 공급되게 하며 이때 디지탈 튜우닝 집적소자(IC1)는 정상 동작되게 하고 플립플롭 집적소자(IC2)는 그 구동을 중지시켜 세트가 정상적인 동작을 수행하게 한 것이다.Pressing the preset buttons (M 1 -M 6 ) according to the code detects the code input by flip-flop integrated device (IC 2 ) and end gate (G 1 ) (G 2 ) (G 3 ). If it is detected by the output terminal (O 4) "off" to "turn off" a transistor (Q 4) to the output disable the audio muting and a transistor (Q 7) (Q 8) of the flip-flop integrated device (IC 2) The transistor Q 5 (Q 6 ) is " turned on " to power the lamp, with the digital tuning IC 1 operating normally and the flip-flop integrated device IC 2 stopping its operation. The set has performed its normal operation.

결국 본 고안은 코드를 입력시키지 않으면 오디오 신호가 뮤팅되고 조명램프와 액정램프가 점등되지 않게 하며 코드가 입력되면 오디오 뮤팅이 해제되고 조명램프와 액정램프가 점등되어 정상적인 동작을 수행하는 것이다.As a result, the present invention does not input the code, the audio signal is muted and the lighting lamp and the liquid crystal lamp are not turned on. When the code is input, the audio muting is released and the lighting lamp and the liquid crystal lamp are turned on to perform normal operation.

이와 같이 구성된 본 고안의 작용 효과를 회로 작동 순서에 따라 상세히 설명하면 다음과 같다.If described in detail according to the operation order of the circuit of the present invention configured as described above are as follows.

먼저 세트 전원 온/오프 스위치 (SW1)를 "온"시켜 세트를 "온"시킨 상태를 살펴본다.First, look at the state in which the set is "on" by turning on the set power on / off switch (SW 1 ).

스위치(SW1)를 "온"시키면 전원(B+)투입시 인가되는 펄스에 의해 클리어 되므로 플립플롭(FF1)의 출력단자(Q)출력은 로우레벨이 되어 트랜지스터(Q1)(Q2)를 "턴오프"시키게 된다.The switch of the flip-flop (FF 1) the output terminal (SW 1) to when "on", so cleared by the pulse applied at power (B +) (Q) output is a low level, and the transistor (Q 1) (Q 2 ) Is "turned off".

그리고 트랜지스터(Q1)의 "턴오프"로 플립플롭 집적소자(IC2)의 동작 전원(Vcc)이 차단되어 출력단자(O4)로 로우레벨을 출력시키게 되고 이때 출력단자(O4)의 로우레벨 출력은 인버터(I1)를 통하여 하이레벨로 변환된 후 플립플롭 집적소자(IC2) 의 칩 셀렉터단자에 인가됨과 동시에 트랜지스터 (Q4)(Q7)(Q8)의 베이스에 인가되어 트랜지스터(Q4)(Q7)(Q8)를 "턴온"시켜 주게 되므로 트랜지스터(Q4)의 "턴온"으로 오디오 신호의 뮤팅이 행하여지고 트랜지스터(Q7)(Q8)의 "턴온"으로 트랜지스터 (Q5)(Q6)가 "턴오프"되어 조명램프와 액정램프는 점등되지 않게 된다.And transistor operating power supply (Vcc) of the flip-flop integrated device (IC 2) to "off" in the (Q 1) is off and thereby output the low level to the output terminal (O 4) At this time, the output terminal (O 4) The low level output is converted to high level through the inverter I 1 and then the chip selector terminal of the flip-flop integrated device IC 2 . To the application as soon at the same time the transistor (Q 4) (Q 7) is applied to the base of (Q 8) transistor (Q 4) (Q 7) dropped by "turning on" the (Q 8), so the transistor "turn-on of the (Q 4) The muting of the audio signal is performed, and the transistors Q 5 and Q 6 are " turned off " with " turning on " of the transistors Q 7 and Q 8 so that the illumination lamp and the liquid crystal lamp are not turned on.

이때 플립플롭 집적소자 (IC2)는 칩셀렉터 단자(CS)에 하이레벨이 인가되면 동작되고 로우레벨이 인가되면 동작되지 않는다.In this case, the flip-flop integrated device IC 2 is operated when the high level is applied to the chip selector terminal CS and is not operated when the low level is applied.

이와같이 스위치(SW1)를 "온"시킨 상태(트랜지스터(Q4)가 "턴온"되어 오디오 신호가 뮤팅되고 트랜지스터(Q5)(Q6)가 "턴오프"되어 조명램프와 액정램프가 점등되지 않은 상태)에서 코드 입력 준비 상태로 하기 위하여 선택스위치(SEC)를 누르게 되면 플립플롭(FF1)의 입력단자(T)에 전원(B+)이 인가되어 출력단자(Q)에서는 하이레벨이 출력되어지고 이때의 하이레벨 출력은 트랜지스터(Q1) (Q2)를 “턴온”시키게 된다.In this way, the switch SW 1 is turned "on" (transistor Q 4 is "turned on" so that the audio signal is muted, and transistors Q 5 and Q 6 are "turned off" and the lighting lamp and the liquid crystal lamp are turned on. Power supply B + is applied to the input terminal T of the flip-flop FF 1 when the selector switch SEC is pressed in order to make the code input ready. The high level output at this time causes transistor Q 1 (Q 2 ) to “turn on”.

즉, 선택스위치(SEC)를 눌렀을때 플립플롭(FF1)의 출력단자(Q)에 하이레벨이 출력되어 트랜지스터(Q1)가 "턴온" 되게 플립플롭 집적소자(IC2)에는 동작전원(Vcc)이 인가되게 되나 아직 코드를 입력시키지 않았으므로 세트 "온" 시와 같이 플립플롭 집적소자(IC2)의 출력단자(O4)에는 로우레벨이 출력되어 트랜지스터(Q4) (Q7) (Q8)를 계속 "턴온"시켜 주게 되므로써 오디오 신호가 뮤팅되고 조명램프와 액정램프는 계속 점등되지 않게 된다.That is, operation power flip-flop at a high level is output to the output terminal (Q) of (FF 1) the transistor (Q 1) a "turn-on" causes the flip-flop integrated device (IC 2) when pressing a selection switch (SEC) ( Vcc), an output terminal (O 4) There is low level, the output transistor (Q 4) (Q 7 of the flip-flop integrated device (IC 2) such as when the set "on" because it was not to enter the still code but so is applied) By continuing to "turn on" (Q 8 ), the audio signal is muted and the light and liquid crystal lamps do not stay on.

그리고 플립플롭(FF1)의 출력단자(Q)가 하이레벨이므로 트랜지스터(Q2)가 "턴온" 되고 플립플롭 집적소자(IC2)의 출력단자(O4)가 로우레벨이므로 트랜지스터(Q3)도 "턴온"되어 전원(B+)이 다이오드(D3) (D4)를 통하여 프리셋트 버튼(M1-M6)에 인가됨과 동시에 인버터(I2)에서 반전된후 디지탈 튜닝 집적소자(IC2)의 인히비트(INHIBIT) 단자에 인가된다.And an output terminal (Q) is at a high level because the transistor (Q 2) and the transistor (Q 3 because it is "turned on", and the low level, the output terminal (O 4) of the flip-flop integrated device (IC 2) of the flip-flop (FF 1) ) Is also "turned on" so that power (B + ) is applied to preset button (M 1 -M 6 ) via diode (D 3 ) (D 4 ) and inverted at inverter (I 2 ) INHIBIT terminal of (IC 2 ) Is applied to.

이때 디지탈 튜닝 집적소자(IC1)는 인히비트단자로 로우레벨이 인가되면 내부 CPU 가 동작하지 않고 하이레벨이 인가되면 정상적으로 동작하게 된다.At this time, the digital tuning integrated device IC 1 is an inhibit bit terminal. When the low level is applied, the internal CPU does not operate. When the high level is applied, it operates normally.

이와같이 선택스위치(SEC)를 누른후 미리 정해준 코드를 입력시키는 것으로 이때의 코드는 임위로 설정할수 있으나 본 고안에서는 순서가 있는 M4-M2-M5-M6으로 설정하였다.In this way, after pressing the selector switch (SEC) to enter a predetermined code at this time, the code can be set to arbitrary, but in the present design is set to the ordered M 4 -M 2 -M 5 -M 6 .

먼저 프리셋트 버튼(M4)을 누르면 다이오드(D3) (D4)를 통하여 인가된 전원(B+)이 4개의 T-플립플롭으로 구성된 플립플롭 집적소자(IC2)의 입력단자(IN1)에 인가되어 출력단자(O1)로 하이레벨을 출력시켜 앤드게이트(G1)의 일측에 인가되고 다시 프리셋트 버튼 (M2)을 누르면 앤드게이트(G1)의 타측에 전원(B+)이 인가되게 되어 앤드게이트(G1)의 출력은 하이레벨이 되며 앤드게이트(G1)의 하이레벨 출력은 플립플롭 집적소자(IC2)의 입력단자(IN2)에 인가되어 출력단자(O2)로 하이레벨을 출력시켜 앤드게이트(G2)의 일측에 인가시킨다.First, when the preset button (M 4 ) is pressed, the power supply (B + ) applied through the diode (D 3 ) (D 4 ) is the input terminal (IN 2 ) of the flip-flop integrated device (IC 2 ) consisting of four T-flip flops. 1 ) is applied to the output terminal (O 1 ) to output a high level, and is applied to one side of the end gate (G 1 ), and when the preset button (M 2 ) is pressed again, the power (B) to the other side of the end gate (G 1 ) + ) Is applied and the output of the AND gate G 1 becomes high level, and the high level output of the AND gate G 1 is applied to the input terminal IN 2 of the flip-flop integrated device IC 2 to output the terminal. The high level is output to (O 2 ) and applied to one side of the AND gate G 2 .

그리고 프리셋트 버튼(M5)을 누르면 앤드게이트(G2)의 타측에 전원(B+)이 인가되어 앤드게이트(G2)의 출력이 하이레벨이 되고 앤드게이트(G2)의 하이레벨 출력은 플립플롭 집적소자(IC2)의 입력단자(IN3)에 인가되어 출력단자(O3)로 하이레벨을 출력시켜 앤드게이트(G3)의 일측에 인가시키며 다시 프리셋트 버튼(M6)을 누르면 앤드게이트(G3)의 타측에 전원(B+)이 인가되어 앤드게이트(G3)의 출력이 하이레벨이 되고 앤드게이트(G3)의 하이레벨 출력은 플립플롭 집적소자(IC2)의 입력단자(IN4)에 인가되어 출력단자(O4)로 하이레벨을 출력시키게 된다.And the pre-set button (M 5) is pressed, the high level output of the AND gate (G 2) the other power AND gate (B +) is is applied to the (G 2) is at a high level, the AND gate output of the (G 2) of the Is applied to the input terminal (IN 3 ) of the flip-flop integrated device (IC 2 ) to output a high level to the output terminal (O 3 ) to apply to one side of the end gate (G 3 ) and again the preset button (M 6 ) a press to the other side of the aND gate (G 3) power (B +) high-level output of the output is the aND gate (G 3) the high level of the aND gate (G 3) is the flip-flop integrated device (IC 2 ) Is applied to the input terminal (IN 4 ) of the output to output a high level to the output terminal (O 4 ).

이때 프리세트 버튼(M4) (M2) (M5) (M6)을 순서대로 누르지 않거나 또는 다른 프리세트 버튼(M1) (M3)을 누르게 되면 플립플롭 집적소자(IC2)의 출력단자(O4)로 하이레벨이 출력되지 않게 되므로 코드를 알고 있는 사용자가 아니면 플립플롭 집적소자 (IC2)의 출력단자(O4)로 하이레벨을 출력시키지 못하게 된다.If you do not press the preset buttons (M 4 ) (M 2 ) (M 5 ) (M 6 ) in sequence or press another preset button (M 1 ) (M 3 ), the flip-flop integrated device (IC 2 ) Since the high level is not output to the output terminal O 4 , the high level is not output to the output terminal O 4 of the flip-flop integrated device IC 2 unless the user knows the code.

이같이 플립플롭 집적소자(IC2)의 출력단자(O4)에서 출력되는 하이레벨 출력은 트랜지스터(Q3)를 "턴오프" 시킴과 동시에 인버터(I1)를 통하여 로우레벨로 변환된후 트랜지스터(Q4) (Q7)(Q8)를 "턴오프" 시키게 되므로 트랜지스터(Q4)의 "턴오프" 오디오 신호가 뮤팅되지 않고 정상적으로 출력되며 트랜지스터(Q7) (Q8)의 "턴오프" 로 트랜지스터(Q5)(Q6)가 "턴온"되어 표시램프와 액정램프는 점등되게 된다.As such, the high-level output output from the output terminal O 4 of the flip-flop integrated device IC 2 is turned off through the inverter I 1 at the same time as the transistor Q 3 is turned off, and then the transistor is turned on. (Q 4 ) Since "Q 7 " (Q 8 ) is "turned off", the "turn-off" audio signal of transistor Q 4 is not muted and is normally output and the "turn" of transistor Q 7 (Q 8 ) The transistor Q 5 (Q 6 ) is " turned on " so that the display lamp and the liquid crystal lamp are turned on.

한편 인버터(I1) 의 로우레벨 출력은 플립플롭 집적소자(IC2)의 칩셀렉터단자에 인가되므로 이때부터는 프리셋트 버튼(M1-M6)을 원래의 기능 즉 라디오에서의 프리셋트 기능으로 사용할 수 있게 된다.Meanwhile, the low level output of the inverter I 1 is the chip selector terminal of the flip-flop integrated device IC 2 . From this time, the preset buttons M 1 -M 6 can be used as original functions, that is, preset functions on the radio.

그 이유는 플립플롭 집적소자의(IC2)의 칩 셀렉터단자I로 로우레벨이 인가되면 입력이 행하여 지지 않기 때문이다.The reason is that the chip selector terminal of (IC 2 ) of the flip-flop integrated device. This is because an input is not performed when a low level is applied to I.

또한, 플립플롭 집적소자(IC2)의 출력단자(O4)에서 출력되는 하이레벨 출력은 트랜지스터(Q3)를 "턴오프" 시켜 트랜지스터(Q3)의 콜렉터측을 로우레벨로 출력시킴으로써 전원(B+)이 프리셋트 버튼(M1-M6)의 입력측에 인가되어지지 않게 됨과 동시에 트랜지스터(Q3)의 콜렉터측 로우레벨 축력은 인버터(I1)를 통하여 하이레벨로 전환된후 디지탈 튜닝 집적소자(IC4)의 인히비트단자에 인가되므로, 디지탈 튜닝 집적소자(IC1)는 원래의 기능으로 동작하게 된다.In addition, the flip-flop integrated devices powered by (IC 2) the output terminal (O 4) the high-level output transistor (Q 3) output from the output to the collector side of the "turn-off" by the transistor (Q 3) to the low level (B + ) is not applied to the input side of the preset buttons (M 1 -M 6 ) and at the same time the collector-level low-level axial force of the transistor (Q 3 ) is converted to high level through the inverter (I 1 ) and then digital Inhibit terminal of the tuning integrated device (IC 4 ) Is applied to, the digital tuning integrated device IC 1 operates in its original function.

즉, 코드가 입력된 후에는 디지탈 튜닝 집적소자(IC1) 및 프리셋트 버튼(M1-M6)은 원래의 기능을 되찾게 되는 것이다.In other words, after the code is input, the digital tuning integrated device IC 1 and the preset buttons M 1 -M 6 are restored to their original functions.

이와같이 스위치(SW1)를 "온" 시키고 선택스위치(SEC)를 누른후 프리세트 버튼(M4) (M2) (M5) (M6)을 순차적으로 누르면 정상적인 카 스테레오를 구동시킬 수 있으며 이러한 정상 동작 상태에서 선택스위치(SEC)를 한번 더 누르면 코드가 해제되고 초기 스위치(SW1) "온" 시와 동일한 상태가 된다.In this way, turn on the switch (SW 1 ), press the selector switch (SEC), and then press the preset button (M 4 ) (M 2 ) (M 5 ) (M 6 ) in sequence to drive the normal car stereo. this normal operation the selector switch (SEC) once more pressed in the cord is released is the same as the initial state switch (SW 1) "on" when.

즉, 세트의 정상 동작 상태에서 선택스위치(SEC)를 누르면 플립플롭(FF1)의 출력단자(Q)출력이 로우레벨이 되어 트랜지스터(Q1)를 "턴오프" 시키게 되므로 로우레벨이 되어 트랜지스터(Q1)를 "턴오프"시키게 되므로 플립플롭 집적소자(IC2)에는 동작 전원(Vcc)이 인가되지 않게 된다.In other words, when the selector switch SEC is pressed in the normal operation state of the set, the output of the output terminal Q of the flip-flop FF 1 becomes low level, and the transistor Q 1 is turned "turned off", thus the transistor becomes low level. Since "Q 1 " is turned off, the operating power supply Vcc is not applied to the flip-flop integrated device IC 2 .

따라서 플립플롭 집적소자(IC2)의 출력단자(O4)로 로우레벨이 출력되고 이때의 로우레벨 출력은 인버터(I1)를 통하여 하이레벨로 반전된후 트랜지스터(Q4) (Q7) (Q8)를 "턴온" 시키게 되므로 오디오 신호가 뮤팅되고 조명램프 및 액정램프는 점등되지 않게 된다.Therefore, the low level is output to the output terminal O 4 of the flip-flop integrated device IC 2 , and the low level output is inverted to a high level through the inverter I 1 and then the transistor Q 4 (Q 7 ). By turning on (Q 8 ), the audio signal is muted and the light and liquid crystal lamps do not light up.

즉, 최초 스위치(SW1)만 "온" 시킨 상태와 동일하게 되며 이상태에서 다시 선택스위치(SEC)를 누른후 코드(M4-M2-M5-M6)를 입력시키면 세트는 정상 동작하게 된다.In other words, the first switch (SW 1 ) is the same as the "ON" state, press the selector switch (SEC) again in this state and enter the code (M 4 -M 2 -M 5 -M 6 ), the set will operate normally. Done.

이상에서와 같이 본 고안은 프리셋트 버튼이 연결된 디지탈 튜닝소자를 사용하는 카 스테레오에 있어서, 프리셋트 버튼과 앤드게이트 및 플립플롭을 사용하여 코드를 알수 있는 사용자만이 세트를 동작시킬 수 있도록 하므로써 세트의 무단사용과 도난을 방지할 수 있으며 또한 제조원가의 하락을 기대할수 있는 것이다.As described above, in the present invention, a car stereo using a digital tuning element connected with a preset button is set so that only the user who knows the code can operate the set by using the preset button, the end gate, and the flip-flop. Unauthorized use and theft can be prevented, and manufacturing costs can be expected to fall.

Claims (1)

프리셋트 버튼(M1-M6)이 연결된 디지탈 튜닝 집적소자 (IC1)를 사용하는 카 스테레오에 있어서, 초기 전원 투입시 클리어되고 선택스위치(SEC)에 의하여 구동이 제어되는 플립플롭(FF1)과, 상기 플립플롭(FF1)의 출력에 의하여 구동이 제어되는 트렌지스터(Q1) (Q2)와, 상기 트랜지스터의(Q1)의 구동에 의하여 동작되고 4개의 T-플립플롭으로 구성되는 플립플롭 집적소자(IC2)와, 상기 플립플롭 집적소자(IC2)의 출력과 프리셋트 버튼(M1-M6)출력을 논리곱하여 플립플롭 집적소자 (IC2)의 입력측에 인가시키는 앤드 게이트 (G1-G3)와, 상기 플립플롭 집적소자 (IC2)의 최종 출력단자(O4) 출력을 반전시켜 오디오 뮤팅용 트랜지스터(Q4)와 램프구동 제어용 트랜지스터(Q7) (Q8)의 구동을 제어하는 인버터(I1)와, 상기 트랜지스터 (Q7) (Q8)와 역구동되어 조명램프 및 액정램프의 점등을 제어하는 트랜지스터(Q5) (Q6)와, 상기 플립플롭 집적소자(IC2)의 출력단자(O4)출력으로 구동되고 다이오드(D3) (D4)를 통하여 프리셋트 버튼(M1-M6)에 전원(B+)을 공급하는 트랜지스터(Q3)로 구성된 카 스테레오의 보호 회로.In a car stereo using a digital tuning integrated device (IC 1 ) to which preset buttons (M 1 -M 6 ) are connected, a flip-flop (FF 1 ) that is cleared at initial power-up and controlled by a selector switch (SEC) ), A transistor (Q 1 ) (Q 2 ) whose driving is controlled by the output of the flip-flop (FF 1 ), and four T-flip flops operated by driving of the transistor (Q 1 ). The flip-flop integrated device (IC 2 ), the output of the flip-flop integrated device (IC 2 ) and the output of the preset button (M 1 -M 6 ) are applied to the input side of the flip-flop integrated device (IC 2 ) The inverted gates G 1 -G 3 and the outputs of the final output terminal O 4 of the flip-flop integrated device IC 2 are inverted so that the audio muting transistor Q 4 and the lamp driving control transistor Q 7 ( an inverter (I 1) for controlling the driving of Q 8) and the transistor (Q 7) (Q 8) and the reverse drive are And driving the illumination lamp and a liquid crystal lamp transistor (Q 5) (Q 6) for controlling the output terminal (O 4) output of said flip-flop integrated device (IC 2) the diode (D 3) (D 4) Protective circuit of car stereo consisting of transistor (Q 3 ) which supplies power (B + ) to preset buttons (M 1 -M 6 ) via.
KR2019870003282U 1987-03-14 1987-03-14 Protecting circuit of the car stereo KR900006649Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870003282U KR900006649Y1 (en) 1987-03-14 1987-03-14 Protecting circuit of the car stereo

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870003282U KR900006649Y1 (en) 1987-03-14 1987-03-14 Protecting circuit of the car stereo

Publications (2)

Publication Number Publication Date
KR880018513U KR880018513U (en) 1988-10-29
KR900006649Y1 true KR900006649Y1 (en) 1990-07-26

Family

ID=19260573

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870003282U KR900006649Y1 (en) 1987-03-14 1987-03-14 Protecting circuit of the car stereo

Country Status (1)

Country Link
KR (1) KR900006649Y1 (en)

Also Published As

Publication number Publication date
KR880018513U (en) 1988-10-29

Similar Documents

Publication Publication Date Title
MX9307861A (en) KEY MOVER.
KR910003898A (en) Monolithic Integrated Circuit for Power
KR940027249A (en) Power connection circuits and switch integrated circuits for power lines
KR900006649Y1 (en) Protecting circuit of the car stereo
US5453900A (en) Protective circuit for a power MOSFET that drives an inductive load
KR0162838B1 (en) Panel lamp control circuit for flip type portable telephone set
KR200198133Y1 (en) An illuminating circuit of key pad for a mobile station system
JPS55117480A (en) Protecting device for electric motor controlling switch
KR0163264B1 (en) Motor driving control circuit
JPH0467724A (en) Power supply interrupter
KR910004460Y1 (en) Band selecting circuit for tuner
KR900001150B1 (en) System drive protecting arrangements of magnetic recording & reproducing apparatus
US4083012A (en) Automatic function setting and indication arrangement for a communications receiver
KR840001740Y1 (en) Motor controlling device
KR950002866Y1 (en) Input signal level detecting circuit
KR820000892Y1 (en) Sources of electricity circuit
KR910007184Y1 (en) Video/voice signal switching circuit
JPH07298484A (en) Load drive circuit with protective functions
JPH0238512Y2 (en)
KR900004465Y1 (en) Electric power saving circuit for video camera
JPH049619Y2 (en)
KR930011388A (en) SMPS Current Loss Prevention Device
KR940004174Y1 (en) Control circuit of power supply for lcd of pc
KR910000886Y1 (en) Anti-theft device
KR910009150Y1 (en) Double lighting control circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee