KR900006473B1 - 디지탈 텔레비죤 코덱 시스템의 표본화 주파수 전송 및 추출방식 - Google Patents
디지탈 텔레비죤 코덱 시스템의 표본화 주파수 전송 및 추출방식 Download PDFInfo
- Publication number
- KR900006473B1 KR900006473B1 KR1019860007000A KR860007000A KR900006473B1 KR 900006473 B1 KR900006473 B1 KR 900006473B1 KR 1019860007000 A KR1019860007000 A KR 1019860007000A KR 860007000 A KR860007000 A KR 860007000A KR 900006473 B1 KR900006473 B1 KR 900006473B1
- Authority
- KR
- South Korea
- Prior art keywords
- frequency
- signal
- digital television
- sampling
- sampling frequency
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/12—Systems in which the television signal is transmitted via one channel or a plurality of parallel channels, the bandwidth of each channel being less than the bandwidth of the television signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/24—Systems for the transmission of television signals using pulse code modulation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
내용 없음.
Description
제1도는 하나의 수평라인의 데이터 샘플링을 보이는 도면
제2도는 종래의 프레임도
제3도는 본 발명에 따른 엔코오더부의 회로도
제4도는 본 발명에 따른 디코오더부의 회로도
* 도면의 주요부분에 대한 부호의 설명
10,30 : 24분주회로 18,38 : 203분주회로
12,32 : 위상검출기 14,34 : 로우패스필터
16,36 : 전압제어발진기
본 발명은 디지탈 텔레비죤 코덱 시스템의 엔코오더 및 디코오더에 관한 것으로서 특히 90M bps 전송채널에 사용하기 위한 디지탈 텔레비죤 코덱 시스템의 디코오더부의 표본화 주파수 추출방식에 관한 것이다.
텔레비죤신호의 디지탈 전송방식은 넓은 대역폭을 필요로 하지만 장거리 전송에서 고도의 전송품질을 유지할 수 있을뿐만 아니라 컴퓨터 통신과 관련하여 영상정도의 컴퓨터 처리가 용이한점 등 장점이 있다. 또한 광섬유 등의 발달로 인하여 광대역 전송방식이 용이해짐에 따라 디지탈 전송방식이 급속히 발전하였다.
이와 보조를 맞추어 고도의 전송품질을 갖는 디지탈 텔레비죤 코덱 시스템을 구현하기 위해 복잡한 고딩방법을 이용하여 데이터를 효과적으로 감축하고 코덱의 전송속도를 높이는 방법이 강구되어 90M bps의 전송채널에 사용하기 위한 코덱 시스템이 개발되었다.
따라서 간단하게 코덱 시스템을 구현할 수 있는 PCM방식을 채용하여 합성 칼라 텔레비죤 신호를 1샘플망 9비트의 PCM으로 직접 전송하면서도 수평동기 시간을 절약하므로써 영상감축을 얻는 방법이 개발되었다.
이와 같은 종래의 90M bps 디지탈 텔레비죤 코덱 시스템에 있어서는 칼라 텔레비죤 신호 한개의 수평라인당 샘플링되는 점들의 갯수를 682개로 일정하게 잡고 색부반송파(Color Subcarrier)의 하모닉 성분과 샘플링 주파수 사이의 간섭을 줄이기 위해 샘플링 주파수를 색부단송파의 정수비에 가깝도록 샘플링주파수를 682fH로 잡았다.
즉 fS=682fH=10.730768NHZ
여기서 fs는 샘플링 주파수이고, fH는 텔레비죤 신호의 수평동기 주파수이다.
따라서 상기와 같은 샘플링 주파수를 채댁하면 순수비데오 부분전송속도(약 89Mb/S)를 수용하기 위해 데이터의 감축이 필요하게 된다. 그러므로 제1도에 도시한 바와 같이 하나의 수평라인(1H)의 프론트 포오치(1)와 수평동기 신호에 해당하는 부분(2)의 데이터는 전송하지 않고 칼라버어스트가 있는 백포오치(3)와 실제 영상정보(4)에 대한 디지탈 데이터를 전송하였., 그리고 수신측에 있어서는 전송되지 않은 부분을 적절한 값으로 대체하여 합성텔레비죤 신호를 재생하였다. 즉 전송부는 1H상의 682화소(pel)중 618샘플 정보만 전송하고 나머지 64샘플은 전송하지 않아왔다.
또한 수신부가 전송부로 부터 송출되는 영상 데이터들을 에러없이 검출하기 위해서는 약속된 프레임 구조를 가져야 하는데 그 프레임 구조는 제2도에 도시한 바와 같다. 이때 1프레임의 비트수는 텔레비죤 신호의 라인주파수(15.734264KHZ)와 전송속도(90.7645M bps)에 관계된다. 즉 프레임당 비트수는 90.7645÷0.015734264=5768.6가 된다. 그런데 프레임의 길이는 정수가 되어야 하므로 5766비트와 5769비트의 길이를 갖도록 가변을 한다.
따라서 제2도의 프레임은 프레임의 시작을 알리는 플래그와 헤드부분을 제외한 모든 부분의 에러를 체크하기 위한 패리티비트와, 프레임 길이를 조절하는 스테핑 제어비트로 이루어진 헤드부분과, 오디오 신호가PCM 코오드화된 오디오 부분과, 수신부에서 재생해야할 동기 패턴을 구별하기 위한 라인 상태부분과, 618샘플(또는 화소)의 데이터를 실은 비디오 부분과, 필요시 데이터 및 통신용에 사용하는 옵숀부분과, 스터핑삽입부로 구성된다. 여기서 상기 헤드부분의 스터핑제어 비트가 모두 "1"이면 프레임 길이가 5769비트로 3비트의 스터핑부분이 더 있고 상기 헤드부분의 스터핑 제어비트가 모두 "0"이면 스테핑 부분이 없어 프레임길이가 5766비트로 짧아지는 가변 프레임이 사용되었다.
한편 디지탈 텔레비죤 코덱 시스템의 엔코오더부는 표본화 주파수 fs(10.730768 MHZ)를 이용하여 영상신호의 수평 주파선을 정확하게 682화소로 샘플링하여 각 화소의 위치에 따라 어드레스를 붙여 메모리에 저장한다. 이 화소의 주소를 나타내는 카운터의 주소를 프레임의 시작 신호를 이용하여 임의로 샘플링하고 그값이 674에서 664 사이에 있을때는 스터핑 비트를 삽입하지 않아서 프레임의 길이를 5766비트로 구성하고그 이외의 구간에 있을때는 스터핑 비트를 삽입하여 5769비트로 구성하여 프레임의 길이와 아나로그 영상(비데오)신호의 수평 주사선을 동기시켰다.
여기서 프레임의 길이는 5766비트로 구성할 때는 영상 신호의 수평주사선 보다 짧게 되도록 하며 5769비트로 구성할 때에는 영상신호의 수평 주사선보다 길게 되도록 하였으며 전송주파수를 상기한 프레임의 길이와 수평 주사선의 길이에 대한 관계에 합당하도록 임의로 발진시키면 되었다. 그런데 디지탈 텔례비죤 코덱시스템의 화질은 영상신호의 표본화 주파수를 디코오더부에서 얼마나 정확하게 추출하느냐에 좌우된다. 그러나 종래에는 프레임의 길이를 기준으로 위상동기를 걸어 표본화 주파수를 추출하였다. 그러므로 종래에는 프레임의 길이가 변화는 가변 프레임 방식을 가지고 있으므로 추출된 표본화 주파수는 스터핑을 할때와 하지 않을때가 다르게 된다. 또한 NTSC칼라영상 신호에서 색도신호는 색부반송파를 변조하는 신호의 위상에 의해 그 신호의 색조가 결정되므로 이와 같은 표본화 주파수의 미세한 변화는 색도신호의 세력이 많은 화면에서는 플릭거(Flicker)현상과 색번짐 현상이 나타나므로 눈에 거슬리게 되었다.
따라서 본 발명의 목적은 엔코오더의 표본화 주파수와 디코오더의 표본화 주파수를 록크시켜 화질을 좋게하는 디코오더부의 표본화 주파수에 추출방식을 제공함에 있다.
따라서 상기와 같은 본 발명의 목적을 달성하기 위해 엔코오더부에서는 전송주파수를 표본화주파수와 위상 동기를 시켜 허용오차내의 주파수를 발진시켜 정보를 전송하고 디코오더부에서는 재생된 전송주파수를 이용하여 상기 엔코오더부와 역으로 위상 동기를 시켜 표본화 주파수를 추출함을 특징으로 한다.
이하 본 발명을 도면을 참조하여 상세히 설명한다.
제 3도는 본 발명에 따른 엔코오더의 회로도로서, 24분주회로(10)와, 동기검출기(12)와, 로우패스필터(14)와, 전압제어발진기(16)와, 203분주회로(18)로 구성된다. 전송주파수는 90.7645MH이고, 표본화주파수는 10.730768MHZ이다. 24분주회로(10)는 입력라인(20)으로 입력하는 표본화 주파수를 24분주하는 회로이다. 또한 203분주회로(18)는 라인(22)상의 전송주파수를 203분주하는 회로이며, 위상 검출기(12)는 전술한 24분주회로(10)와 203분주회로(18)에서 분주된 주파수를 비교하여 위상 및 주파수차에 해당하는 에러신호를 출력하여 로우패스필터(14)는 상기 에러신호를 입력하여 고주파 성분이 제거되고 전압제어발진기(16) 제어전압으로 제공된다.
전압제어발진기(16)는 상기 제어전압을 입력하여 에러전압을 감소시키는 방향으로 상기 전압제어발진기(16)의 출력을 조절한다. 따라서 위상검출기(12)에 입력하는 두 주파수는 같게되고 결국 전압제어 발진기에서 표본화주파수에 위상록크(Phase Lock)된 전송주파수를 출력하게 된다.
제4도는 본 발명에 따른 디코오더의 회로도로서 203분주회로(30)와 위상검출기(32)와 로우패스필터(34)와 전압제어발진기(36)와 24분주회로(38)로 구성된다.
제3도의 엔코오더 회로와 역으로 위상록크를 시킨다.
203분주회로(30)는 입력라인(40)으로 입력하는 재생된 전송주파수를 203분주하여 위상검출기(32)로 입력함과 동시에 전압제어발진기(36)로 부터 출력하는 신호를 위상검출기(32)에 입력하여 상기 203분주회로(30)의 출력주파수와 주파수 및 위상이 비교되고 에러신호가 상기 위상검출기(32)에서 출력한다.
따라서 로우패스필터는 상기 에러신호를 입력하여 고주파 성분을 제거하고 상기 에러신호에 대응하는 제어신호를 출력하여 전압제어발진기(36)에 입력시킨다. 전압제어발진기(36)는 상기 제어신호를 입력하여 에러를 감소시키는 방향으로 신호를 출력하는데 결국 상기 전송주파수를 203분주한 주파수에 위상록크가된 신호를 출력한다. 이 신호가 표본화 주파수가 되게 된다.
따라서 제3도의 엔코오더부에서 전송된 전송 주파수를 디코오더부에서 재생하여 입력하고 이 전송주파수에 록크된 표본화 주파수를 디코오더부에서 얻을 수 있게 된다.
전술한 바와 같이 본 발명은 엔코오더부에서 전송되는 전송주파수에 록크된 표본화 주파수를 디코오더부에서 재생하므로 엔코오더부의 표본화 주파수와의 미세한 변화가 없이 좋은 화질을 얻을 수 있게 되는 이점이 있게 된다.
Claims (1)
- 90M bps 디지탈 텔레비죤 코덱 시스템에 있어서, 엔코오더에서 표본화 주파수를 수신하여 제1분주하며 위상동기 루프에서 궤환하는 90M bps의 전송 주파수를 상기 제1분주 신호와 동일한 주파수를 갖도록 제2분주하여 상기 제1분주신호와 위상동기시킴으로서 90M bps의 전송 주파수를 발생하는 과정과, 디코더부에서 90M bps의 전송 주파수를 제 2분주하며 위상동기 루프를 통해 궤환되는 표본화 주파수를 제1분주하고 상기 제1분주신호와 제2분주신호를 위상동기 시킴으로써 표본화 주파수를 재생하는 과정으로 이루어짐을 특징으로 하는 디지탈 텔레비죤 코덱 시스템의 표본화 주과수 추출방식.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019860007000A KR900006473B1 (ko) | 1986-08-25 | 1986-08-25 | 디지탈 텔레비죤 코덱 시스템의 표본화 주파수 전송 및 추출방식 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019860007000A KR900006473B1 (ko) | 1986-08-25 | 1986-08-25 | 디지탈 텔레비죤 코덱 시스템의 표본화 주파수 전송 및 추출방식 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880003525A KR880003525A (ko) | 1988-05-17 |
KR900006473B1 true KR900006473B1 (ko) | 1990-08-31 |
Family
ID=19251887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019860007000A KR900006473B1 (ko) | 1986-08-25 | 1986-08-25 | 디지탈 텔레비죤 코덱 시스템의 표본화 주파수 전송 및 추출방식 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900006473B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100697190B1 (ko) * | 2000-12-01 | 2007-03-21 | 엘지이노텍 주식회사 | 영상신호 제어장치 |
-
1986
- 1986-08-25 KR KR1019860007000A patent/KR900006473B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR880003525A (ko) | 1988-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5587743A (en) | Signal processors for transparent and simultaneous transmission and reception of a data signal in a video signal | |
US5410360A (en) | Timing control for injecting a burst and data into a video signal | |
US5831679A (en) | Network for retrieval and video transmission of information | |
US6661846B1 (en) | Adaptive clocking mechanism for digital video decoder | |
GB2398956A (en) | Video device synchronisation | |
US4626913A (en) | Chroma burst derived clock regenerator for teletext decoder | |
KR890006090A (ko) | 디지탈 비디오 신호처리회로 | |
KR100238287B1 (ko) | 프레임 동기 장치 및 그 방법 | |
US5289508A (en) | Clock information transmitting device and clock information receiving device | |
US4100567A (en) | Compensating time-based errors in a reproduced video signal | |
US4468687A (en) | Television synchronizing signal reproducing apparatus | |
KR900006473B1 (ko) | 디지탈 텔레비죤 코덱 시스템의 표본화 주파수 전송 및 추출방식 | |
JPS6114705B2 (ko) | ||
JPS59224992A (ja) | 符号器および復号器 | |
KR930000979B1 (ko) | 디지탈 텔레비젼 수상기의 메인클럭 발생회로 | |
JP2605435B2 (ja) | Pcm伝送装置とpcm受信装置およびディジタル・オーディオ・インターフェース・フォーマット・データ伝送装置とディジタル・オーディオ・インターフェース・フォーマット・データ受信装置 | |
JP2590723B2 (ja) | 映像信号のディジタル伝送システム | |
KR930009180B1 (ko) | 텔레비젼 방식 변환기 | |
KR940008850B1 (ko) | 디지탈 영상처리 장치의 클럭 발생 회로 | |
Kano et al. | Television frame synchronizer | |
JP3388331B2 (ja) | テレビジョン信号送信装置及び受信装置 | |
JP3129866B2 (ja) | アスペクト比変換装置 | |
JPS59143483A (ja) | Pcmハイアラ−キのpcmクロツク信号からビデオクロツク周波数を導出する装置 | |
Poimboeuf | High Definition Stripping, Genlock, and Timing Regeneration for Multiple Formats of High Definition Video & Film | |
JPS62271522A (ja) | クロツク抽出回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20010724 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |