KR900006420Y1 - State signal displaying circuit for video camera - Google Patents
State signal displaying circuit for video camera Download PDFInfo
- Publication number
- KR900006420Y1 KR900006420Y1 KR2019870006138U KR870006138U KR900006420Y1 KR 900006420 Y1 KR900006420 Y1 KR 900006420Y1 KR 2019870006138 U KR2019870006138 U KR 2019870006138U KR 870006138 U KR870006138 U KR 870006138U KR 900006420 Y1 KR900006420 Y1 KR 900006420Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- output
- comparator
- gate
- video camera
- Prior art date
Links
- 230000001360 synchronised effect Effects 0.000 claims description 7
- 239000002131 composite material Substances 0.000 claims 1
- 239000003990 capacitor Substances 0.000 description 9
- 230000003321 amplification Effects 0.000 description 4
- 230000008878 coupling Effects 0.000 description 4
- 238000010168 coupling process Methods 0.000 description 4
- 238000005859 coupling reaction Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 238000003199 nucleic acid amplification method Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000000926 separation method Methods 0.000 description 3
- 206010065042 Immune reconstitution inflammatory syndrome Diseases 0.000 description 1
- 230000003245 working effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N23/00—Cameras or camera modules comprising electronic image sensors; Control thereof
- H04N23/60—Control of cameras or camera modules
- H04N23/63—Control of cameras or camera modules by using electronic viewfinders
- H04N23/633—Control of cameras or camera modules by using electronic viewfinders for displaying additional information relating to control or operation of the camera
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Viewfinders (AREA)
Abstract
내용 없음.No content.
Description
제1도는 본 고안의 회로도.1 is a circuit diagram of the present invention.
제2도는 본 고안의 각부 파형도.2 is a waveform diagram of each part of the present invention.
제3도는 본 고안의 라인 선택부의 진리표.3 is a truth table of the line selection unit of the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 톱니파 발생부 10 : 비교부1: Sawtooth wave generation unit 10: Comparison unit
20 : 라인선택부 30 : 동기 분리부20: line selection section 30: synchronization separation section
40 : 출력부 IC1: 비교기40: output unit IC 1 : comparator
IC2, IC3, IC5, IC7: 앤드게이트 IC4: 8비트 카운터IC 2 , IC 3 , IC 5 , IC 7 : Andgate IC 4 : 8-bit counter
IC6: 익스크루시브 오아게이트 IC8: 노아게이트IC 6 : Exclusive Oagate IC 8 : Noagate
IC9: 오피 앰프 IC10: 아날로그 스위치IC 9 : Op Amp IC 10 : Analog Switch
IC11, IC12: 인버터 TR1,TR2: 트랜지스터IC 11 , IC 12 : Inverter TR 1 , TR 2 : Transistor
VR1, VR2: 가변저항 R1-R9: 저항VR 1 , VR 2 : Variable resistor R 1- R 9 : Resistance
C1-C4: 콘덴서C 1 -C 4 : Capacitor
본 고안은 비디오 카메라에 있어서, 줌(ZOOM)렌즈의 줌위치와 포커스(FOCUS) 및 조리개(IRIS)의 조작 위치등을 뷰우파인더(VIEW FINDER) 상에 막대 그래프 형식으로 표시해 주도록한 비디오 카메라의 상태 신호 표시회로에 관한 것이다.The present invention provides a video camera in which a zoom position of a zoom lens, a focal position, and an operating position of an iris are displayed in a bar graph format on a viewfinder. It relates to a signal display circuit.
일반적으로 비디오 카메라의 상태 신호를 뷰우파인더 상에 나타내주는 방법에 있어서, 문자 발생기를 사용하여 상태신호를 문자화 하여 알려줄수 있으나, 이와 같이 비디오 카메라의 상태 신호(줌 렌즈의 줌 위치등)을 문자 발생기를 사용하여 문자로 나타낼 경우 처리데이타량이 많아져 데이타 처리에 어려움이 있으며, 또한 처리된다 하더라도 뷰우파인더상에 줌 위치 등이 숫자로 표시되므로써 사용자가 비디오 카메라의 상태를 쉽게 인식하지 못하게 되는 어려움이 따르는 것이었다.In general, in the method of displaying the status signal of the video camera on the viewfinder, it is possible to inform the status signal by using the character generator. However, the status signal of the video camera (such as the zoom position of the zoom lens) can be informed. In the case of using a letter, the amount of processing data increases, which makes it difficult to process the data.In addition, even if it is processed, the zoom position is displayed numerically on the viewfinder so that the user cannot easily recognize the state of the video camera. Was.
종래에는 상기된 문제점으로 인하여 줌 위치등의 정보를 뷰우 파인더상에 나타내주지 못하게 되어 비디오 카메라의 사용자는 손끝에 의한 감각에 의존하여 촬영하거나 줌 렌즈의 줌 위치를 눈으로 확인해 가며 촬영해야만 되므로써 신속한 촬영이나 연속적인 촬영등이 힘들어 적절한 촬영기법 구사에 어려움이 많은 것이었다.Conventionally, due to the above-described problems, it is not possible to display information such as the zoom position on the viewfinder, so that the user of the video camera may shoot depending on the sense of the fingertip or shoot while checking the zoom position of the zoom lens by eye. And continuous shooting was difficult, so there was a lot of difficulty in using proper shooting techniques.
본 고안은 이와같은 점을 감안하여 비디오 카메라의 뷰우 파인더 상에 줌 위치등의 제어 신호를 막대형 그래프로 표시해주어 사용자에게 신속하고 편리하게 촬영 정보를 제공해줄 수 있도록한 비디오 카메라의 상태 신호 표시회로에 관한 것으로써, 줌(ZOOM)량을 펄스로 바꾼 다음 뷰우 파인더상의 표시하고자 하는 부분에 라인 선택부를 이용하여 선정한 후 비디오 신호 100%의 화이트 신호를 더해서 화면상에 하얀 막대형으로 나타나도록 하였으며 또한 톱니파 발생부의 동작을 중지시켜 주어 사용자가 편리하게 줌 위치를 나타내는 막대그래프를 "온" "오프" 시킬 수 있도록 한 것이다.In view of the above, the present invention displays a control signal such as a zoom position on the viewfinder of the video camera as a bar graph to provide the user with shooting information quickly and conveniently. In this regard, the zoom amount is changed to pulse, then the line selector is selected on the part to be displayed on the viewfinder, and the white signal of 100% of the video signal is added so that it appears as a white bar on the screen. The operation of the sawtooth generator is stopped so that the user can conveniently turn on or off the bar graph indicating the zoom position.
즉 본 고안은 라인 선택부로 되는 선택되는 뷰우 파인더의 특정 위치에 줌 렌즈의 줌 위치를 하얀 막대형으로 나타내주도록 한 것으로서 줌 인(ZOOM IN)시에는 막대 그래프가 길어지고 줌 아우트(ZOOM OUT)시에는 막대 그래프가 짧아지게 하여 사용가 쉽게 줌 위치를 파악할 수 있도록 한 것이다.That is, the present invention is to display the zoom position of the zoom lens as a white bar at a specific position of the selected view finder which is a line selector. The bar graph becomes long when zooming in and when zoom out is zoomed out. The bar graph is shortened so that the zoom position is easy to use.
이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.This will be described in detail with reference to the accompanying drawings.
스위치(SW1)에 의하여 구동이 제어되는 톱니파 발생부(1)의 출력이 비교기(IC1)의 타측단자(-)에 인가되고 줌 위치에 따라 다른 직류 전압으로 인가되는 줌 상태값이 일측단자(+)에 인가되는 비교기(IC1)의 출력은 카메라 블랭킹 펄스가 인가되는 앤드게이트(IC2)의 입력측에 인가시키며 상기 앤드게이트(IC2)의 또 다른 입력측에는 라인선택부(20)에서 선택시킨 라인선택신호가 인가되게 비교부(10)를 구성한다.The output of the sawtooth wave generator 1 controlled by the switch SW 1 is applied to the other terminal (-) of the comparator IC 1 , and the zoom state value to which different DC voltages are applied depending on the zoom position is one side terminal. The output of the comparator IC 1 applied to the positive signal is applied to the input side of the AND gate IC 2 to which the camera blanking pulse is applied, and the line selector 20 is connected to the other input side of the AND gate IC 2 . The comparator 10 is configured to apply the selected line selection signal.
이때 스위치(SW1)는 줌 상태를 표시하는 막대그래프의 온/오프용 스위치이다.In this case, the switch SW 1 is a switch for turning on / off a bar graph indicating a zoom state.
그리고 수평 드라이브 펄스가 앤드게이트(IC3)를 통하여 클럭단자(CLK)로 인가되는 8비트 카운터(IC4)의 리셋트 단자(RST)에는 수직 드라이브 펄스를 인가시키고 상기 8비트 카운터(IC4)의 출력단자(Q1-Q4)에는 익스크루시브 오아게이트(IC6)와 앤드게이트(IC5)(IC7)를 연결하여 특정의 라인을 선택하는 선택신호를 비교부(10)에 인가시키며 8비트 카운터(IC4)의 또다른 출력단자(Q5-Q8)는 노아게이트(IC8)를 연결하여 앤드게이트(IC3)의 입력측에 카운트 중지신호를 인가시키게한 라인 선택부(20)를 구성하되 본 고안에서의 라인 선택신호는 262라인 중 13, 14번째 라인을 선택하도록 구성되었으며 본 고안에서의 8비트 카운터(IC4)의 출력 진리표는 제3도에 도시된 바와 같다.And a horizontal drive pulse the AND gate (IC 3) for through a clock terminal (CLK) the 8-bit counter is applied to the reset terminal (RST) of (IC 4) there was applied a vertical drive pulse the 8-bit counter (IC 4) The selector for selecting a specific line is connected to the comparator 10 by connecting an exclusive oar gate IC 6 and an AND gate IC 5 IC 7 to the output terminals Q 1 -Q 4 of the circuit. Another output terminal Q 5 -Q 8 of the 8-bit counter IC 4 is a line selector which connects the noar gate IC 8 to apply a count stop signal to the input side of the AND gate IC 3 . 20), but the line selection signal of the present invention is configured to select the 13th and 14th lines of the 262 lines, and the output truth table of the 8-bit counter IC 4 in the present invention is shown in FIG.
또한, 모니터 비디오 신호는 커플링 콘덴서(C1)와 전류제한용 저항(R3)을 통하여 저항(R4)(R5)으로 바이어스 되는 트랜지스터(TR1)의 베이스에 인가시키고 증폭도 결정용 저항(R6)이 연결된 트랜지스터(TR1)의 에미터 출력은 커플링 콘덴서(C2)와 미분용 콘덴서(C3) 및 저항(R7)(R8)을 통하여 동기 분리용 트랜지스터(TR2)의 베이스에 인가시키며 증폭도 결정용 저항(R9)과 이득 증폭용 콘덴서(C4)가 연결된 트랜지스터(TR2)의 콜렉터 출력은 인버터(IC12)를 통하여 출력부(40)에 인가되게 동기 분리부(30)를 구성한다.In addition, the monitor video signal is applied to the base of the transistor TR 1 biased to the resistor R 4 (R 5 ) through the coupling capacitor C 1 and the current limiting resistor R 3 , and to determine the amplification degree. The emitter output of transistor (TR 1 ) connected with resistor (R 6 ) is a synchronous separation transistor (TR) through coupling capacitor (C 2 ), differential capacitor (C 3 ) and resistor (R 7 ) (R 8 ). 2 ) the collector output of the transistor TR 2 , which is applied to the base of the amplifier and is connected to the resistor R 9 for determining the amplification degree and the capacitor C4 for gain amplification, is applied to the output unit 40 through the inverter IC 12 . The synchronization separator 30 is configured.
그리고 비교부(10)의 앤드게이트(IC2)의 출력은 전압가변용 가변저항(VR1)을 통한후 전압가변용 가변저항(VR2)을 통하여 인가되는 동기분리부(30)의 출력과 함께 가산기인 오피앰프(IC9)의 일측단자(+)에 인가되고 타측단자(-)에 저항(R1)(R2)이 연결된 오피앰프(IC9)의 출력과 모니터 비디오 신호는 비교부(10)의 출력신호에 의하여 각 채널 신호를 선택하는 아날로그 스위치(IC10)를 통하여 뷰우 파인더에 인가되게 출력부(40)를 구성한다.The output of the AND gate IC 2 of the comparator 10 is added together with the output of the synchronous separator 30 applied through the voltage variable variable resistor VR 1 and then applied through the voltage variable variable resistor VR 2 . an operational amplifier (IC 9) is applied, and the other terminal to one terminal (+) of (-) output to the monitor video signal of the resistor (R 1) operational amplifier (IC 9) (R 2) is connected to the comparison unit (10 The output unit 40 is configured to be applied to the viewfinder through an analog switch IC 10 that selects each channel signal by the output signal of the control panel.
이때 아날로그 스위치(IC10)의 각 채널 스위칭 신호로 비교부(10)의 출력이 인가되게 되며 인버터(IC11)에 의하여 각 채널 스위칭이 교번적으로 행하여 지게 된다.At this time, the output of the comparator 10 is applied to each channel switching signal of the analog switch IC 10 , and each channel switching is alternately performed by the inverter IC 11 .
그리고 외부단자(AUX)는 카메라 정보만을 디스플레이 하는 모니터나 기타의 장비를 위하여 구성한 것이다.The external terminal (AUX) is configured for a monitor or other device displaying only camera information.
이와 같이 구성된 본 고안의 작용효과를 제2도를 참고로 하여 상세히 살펴본다.The working effect of the present invention configured as described above will be described in detail with reference to FIG.
먼저 줌 렌즈의 줌 위치에 따라 각기 다른 직류 전압으로 인가되어지는 줌 상태 값은 제2도의 (가)에서와 같이 VA 전압으로 비교기(IC1)의 일측단자(+)에 인가되며 상기 비교기(IC1)의 타측단자(-)에는 톱니파 발생부(1)에서 발생되는 톱니파 신호가 제2도의 (가)에서와 같이 VB 전압으로 인가되므로써 비교기(IC1)의 출력측으로는 VA 전압과 VB 전압의 비교 전압인 제2도의 (나)와 같은 VC 전압이 출력되어 앤드게이트(IC2)의 입력측에 인가되게 된다.First, the zoom state value applied to different DC voltages according to the zoom position of the zoom lens is applied to one terminal (+) of the comparator IC 1 as VA voltage as shown in FIG. 1 ) The sawtooth wave signal generated by the sawtooth wave generator 1 is applied to the other terminal (-) of VB voltage as shown in (a) of FIG. 2 so that the output of the comparator IC 1 A VC voltage as shown in FIG. 2B as a comparison voltage is output and applied to the input side of the AND gate IC 2 .
이때 톱니파 발생부(1)는 스위치(SW1)를 "온"시키면 동작되고 "오프"시키면 동작되지 않게 하므로써 사용자가 스위치(SW1)를 이용해야 뷰우 파인더에 표시되는 줌 상태 표시를 "온" 시킬수도 "오프"시킬수도 있다.At this time, the sawtooth wave generator 1 is operated when the switch SW 1 is turned "on", and is not operated when the switch SW 1 is turned "off" so that the user can use the switch SW 1 to turn on the zoom status display displayed in the viewfinder. It can be turned on or off.
또한 앤드게이트(IC2)의 다른 입력측으로는 제2도의 (아)와 같은 카메라 블랭킹 펄스가 인가되며 앤드게이트(IC2)의 또 다른 입력측으로는 라인 선택부(20)에서 출력되는 제2도의 (다)에서와 같은 출력이 인가되게된다.On the other input side of the AND gate IC 2 , a camera blanking pulse as shown in FIG. 2A is applied, and on the other input side of the AND gate IC 2 , the second blank output from the line selector 20 is applied. The output as in (c) is applied.
따라서 앤드게이트(IC2)의 입력측으로는 제2도의 (b)(c)(h)와 같은 신호가 인가되고 이들 신호는 논리곱되어 앤드게이트(IC2)의 출력측으로는 제2도의 (i)와 같은 스위칭 펄스가 출력되게 된다.Accordingly, a signal such as (b) (c) (h) of FIG. 2 is applied to the input side of the AND gate IC2, and these signals are ANDed together to thereby output (i) of FIG. 2 to the output side of the AND gate IC 2 . A switching pulse such as
한편 라인 선택부(20)의 8비트 카운터(IC4)는 리셋트 단자(RST)로 제2도의 (라)와 같은 수직 드라이브 펄스가 인가되므로 상기 수직 드라이브 펄스가 로우레벨일때 리셋트되게 하고 상기 수직 드라이브 펄스가 하이레벨로 인가될때 8비트 카운터(IC4)의 리셋트가 해제되어 앤드게이트(IC3)에 인가되는 제2도의 (사)에서와 같은 클럭 펄스에 의하여 카운트를 시작하게 된다.On the other hand, the 8-bit counter IC 4 of the line selector 20 is reset to the reset terminal RST so that the vertical drive pulse as shown in (d) of FIG. 2 is reset when the vertical drive pulse is at the low level. When the vertical drive pulse is applied to the high level, the 8-bit counter IC 4 is reset and starts counting by the clock pulse as shown in FIG. 2 (G) applied to the AND gate IC 3 .
이때 상기 앤드게이트(IC3)에는 제2도의 (마)에서와 같은 수평 드라이브 펄스와 제2도의 (바)에서와 같은 펄스가 인가되므로 8비트 카운터(IC4)의 클럭단자(CLK)에서는 제2도의 (사)에서와 같은 클럭 신호가 인가되게 된다.At this time, since the horizontal drive pulse as shown in (e) of FIG. 2 and the pulse as shown in (bar) of FIG. 2 are applied to the AND gate IC 3 , the clock terminal CLK of the 8-bit counter IC 4 is applied. The clock signal as in Fig. 2G is applied.
이와같은 8비트 카운터(IC4)의 출력 진리표는 제3도에 도시된 바와같다.The output truth table of this 8-bit counter IC 4 is as shown in FIG.
따라서 8비트 카운터(IC4)에서 카운트한 값이 본 고안에서 설정한 13과 14번째 (10진수값)가 되면 앤드레이트(IC7)의 출력측으로는 제2도의 (다)와 같은 파형을 출력시켜 앤드게이트(IC2)의 입력측에 인가시켜 주게되고 그 다음 카운터가 진행되어 출력단자(Q5-Q8)출력이 하이레벨이 되면 노아게이트(IC8)이 출력이 로우레벨이 되므로써 앤드게이트(IC3)의 출력으로는 제2도의 (g)와 같은 클럭 펄스가 출력되지 않아 8비트 카운터(IC4)는 카운터 동작은 중지하게 된다.Therefore, when the value counted in the 8-bit counter (IC 4 ) becomes the 13th and 14th (decimal value) set in the present invention, the waveform shown in (C) of FIG. 2 is output to the output side of the AND (IC 7 ). If the output of the output terminals Q 5 -Q 8 is high level, the NOA gate IC8 becomes low level, and then the AND gate (IC 2 ) is applied to the input side of the AND gate IC 2 . The output of IC 3 ) does not output a clock pulse as shown in (g) of FIG. 2, so that the 8-bit counter IC 4 stops the counter operation.
따라서 앤드게이트(IC2)에서는 제2도의 (b)(c)(h)와 같은 신호를 논리곱하여 제2도의 (i)와 같은 파형을 출력시키게 되며 이러한 제2도의 (i)와 같은 파형은 전압 가변용 가변저항(VR1)을 통하여 오피앰프(IC9)의 일측단자(+)에 인가되게 된다.Therefore, the AND gate IC 2 outputs a waveform as shown in (i) of FIG. 2 by logically multiplying a signal as shown in FIG. 2 (b) (c) (h). It is applied to one terminal (+) of the operational amplifier IC 9 through the voltage variable variable resistor VR 1 .
한편 모니터 비디오 신호는 아날로그 스위치(IC10)의 B채널(B CH)에 인가됨과 동시에 커플링 콘덴서(C1)와 전류 제한용 저항(R3)을 거친후 저항(R4)(R5)으로 바이어스 되는 트랜지스터(TR1)의 베이스에 인가되므로서 에미터 폴로워로 동작하는 트랜지스터(TR1)에서 증폭된후 커플링 콘덴서(C2)와 저항(R7) 및 미분용 콘덴서(C3)를 통하여 트랜지스터(TR2)의 베이스에 인가되게 된다.Meanwhile, the monitor video signal is applied to the B channel (B CH) of the analog switch (IC 10 ) and simultaneously passes through the coupling capacitor (C 1 ) and the current limiting resistor (R 3 ) and then the resistor (R 4 ) (R 5 ). Is applied to the base of the transistor TR 1 biased by the transistor and is amplified by the transistor TR 1 operating in the emitter follower, and then the coupling capacitor C 2 , the resistor R 7 , and the differential capacitor C 3. Is applied to the base of the transistor TR 2 .
그리고 콜렉터측에 저항(R9)과 콘덴서(C4)가 연결된 동기 분리용 트랜지스터(TR2)에서는 모니터 비디오 신호중에서 동기신호를 분리시켜 인버터(IC12)에서 반전시킨후 전압 가변용 가변저항(VR2)을 통하여 오피앰프(IC9)의 일측단자(+)에 인가시키므로써 증폭도를 결정하는 저항(R1)(R2)이 연결된 오피앰프(IC9)에서는 가변저항(VR1)(VR2)을 거친 비교부(10)의 출력과 동기 분리부(30)의 출력을 비반전 합성시켜 제2도의 (차)에서와 같은 VF 신호를 출력시킨다.In the synchronous separation transistor TR 2 having the resistor R 9 and the capacitor C 4 connected to the collector side, the synchronous signal is separated from the monitor video signal and inverted by the inverter IC 12 . VR 2) the operational amplifier (resistance to the IC 9) written because applied to one terminal (+) determines the amplification degree (R 1) (R 2) a variable resistor (VR 1), the operational amplifier (IC 9) is connected via the ( The output of the comparator 10 and the output of the synchronous separator 30 that have passed through VR 2 ) are non-inverted synthesized to output a VF signal as shown in FIG. 2 (difference).
따라서 제2도의 (차)에서의 VF 신호인 오피앰프(IC9)의 출력은 아날로그 스위치(IC10)의 A채널(A CH)에 인가되고 모니터 비디오 신호는 아날로그 스위치(IC10)의 B채널(B CH)에 인가되므로 비교부(10)의 앤드게이트(IC2)의 출력인 제2도의 (자)에서와 같은 스위칭 신호에 의해서 스위칭 동작이 제어되는 아날로그 스위치(IC10)의 출력측으로는 제2도의 (차)에서와 같은 Vo신호가 출력되게 되므로써 이를 뷰우 파인더에 인가시키면 뷰우 파인더에서는 13과 14번째 라인에 줌 렌즈의 위치가 하얀 막대 그래프로 표시되어지게 되는 것이다.Thus, B-channel of the second degree (order) VF signal of the operational amplifier (IC 9) The output is an analog switch A channel (A CH) is monitored video signal is an analog switch (IC 10) on the (IC 10) of at (BCH) is applied to the output side of the analog switch IC 10 whose switching operation is controlled by the switching signal as shown in FIG. 2 (i) which is the output of the AND gate IC 2 of the comparator 10 . Since the Vo signal is output as shown in FIG. 2 (difference), when it is applied to the viewfinder, the position of the zoom lens is displayed as a white bar graph on the 13th and 14th lines of the viewfinder.
이때 비교부(10)의 출력이 하이레벨일때에는 A채널 (A CH)이 선택되고 로우레벨일때는 B채널(B CH)이 선택되므로써 비교부(10)의 출력에 의하여 오피앰프(IC9)의 출력과 모니터 비디고 신호가 제2도의 (j)에서와 같이 합성되어 뷰우 인파인더로 출력되게 되는 것이다.The comparison when the output is high level in the section 10 A channel (A CH) is selected and a low level when the operational amplifier (IC 9) by the output of the B channel (B CH) is selected doemeurosseo comparison section 10 The output of the monitor and the video vigo signal are synthesized as shown in (j) of FIG. 2 and output to the viewfinder.
한편 본 고안 회로를 사용하면 비디오 카메라의 뷰우 파인더 상에 조리개(IRIS)나 포커스(FOCUS) 및 그 밖의 정보를 막대 그래프 형식으로 표시해 줄 수 있으며 또한 텔레비젼이나 모니터 화면상에도 정보를 막대 그래프로 나타내줄 수 있게 된다.On the other hand, the circuitry of the present invention can display the IRIS, FOCUS and other information in the bar graph format on the viewfinder of the video camera and also display the information on the TV or monitor screen as a bar graph. It becomes possible.
이상에서와 같이 본 고안은 비디오 카메라의 제어에 따른 입력 직류 상태값을 비교부에서 펄스화시켜 특정 라인을 선택하는 라인 선택부의 출력과 논리곱되고 동기분리부의 동기신호와 함께 출력부로 인가되어 합성된후 비교부의 출력으로 되는 아날로그 스위치를 통하여 뷰우 파인더상에 출력되도록 한 비디오 카메라의 상태 신호 표시회로도로써 비디오 카메라 사용자는 뷰우 파인더 상에서 각종 제어량을 막대 그래프 상태로 확인할 수 있어 신속하고 연속적인 촬영을 할 수 있으며 적절한 촬영기법을 구사할 수 있는 효과가 있는 것이다.As described above, the present invention pulses the input DC state value according to the control of the video camera in the comparator and logically multiplies with the output of the line selector for selecting a specific line, and is applied to the output with the sync signal of the sync separator. It is a circuit diagram showing the status signal of the video camera that is output on the viewfinder through an analog switch that is output to the comparator. Then, the video camera user can check various control amounts on the viewfinder in a bar graph state for quick and continuous shooting. It is effective to use proper shooting techniques.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019870006138U KR900006420Y1 (en) | 1987-04-24 | 1987-04-24 | State signal displaying circuit for video camera |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019870006138U KR900006420Y1 (en) | 1987-04-24 | 1987-04-24 | State signal displaying circuit for video camera |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880020805U KR880020805U (en) | 1988-11-30 |
KR900006420Y1 true KR900006420Y1 (en) | 1990-07-20 |
Family
ID=19262170
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019870006138U KR900006420Y1 (en) | 1987-04-24 | 1987-04-24 | State signal displaying circuit for video camera |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900006420Y1 (en) |
-
1987
- 1987-04-24 KR KR2019870006138U patent/KR900006420Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR880020805U (en) | 1988-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6490006B1 (en) | Chroma key system for discriminating between a subject and a background of the subject based on a changing background color | |
KR20000077461A (en) | Image display apparatus | |
JPS6389892A (en) | Controller for crt display device | |
KR900006420Y1 (en) | State signal displaying circuit for video camera | |
KR930007253A (en) | On-screen display circuit | |
US6333731B1 (en) | Apparatus for simultaneously displaying TV and PC images | |
US3502804A (en) | Video monitor indicating means | |
JPH0591073U (en) | Screen display device for zoom adjustment position of camera-integrated video tape recorder | |
JPS6468181A (en) | Video camera | |
US4567520A (en) | Television circuit arrangement for determining in a video signal frame periods comprising two field periods | |
JPH0837619A (en) | Video signal mixing device | |
KR0164527B1 (en) | Circuit for controlling input-polarity of synchronization signals | |
JPS58709B2 (en) | 100% of the time | |
KR900005149Y1 (en) | Control graphic displayer of video system control signal | |
KR910006315Y1 (en) | Screen division circuit | |
KR200159191Y1 (en) | Roll free circuit on analog video swicher | |
JPH03201878A (en) | Camera having af and ae area setting means | |
KR860000729Y1 (en) | Channel selection indicating circuit | |
KR900007983Y1 (en) | Color bar pulse generator for video carmera | |
JPH0117897Y2 (en) | ||
KR950007512Y1 (en) | Input signal automatic selection circuit | |
KR930015724A (en) | Curtain function control of video camera | |
KR0143052B1 (en) | Video camera with electronic view finder | |
KR950001174B1 (en) | Auto-cutout circuit of input signal | |
KR910003673Y1 (en) | Vertical center automatic control circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20000629 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |