KR900004893B1 - 레이저 프린터의 이미지 발생장치 - Google Patents
레이저 프린터의 이미지 발생장치 Download PDFInfo
- Publication number
- KR900004893B1 KR900004893B1 KR1019870013434A KR870013434A KR900004893B1 KR 900004893 B1 KR900004893 B1 KR 900004893B1 KR 1019870013434 A KR1019870013434 A KR 1019870013434A KR 870013434 A KR870013434 A KR 870013434A KR 900004893 B1 KR900004893 B1 KR 900004893B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- terminal
- data
- signal
- output terminal
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K15/00—Arrangements for producing a permanent visual presentation of the output data, e.g. computer output printers
- G06K15/02—Arrangements for producing a permanent visual presentation of the output data, e.g. computer output printers using printers
- G06K15/12—Arrangements for producing a permanent visual presentation of the output data, e.g. computer output printers using printers by photographic printing, e.g. by laser printers
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Optics & Photonics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Fax Reproducing Arrangements (AREA)
- Laser Beam Printer (AREA)
- Dot-Matrix Printers And Others (AREA)
Abstract
내용 없음.
Description
제1도는 본 발명의 이미지 발생장치 블록도.
제2도는 제1도의 상세회로도.
제3도는 제2도의 각부 출력파형도.
* 도면의 주요부분에 대한 부호의 설명
10 : 마이크로프로세서 20 : 비디오메모리
31,32 : 데이터래치 41,42 : 시프트레지스터
50 : 비디오데이터 인출제어신호발생부
51 : 카운터 61 : 디엠에이
NOR1-NOR3 : 노아게이트 FF1,FF2 : 플립플롭
I1-I4 : 인버터 NAND1,NAND2 : 낸드게이트
본 발명은 레이저 프린터의 이미지 발생장치에 관한 것으로, 특히 입력데이터로부터 비디오 신호를 만들어 주기 위한 이미지 발생장치에 관한 것이다.
일반적으로 레이저 프린터 이미지 발생장치는 이미지를 생성시키기 위한 마이크로 프로세서, 이미지 데이터를 기억하기 위한 비디오메모리 및 비디오메모리로부터 레이저빔의 스캔에 동기되어서 비디오데이터를 인출하기 위한 비디오데이터인출회로 등으로 구성되어 있다. 여기서, 비디오데이터를 비디오램으로부터 인출하기 위한 종래와 회로는 카운터 등의 티티엘(TTL) 게이트로 구성되었다.
그런데, 카운터 등의 티티엘 게이트로 비디오 데이터 인출부를 구성하면, 마이크로프로세서에서 이미지데이터를 생성해서 비디오메모리에 기억시키는 동작은 어느 장치에서든지 동일하게 되고, 이후 레이저프린터의 엔진(Engine)부로부터 수평동기신호 즉, 빔시작신호를 받아 그로부터 스캔시작신호를 만들고, 이 스캔시작신호로 도트클럭을 메스킹하다가 스캔이 시작됨에 따라 도트클럭이 만들어져 카운터의 트리거입력으로 인가되고, 이 카운터의 출력이 비디오데이터의 인출어드레스가 된다. 또 이때 마이크로프로세서는 빔시작신호로부터 인터럽트를 받아 스캔시작신호가 "+"의 상태로 되기 이전에 비디오인출어드레스의 상위 어드레스를 프리세트하고, 또 비디오램으로부터 데이터를 읽어내기 위한 여러 가지 제어신호들을 도트클럭 및 카운터출력으로부터 게이트들에 의해 하드웨어적으로 생성하며, 이때 마이크로프로세서가 비디오램을 억세스하지 못하게 정지(Halt) 상태로 하거나 마이크로프로세서로부터 버스를 차단하기 위한 회로가 필요하게 된다.
한편, 카운터 등의 티티엘 게이트로 비디오인출부를 구성할 경우 디엠에이(Direct Memory Access)를 사용하는 경우보다 원가가 절감되는 장점은 있으나, 회로의 구조가 복잡하게 되고, 융통성이 떨어지며, 데이터 인출부에서 비디오 메모리를 억세스할 때 스캔시작신호가 정(+)의 상태일 동안은 마이크로프로세서에서 비디오메모리를 억세스할 수 없는 결점이 있었다.
본 발명은 이와 같은 종래의 결점을 해결하기 위하여, 데이터인출시에만 디엠에이에서 비디오메모리를 억세스하고, 그 밖의 시간에서는 마이크로프로세서에서 비디오메모리를 관장하여 비디오메모리에 대한 마이크로프로세서의 활용시간을 최대한 늘릴 수 있는 간단한 구조의 이미지 발생장치를 창안한 것으로. 이를 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.
제1도는 본 발명의 이미지 발생장치 블록도로서 이에 도시한 바와 같이, 컴퓨터로부터 데이터를 받아 그 데이터로부터 이미지데이터를 만들고, 전체적인 프로세스의 제어를 관장하는 마이크로프로세서(10)와, 이미지데이터를 기억하기 위한 비디오메모리(20)와, 그 비디오메모리(20)로부터 데이터를 인출하여 비디오신호를 만들기 위한 데이터래치(30) 및 시프트레지스터(40)와, 상기 데이터래치(30) 및 시프트레지스터(40)에서 필요로 하는 제어신호를 만들어 주기 위한 비디오데이터 인출제어신호 발생부(50) 및 디엠에이(60)로 구성한다.
제2도는 상기 제1도 비디오데이터 인출제어신호 발생부(50)의 상세회로도로서 이에 도시한 바와 같이 디엠에이(60)의 어드레스스트로브신호() 및 전송요청인지신호()가 노아게이트(NOR1)의 입력단자에 인가되게 접속함과 아울러 데이터통신제어신호()가 인버터(I1)를 통해 그 노아게이트(NOR1)의 다른 입력단자에 인가되게 접속하여, 그의 출력단자를 데이터래치(31),(32)의 로드단자(LE),(LE)에 접속하고, 도트클럭(DCLK)이 카운터(51)의 클럭단자(CP) 및 시프트레지스트(41),(42)의 클럭단자(CP),(CP)에 인가되게 접속하여, 그 카운터(51)의 출력단자(Q0,Q1,Q2)를 노아게이트(NOR3)를 통하여 낸드게이트(NAND2)의 일측 입력난자에 접속함과 아울러 그 출력단자(Q0,Q2)는 직접, 출력단자(Q1)는 인버터(12)를 통해 노아게이트(NOR2)의 입력단자에 접속하며, 이 노아게이트(NOR2)의 출력단자를 낸드게이트(NAND1)의 일측입력단자에 접속한다. 또, 상기 카운터(51)의 출력단자(Q2)를 인버터(I3)를 통해 플립플롭(FF2)의 클럭단자(CP)에 접속하여, 그의 출력단자(Q)를 상기 낸드게이트(NAND1),(NAND2)의 타측입력단자 및 플립플롭(FF1)의 클럭단자(CP)에 공통접속하고, 그 플립플롭(FF1)의 출력단자(Q)를 상기 시프트레지스터(41),(42)의 리세트단자(),()에 접속하고, 낸드게이트(NAND1)의 출력단자를 상기 디엠에이(60)의 전송요청신호()단자에 접속하며, 낸드게이트(NAND2)의 출력단자를 상기 시프트레지스터(41),(42)의 로드단자(),()에 접속하고, 스캔시작 신호(505)는 상기 카운터(51)의 리세트단자(R) 및 상기 플립플롭(FF1),(FF2)의 리세트단자(),()에 공통 인가되게 접속하여 구성한 것으로, 도면의 설명중미설명 부호 14는 인버이고,는 비디오데이터 출력신호이다.
이와 같이 구성된 본 발명의 작용효과를 상세히 설명하면 다음과 같다. 마이크로프로세서(10)에서 한 페이지분의 이미지데이터를 비디오메모리(20)내에 기억시킨 후 엔진부로 프린팅의 시작을 알리면 엔진부에서 수직 밑 수평동기신호인 빔시작신호가 인가되고, 그 빔시작신호에 의해 도트클럭(DCLK) 및 스캔시작 신호(SOS)가 만들어진다.
이때 마이크로프로세서(10)는 상기 빔시작신호로부터 인터럽트를 받아 스캔시작신호(SOS)가 고전위 상태로 되기 이전에 스캔시작 어드레스 및 데이터인출개수, 동작모드 등의 정보를 디엠에이(60)에 프리세트한다. 이후 디엠에이(60)는 전송요청신호()가 인가될 때마다 한 개의 워드를 비디오메모리(20)로부터 데이터래치(31),(32)에 로드(Load)시키고, 이후 그 데이터래치(31),(32)에 로드된 이미지데이터는 시프트레지스터(41),(42)에서 도트클럭(DCLK)에 동기되어 직렬데이터신호로 변환된 후 인버터(14)를 통해 비디오데이터출력신호()로 출력된다.
이 과정을 제3도의 파형도를 참조하여 보다 상세히 설명한다. 스캔시작신호(SOS)가 제3a도에 도시한 바와 같이 고전위상태로 되면 카운터(51) 및 플립플롭(FF1),(FF1)이 리세트 상태에서 해제되고, 또 이전 상태에서 저전위 상태의 스캔시작신호(SOS)에 의해 매스킹되어 있는 도트클럭(DCLK)이 제3b도에 도시한 바와 같이 출력되어 카운터(51)의 클럭단자(CP) 및 시프트레지스터(41),(42)의 클럭단자(CP),(CP)에 인가된다. 따라서, 카운터(51)는 도트클럭(DCLK)을 계수하여 그의 출력단자(Q0),(Q1),(Q2)에 제3c,d,e도에 각각 도시한 바와 같은 파형신호가 출력된다. 이 카운터(51)의 출력단자(Q2)에서 출력된 신호는 인버터(I3)에서 반전되어 플립플롭(FF2)의 클럭단자(CP)에 인가되므로 그 클럭단자(CP)에 저전위 신호가 인가될 때마다 그의 출력신호는 반전되어 그의 출력단자(Q)에 제3f도에 도시한 바와 같은 파형신호()가 출력되어 낸드게이트(NAND1),(NAND2)의 입력단자 및 플립플롭(FF1)의 클럭단자(CP)에 인가된다.
이에 따라 플립플롭(FF1)의 출력단자(Q)에는 제3g도에 도시한 바와 같은 파형의 스캔시작시호(SOS')가 출력되어 시프트레지스터(41).(42)의 리세트단자(),()에 인가되므로 그 시프트레지스터(41),(42)는 그의 리세트단자(),()에 고전위 신호가 인가될 때 리세트 상태에서 해제된다.
한편, 상기 카운터(51)의 출력단자(Q0),(Q2)에서 출력된 신호는 노아게이트(NOR2)의 입력단자에 직접 인가되고 출력단자(Q1)에서 출력된 신호는 인버터(12)에서 반전되어 그 노아게이트(NOR2)의 입력단자에 인가되므로, 출력단자(Q0),(Q2) 신호가 저전위 상태이고 출력단자(Q1)의 신호가 고전위 상태일 경우에만 노아게이트(NOR2)에서 고전위신호가 출력되어 낸드게이트(NAND1)의 일측입력단자에 인가된다. 이에 따라, 플립플롭(FF2)에서 고전위 신호가 출력되고, 노아게이트(NOR2)에서 고전위 신호가 출력되는 동안만 낸드게이트(NAND1)에 제3i도에 도시한 바와 같이 저전위 신호가 출력되어 디엠에이(60)에 전송요청 신호()로 인가된다.
또, 카운터(51)의 출력단자(Q0),(Q1),(Q2)에 출력된 신호는 노아게이트(NOR3)의 입력단자에 인가되므로, 그 출력단자(Q0),(Q1),(Q2)의 신호가 모두 저전위 상태일 때 그 노아게이트(NOR3)에서 고전위 신호가 출력되어 낸드게이트(NAND2)의 입력단자에 인가된다. 이와 같이 노아게이트(NOR3)에서 고전위 신호가 출력되고 플립플롭(FF2)의 출력단자(Q)에 고전위 신호가 출력되는 동안만 낸드게이트(NAND2)의 출력단자에 제3h도에 도시한 바와 같이 저전위 신호가 출력되어 시프트레지스터(41),(42)가 로드되고, 이에 따라 그 시프트레지스터(41),(42)에 입력된 병렬이미지데이터가 이후 입력되는 도트클럭(DCLK)에 동기되어 직렬이미지데이터로 변환된 후 인버터(14)를 통해 비디오데이터출력신호()로 출력된다. 여기서, 시프트레지스터(41),(42)는 제3b도 및 제3h도의 파형도에서 확인되는 바와 같이 도트클럭(DCLK)이 16개 발생될 때다 로드됨으로 비디오메모리(20)의 데이터가 워드(Word)인 16비트 단위로 하여 그 시프트레지스터(41),(42)에서 직렬이미지데이터로 변환되어 출력된다.
한편, 시프트레지스터(41),(42)가 로드된 후 두 도트클럭(DCLK)이후에 낸드게이트(NAND1)에서 전송요청신호()인 저전위 신호가 출력되어 디엠에이(60)에 인가되므로 시프트 레지스터(41),(42)가 다시 로드되기 이전에 비디오메모리(20)의 해당워드 데이터를 데이터래치(31),(32)에 로드하게 된다.
즉, 디엠에이(60)의 전송요청신호()가 인가되면, 디엠에이(60)는 마이크로프로세서(10)에 버스를 관장하기 위하여 버스요구를 하게 되고, 이때 마이크로프로세서(10)가 버스를 놓아주면서 정지상태에 들어가면, 디엠에이(60)가 버스매스터(Bus Master)로 되어 어드레스버스와 데이터버스, 각종 제어신호들을 관장한다.
우선, 디엠에이(60)에서 해당 어드레스를 발생하여 비디오 메모리(20)의 어드레스를 지정함과 아울러 그를 알리는 어드레스스트로브신호()를 제3j도에 도시한 바와 같이 출력하고, 또 전송요청신호()를 인지했음을 알리는 전송요청인지신호()를 제3k도에 도시한 바와 같이 출력한다. 또한 이때 데이터통신제어신호()는 제3l도에 도시한 바와 같이 고전위 상태를 유지하여 인접버터(I1)에서 저전위 신호가 출력되고 있으므로 노아게이트(NOR1)의 출력단자에 제3n도에 도시한 바와 같이 고전위신호가 출력되어 데이터래치(31),(32)를 로드시키게 된다. 이에 따라 상기에서와 같이 어드레스가 지정되어 비디오메모리(20)에서 출력된 워드데이터가 데이터래치(31),(32)에 저장되어 시프트레지스터(41),(42)에 인가된다.
이후 비디오메모리(20)로부터 데이터인출제어신호()가 디엠에이(6)에 인가되면, 디엠에이(60)는 데이터통신 제어신호()를 제3m도에 도시한 바와 같이 출력하여 노아게이트(NOR1)의 출력신호를 제3n도에 도시한 바와 같이 저전위 상태로 만든 후 어드레스스트로브신호() 및 전공 요청인지신호(), 데이터통신제어신호()는 제3j,k,l도에 각각 도시한 바와 같이 초기상태로 되돌아간다.
이와 같이 데이터인출이 완료되면 디엠에이(60)는 버스를 놓아주고 마이크로프로세서(10)가 버스매스터가 되며, 이때 디엠에이(60)는 다음 전송요청신호()가 인지될 때까지 기다린다.
이상에서 상세히 선명한 바와 같이 본 발명은 비디오데이터 인출시에만 디엠에이에서 비디오메모리를 억세스하고, 그 밖의 시간에는 마이크로프로세서에서 비디오메모리를 관장함으로써 비디오메모리에 대한 마이크로프로세서의 활용시간을 최대한 늘릴 수 있게 되고, 또 디엠에이의 동작은 소프트웨어적으로 조정할 수 있으므로 융통성이 향상되며 또 비디오데이터 인출제어신호 발생부가 카운터 및 플립플롭, 수개의 게이트 등으로 구성되어 구조가 간단해지는 효과가 있게된다.
Claims (1)
- 디엠에이(60)에 전송요청신호()가 인가됨에 따라 비디오메모리(20)에서 워드데이터가 출력되어 데이터래치(31,32)에 래치되고, 이 데이터래치(31.32)에 래치된 병렬데이터는 시프트레지스터(41,42)에서 직렬데이터로 변환되어 출력되게 한 레이저프린터의 이미지 발생장치에 있어서, 상기 디엠에이(60)의 어드레스스트로브신호() 및 전송요청인지신호()는 인버터(I1)를 통하는 데이터통신제어신호()와 함께 노아게이트(NOR1)를 통해 상기 데이터래치(31,32)의 로드단자(LE)에 인가되게 접속하고. 도트플럭(DCLK)이 카운터(51) 및 상기 시프트레지스터(4142)의 클럭단자(CP)에 공통 인가되게 접속함과 아울러 스캔시작신호(SOS)가 그 카운터(51) 및 플립플롭(FF1,FF2)의 리세트단자()에 공통 인가되게 접속하며, 그 카운터(51)의 출력단자(Q0,Q1,Q2)를 노아게이트(NOR3)를 통해 낸드게이트(NAND2)의 일측입력단자에 접속하고, 출력단자(Q1)는 인버터(I2)를 통한 후 출력단자(Q0,Q2)와 함께 노아게이트(NOR2)를 다시 통해 낸드게이트(NAND1)의 일측입력단자에 접속하며, 그 출력단자(Q2)는 인버터(I3)를 통해 상기 플립플롭(FF2)의 클럭단자(CP)에 접속하여 그의 출력단자(Q)를 상기 낸드게이트(NAND1,NAND2)의 타측 입력단자 및 상기 플립플롭(FF1)의 클럭단자(CP)에 접속하며, 상기 플립플롭(FF1)의 출력단자(Q) 및 상기 낸드게이트(NAND2)의 출력단자를 상기 시프트레지스터(41,42)의 리세트단자() 및 로드단자()에 접속하고, 상기 낸드게이트(NAND1)의 출력단자를 상기 디엠에이(60)의 전송요청신호() 단자에 접속하여 구성된 것을 특징으로 하는 레이저 프린터의 이미지 발생장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870013434A KR900004893B1 (ko) | 1987-11-27 | 1987-11-27 | 레이저 프린터의 이미지 발생장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870013434A KR900004893B1 (ko) | 1987-11-27 | 1987-11-27 | 레이저 프린터의 이미지 발생장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890008721A KR890008721A (ko) | 1989-07-12 |
KR900004893B1 true KR900004893B1 (ko) | 1990-07-09 |
Family
ID=19266374
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870013434A KR900004893B1 (ko) | 1987-11-27 | 1987-11-27 | 레이저 프린터의 이미지 발생장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900004893B1 (ko) |
-
1987
- 1987-11-27 KR KR1019870013434A patent/KR900004893B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR890008721A (ko) | 1989-07-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4228430A (en) | CRT Display apparatus with changeable cursor indicia | |
US4328557A (en) | Processor circuit for video data terminal | |
CA1164577A (en) | Circuit to enable foreground and background processing in a word processing system with circuits for performing a plurality of independently controlled functions | |
CA1175926A (en) | Word processing system employing a plurality of general purpose processor circuits | |
US4387424A (en) | Communications systems for a word processing system employing distributed processing circuitry | |
KR920000455B1 (ko) | 인터페이스 장치 | |
US4604615A (en) | Image reproduction interface | |
US5001652A (en) | Memory arbitration for video subsystems | |
US5093902A (en) | Memory control apparatus for accessing an image memory in cycle stealing fashion to read and write videotex signals | |
KR900004893B1 (ko) | 레이저 프린터의 이미지 발생장치 | |
US4581611A (en) | Character display system | |
US4281393A (en) | Programmable computer terminal system | |
US4422070A (en) | Circuit for controlling character attributes in a word processing system having a display | |
JP2828643B2 (ja) | 直線描画装置 | |
EP0283565B1 (en) | Computer system with video subsystem | |
KR890005289B1 (ko) | 레이저 프린터의 비디오램 제어회로 | |
US4014017A (en) | System for editing characters | |
KR890003230Y1 (ko) | Crt 표시제어장치 | |
JPH0794173B2 (ja) | プリンタ制御装置 | |
KR920008225B1 (ko) | 디스플레이 문자 저장용 메모리 제어회로 및 방법 | |
KR960006372B1 (ko) | 메모리 제어방법 및 회로 | |
JPS6349236B2 (ko) | ||
KR940017592A (ko) | 메모리보드의 라이트 래치제어장치 | |
JPS62205421A (ja) | 文字表示制御方式 | |
JPS593569A (ja) | アクセス制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19941227 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |