KR890007275Y1 - 콤퍼지트/논-콤퍼지트 신호 호환용 회로 - Google Patents

콤퍼지트/논-콤퍼지트 신호 호환용 회로 Download PDF

Info

Publication number
KR890007275Y1
KR890007275Y1 KR2019860019808U KR860019808U KR890007275Y1 KR 890007275 Y1 KR890007275 Y1 KR 890007275Y1 KR 2019860019808 U KR2019860019808 U KR 2019860019808U KR 860019808 U KR860019808 U KR 860019808U KR 890007275 Y1 KR890007275 Y1 KR 890007275Y1
Authority
KR
South Korea
Prior art keywords
signal
composite
synchronous
sync
diode
Prior art date
Application number
KR2019860019808U
Other languages
English (en)
Other versions
KR880013077U (ko
Inventor
안영호
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860019808U priority Critical patent/KR890007275Y1/ko
Publication of KR880013077U publication Critical patent/KR880013077U/ko
Application granted granted Critical
Publication of KR890007275Y1 publication Critical patent/KR890007275Y1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음.

Description

콤퍼지트/논-콤퍼지트 신호 호환용 회로
제1도는 본 고안의 콤퍼지트 논-콤퍼지트 신호 호환용 회로도.
*도면의 주요 부분에 대한 부호의 설명
a : 영상신호부 b : 동기신호부
c : 동기신호선택회로부 A1,A2 : 보상회로부
R1-R15 : 저항 C1-C11 : 콘덴서
D1-D5 : 다이오드 DA : 차동증폭기
Buf1, Buf2 : 버피 SA : 동기 증폭기(sync-Amp)
SS : 동기 스트리퍼(sync stripper) SW : 동기신호선택 스위치
Q1,Q2 : 트랜지스터 In : 인버터
본 고안은 콤퍼지트/논-콤퍼지트(Composite Non-Compositer)신호 호환용 회로에 관한 것으로 특히 컴퓨터 단말 장치의 모니터에 입력되는 콤퍼지트 신호 또는 논-콤퍼지스트신호를 선택하여 어느 신호나 디스플레이 할수 있도록 하여 모니터에 호환성을부여 할수 있게 한 것이다.
일반 TV등에 있어서는 화면을 디스플레이 하도록 하는 영상신호가 1가지 형식으로 정해져 있다.
즉 한가지 신호선에 동기 펄스 및 영상신호가 함께 들어가 있어서 콤퍼지트 신호가 입력되면 동기 분리기에 의하여 수직과 수평주기로 동기가 분리되고 적절한 시간동안 영상이 들어가서 원하는 화상이 정상적으로 얻어 진다.
그런데 신호의 방법에는 이러한 콤퍼지트 신호 이외에 논-콤퍼지트 신호라 하여 동기 신호와 영상신호가 입력시 부터 분리되어 들어가는 방식이 있는데 컴퓨터 단말 장치인 모니터는 경우에 따라서 콤퍼지트 신호와 동시에 논-콤퍼지트 신호를 받아들여 디스플레이가 가능한 호환성의 가능이 요구되어 진다.
즉, 신호 방식에 관계없이 한대의 모니터로서 이중의 효과를 얻게하는 것이 바람직하다.
종래의 콤퍼지트/논-콤피지트 신호에 따라2가지의 부분이 바뀌는 방식을 사용함으로써 불필요한 회로 구성부분을 많이 포함하는 결점이 있었다.
본 고안은 이와 같은 종래의 결점을 해결하기 위해서 이루어진 것으로서, 콤퍼지트 영상신호와 논-콤퍼지트 영상 신호를 출력시키는 영상신호부와 동기 신호를 출력시키는 동기신호부 사이에 동시신호 선택회로 부를 연결하여 신호 구분에 관계없이 원활한 동기 신호 선택과 수평, 수직 동기신호를 분리할수 있도록 하여 모니터에 호환성을 부여할수 있게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다. 도면에 도시한 바와 같이 콤퍼지트 또는 논-콤퍼지트 영상신호를 출력시켜주는 영상신호부(가)와 동기신호를 출력시켜주는 동기신호부(나)와 상기 영상신호부(가)와 동시 신호부(나)사이에 동시 신호를 선택하는 동기신호 선택회로부(다)와 수평동기신호, 수직동기 신호를 분리시켜 주기위해 구성된 동기 증푹기(SA), 동기스트리퍼(SS), 보상회로(A2), 트랜지스터(Q1),(Q2) 및 인버터(In)를 각각 연결하여 구성한 것으로 상기 영상신호부(가)는 영상신호 입,출력 단자(V-IN),(V-OUT)와 콘덴서(C1), (C2), (C3-C5),저항(R1), (R3), (R6)으로 구성된 보상 회로부(A), (A1)와 차동증폭기(DA), 버퍼(DUf1), 저항(R4), (R5) 및 콘데서(C6)로 구성되고, 동기 신호부(나)는 동기신호 입력단자(S-IN)와 콘데서(C7) 및 버퍼(Buf2)로 구성되며 상기 동시 신호선택 회로부(다)는 다이오드(D1-D5)와 동기신호 선택스위치(SW) 및 저항(R7-R9),(R11)으로 구성된다.
도면에 도시한 부호증 V-SYNC는 수직 동기신호 출력단자이고, H-SYNC는 수평 동기신호 출력단자 VR은 동기 증폭기(SA)의 이득을 조절해 주기 위한 가변 저항이다.
이와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
먼저 모니터로부터 콤퍼지트 또는 논-콤퍼지트 영상신호가 입력단자(V-In)에 인가되면 인가된 영상신호는 콘데서(C1),(C2) 및 저항(R1)으로 구성된 보상회로부(A)를 통하여 차동증폭기(DA)에 입력된다.
여기서 차동증폭기(DA)는 2개의 트랜지스터 구성된 차등증폭기로서 상기 차동증폭기(DA)에서는 이에 입력된 신호를 증폭하고 이 증폭된 신호는 저항(R4)을 통하여 에미터 폴로워(Emitter Follower) 버퍼(BUf1)를 입력된다.
그리하여 버퍼증폭기(BUf1)에서는 상기 차동증폭기(DA)로 부터 출력신호를 증폭하여 출력시키게 되는데, 이때 저항(R5)에 의하여 부하가 걸린 출력신호는 콘덴서(C6)를 통해 커플링(Coupling)됨과 동시에 동기신호 선택회로부(다)내의 다이오드(D1)를 통하여 출력시키게 되는 한편 동기신호 입력단자(S-IN)에 입력된 동기신호는 콘덴서(C7)를 통해 버퍼(BUf2)입력단자에 입력되고 입력된 신호는 증폭되어 동기 신호 선택회로부(다)내의 다이오드(D4),(D5)의 캐소우드측에 인가된다.
이때 동기신호 선택 회로부 (다) 내의 동기 신호선택 스위치(SW)를 코퍼지트 동작상태로 접속시켰다고 가정하면 즉 동기신호 선택스위치(SW)가 접정단자(B)로 접속되었다고 가정되면 저원(Vcc)은 저항(R8)과 그의접점단자(B)를 통하여 다이오드(D5)를 순방향으로 바어어스(bias)시키며 이대 저항(R9)과 저항(R11)사이의 전압 분배작용으로 다이으도((D4)의 캐소우드 전압을 상승시킨다.
따라서, 버퍼(BUf2)는 역 바어어스 상태로 되어 도통되지 않는다.
한편, 상술한 바와 같이 버퍼(BUf1)로 부터 출력된 영상신호는 다이오드(D1)와 저항(R7)을 통해 다이오드(D2)의 캐소우드에 전압이 걸리게 되므로 다이오드(D2)와 다이오드(D4)의 애노우드 전압이 일정하게 유지되어 다이오드(D4)는 역 바이어스 상태가 되어 도통되지 않는다.
그러므로 버퍼(BUf2)와 다이오드(D4)를 통하여 영상 신호는 흐르지 않는다.
또한, 다이오드(D1)와 다이오드(D2)가 모두 순방향 상태에서는 버퍼(BUf1)로 부터의 콤포지트 영상출력신호의 로우 임피던스 경로가 만들어지기 때문에 이 콤피지트 신호는 다이오드 (D1),(D2)로 흐름동시에 콘덴서(C8)를 통하여 동기 증폭기(SA)에 입력되어 커플링 된다.
또한 동기선택 스위치(SW)가 논-콤퍼지트 동작 상태로 되어 있다고 가정하면 즉 동기신호 선택스취지(SW)가 접점단자(A)로 접속되었을때 전원(Vcc)은 저항(R7)과 역 바이어스 다이오드(D2)를 통해 전류가 흐르고 버퍼(BUf2)와 다이오드,(D4)순 바이어스 상태로 된다.
따라서 동기신호는 버퍼(BUf2)와 다이오드(D4)를 통하여 흐르게 되고 반면에 다이오드(D1)을 다이오드(D2)를 통하여 흐르지 못하게 되면 콘덴서(C8)를 통하여 동기 증폭기(SA)에 커플링 된다.
이때 동기 증폭기(SA)의 이득은 가변저항(VR)에 의하여 조절이 가능하다.
이 동기신호(sync)는 동기 증폭기(SA)에 의하여 증폭됨과 동시에 보상회로부(A2)를 통해 동기 스트리퍼(SS)로 공급되고 이때 동기 스트리퍼(Symc strippr)는 바이어스 되어 있다.
한편, 동기 스트리퍼(SS)에 인가되는 신호가 합성(Composite)일 경우 트랜지스터의 바이어스 관계로 신호기간 동안만 전도상태를 띠게 되므로 동기스트리퍼(SS)동기신호만 출력하게 된다.
따라서 동기스트리퍼(SS)는 트랜지스터(Q1)의 콜렉터에 포지티브 동기 신호를 공급하고 그의 에미터에는 네가티브 동기신호을 공급해주는 동기 분리기처럼 동작하게 된다.
그리하여 트랜지스터(Q1)의 에미터에서는 수평동기신호(H-SYNC)를 출력함과 아울러 인버터(IN)에 의하여 워상이 발전되어 수직 동기신호(V-SYNC)를 출력하고 따라서 트랜지스터(Q2)는 클램프 펄스 생성회로의 일부로써 클램프 펄스를 출력한다.
이상에서와 같이 동작되는 본 고안은 콤퍼지트 신호 및 논-콤퍼지트 신호에 관계없이 영상 신호와 동기신호부 사이에 동기 신호 선택회로부를 연결해 주므로써 모니터에 호환성을 갖게 됨은 물론 입력되는 신호에 따라 각각의 회로 구성을 할 필요가 없으므로 제품의 원가를 절감 시킬수 있는 이점을 제공해 줄수 있는 효과가 있는 것이다.

Claims (1)

  1. 콤퍼지트 논-콤퍼지트 영상 신호를 출력시켜주는 영상 신호부(가)와, 동기신호를 출력시켜주는 동기 신호부(나)사이에 동기 신호를 선택사는 다이오드(D-D5), 저항(R7-R9), (R11), 동기신호선택스위치(SW)로 구성된 동기신호 선택회부(다)와, 수평 동기신호, 수직동기 신호를 분리시켜 주기위해 구성된 동기증폭기(SA), 동기 스트리퍼(SS), 보상회로(A2), 트랜지스터(Q1),(Q2), 인버터(In)로 구성됨을 특징으로 하는 콤퍼지트/논-콤퍼지트 신호 호환용 회로.
KR2019860019808U 1986-12-11 1986-12-11 콤퍼지트/논-콤퍼지트 신호 호환용 회로 KR890007275Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860019808U KR890007275Y1 (ko) 1986-12-11 1986-12-11 콤퍼지트/논-콤퍼지트 신호 호환용 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860019808U KR890007275Y1 (ko) 1986-12-11 1986-12-11 콤퍼지트/논-콤퍼지트 신호 호환용 회로

Publications (2)

Publication Number Publication Date
KR880013077U KR880013077U (ko) 1988-08-29
KR890007275Y1 true KR890007275Y1 (ko) 1989-10-25

Family

ID=19257846

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860019808U KR890007275Y1 (ko) 1986-12-11 1986-12-11 콤퍼지트/논-콤퍼지트 신호 호환용 회로

Country Status (1)

Country Link
KR (1) KR890007275Y1 (ko)

Also Published As

Publication number Publication date
KR880013077U (ko) 1988-08-29

Similar Documents

Publication Publication Date Title
KR100600692B1 (ko) 차지 펌프 회로 및 증폭기
KR900004205A (ko) 문자다중방송수신이 가능한 컬러텔레비젼수상기
KR890007275Y1 (ko) 콤퍼지트/논-콤퍼지트 신호 호환용 회로
GB1372240A (en) Television display apparatus
JPH0759045B2 (ja) ビデオ信号処理システム
KR910019458A (ko) 텔레비젼 신호 처리 장치
KR840006585A (ko) 신호 샘플링 회로
KR870000730Y1 (ko) 직류분 재생회로
KR850003313Y1 (ko) 영상및 음성신호 절환 입출력회로
KR940002285Y1 (ko) 모니터용 영상 입력장치
KR0164527B1 (ko) 동기신호의 입력 극성 제어 회로
KR0124385B1 (ko) 온스크린디스플레이(osd) 위치보상장치
KR0130157B1 (ko) 모니터의 프리 런닝 주파수 제어 회로
JP3381111B2 (ja) ビデオ信号処理回路
KR880000408Y1 (ko) 모니터의 동기분리 및 귀선소거 회로
KR0127536B1 (ko) 진폭 제한 기능을 갖는 영상 신호 증폭 장치
KR950001174B1 (ko) 입력신호 자동절환회로
JPH026470B2 (ko)
KR930006988Y1 (ko) 동기신호 분리회로
US5999221A (en) Horizontal synchronization pulse generation circuit
KR920001801Y1 (ko) 모니터의 동기 극성 합성회로
KR970006271Y1 (ko) Vcr에서의 자막신호 안정화 회로
KR890003769B1 (ko) 텔레비죤 방송선국 집적회로
KR930000458Y1 (ko) 모니터의 수직사이즈 자동 보정 회로
KR910009594Y1 (ko) 케이블 길이 및 험노이즈 보상기능을 가진 휘도 및 색신호의 분리회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20000929

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee