KR890003480B1 - 동기신호 극성 안정화 회로 - Google Patents

동기신호 극성 안정화 회로 Download PDF

Info

Publication number
KR890003480B1
KR890003480B1 KR1019860005057A KR860005057A KR890003480B1 KR 890003480 B1 KR890003480 B1 KR 890003480B1 KR 1019860005057 A KR1019860005057 A KR 1019860005057A KR 860005057 A KR860005057 A KR 860005057A KR 890003480 B1 KR890003480 B1 KR 890003480B1
Authority
KR
South Korea
Prior art keywords
signal
input
gate
output
exclusive
Prior art date
Application number
KR1019860005057A
Other languages
English (en)
Other versions
KR880000847A (ko
Inventor
김대동
Original Assignee
대우전자 주식회사
김용원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 김용원 filed Critical 대우전자 주식회사
Priority to KR1019860005057A priority Critical patent/KR890003480B1/ko
Publication of KR880000847A publication Critical patent/KR880000847A/ko
Application granted granted Critical
Publication of KR890003480B1 publication Critical patent/KR890003480B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음.

Description

동기신호 극성 안정화 회로
제1도는 본 발명의 회로도.
제2도는 본 발명의 다른 실시도.
제3도는 본 발명의 실시에 따른 작용 설명도.
제4도는 본 발명의 다른 실시예에 따른 작용 설명도.
* 도면의 주요부분에 대한 부호의 설명
1-2 : 익스클루시브 오어게이트 R1-R5 : 저항
C1-C2 : 콘덴서 D1-D4 : 다이오드
Q1-Q2 : 트랜지스터
본 빌명은 컴퓨터 주변기기인 컴퓨터 디스플레이에 입력신호의 극성에 관계없이 항상 일정한 출력신호를 얻을수 있도록 동기 신호 극성 안정화회로에 관한 것이다.
구체적으로는 최근 컴퓨터 산업의 급속적인 발전으로 컴퓨터 디스플레이 산업 또한 현저한 발전을 보이고 있으나 컴퓨터의 시스템 설계상 출력동기 신호의 극성을 정극성(ACTIVE HIGH) 혹은 부곡성(ACTIVE LOW)신호로 설계함으로서 종래에는 컴퓨터 주변기기에 속하는 디스플레이의 경우 출력동기 신호 극성에 대응하도록 기계적인 동기 절환 스위치나 트랜지스터 회로를 이용하여 정극성 혹은 부극성 중에 어느 한 극성만을 선택하여 수용할수 있도록 하여 필요에 따라 스위치를 조작해야 하고 또한 모니터의 기구적 설계상의 제한을 받아야 하는 불편함이 내재되어 있었다.
따라서 본 발명은 이러한 종래의 문제점을 개선하기 위하여 배타적 오어게이트의 특성을 이용함으로서 컴퓨터의 동기 신호가 어떤 극성으로 되어 있는 지에 관계 없이 디스플레이에 동기 극성신호를 일정한 위상신회로 입력시킬수 있도록 창안한것이다.
본 발명의 주된 목적은 배타적 오어게이트(EXCLUSIVE ORGATE)를 이용하여 입력신호의 극성에 관계없이 항상 동일한 출력신호를 얻을수 있게 한것으로서 도면에 의하여 보다 상세히 설명하면 다음과 면다음과 같다.
도시한 바와 같이 배타적 오어게이트(1)의 입력단(a)(b)에 동기 신호 및 하이레벨 신호를 입력시키고 그의 출력단(c)은 저항(R1)을 거쳐 다른 배타적 오어게이트(2)의 일단(e)에 접속하되 그단에 저항(R2)과 콘덴서(C1)를 병렬로 연결하고 상기 배타적 오버 게이트(2)의 다른 입력단(d)은 배타적 오어게이트(1)의 입력단(a)와 연결하며 그의 출력단(f)에는 항상 일정한 신호 레벨이 출력될수 있도록 연결구성한 것이다.
그리고 제2도는 본 발명의 다른 실시에로서 트랜지스터(Q1)이 베이스에 저항(R1)을 통하여 입력단(a)을 연결하고 컬렉터에 입력전원(B+)으로 부터 연결된 저항(R2)을 연결하되 그 사이에 콘덴서(C1)를 연결하여 다이오드(D1)(D2)를 병렬 연결하며, 그의 에미터와 저항(R3)사이에 콘덴서(C2)를 연결하여 다이오드(D3)(D4)를 별렬 연결하고, 상기 다이오드(D2)(D4)의 각 캐소우드를 상호 접속하여 트랜지스터(Q2)의 베이스로 부터 연결된 저항(R4)과 공통 접속하며, 이 트랜지스터(Q2)의 컬렉터와 입력전원(B+)으로 부터 연결된 저항(R5)과의 사이에 출력단(e)을 연결구성한다.
위와 같이 구성된 본 발명의 작용효과를 제3도 및 제4도에 의하여 상세히 설명하면 다음과 같다.
우선 제3도와 같이 배타적 오어게이트(1)의 입력단(a)에 정동기 신호(A)가 입력되는 과정부터 설명한다,
따라서 배타적 오어게이트(1)의 입력단(b)에 하이레벨신호(B)를 일정하게 입력되고 타입력단(a)에는 정동기신호(A)(ACTIVE HIGH)를 입력시키게 되면 본논리 게이트는 통상적인 배타적 오어게이트로서 두개의 입력과 한개의 출력을 가진 배타적 오어게이트의 특성에 의해 그의 출력단(C)에는 입력신호와는 위상이 180' 반전된 부동기 신호(C)가 출력된다.
즉 배타적 오어게이트(1)의 입력단(a)(b)에 모두 하이신호가 입력되므로서 그의 진리값은 로우레벨이 출력이 되는 것이다.
따라서 그의 출력신호(TTL)레벨에서의 0.8(V)이하의 위상 반전된 신호가 저항(R2)과 콘덴서(C1)로 된 적분회로에 의해 적분되어 다른 배타적 오어게이트(2)의 입력단(e)으로 적분되어진 하이레벨신호(E)가 입력되고, 그의 다른 입력단(d)에는 최초 배타적 오어게이트(1)입력단(a)으로 입력되는 정동기신호(A)가 그대로 입력되어 그의 출력단(f)에는 부동기(F)가 출력된다.
즉 배타적 오어게이트(2)의 입력단(a)에는 입력단(A)으로부터의 정동기 신호(A)(하이레벨신호)가 입력되고, 입력단(e)에는 출력단(C)의 180'위상 반전된 TTL(Transister Transistdr Logic) 레벨에서의 0.8(V)이하의 신호(C)가 적분된 정동기 신호(E)가 입력단(e)에 입력됨으로서 그의 배타적 오어게이트 특성에 의하여 출력단(f)에는 다시 부동기 신호(F)가 출력되는 것이다.
또한 컴퓨터의 출력동기 신호가 부동기신호(ACTIVE LOW)일때에는 배타적 오어게이트(1)의 출력단(C)에는 상기에서 전술한 반대의 정동기 신호(C')가 출력된다.
즉 제3도에서와 같이 입력단(a)에는 부동기신호(A')가 입력되고, 이의 다른 입력단(b)에는 하이레벨신호(B')가 입력되면 그의 출력단(C)에는 배타적 오어게이트(1)의 특성에 의해 하이신호(C')(180'위상 반전된 신호)가 출력이 되어 저항(R2)과 콘덴서(C1)에 의해 직분되어 배타적 오어게이트(2)의 입력단(e)에 적분된 부동기 신호(E')가 입력되고, 다른 입력단(d)에는 배타적 오어게이트(1)의 입력단(a)으로 인가되는 부동기 신호(A')가 그대로 입력됨으로서 그의 출력단(f)에는 부동기 신호(F)가 출력된다.
좀더 설명하면 배타적 오어게이트(2)의 입력단(d)에는 로우신호가 입력되고, 그의 다른 입력단(e)에는 저항(R2)과 콘덴서(C1)에 의해 적분된 상기 부동기신호(E')가 입력되면, 그의 출력단(f)에는 배타적 오어게이트의 특성에 의하여 부동기 신호가 출력이 된다.
이와같이 입력된 신호가 정동기 신호(A)이거나 부동기 힌수(A')이거나 관계없이배타적 오어게이트에 의해 출력되는 신호는 항상 동일한 신호로 출력되는 것이다.
다음은 제2도에 도시한 본 발명의 다른 실시예를 제4도에 의해 설명하면, 입력단의 접속점(a)에 컴퓨터로 부터의 정극성 신호(A)가 베이스 안정저항(R1)을 통해 트랜지스터(Q1)의 베이스로 입력되고, 입력전원(B+)을 콜랙터로 공급하면 그의 트랜지스터(Q1)는 턴온됨과 동시에 입력전원(B+)은 그의 컬랙터에서 에미터로 전류를 흘리게 된다.
따라서 트랜지스터(Q1)의 콜랙터에는 제4도에 도시된 바와 같이 로우레벨의 부동기신호(B)가 나타나게 되는데 이 부동기신호(B)는 콘덴서(C1)와 다이오드(D1), (D2)에 의해 클리핑되어져 접속점(d)에는 로우레벨의 신호로서 나타나게 된다.
그러나 트랜지스터(Q1)의 에미터에는 입력단의 접속점(a)의 정동기 신호(A)가 그대로 나타나게 됨으로 그 접속점(C)의 정동기 신호(C)는 다이오드(D3)(D4)의 정류작용에 의해 접속점(d)에 정동기 신호(C)가 나타나게 된다.
이 정동기 신호(D)는 버퍼트랜지스터(Q2)를 거치면서 그 콜렉터에는 위상이 180' 반전된 부동기신호(E)가 나타나게 되는 것이다.
그러나 트랜지스터(Q1)의 입력단의 접속점(a)에 신호가 부극성 신호(A')라면 에미터에도 그와 동일한 부극성의 신호(C')가 나타나게 된다.
이 부극성의 신호는 다이오드(D3)(D4)에 의해 클리핑되어져 다이오드(D4)를 통과하지 못하게 된다.
반면에 트랜지스터(Q1)의 클렉터에는 반전(위상이 180'반전)된 신호가 나타나므로 이 신호는 다이오드(D1)(D2)에 클리핑 되어진후 접속점(d)에 정동기 신호(D')를 출력시키게 된다.
따라서 접속점(d)의 정동기 신호(D')는 트랜지스터(Q2)를 거치면서 그 콜렉터에 다시 180'위상 반전된 부동기 신호(E')를 나타나게 함으로서 출력단자(e)에는 항상 입력 신호의 정, 부동기 신호에 관계없이 부동기 신호(E)(F')가 출력이 되는 것이다.
이상에서와 같이 본 발명은 컴퓨터에서 입력되는 동기 신호의 극성과 관계없이 항상 동일한 출력을 얻을수 있으므로 사용자가 동기 극성에 관계되는 정보에 신경을 쓰지 않게 됨으로서 임의의 컴퓨터와도 연결하여 사용할수 있으며 디스플레이 모니터의 설계시 기구적 설계에 제한을 받지 않아도 되는 작옹 효과가 있다.

Claims (1)

  1. 컴퓨터에서의 입력신호가 정극성 신호나 부극성 신호에 관계없이 배타적 오어게이트(1,2) 및 적분회로(R2, C1)에 의해 디스플레이의 동기 신호극성은 항상 일정한 출력신호를 얻을수 있도록 포함하는 것을 특징으로 하는 동기 신호극성 안정화 회로.
KR1019860005057A 1986-06-24 1986-06-24 동기신호 극성 안정화 회로 KR890003480B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019860005057A KR890003480B1 (ko) 1986-06-24 1986-06-24 동기신호 극성 안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019860005057A KR890003480B1 (ko) 1986-06-24 1986-06-24 동기신호 극성 안정화 회로

Publications (2)

Publication Number Publication Date
KR880000847A KR880000847A (ko) 1988-03-29
KR890003480B1 true KR890003480B1 (ko) 1989-09-22

Family

ID=19250686

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860005057A KR890003480B1 (ko) 1986-06-24 1986-06-24 동기신호 극성 안정화 회로

Country Status (1)

Country Link
KR (1) KR890003480B1 (ko)

Also Published As

Publication number Publication date
KR880000847A (ko) 1988-03-29

Similar Documents

Publication Publication Date Title
KR840002176A (ko) 반도체 집적회로 장치
GB2179220A (en) Power-on reset circuit arrangements
KR890003480B1 (ko) 동기신호 극성 안정화 회로
US3217316A (en) Binary to ternary converter
JPH02100419A (ja) Ecl回路
EP0326996B1 (en) Semiconductor integrated circuit including an effective signal level conversion circuit
ATE146613T1 (de) Schaltung für asynchrones unterbrechungsstatusbit
US3953748A (en) Interface circuit
KR970076811A (ko) 다전원 반도체 집적회로
KR830000025Y1 (ko) 무전압 검출장치
US4015141A (en) Apparatus for comparing voltages
JPS58210716A (ja) シユミツトトリガ−回路
SU1621164A1 (ru) Многофункциональный логический модуль
KR950015205B1 (ko) 씨모스(cmos) 로직회로
KR200229406Y1 (ko) 동기신호 변환회로
KR920001801Y1 (ko) 모니터의 동기 극성 합성회로
KR0179688B1 (ko) 삼중화 장치의 선택 제어회로
JPH01154620A (ja) 半導体集積回路
KR0116524Y1 (ko) 센서용 신호 출력회로
JPH0537343A (ja) 双方向バツフア
KR0120600B1 (ko) 배타적 논리합회로
KR930006086Y1 (ko) 3진논리 변환회로
KR880002128Y1 (ko) 전자식 동기신호 전환회로
KR100434481B1 (ko) 입출력 모드가 자동으로 전환되는 입출력 겸용 버퍼
JPH01236734A (ja) レベル変換回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000901

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee