KR890001552Y1 - Indicating device of elevator - Google Patents
Indicating device of elevator Download PDFInfo
- Publication number
- KR890001552Y1 KR890001552Y1 KR2019860004371U KR860004371U KR890001552Y1 KR 890001552 Y1 KR890001552 Y1 KR 890001552Y1 KR 2019860004371 U KR2019860004371 U KR 2019860004371U KR 860004371 U KR860004371 U KR 860004371U KR 890001552 Y1 KR890001552 Y1 KR 890001552Y1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- elevator
- bit ripple
- counter
- input
- Prior art date
Links
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B66—HOISTING; LIFTING; HAULING
- B66B—ELEVATORS; ESCALATORS OR MOVING WALKWAYS
- B66B3/00—Applications of devices for indicating or signalling operating conditions of elevators
- B66B3/02—Position or depth indicators
Landscapes
- Indicating And Signalling Devices For Elevators (AREA)
Abstract
내용 없음.No content.
Description
제1도는 본 고안의 회로도.1 is a circuit diagram of the present invention.
제2도는 본 고안에 사용되는 4비트 리플 카운터의 진리치표.2 is a truth table of the 4-bit ripple counter used in the present invention.
제3도는 본 고안에 사용도는 4비트 리플 카운터의 모드 선택표.3 is a mode selection table of a 4-bit ripple counter for use in the present invention.
제4도는 본 고안에 사용되는 업,다운 2진 카운터의 모드 선택표.4 is a mode selection table of the up and down binary counter used in the present invention.
제5도는 업,다운 2진 카운터의 동작 상태도.5 is an operating state diagram of an up and down binary counter.
제6도는 층선택스위치의 선택 상태표.6 is a selection state table of the floor selection switch.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1,2,3 : 4비트 리플 카운터 4 : 업, 다운 2진 카운터1,2,3: 4-bit ripple counter 4: Up and down binary counter
5 : 표시 구동부 6 : 표시기5: display driving unit 6: indicator
A1: 앤드게이드 S1-S4: 선택스위치A 1 : Andged S 1 -S 4 : Selection switch
Da: 하강용 릴레이의 a접점Da: contact a of descent relay
1b: 1층 도어 개방구역 세그먼트의 평상 폐쇄접점1b: Normally closed contact of the first floor door opening segment
본 고안은 엘리베이터의 현재 위치를 펄스 발생기(Pulse Generator)로 부터 출력되는 펄스를 카운터에 의해 카운트하여 이를 디지탈 숫자로 디스플레이하고자 하는 엘리베이터 감시용 표시장치에 관한 것이다.The present invention relates to an elevator monitoring display device that counts pulses output from a pulse generator by a counter and displays them as digital numbers.
종래에 있어, 엘리베이터의 감시용 표시장치로서는 각층신호를 층제어기의 세그먼트(Segment)에 핑거(Finger)가 접촉되어 있는동안 다이오드 매트릭스를 통하여 표시하도록 구성되어져 있으나, 이는 다이오드 매트릭스회로의 구성이 복잡할 뿐만 아니라 승강기 감시반과의 거리가 멀리 떨어져 있으므로 해서 데이타의 혼선을 가져와 오동작 표시되는 등의 문제점 있었다.Conventionally, an elevator monitoring display device is configured to display each floor signal through a diode matrix while a finger is in contact with a segment of a floor controller. However, the configuration of the diode matrix circuit is complicated. In addition, there is a problem such that the distance from the elevator monitoring panel is far away, resulting in crosstalk of data and malfunction.
본 고안은 이러한 종래의 제반 문제점을 감안하여 펄스 발생기(이하 PG라 약칭함) 의 출력신호를 엘리베이터 감시반 내부에 형성된 4비트 리플 카운터에 입력시켜 현재의 위치를 용이하게 표시하도록 하여 구성의 간소화는 물론 펄스의 감쇄로 인한 데이타의 혼선을 방자하도록 함을 그 목적을 하고 있는 것이다.In view of the above-mentioned problems, the present invention inputs an output signal of a pulse generator (hereinafter abbreviated as PG) to a 4-bit ripple counter formed inside an elevator monitoring panel to easily display the current position, thereby simplifying the configuration. It aims to prevent crosstalk of data caused by attenuation of pulses.
본 고안을 첨부한 도면에 의하여 상술하면 다음과 같다.When the present invention is described in detail by the accompanying drawings as follows.
제1도에 도시한 바와같이 3상교류 펄스 발생기로 부터 발생되는 출력 펄스를 정형하는 펄스 정형회로(7)에 4비트 리플 카운터(1)의 클럭입력단자(CP1)를 연결하고, 그의 출력단자(Q3)에는 4비트 리플 카운터(2)의 입력단(CP2)을 연결하고, 상기 4비트 리플 카운터(2)의 출력단(Q3)에는 또다른 4비트 리플 카운터(3)의 입력단 (CP3)과 앤드게이드(A1)의 일측 입력단을 연결하며, 상기 4비트 리플 카운터(3)의 출력단(Q0)(Q2)에는 앤드게이트(A1)의 다른측 입력단을 연결하고, 상기 앤드게이트 (A1)의 출력단에는 업,다운 2진 카운터(4)의 입력단(CP4)을 연결한다.As shown in FIG. 1, the clock input terminal CP 1 of the 4-bit ripple counter 1 is connected to the pulse shaping circuit 7 for shaping the output pulse generated from the three-phase AC pulse generator, and the output thereof. terminal (Q 3) is a 4-bit ripple counter (2) an input terminal connected to the (CP 2), and the 4-bit ripple counter (2) output terminal (Q 3), another 4-bit ripple counter 3 of the input terminal ( CP 3) and connects the one side input terminal of the aND Gade (a 1), the output (Q 0) (Q 2) of the 4-bit ripple counter (3), the other side input terminal of the aND gate (a 1), and The input terminal CP 4 of the up and down binary counter 4 is connected to the output terminal of the AND gate A 1 .
또한 상기 업, 다운 2진 카운터(4)의 업,다운 카운트 제어 입력단자에는 엘리베이터 하강용 릴레이의 a접점(Da)을, 병렬 부하 입력단자에는 1층 도어개방구역 세그먼트의 평상 폐쇄접점(1b)을, 병렬 데이타 입력단자(P0-P3)에는 각각 선택스위치(S1-S4)를 접속하고, 그의 출력단자(Q0-Q3)는 표시구동부(5)를 통하여 표시기(6)에 접속한 것이다.The up and down count control input terminals of the up and down binary counters 4 are also provided. The contact a of the elevator lowering relay (Da) is connected to the parallel load input terminal. Is connected to the normal closed contact 1b of the first floor door opening area segment, and to the parallel data input terminals P 0 -P 3 , respectively, to the selector switch S 1 -S 4 , and to its output terminals Q 0 -Q. 3 ) is connected to the display device 6 via the display drive unit 5.
미설명부호 Vcc는 직류전원, 1a-Na는 1층-N층 도어개방구역 새그먼트의 평상 개방 접점, MR1 ,MR2는 마스터 리세트 입력단자를 각각 표시한다.Reference numeral Vcc denotes a DC power supply, 1a-Na denotes a normally open contact of a segment of a 1F-N-level door open area, and MR 1 and MR 2 denote master reset input terminals.
이와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.Referring to the effect of the present invention configured as described above are as follows.
제1도에서와 같이 통상의 3상교류 펄스 발생기(도시생략됨)로 부터 발생되는 출력펄스를 정형하는 펄스 정형회로(7)를 거친 구형파 펄스가 4비트 리플 카운터 (1)의 입력단자(CP1)에 가해지면 4비트 리플 카운터(1)가 카운트 동작하게 되어 그의 출력단 (Q0-Q3)에는 제2도에 나타낸 바와같은 신호가 출력된다.As shown in FIG. 1, a square wave pulse passed through a pulse shaping circuit 7 for shaping an output pulse generated from a conventional three-phase AC pulse generator (not shown) is input to the 4-bit ripple counter 1 (CP). When applied to 1 ), the 4-bit ripple counter 1 is counted, and a signal as shown in FIG. 2 is output to its output terminals Q 0 -Q 3 .
여기서 앤드게이트(A1)의 입력신호가 모두 하이상태일때 하이신호가 출력된다.Here, the high signal is output when the input signals of the AND gate A 1 are all high.
우선 엘리베이터가 상승 운전을 행하는 경우에 대하여 설명하면 다음과 같다.First, a description will be given of the case where the elevator performs the ascent operation.
엘리베이터가 1층에 정지하고 있을시에는 업, 다운 2진 카운터(4)의 병렬부와 입력단자에는 1층 도어개방구역 세그먼트의 평상 폐쇄접점(1b)이 개방상태이므로 로우신호가 입력되고, 또한 병렬 데이타 입력단자(P0)(P1)(P2)(P3)에 H,L,L,L신호가 입력되도록 스위치(S1)(S2)(S3)(S4)를 세트하였다고 가정하면, 업, 다운 2진 카운터(4)의 출력단자(Q0-Q3)에는 제4도에 나타낸 바와같이 H,L,L,L상태로 프리세트되어 통상의 표시구동부(5)를 통하여 표시기(6)에 “1”의 숫자를 표시하게된다.When the elevator stops on the first floor, the parallel and input terminals of the up and down binary counters 4 are Since the normally closed contact 1b of the first floor door open area segment is open, a low signal is input, and H, L, and P are connected to the parallel data input terminals P 0 (P 1 ) (P 2 ) (P 3 ). Assuming that the switches S 1 , S 2 , S 3 , and S 4 are set to input the L and L signals, the output terminals Q 0 -Q 3 of the up and down binary counters 4 are provided. As shown in FIG. 4, H, L, L, and L states are preset to display the number of " 1 " on the display 6 through the normal display driver 5. As shown in FIG.
이와같은 상태에서 엘리베이터가 상승운전을 하게되면 엘리베이터 하강용 접점(Da) 이 개방상태가 되므로 업, 다운 2진 카운터(4)의 업, 다운 제어 입력단자에 로우신호가 인가되어 이 경우는 제4도에서 나타낸 바와 같이 업, 다운 2진 카운터(4)는 카운트업(Count Up) 모드로 된다.In this state, when the elevator is driven up, the elevator down contact Da is opened, so the up and down binary counters 4 are up and down control input terminals. In this case, as shown in FIG. 4, the up and down binary counters 4 enter the count up mode.
엘리베이터가 1층에서 2층으로 계속하여 상승운전을 하게 되면 펄스발생기의 출력펄스가 일정수로 카운트되어 상술한 바와같이 3입력 앤드 케이트(A1)의 출력단 신호가 로우상태에서 하이상태로 변환되므로, 업, 다운 2진카운터(4)에서는 제5도 에 나타낸 바와같이 2를 카운트하게 되어 표시구동부(5)를 통하여 표시기(6)에는 “2”의 숫자를 표시하게 된다.If the elevator keeps going up from the first floor to the second floor, the output pulse of the pulse generator is counted by a certain number, and as described above, the output terminal signal of the three input and gate A 1 is changed from the low state to the high state. In the up, down binary counter 4, 2 is counted as shown in FIG. 5, and the display 6 displays the number “2” on the display 6.
여기서 엘리베이터가 도어 개방구역내에 진입하게 되면 2층의 도어 개방구역 세그먼트의 평상 개방접점(2a)이 접속되어 4비트 리플 카운터(1)(2)(3)의 마스크 리세트 단자 (MR1)(MR2)에 하이신호(전원Vcc)가 인가되므로 이 경우에는 제3도에 나타낸 바와같이 4비트 리플 카운터(1)(2)(3)의 각 출력단자(Q0)(Q1)(Q2)(Q3)는 모두 로우상태가 된다.Here, when the elevator enters the door opening area, the normal opening contact 2a of the door opening area segment of the second floor is connected to the mask reset terminal MR 1 of the 4-bit ripple counter (1) (2) (3) ( Since the high signal (power supply Vcc) is applied to the MR 2 ), in this case, as shown in FIG. 3, each output terminal Q 0 (Q 1 ) (Q 1 ) of the 4-bit ripple counters 1, 2, and 3 2 ) (Q 3 ) are all low.
이어서 엘리베이터가 계속 상승하여 2층의 도어 개방구역내를 벗어나게 되면 4비트 리플 카운터(1)(2)(3)의 마스크 리세트 단자(MR1)(MR2)에는 접점(2a)이 개방상태이므로, 다시 로우신호가 인가되어 이 경우에는 제3도 에 나타내는 바와같이 4비트 리플 카운터(1)(2)(3)가 카운트 동작을 계속하다가 어느층의 도어 개방구역내에 진입되면 4비트 리플 카운터(1)(2)(3)를 리세트상태가 된다.Subsequently, when the elevator continues to ascend to exit the door opening area on the second floor, the contact 2a is opened in the mask reset terminals MR 1 and MR 2 of the 4-bit ripple counters 1, 2, and 3. Therefore, the low signal is applied again, and in this case, as shown in FIG. 3, when the 4-bit ripple counters 1, 2, and 3 continue counting, and enter the door opening area of a floor, the 4-bit ripple counter (1) (2) (3) is reset.
한편 엘리베이터가 하강운전을 행하는 경우에 대하여 설명하면 다음과 같다.On the other hand, the case where the elevator performs the lowering operation is described as follows.
이 경우에는 엘리베이터 하강용 접점(Da)이 접속되어 업, 다운 제어 입력단자에 하이신호가 인가되므로 제4도에 도시한 바와같이 업, 다운 2진 카운터 (4)는 카운트 다운(Count Down)모드로 된다.In this case, the elevator down contact Da is connected to the up / down control input terminal. Since the high signal is applied to the up and down binary counter 4 as shown in Fig. 4, the count down mode is in the count down mode.
이와같은 상태에서 엘리베이터가 하강운전을 계속하여 펄스발생기로부터 발생되는 출력펄스가 일정수 카운트 되어 상술한 바와같이 3입력 앤드게이트(A1)의 출력단신호가 로우상태에서 하이상태로 변환되므로, 업,다운 2진카운터(4)는 제5도에 나타낸 바와같이 카운트 다운 동작을 행하게 된다.In this state, the elevator continues the lowering operation, the output pulses generated from the pulse generator are counted a certain number, and as described above, since the output terminal signal of the three-input end gate A 1 is changed from the low state to the high state, The down binary counter 4 performs a countdown operation as shown in FIG.
한편 엘리베이터가 운행도중 정전시를 대비하여 업, 다운 2진 카운터(4)에 공급되는 전원을 재충전 바테리를 사용하여 정전시 층수 데이타를 보존할 수 있도록 하며, 또한 층과 층 사이에서 고장 또는 정전으로 인하여 인위적으로 엘리베이터를 어떤 임의의 층에 이동시키는 경우를 대비하여 업, 다운 2진 카운터(4)의 부하 입력단자에 강제로 하여 신호를 투입하고, 선택스위치(SW1-SW4)를 제6도에 나타낸 바와같이 임의로 선택하여 원하는 층표시를 행할 수가 있는 것이다.On the other hand, the elevator supplies the power supplied to the up and down binary counters 4 in case of power failure during operation to use the rechargeable battery to preserve floor data during power failure, and also to prevent breakdown or power failure between floors. The load input terminal of the up and down binary counter 4 in case of artificially moving the elevator to any floor. Signal is forcibly inputted, and the selection switches SW 1 to SW 4 are arbitrarily selected as shown in Fig. 6, so that desired floor display can be performed.
이상에서와 같이 본 고안은 펄스발생기의 출력을 4비트 리플 카운터에 입력시켜 펄스수에 의하여 엘리베이터의 층수를 표시함으로서 종래의 다이오드 매트릭스 회로의 구성을 필요로 하지 아니할 뿐만 아니라 다이오드 매트릭스회로 구성에 따른 기계실에서 감시반까지의 원거리 신호 전송에서의 데이타 혼란을 방지할 수가 있으므로 신뢰성, 작업성을 향상시킬 수가 있는 것이다.As described above, the present invention inputs the output of the pulse generator to the 4-bit ripple counter and displays the number of floors of the elevator by the number of pulses. Data confusion can be prevented in remote signal transmission from the control panel to the monitoring station, thereby improving reliability and workability.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860004371U KR890001552Y1 (en) | 1986-04-07 | 1986-04-07 | Indicating device of elevator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860004371U KR890001552Y1 (en) | 1986-04-07 | 1986-04-07 | Indicating device of elevator |
Publications (2)
Publication Number | Publication Date |
---|---|
KR870016522U KR870016522U (en) | 1987-11-30 |
KR890001552Y1 true KR890001552Y1 (en) | 1989-04-06 |
Family
ID=19250284
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019860004371U KR890001552Y1 (en) | 1986-04-07 | 1986-04-07 | Indicating device of elevator |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR890001552Y1 (en) |
-
1986
- 1986-04-07 KR KR2019860004371U patent/KR890001552Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR870016522U (en) | 1987-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890004041A (en) | Automatic door driving system | |
US4042067A (en) | Elevator system | |
KR890001552Y1 (en) | Indicating device of elevator | |
US4013993A (en) | Elevator system | |
US4389709A (en) | Programmable indicator system | |
KR850000834Y1 (en) | Control circuit using the digital circuit | |
KR920004296Y1 (en) | Driving circuit of guide lantern of elevator | |
KR890000659B1 (en) | Indicating of signalling operating device of elevator stop floor | |
CN219214742U (en) | Emergency system of electric stair climbing machine | |
KR920005017Y1 (en) | Secret driving device for door | |
JPH0825709B2 (en) | Elevator door control device | |
CN216551691U (en) | Wing gate without limit | |
JP2539371B2 (en) | Floppy disk drive | |
KR890005775Y1 (en) | The control system of operation for elevator | |
KR900009038Y1 (en) | A device for an apparatus of leucocytes lounter | |
KR870001278Y1 (en) | An elevator | |
KR890000023Y1 (en) | Alarm device of elevator | |
KR900000996B1 (en) | The pulse counter used in elevator | |
SU1394390A1 (en) | Stepping motor controller | |
KR900000761Y1 (en) | Switch circuit | |
JP3249176B2 (en) | Inverter control device | |
KR850001679B1 (en) | Elevator terminal deceleration circuit | |
KR900009478Y1 (en) | Controlling circuit for stepping motor | |
SU1408528A1 (en) | Wire-type and gate | |
CN86203494U (en) | Computer-controlling unit for elevator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19931224 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |