KR880014803A - Video camera - Google Patents

Video camera Download PDF

Info

Publication number
KR880014803A
KR880014803A KR1019880005274A KR880005274A KR880014803A KR 880014803 A KR880014803 A KR 880014803A KR 1019880005274 A KR1019880005274 A KR 1019880005274A KR 880005274 A KR880005274 A KR 880005274A KR 880014803 A KR880014803 A KR 880014803A
Authority
KR
South Korea
Prior art keywords
value
digital video
screens
image
digital
Prior art date
Application number
KR1019880005274A
Other languages
Korean (ko)
Other versions
KR920000576B1 (en
Inventor
요시아끼 히라오
류이찌로 구가
데루요시 미우라
요시도미 나가오까
Original Assignee
다니이 아끼오
마쯔시다덴기산교 가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP61312180A external-priority patent/JPS63164784A/en
Priority claimed from JP61311006A external-priority patent/JPS63167589A/en
Priority claimed from JP62111048A external-priority patent/JPH0810909B2/en
Application filed by 다니이 아끼오, 마쯔시다덴기산교 가부시기가이샤 filed Critical 다니이 아끼오
Publication of KR880014803A publication Critical patent/KR880014803A/en
Application granted granted Critical
Publication of KR920000576B1 publication Critical patent/KR920000576B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/68Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/797Processing of colour television signals in connection with recording for recording the signal in a plurality of channels, the bandwidth of each channel being less than the bandwidth of the signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Studio Devices (AREA)

Abstract

내용 없음No content

Description

비데오 카메라Video camera

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명을 단판방식 비디오 카메라에 채용한 경우의 일실시예의 구성을 도시하는 블록도.1 is a block diagram showing the configuration of one embodiment in the case where the present invention is employed in a single-plate video camera.

Claims (19)

피사체로부터의 광신호를 카메라 렌즈를 게제해서 수용하는 적어도 하나의 촬상소자와, 방송방식에서 규정된 수평동기 주파수 및 수직동기 주파수에 대해 각각 특정 정수값 N을 승산하여 얻은 변조동기 주파수에서 상기 촬상소자를 구동하고, 상기 광신호의 축적 및 판독을 행하는 촬상소자를 가지는 촬상소자 구동부와, 상기 카메라 렌즈에 설치된 조리개 기구를 영상신호가 포함되지 않도록 상기 변조 동기주파수에서 만들어진 촬상소자의 구동에 의해 얻은 영상신호에 기초해서 제어하는 조리개 제어부와, 방송방식에서 규정된 수직동기 주기에서의 N개의 화면에 대응하는 디지탈 영상신호를 출력하고 상기 촬상소자로부터 출력된 영사인호의 아나로구-디지탈 변환을 실행하는 아나로그-디지탈 변환부와, 상기 N개의 화면에 대응하는 디지탈 영상신호에 연산처리하며, 상기 N개의 화면 각각의 위치로 동기하여 출력하는 연산처리부와, 상기 연산처리붕서 연산한 디지탈 영상신호의 변조한 수평동기 주파수와 수직동기 주파수를 각각 1/N배하여, 원래의 방송방식에서 규정된 동기주파수에 복원하는 시간복원기로 이루어진 것을 특징으로 하는 비데오 카메라.At least one image pickup device that receives an optical signal from a subject by placing a camera lens, and the image pickup device at a modulation synchronization frequency obtained by multiplying a specific integer value N with respect to a horizontal synchronization frequency and a vertical synchronization frequency defined by a broadcasting method, respectively. And an image pickup device driver having an image pickup device for accumulating and reading the optical signal, and the image pickup device being driven at the modulation synchronization frequency so that the aperture mechanism provided in the camera lens does not contain the image signal. Outputting a digital image signal corresponding to N screens in the vertical synchronization period specified by the broadcasting method, and performing an analog-to-digital conversion of the projection signal output from the image pickup device. Analog-to-digital converter and digital corresponding to the N screens An arithmetic processing unit performing arithmetic processing on a video signal and synchronously outputting to the respective positions of the N screens, and a modulated horizontal synchronizing frequency and vertical synchronizing frequency of the digital image signal computed by the arithmetic processing band by 1 / N, A video camera comprising a time restorer for restoring to a synchronous frequency specified in an original broadcasting method. 제1항에 있어서, 연산처리부는 상기 N개의 화면의 각 위치와 동기하는 화면 위치마다 연속하여 N개의 화면에 대응하는 디지탈 영상신호를 가산하는 가산수단과, 최대진폭을 예정된 값 이하로 압축하도록 비선형 관계식에 기초하여 이러한 가산된 디지탈 영상신호의 진폭을 변환하는 비선형 처리수단으로 이루어진 것을 특징으로 하는 비데오 카메라.The non-linear processing according to claim 1, wherein the calculation processing unit adds means for continuously adding digital video signals corresponding to the N screens for each screen position synchronized with each position of the N screens, and compresses the maximum amplitude to a predetermined value or less. And a nonlinear processing means for converting the amplitude of the added digital video signal based on the relational expression. 제2항에 있어서, 비선형 처리수단은 상기 N개의 화면에 대응하는 디지탈 영상신호 사이의 휘도신호 성분을 위한 미리 설정된 관계식에 기초하여 일정값 이상의 진폭을 압축하지만, 색신호 성분을 위한 비선형 처리는 행하니 않는 것을 특징으로 하는 비데오 카메라.The nonlinear processing means according to claim 2, wherein the nonlinear processing means compresses the amplitude or more by a predetermined value or more based on a predetermined relational expression for the luminance signal components between the digital video signals corresponding to the N screens, but does not perform the nonlinear processing for the color signal components. Video camera, characterized in that. 제1항에 있어서, 연산처리부는 상기 N개의 화면 각각 위치와 동기하는 화면 위치마다에 연속하여 상기 N개의 화면에 대응하응 디지탈 영상신호를 가산하는 수단과, 미리 설정된 계수로 부여한 결과를 승산하는 수단으로 이루어진 것을 특징으로 하는 비데오 카메라.2. The apparatus according to claim 1, wherein the arithmetic processing unit multiplies means for adding digital video signals corresponding to the N screens in succession for each screen position synchronized with each of the N screens, and means for multiplying a result given by a predetermined coefficient. Video camera, characterized in that consisting of. 제1항에 있어서, 연산처리부는 상기 N개의 화면 각각의 위치와 동기하는 화면 위치마다 연속하여 상기 N개의 화면에 대응하는 디지탈 영상신호를 가산하는 수단을 포함하는 것을 특징으로 하는 비데오 카메라.The video camera according to claim 1, wherein the calculation processing unit comprises means for adding digital video signals corresponding to the N screens in succession for each screen position synchronized with each of the N screens. 제5항에 있어서, 조리개 제어부는 연산처리부 내에 발생되거나 연산처리부에 의해 출력된 디지탈 영상신호를 검출하는 검출수단과 동기 주파수의 변조후, 필드주기마다의 디지탈 영상신호 레벨이 각각 미리 설정된 값에 달하도록 카메라 렌즈에 설치된 조리개 기구를 제어하는 제어수단으로 이루어진 것을 특징으로 하는 비데오 카메라.The digital image signal level according to claim 5, wherein the diaphragm control unit detects the digital video signal generated in or output by the operation processor and the digital video signal level for each field period reaches a preset value after modulation of the synchronization frequency. And a control means for controlling an aperture mechanism installed in the camera lens. 제6항에 있어서, 검출수단은 연산처리부내에 발생되거나 연산처리부로부터 출력된 디지탈 영상신호의 진폭값의 최대값, 최소값 및 평균값 사이의 적어도 하나의 값을 연산하는 영상진폭 연산기이고, 제어수단은 상기 영상진폭 연산기의 출력값을 사용함에 의해 카메라 렌즈에 설치된 조리개 기구의 조리개값을 제어하는 값 연산기인 것을 특징으로 하는 비데오 카메라.7. The apparatus according to claim 6, wherein the detecting means is an image amplification calculator which calculates at least one value between the maximum value, the minimum value and the average value of the amplitude value of the digital image signal generated in or output from the calculation processor. And a value calculator for controlling the aperture value of the aperture mechanism provided in the camera lens by using the output value of the image amplitude calculator. 제7항에 있어서, 조리개값 연산기는 자신이 구비하고 있는 기준값과, 상기 영상진폭 연산기의 출력값과를 비교하고, 양자의 값을 서로 일치하도록 상기 조리개 기구의 조리개값을 조절하는 것을 특징으로 하는 비데오 카메라.8. The video apparatus according to claim 7, wherein the aperture value calculator compares the reference value with its output value with the output value of the image amplitude calculator, and adjusts the aperture value of the aperture mechanism so that the two values coincide with each other. camera. 제7항에 있어서, 영상진폭 연산기는 상기 연산처리부에 의해 매화면에 대해 가산되는 디지탈 영상신호의 진폭값의 최대값, 최소값 및 평균값 사이의 적어도 하나의 값을 연산하는 것을 특징으로 하는 비데오 카메라.The video camera according to claim 7, wherein the image amplification calculator calculates at least one value between the maximum value, the minimum value, and the average value of the amplitude value of the digital image signal added to each screen by the calculation processor. 제1항에 있어서, 조리개 제어부는 연산처리부내에 발생되거나 연산처리부에 의해 출력된 디지탈 영상신호 레벨을 검출하는 검출수단과, 동기 주파수의 변조후 , 각각의 필드주기 사이의 디지탈 영상신호가 미리 설정된 값에 각각 달하도록 카메라 렌즈에 설치된 조리개 기구를 제어하는 제어수단으로 이루어진 것을 특징으로 한느 비데오 카메라.2. The apparatus of claim 1, wherein the aperture control unit comprises: detection means for detecting a digital video signal level generated in or output by the arithmetic processing unit, and a digital video signal between respective field periods after modulation of a synchronization frequency; A video camera, characterized in that consisting of a control means for controlling the aperture mechanism installed on the camera lens to reach each. 제10항에 있어서, 검출수단은 연산처리부내에 발생되거나 연산처리부로부터 출력된 디지탈 영상신호의 진폭값의 최대값, 최소값 및 평균값 사이의 적어도 하나의 값을 연산하는 영상진폭 연산기이고, 제어수단은 상기 영상진폭 연산기의 출력값을 사용함에 의해 카메라 렌즈에 설치된 조리개 기구의 조리개값을 제어하는 조리개값 연산기인 것을 특징으로 하는 비데오 카메라.11. The apparatus of claim 10, wherein the detecting means is an image amplification calculator that calculates at least one value between the maximum value, the minimum value, and the average value of the amplitude value of the digital video signal generated in or output from the calculation processor, wherein the control means And an aperture value calculator for controlling an aperture value of an aperture mechanism installed in a camera lens by using an output value of an image amplitude calculator. 제11항에 있어서, 조리개값 연산기는 자신이 구비하고 있는 기준값과, 상기 영상진폭 연산기의 출력값과를 비교하고, 양자의 값을 서로 일치하도록 상기 조리개 기구의 조리개값을 조절하는 것을 특징으로 하는 비데오 카메라.The video apparatus according to claim 11, wherein the aperture value calculator compares the reference value with its output value with the output value of the image amplitude calculator, and adjusts the aperture value of the aperture mechanism so that the two values coincide with each other. camera. 제11항에 잇어서, 영상진폭 연산기는 상기 연산처리부의 매화면에 대해 가산되는 디지탈 영상신호의 진폭값의 최대값, 최소값 및 평균값 사이의 적어도 하나의 값을 연산하는 것을 특징으로 하는 비데오 카메라.12. The video camera according to claim 11, wherein the image amplitude calculator calculates at least one value between the maximum value, the minimum value, and the average value of the amplitude value of the digital image signal added to each screen of the calculation processor. 제1항에 있어서, 연산처리부는, 동기 주파수의 변조후의 N개의 상기 화면에 대응하는 디지탈 영상신호를 일단 기억·유지하는 메모리부와, 그 기억된 N개의 화면 각각에 대응하는 디지탈 영상신호에 매화면 위치와 동기하여 연산처리를 실행하는 수단으로 이루어진 것을 특징으로 하는 비데오 카메라.2. The processing unit according to claim 1, wherein the arithmetic processing unit comprises a memory unit for storing and holding digital video signals corresponding to the N screens after modulation of a synchronization frequency once, and a digital video signal corresponding to each of the stored N screens. And a means for executing arithmetic processing in synchronism with the screen position. 제14항에 있어서, 메모리부는 다수의 메모리가 직렬 접속하여 구성되고, 각 메모리는 자신이 기억하는 각 화면에 대응하는 디지탈 영상신호를 상기 변조후 수직동기 주파수의 타이밍마다 다음 단계에서의 메모리로 전송하고, 그 자신의 기억내용을 전단계에서의 메모리에 기억되는 화면에 대응하는 디지탈 영상신호로 재기록하는 것을 특징으로 하는 비데오 카메라.15. The memory unit of claim 14, wherein the memory unit is configured by connecting a plurality of memories in series, and each memory transmits a digital image signal corresponding to each screen stored therein to the memory in the next step at each timing of the vertical synchronization frequency after the modulation. And rewrite the contents of the memory as a digital video signal corresponding to the screen stored in the memory in the previous step. 제14항에 있어서, 메모리부는 다수의 메모리로 이루어지고, 각 메모리는, 그 내용이 방송방식에 규정된 수직동기 주파수의 타이밍마다 동시에 리세트되고, 그후 실행된 촬상소자의 주사마다 자체에 입력된 디지탈 영상신호를 일정한 메모리에 각각 연속하여 기록되는 식으로 구성되는 것을 특징으로 하는 비데오 카메라.15. The memory unit according to claim 14, wherein the memory unit is composed of a plurality of memories, each of which is reset at the same time at the timing of the vertical synchronization frequency defined in the broadcast method, and then inputted to itself every scan of the image pickup device executed thereafter. A video camera, wherein digital video signals are continuously recorded in a predetermined memory. 제1항에 있어서, 연산처리부는 동기 주파수의 변조후 N-1개의 상기 화면에 대응하는 디지탈 영상신호를 일단 기억 유지하는 메모리부와, 각각의 화면 위치와 동기하여 A/D변환에 응용되고 촬상소자로부터 새롭게 출력된 N번째 화면과 상기 기억된 N-1개의 디지탈 영상신호에 각각 대응하는 디지탈 영상신호에 연산처리를 실행하는 수단으로 이루어진 것을 특징으로 하는 비데오 카메라.The image processing apparatus according to claim 1, wherein the arithmetic processing unit is applied to A / D conversion in synchronism with each screen position and a memory unit for storing and holding digital video signals corresponding to N-1 screens after modulation of a synchronization frequency once. And a means for performing arithmetic processing on the N-th screen newly output from the element and the digital video signals respectively corresponding to the stored N-1 digital video signals. 제17항에 있어서, 메모리부는 다수의 메모리가 직렬접속하여 구성되고, 각 메모리는 자신이 기억하는 각 화면에 대응하는 디지탈 영상신호를 다음 단계에서의 메모리로 전송하고, 그 자신의 기억내용을 상기 변조후 수직동기 주파수의 타이밍마다 전단계에서의 메모리에 기억되는 화면에 대응하는 디지탈 영상신호로 재기록하는 것을 특징으로 하는 비데오 카메라.18. The memory unit according to claim 17, wherein the memory unit is constituted by serially connecting a plurality of memories, and each memory transmits a digital video signal corresponding to each screen it stores to the memory in the next step, and stores its own contents. A video camera which rewrites into a digital video signal corresponding to a screen stored in a memory in a previous step at every timing of vertical synchronization frequency after modulation. 제17항에 있어서, 메모리부는 다수의 메모리로 이루어지고, 각 메모리는, 그 내용이 방송방식에서 규정된 수직동기 주파수의 타이밍마다 동시에 리세트되고, 그후 실행된 촬상소자의 주사마다 자체에 입력된 디지탈 영상신호는 일정한 메모리에 각각 연속하여 기록되는 식으로 구성되는 것을 특징으로 하는 비데오 카메라18. The memory unit according to claim 17, wherein the memory unit comprises a plurality of memories, each of which is reset at the same time at the timing of the vertical synchronization frequency defined in the broadcasting method, and then inputted to itself every scan of the image pickup device executed. The video camera is configured such that the digital video signal is continuously recorded in a predetermined memory. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019880005274A 1986-12-26 1988-05-06 Video camera with high-speed scanning KR920000576B1 (en)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
JP61312180A JPS63164784A (en) 1986-12-26 1986-12-26 Video camera
JP?61-312180 1986-12-26
JP?61-311006 1986-12-29
JP61311006A JPS63167589A (en) 1986-12-29 1986-12-29 Video camera
JP?62-11048 1987-05-07
JP62-111048 1987-05-07
JP62111048A JPH0810909B2 (en) 1987-05-07 1987-05-07 Video camera

Publications (2)

Publication Number Publication Date
KR880014803A true KR880014803A (en) 1988-12-24
KR920000576B1 KR920000576B1 (en) 1992-01-16

Family

ID=27311872

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880005274A KR920000576B1 (en) 1986-12-26 1988-05-06 Video camera with high-speed scanning

Country Status (1)

Country Link
KR (1) KR920000576B1 (en)

Also Published As

Publication number Publication date
KR920000576B1 (en) 1992-01-16

Similar Documents

Publication Publication Date Title
KR890012486A (en) Graphic Title Video Signal Stacker
KR950013249A (en) Image processing apparatus that can provide high quality image data without deterioration of image quality
US4054904A (en) Video signal coding system
KR910017838A (en) Method and apparatus for reducing edge flicker of television pictures
KR880014803A (en) Video camera
US4365308A (en) Method for the time correction of a digital switching signal
KR930007286A (en) Image pickup device with two imaging units and one-cylinder signal processing unit and improved white balance control
FR2284238A1 (en) Correction of shadow effect on video pictures - involves stores which are used to hold data generated as function of reference video signals
EP0290264B1 (en) Video camera
KR960003452A (en) Video signal processing device
KR920015857A (en) Video signal recording device of electronic camera
US3585280A (en) Gain correction apparatus for color picture information signals reproduced from a record medium
KR20150104020A (en) Solid-state imaging device
US5343245A (en) Digital clamp circuit for clamping based on the level of an optical black period of a picture signal
JPS6017194B2 (en) Video signal gain adjustment method
KR0183828B1 (en) Method and apparatus for implementation soft filter of image recording device
JP2021111926A (en) Imaging apparatus and control method thereof
JPS6096065A (en) Shading distortion correcting device
JP2661038B2 (en) Shading correction device
SU1603537A1 (en) Method and apparatus for color correction of tv camera
SU851324A1 (en) Device for registering object motion phases in preparating for drawn cartoon film shooting
SU1267452A1 (en) Device for correcting object pictures
KR980007778A (en) Color image input device
KR970072970A (en) High-sensitivity camera using frame memory
KR920014246A (en) Digital TV Screen Overlap Device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050110

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee