KR970072970A - High-sensitivity camera using frame memory - Google Patents

High-sensitivity camera using frame memory Download PDF

Info

Publication number
KR970072970A
KR970072970A KR1019960013660A KR19960013660A KR970072970A KR 970072970 A KR970072970 A KR 970072970A KR 1019960013660 A KR1019960013660 A KR 1019960013660A KR 19960013660 A KR19960013660 A KR 19960013660A KR 970072970 A KR970072970 A KR 970072970A
Authority
KR
South Korea
Prior art keywords
signal
output
receiving
frame memory
address
Prior art date
Application number
KR1019960013660A
Other languages
Korean (ko)
Inventor
서경열
Original Assignee
이대원
삼성항공산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이대원, 삼성항공산업 주식회사 filed Critical 이대원
Priority to KR1019960013660A priority Critical patent/KR970072970A/en
Publication of KR970072970A publication Critical patent/KR970072970A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera

Abstract

본 발명은 프레임 메모리를 이용한 고감도 카메라에 관한 것으로, 마이컴으로부터 출력되는 전자 셔터 제어 신호를 입력받아, 전하 축적 시간을 제어하기 위한 타이밍 제어기와, 상기 타이밍 제어기로부터 출력되는 전하 축적 시간 제어 신호를 받아, 이 신호에 따라 렌즈를 통과하는 광학 신호를 촬상하는 CCD와, 상기 CCD 신호를 샘플링하고, 이득을 조정하며, 발생된 아날로그 신호를 디지털 신호로 변환시키기 위한 처리부와, 동기 신호 발생기로부터 수직, 수평 동기 신호, 샘플링 주파수 및 필드 신호를 입력받아, 상기 타이밍 제어기를 통해 지정되는 축적된 전하가 출력되는 구간 동안 상기 처리부로부터 출력되는 신호를 저장하고, 축적된 전하가 출력되지 않은 구간 동안은 상기 저장된 신호를 출력함으로써, 화상의 깜빡거림을 방지하고 감도를 향상시키기 위한 프레임 메모리와, 상기 프레임 메모리로부터 출력되는 신호를 디지털 신호 처리하고, 휘도 및 색 성분을 갖는 합성 신호(Composite Signal)를 출력하는 출력부로 구성되었으며, 프레임 메모리를 사용하여 화상의 깜빡거림을 방지하고 감도를 향상시킬 수 있도록 한 프레임 메모리를 이용한 고감도 카메라에 관한 것이다.The present invention relates to a high sensitivity camera using a frame memory and includes a timing controller for receiving an electronic shutter control signal output from a microcomputer and for controlling a charge accumulation time and a controller for receiving a charge accumulation time control signal output from the timing controller, A processor for sampling an optical signal passing through the lens according to the signal, a processor for sampling the CCD signal, adjusting the gain, and converting the generated analog signal into a digital signal, And a timing controller for receiving a signal, a sampling frequency, and a field signal, storing a signal output from the processor during a period in which the accumulated charge designated through the timing controller is output, By outputting, the image is prevented from flickering and the sensitivity is improved. And an output unit for digitally processing the signal output from the frame memory and outputting a composite signal having a luminance and a color component. The frame memory is used to prevent image flickering Sensitivity camera using a frame memory capable of improving sensitivity.

Description

프레임 메모리를 이용한 고감도 카메라High-sensitivity camera using frame memory

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is a trivial issue, I did not include the contents of the text.

제2도는 본 발명의 실시예에 따른 프레임 메모리(Frame Memory)를 이용한 고감도 카메라의 구성도이다.FIG. 2 is a block diagram of a high-sensitivity camera using a frame memory according to an embodiment of the present invention.

Claims (5)

마이컴으로부터 출력되는 전자 셔터 제어 신호를 입력받아, 전하 축적 시간을 제어하기 위한 타이밍 제어기와; 상기 타이밍 제어기로부터 출력되는 전하 축적 시간 제어 신호를 받아, 이 신호에 따라 렌즈를 통과하는 광학 신호를 촬상하는 CCD와; 상기 CCD 신호를 샘플링하고, 이득을 조정하며, 발생된 아날로그 신호를 디지털 신호로 변환시키기 위한 처리부와; 동기 신호 발생기로부터 수직, 수평 동기 신호, 샘플링 주파수 및 필드 신호를 입력받아, 상기 타이밍 제어기를 통해 지정되는 축적된 전하가 출력되는 구간 동안 상기 처리부로부터 출력되는 신호를 저장하고, 축적된 전하가 출력되지 않은 구간 동안은 상기 저장된 신호를 출력함으로써, 화상의 깜빡거림을 방지하고 감도를 향상시키기 위한 프레임 메모리와; 상기 프레임 메모리로부터 출력되는 신호를 디지털 신호 처리하고, 휘도 및 색 성분을 갖는 합성 신호(Composite Signal)를 출력하는 출력부를 포함하여 이루어져 있는 것을 특징으로 하는 프레임 메모리를 이용한 고감도 카메라.A timing controller for receiving an electronic shutter control signal output from the microcomputer and controlling a charge accumulation time; A CCD for receiving a charge accumulation time control signal output from the timing controller and capturing an optical signal passing through the lens in accordance with the signal; A processor for sampling the CCD signal, adjusting the gain, and converting the generated analog signal into a digital signal; A vertical synchronizing signal, a sampling frequency, and a field signal from the synchronizing signal generator, stores the signal output from the processor during a period during which the accumulated charge designated through the timing controller is output, and stores the accumulated charge A frame memory for outputting the stored signal for a period during which no image is flickered and for improving the sensitivity; And an output unit for digitally processing the signal output from the frame memory and outputting a composite signal having luminance and color components. 제1항에 있어서, 상기 타이밍 제어기는, 고속과 저속 모드로 동작하는데, 상기 고속 모드시는 상기 CCD에 강한 빛이 들어올 경우 전하 축적 시간을 짧게하여 CCD 신호가 포화되지 않게 하고, 상기 저속 모드시는 상기 CCD에 빛이 약하게 들어올 경우 CCD 출력을 2∼36프레임 단위로 한번씩 출력하도록 하는 기능을 갖는 것을 특징으로 하는 프레임 메모리를 이용한 고감도 카메라.2. The method according to claim 1, wherein the timing controller operates in a high speed mode and a low speed mode. In the high speed mode, when the strong light enters the CCD, the charge accumulation time is shortened to prevent the CCD signal from being saturated, Has a function of outputting the CCD output once every 2 to 36 frames when light enters the CCD weakly. 제1항에 있어서, 상기 프레임 메모리는, 상기 필드 신호를 클리어 단자 입력으로 받고, 상기 샘플링 주파수를 클럭 단자 입력으로 받아, 상기 샘플링 주파수에 의해서 수평 주사선용 어드레스를 발생시키는 수평 어드레스 카운터와; 상기 필드 신호를 클리어 단자 입력으로 받고, 상기 수평 동기 신호를 클럭 단자 입력으로 받아, 상기 수평 동기 신호에 의해서 수직 주사선용 어드레스를 발생시키는 수직 어드레스 카운터와; 상기 수평 및 수직 어드레스 카운터의 출력 신호를 두 입력으로 받고, 상기 수평 동기 신호를 선택 단자 입력으로 받아, 상기 수평 동기 신호의 상태에 따라서 수직 주사선용 어드레스 또는 수평 주파선용 어드레스를 선택하여 출력하는 멀티플렉서와; 상기 처리부의 출력 신호를 데이터 단자 입력으로 받고, 상기 멀티플렉서의 출력 신호를 어드레스 단자 입력으로 받으며, 상기 필드 신호의 반전된 신호와 상기 축적된 전하가 출력되는 구간의 신호의 논리곱된 신호를 라이트 인에이블(Write Enable) 단자 입력으로 받고, 상기 필드 신호를 출력 인에이블(Output Enable) 단자로 입력받아, 상기 라이트 인에이블 단자 또는 출력 인에이블 단자 신호에 따라서 데이터를 지정된 번지로 저장하거나 상기 출력부로 출력하는 기능을 수행하기 위한 DRAM1와; 상기 DRAM1과 공통 데이터 및 어드레스 단자로 연결되어 있으며, 상기 필드 신호와 상기 축적된 전하가 출력되는 구간의 신호의 논리곱된 신호를 라이트 인에이블 단자 입력으로 받고, 상기 필드 신호의 반전된 신호를 출력 인에이블 단자로 입력받아, 상기 DRAM1과 반대로 저장 및 출력 기능을 수행하는 DRAM2를 포함하여 이루어져 있는 것을 특징으로 하는 프레임 메모리를 이용한 고감도 카메라.The frame memory according to claim 1, wherein the frame memory comprises: a horizontal address counter for receiving the field signal as a clear terminal input, receiving the sampling frequency as a clock terminal input, and generating an address for a horizontal scanning line by the sampling frequency; A vertical address counter receiving the field signal as a clear terminal input, receiving the horizontal synchronizing signal as a clock terminal input, and generating an address for a vertical scanning line by the horizontal synchronizing signal; A multiplexer for receiving an output signal of the horizontal and vertical address counters as two inputs, receiving the horizontal synchronizing signal as a selection terminal input, and selecting and outputting an address for a vertical scanning line or an address for a horizontal frequency line in accordance with the state of the horizontal synchronizing signal; ; And a control unit for receiving an output signal of the processing unit as a data terminal input, receiving an output signal of the multiplexer as an address terminal input, and outputting a logical multiplied signal of an inverted signal of the field signal and a signal of an interval in which the accumulated electric charge is output, A write enable terminal input and receives the field signal at an output enable terminal and stores the data at a designated address in accordance with the write enable terminal or the output enable terminal signal, A DRAM 1 for performing a function to perform the function; And an AND gate connected to the DRAM 1 through a common data and address terminal and receiving a logical multiplied signal of the field signal and a signal of a section during which the accumulated electric charge is output, And a DRAM (2) which is inputted to an enable terminal and performs a function of storing and outputting data as opposed to the DRAM (1). 제1항에 있어서, 상기 출력부는, 상기 프레임 메모리로부터 출력되는 신호를 디지털 신호 처리하기 위한 DCP와; 상기 DCP로부터 출력되는 신호를 휘도 및 색 성분을 갖는 합성 신호로 출력하는 Y/C 믹서를 포함하여 이루어져 있는 것을 특징으로 하는 프레임 메모리를 이용한 고감도 카메라.The apparatus of claim 1, wherein the output unit comprises: a DCP for digital signal processing of a signal output from the frame memory; And a Y / C mixer for outputting a signal output from the DCP as a composite signal having luminance and chrominance components. 제4항에 있어서, 상기 프레임 메모리는, 상기 DCP의 출력단에 위치할 수도 있는 것을 특징으로 하는 프레임 메모리를 이용한 고감도 카메라.The high sensitivity camera according to claim 4, wherein the frame memory is located at an output end of the DCP. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: It is disclosed by the contents of the first application.
KR1019960013660A 1996-04-30 1996-04-30 High-sensitivity camera using frame memory KR970072970A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960013660A KR970072970A (en) 1996-04-30 1996-04-30 High-sensitivity camera using frame memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960013660A KR970072970A (en) 1996-04-30 1996-04-30 High-sensitivity camera using frame memory

Publications (1)

Publication Number Publication Date
KR970072970A true KR970072970A (en) 1997-11-07

Family

ID=66217059

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960013660A KR970072970A (en) 1996-04-30 1996-04-30 High-sensitivity camera using frame memory

Country Status (1)

Country Link
KR (1) KR970072970A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100381532B1 (en) * 1998-07-28 2003-04-26 인텔 코오퍼레이션 Method and apparatus for reducing flicker effects from discharge lamps during pipelined digital video capture
KR100394570B1 (en) * 1999-11-08 2003-08-14 가시오게산키 가부시키가이샤 Photosensor system and drive control method thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100381532B1 (en) * 1998-07-28 2003-04-26 인텔 코오퍼레이션 Method and apparatus for reducing flicker effects from discharge lamps during pipelined digital video capture
KR100394570B1 (en) * 1999-11-08 2003-08-14 가시오게산키 가부시키가이샤 Photosensor system and drive control method thereof

Similar Documents

Publication Publication Date Title
US6995786B2 (en) Electronic endoscope forming still image by double-speed reading
KR100247936B1 (en) Readout method and apparatus in moving picture camera system
EP1711002A3 (en) Solid-state image sensor and method of driving same
JPS63105580A (en) Television camera
JPS5978324A (en) Stroboscopic light emission controller of electronic camera using solid-state image pickup element
KR900017377A (en) Electronically expandable imaging device
KR970072970A (en) High-sensitivity camera using frame memory
JPS63308484A (en) Solid-state image pickup device
KR940013156A (en) Autofocus with advanced digital high pass filter
JP2877174B2 (en) CCD TV camera with external trigger function
JP2003174594A (en) Solid-state image pickup device
JP2889104B2 (en) Pulse generator
KR100229323B1 (en) Apparatus and method for auto-selection of capture timing in digital still camera
JP2586394B2 (en) Solid-state imaging device
JPS6354882A (en) Image pickup camera for still picture
JP2586727B2 (en) Control device for charge detection circuit
KR970025086A (en) Pixel correction data loading device used in projection image display device
JPH02152375A (en) Image pickup device
JPH09252423A (en) High sensitivity television camera
JPS5583379A (en) Pickup unit
JPH08107525A (en) Extreme high sensitivity ccd color camera apparatus
JP2002158918A (en) Digital camera
JPH08265635A (en) Video camera equipment
JPH03174881A (en) Picture input device
JPS6462779A (en) Shading correcting circuit for image sensor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application