KR880013333A - 엠파시스 디스코 - Google Patents

엠파시스 디스코 Download PDF

Info

Publication number
KR880013333A
KR880013333A KR870003364A KR870003364A KR880013333A KR 880013333 A KR880013333 A KR 880013333A KR 870003364 A KR870003364 A KR 870003364A KR 870003364 A KR870003364 A KR 870003364A KR 880013333 A KR880013333 A KR 880013333A
Authority
KR
South Korea
Prior art keywords
emphasis
voltage
outputting
multiplier
programmable
Prior art date
Application number
KR870003364A
Other languages
English (en)
Inventor
정민형
Original Assignee
안시환
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 안시환, 삼성전자 주식회사 filed Critical 안시환
Priority to KR870003364A priority Critical patent/KR880013333A/ko
Publication of KR880013333A publication Critical patent/KR880013333A/ko

Links

Landscapes

  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)

Abstract

내용 없음

Description

엠파시스 디스코
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 디지털 음성다중 수신기의 음성출력 디엠파시스 회로의 구성도. 제2도는 본 발명에 따른 블록도, 제3도는 제2도의 일실시예의 구체회로도.

Claims (1)

  1. 엠파시스 디코더에 있어서, 디엠파시스의 기준신호(O)를 발생하여 출력하는 디엠파시스 기준신호 발생부(1)와, 상기 발생된 디엠파시스의 기준신호 (fO)를 2π배 체배하여 체배주파수(f1)를 출력하는 주파수체배부(2)와, 송신기측에서 송출하는 피씨엠웨이브인 데이터(Vd)를 필터링하여 엠파시스 필터링전압(vO)을 출력하는 3극 저역필터(3)와, 상기3극 저역필터(3)에서 3극 저역필터링된 신호전압(vO)의 평균치 전압을 검출하여 양(+)의 평균전압(v1)을 출력하는 평균값 검출부(4)와, 상기 검출된 평균전압(v1)을 전압(v2)로 비반전 증폭하여 프로그램머블전압(PV)으로 출력하는 증폭부(5)와, 상기 주파수 체배부(2)에서 출력하는 체배주파수(f1)를 상기 증폭부(5)의 프로그램머블전압(PV)에 의해 멀티플라이하여 엠파시스 데이터(Vd)의 변환에 의한 가변시정수인 디엠파시스 제어신호(Vi)를 출력하는 프로그램머블 멀티플라이어(6)로 구성함을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR870003364A 1987-04-09 1987-04-09 엠파시스 디스코 KR880013333A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR870003364A KR880013333A (ko) 1987-04-09 1987-04-09 엠파시스 디스코

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR870003364A KR880013333A (ko) 1987-04-09 1987-04-09 엠파시스 디스코

Publications (1)

Publication Number Publication Date
KR880013333A true KR880013333A (ko) 1988-11-30

Family

ID=68461366

Family Applications (1)

Application Number Title Priority Date Filing Date
KR870003364A KR880013333A (ko) 1987-04-09 1987-04-09 엠파시스 디스코

Country Status (1)

Country Link
KR (1) KR880013333A (ko)

Similar Documents

Publication Publication Date Title
KR880002321A (ko) 필터회로의 시정수 자동조정회로
KR950007478A (ko) 사운드 신호 출력 회로 및 그 방법
KR920003690A (ko) 광수신회로
KR950701468A (ko) 텔레비젼의 제1검출기로부터 각각의 입력 필터를 통해 신호를 공급하는 병렬형 비동조화상 중간 주파수 증폭기
GB1241924A (en) Electro-medical apparatus
JPS54128382A (en) Tuning signal intensity detecting circuit
KR860006903A (ko) 디지탈 비데오 신호 피킹회로
KR850006275A (ko) 이득 제어 증폭기
KR880013333A (ko) 엠파시스 디스코
JPS57164609A (en) Level detecting circuit
KR830006983A (ko) 복조회로
JPS5585228A (en) Musical sound analyzer
KR830007009A (ko) 스테레오 식별신호 검출회로
KR830007024A (ko) 텔레비젼 자동 이득 제어 시스템
KR880010409A (ko) 잡음 감쇠기
KR920001494A (ko) 비선형 디엠파시스 회로
JPS5781740A (en) Transmitter of pcm signal
KR930022706A (ko) 주파수변환회로
KR830006696A (ko) 호올(Hall) 소자의 동상 전압제거 회로
KR830006998A (ko) 적분 여파되는 cvsd 변조용 수신기
JPS57176846A (en) Noise removing circuit
KR860000757A (ko) 단일 주파수 검출기
JPS58133044A (ja) 音声信号処理回路
KR840005952A (ko) 텔레비젼 음성 검출장치
KR970031250A (ko) 무선 주파수 신호의 자동 이득 제어 조정 장치(automatic gain controller of radio frequency)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
SUBM Submission of document of abandonment before or after decision of registration