KR880000302Y1 - The device of electromagnetic locks - Google Patents

The device of electromagnetic locks Download PDF

Info

Publication number
KR880000302Y1
KR880000302Y1 KR2019850004075U KR850004075U KR880000302Y1 KR 880000302 Y1 KR880000302 Y1 KR 880000302Y1 KR 2019850004075 U KR2019850004075 U KR 2019850004075U KR 850004075 U KR850004075 U KR 850004075U KR 880000302 Y1 KR880000302 Y1 KR 880000302Y1
Authority
KR
South Korea
Prior art keywords
signal
unit
output
input
output terminal
Prior art date
Application number
KR2019850004075U
Other languages
Korean (ko)
Other versions
KR860013481U (en
Inventor
백행주
Original Assignee
주식회사 금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 허신구 filed Critical 주식회사 금성사
Priority to KR2019850004075U priority Critical patent/KR880000302Y1/en
Publication of KR860013481U publication Critical patent/KR860013481U/en
Application granted granted Critical
Publication of KR880000302Y1 publication Critical patent/KR880000302Y1/en

Links

Classifications

    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05BLOCKS; ACCESSORIES THEREFOR; HANDCUFFS
    • E05B49/00Electric permutation locks; Circuits therefor ; Mechanical aspects of electronic locks; Mechanical keys therefor
    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05BLOCKS; ACCESSORIES THEREFOR; HANDCUFFS
    • E05B47/00Operating or controlling locks or other fastening devices by electric or magnetic means
    • E05B47/0001Operating or controlling locks or other fastening devices by electric or magnetic means with electric actuators; Constructional features thereof
    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05BLOCKS; ACCESSORIES THEREFOR; HANDCUFFS
    • E05B47/00Operating or controlling locks or other fastening devices by electric or magnetic means
    • E05B2047/0048Circuits, feeding, monitoring
    • E05B2047/005Opening, closing of the circuit
    • EFIXED CONSTRUCTIONS
    • E05LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
    • E05YINDEXING SCHEME ASSOCIATED WITH SUBCLASSES E05D AND E05F, RELATING TO CONSTRUCTION ELEMENTS, ELECTRIC CONTROL, POWER SUPPLY, POWER SIGNAL OR TRANSMISSION, USER INTERFACES, MOUNTING OR COUPLING, DETAILS, ACCESSORIES, AUXILIARY OPERATIONS NOT OTHERWISE PROVIDED FOR, APPLICATION THEREOF
    • E05Y2900/00Application of doors, windows, wings or fittings thereof
    • E05Y2900/10Application of doors, windows, wings or fittings thereof for buildings or parts thereof
    • E05Y2900/13Type of wing
    • E05Y2900/132Doors

Landscapes

  • Lock And Its Accessories (AREA)

Abstract

내용 없음.No content.

Description

전자식 자물쇠 장치Electronic lock

제1도는 본 고안의 회로도.1 is a circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 입력부 20 : 리세트부10: input unit 20: reset unit

30 : 클럭신호 발생부 40 : 병렬 데이타 발생부30: clock signal generator 40: parallel data generator

50 : 고유번호 세팅부 60 : 비교부50: unique number setting unit 60: comparison unit

70 : 출력부70: output unit

S1, S2: 옥외에 설치된 도어 개폐 조작스위치S 1 , S 2 : Door open / close operation switch

EX1~EX8: 익스 클루시브오어 게이트EX 1 to EX 8 : Exclusive OR gate

OR1~OR2: 오어 게이트 A1: 앤드게이트OR 1 to OR 2 : OR gate A 1 : AND gate

I1~I6: 인버터 N1~N3: 낸드 게이트I 1 to I 6 : Inverter N 1 to N 3 : NAND gate

IC1: 조작회수 감지용 ICIC 1 : Operation count detection IC

본 고안은 2개의 선택 버턴 스위치 조작에 의하여 간편하게 문을 개방할 수 있도록 한 전자식 자물쇠 장치에 관한 것이다.The present invention relates to an electronic lock device that can be opened easily by the operation of two selection button switch.

종래의 기계식 자물쇠 장치는, 반드시 열쇠를 사용해야만 하므로 열쇠를 항상 휴대하여야 하고, 만일 열쇠를 분실하였을 경우에는 별도로 열쇠를 다시 제작 의뢰하여야 하는 번거로움은 물론, 극한시에 악의를 품은 자로 인하여는 점단하고 침입할 수도 있는 것이므로, 도난방지는 물론 보안 유지에도 안심할 수 없는 단점이 있었다.Conventional mechanical locks must always use a key because they must be used, and if a key is lost, it is not only a hassle that requires re-creation of the key. And because it can be intruded, there was a disadvantage that can not be assured in the security as well as theft prevention.

이를 개선코자 하여 제안된 바 있는 다이알 번호를 이용한 자물쇠 장치 역시도 손에 느껴지는 감촉에 의하여 번호를 쉽게 예측할 수가 있어 도난방지에 만전을 기할 수가 없었다.In order to improve this, a lock using a dial number, which has been proposed, can also be easily predicted by the feel of the hand, and thus cannot be prevented.

또한 이를 보완하고자 하여 최근에 출현한 전자식 자물쇠 장치도 ″0″에서 ″9″까지의 번호를 사용해야하므로 번호판이 차지하는 면적이 넓어져 설치가 용이하지 못할 뿐 아니라, 자주 사용하는 자물쇠의 고유번호 숫자판은 사용자의 손과 잦은 접촉에 의하여 쉽게 탈색내지는 변형되어 사용하지 않는 번호와 식별이 용이해지므로서 타인으로 하여금 고유 번호를 쉽게 인지 할수가 있는 것이어서 이 역시도 보안유지에 만전을 기할 수 없는 문제점이 있었다.In order to compensate for this, recently appeared electronic locks also need to use the numbers ″ 0 ″ to ″ 9 ″, so the area occupied by the license plate is not easy to install, and the unique number plate of the frequently used lock The color is easily discolored or deformed due to frequent contact with the user's hand, which makes it easier to identify and identify the unused number, so that other people can easily recognize the unique number.

본 고안은 이러한 점을 감안하여 그의 회로 구성이 간단하고도 사용이 간편함은 물론 신뢰도를 향상시킬 수 있는 전자식 자물쇠 장치를 제공하고자 안출한 것으로, 이를 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.The present invention has been devised to provide an electronic lock device that can improve the reliability as well as its circuit configuration is simple and easy to use, and will be described in detail with reference to the accompanying drawings.

제1도에서와 같이 도어개폐 조작스위치(S1), (S2)와 저항(R1)(R2)으로 구성된 입력부(10)에 데이타 변환을 위한 쉬프트 레지스터로 구성된 병렬 데이타 발생부(40)의 입력단(D)과 오어게이트(OR1), 낸드게이트(N1), 콘덴서(C1), 저항(R3) 및 인버터 (I1), (I2)로 구성된 리세트부(20)와, 낸드 게이트(N2) 저항(R4~R6), 콘덴서(C2) 및 인버터(I3), (I4)로 구성된 클럭신호 발생부(30)를 각각 연결시키고, 상기 리세트부(20)의 출력단은 병렬데이타 발생부(40) 및 조작회수 감지용 IC(IC1)의 각 리세트단자(R)에 연결시키고, 클럭신호발생부(30)의 출력단을 병렬데이타 발생부(40) 및 조작회수 감지용 IC(IC1)의 각 클럭신호입력단자(CK)에 연결시키며, 또한 병렬데이타발생부 (40)의 각 출력단자 (O1∼O8)에 고유번호 세팅부(50)의 각 스위치(S12~S5) 및 저항 (R18∼R11)을 통하여 일측 입력단이 접속된 익스클루시부 오어게이트(EX8∼EX1)와 다입력 오어게이트 (OR2)로 구성된 비교부(60)를 연결시키고, 상기 비교부(60)의 출력단과 클럭신호발생부(30)에 접속된 수동, 자동 절환스위치(S3), 옥내 작동스위치 (S4)를 앤드 게이트(A1), 낸드 게이트(N3), 콘덴서(C3), 저항(R9) 및 인버터(I6)로 구성된 출력부(70)에 연결시키어 구성한다.As shown in FIG. 1 , a parallel data generator 40 comprising a shift register for data conversion is input to an input unit 10 including a door opening / closing operation switch S 1 , S 2 , and a resistor R 1 , R 2 . Reset portion 20 consisting of an input terminal D of the input terminal D and an OR gate OR 1 , a NAND gate N 1 , a capacitor C 1 , a resistor R 3 , and an inverter I 1 and I 2 . ) And a NAND gate (N 2 ) resistor (R 4 ~ R 6 ), a capacitor (C 2 ) and a clock signal generator 30 composed of an inverter (I 3 ), (I 4 ), respectively, The output terminal of the set unit 20 is connected to each of the reset terminals R of the parallel data generating unit 40 and the operation frequency sensing IC IC 1 , and the output terminal of the clock signal generating unit 30 generates parallel data. It is connected to each clock signal input terminal (CK) of the unit 40 and the number of operation count detection ICs (IC 1 ), and also sets a unique number to each output terminal (O 1 to O 8 ) of the parallel data generating unit (40). Each switch (S 12 to S 5 ) and resistor (R 18 to R 11 ) of the negative unit 50 The comparator unit or gate (EX 8 to EX 1 ) and the multi-input orifice (OR 2 ) connected to one input terminal are connected to each other, and the output terminal and the clock of the comparator unit 60 are connected. The manual and automatic switching switch S 3 and the indoor operation switch S 4 connected to the signal generator 30 are end gate A 1 , NAND gate N 3 , capacitor C 3 , and resistor R. 9 ) and an output unit 70 composed of an inverter I 6 .

미설명 부호 B+는 전원단자, R7, R8은 저항, I5는 인버터이다.Reference symbol B + is the power supply terminal, R 7 , R 8 is the resistor, and I 5 is the inverter.

이와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.Referring to the effect of the present invention configured as described above are as follows.

제1도의 도어개폐조작 스위치(S1), (S2)는 사용자가 문을 열기 위하여 조작하는 스위치로서, 도어개폐조작 스위치(S1)를 온 상태로 하면 쉬프트레지스터는 하이 상태의 신호를 출력하게 되고, 도어 개폐조작스위치(S2)를 온 상태로 하면 쉬프트레지스터는 로우 상태의 신호를 출력하게 되는 것으로, 사용자는 이미 온 또는 오프의 상태로 세팅(Setting)된 고유번호 세팅부(50) 내의 세팅스위치(S5), (S6), (S7), (S8), (S9), (S10), (S11), (S12)의 세팅 상태순으로 도어개폐 조작스위치(S1) 및 (S2)를 교번하여 조작하게 되는 것이다.The door opening and closing operation switches (S 1 ) and (S 2 ) of FIG. 1 are switches for operating by the user to open the door. When the door opening and closing operation switch (S 1 ) is turned on, the shift register outputs a high signal. When the door opening / closing operation switch (S 2 ) is turned on, the shift register outputs a low state signal, and the user has already set the unique number setting unit 50 in an on or off state. Door open / close operation in the order of setting switch (S 5 ), (S 6 ), (S 7 ), (S 8 ), (S 9 ), (S 10 ), (S 11 ), and (S 12 ) The switches S 1 and S 2 are alternately operated.

이때 병렬데이타 발생부(40) 내의 쉬프트 레지스터에서는 도어 개폐조작 스위 치(S1), (S2)의 조작 순서에 따라 입력단자(D)에 차례로 입력되는 로우 또는 하이 상태의 신호를 출력단자 O1→O2→O3→O4→O5→O6→O7→O8순으로 쉬프트(Shift)시키고, 8번째의 신호가 입력될 때 출력신호는, 입력 순서에 따라 출력단자(O8), (O7), (O6), (O5), (O4), (O3), (O2), (O1)의 순으로 나타나게 된다.At this time, the shift register in the parallel data generator 40 outputs a low or high state signal sequentially input to the input terminal D according to the operation sequence of the door open / close operation switches S 1 and S 2 . Shift to 1 → O 2 → O 3 → O 4 → O 5 → O 6 → O 7 → O 8 and when the 8th signal is input, the output signal is output terminal (O 8 ), (O 7 ), (O 6 ), (O 5 ), (O 4 ), (O 3 ), (O 2 ), and (O 1 ).

이와같이 나타나는 쉬프트 레지스터의 출력 신호는 비교부(60)내의 각 익스클루시브 오어게이트(EX1~EX8)의 타측 입력단자에 각각 입력되는 것이며, 이때의 각 익 스클루시브 오어게이트(EX1∼EX8)는 병렬데이타 발생부(40)의 쉬프트 레지스타로부터 입력되는 신호와, 세팅된 스위치 (S5∼S12)의 온/오프상태에 의하여 입력되는 신호와를 비교하여 일치될 때 로우상태의 신호를 출력하게 되는 것으로서 이를 좀더 상세히 설명하면 다음과 같다.The output signal of the shift register thus displayed is input to the other input terminal of each of the exclusive orgated gates EX 1 to EX 8 in the comparator 60. At this time, each of the exclusive orgated gates EX 1 to EX is applied. EX 8 ) compares the signal input from the shift register of the parallel data generator 40 with the signal input by the ON / OFF state of the set switches S 5 to S 12 , and when the signal is low, It will output the signal of as described in more detail as follows.

우선 사용자는 외출시에 앞서 고유번호 세팅부(50) 내의 각 스위치(S5∼512)를 온 또는 오프의 상태로 조합하므로서 사용자 자신만이 아는 암호 형태의 신호를 구성하고 문을 닫게 된다.First, the user configures a signal in the form of a password known only by the user and closes the door by combining the switches S 5 to 5 12 in the unique number setting unit 50 in the on or off state.

이어서 외출에서 돌아온 사용자는 초기에 회로 동작을 리세트 시키기 위하여 옥외에 설치된 도어 개폐조작스위치(S1), (S2)를 동시에 ″온″시키게 된다.Subsequently, the user who returns from the outside ″ on ″ the door open / close operation switches S 1 and S 2 installed at the same time to initially reset the circuit operation.

이때 접속점 a,b 전위는 모두 로우상태로 되며, 이 로우 상태의 신호는 리세트부(20)내의 오어게이트(OR1)와 클럭신호발생부(30) 내의 낸드 게이트(N2)의 입력단에 가해 진다.At this time, the potentials of the connection points a and b are both low, and the low state signal is applied to the input terminal of the OR gate OR 1 in the reset unit 20 and the NAND gate N 2 in the clock signal generator 30. Is added.

따라서 오어게이트(OR1)의 출력단 신호가 로우 상태가 되는 순간부터 인버터 (I1)의 출력단 신호는 일정 시간동안 로우 상태를 유지하게 된다.Therefore, from the moment when the output terminal signal of the OR gate OR 1 becomes low, the output terminal signal of the inverter I 1 remains low for a predetermined time.

이때 로우상태로 되는 시간은 콘덴서(Cr) 및 저항(R3)에 의한 시정수와 거의 동일하므로, 시정수(T) =-RC 1n 1/2=0.7R3ㆍC1이 된다.At this time, since the time to go to the low state is almost the same as the time constant by the capacitor C r and the resistor R 3 , the time constant T is equal to -RC 1 n 1/2 = 0.7R 3 · C 1 .

여기서 지연시간을 두는 이유는 클럭신호 발생부(30)의 출력 신호보다 길게 지연시켜 초기 상태에서의 오동작을 방지하기 위함이다.The reason for the delay time is to prevent the malfunction in the initial state by delaying longer than the output signal of the clock signal generator 30.

상기한 바와같이 인버터(I1)의 출력단이 로우 상태가 되면 인버터(I2)의 출력단에는 하이 상태의 신호가 출력되어 병렬데이타 발생부(40)와 조작회수 감지용 IC(IC1)의 각 리세트 단자(R)에 가해져 리세트 시키고 도어 개폐조작스위치 (S1), (S2) 조작 점차의 대기 상태로 된다.As described above, when the output terminal of the inverter I 1 is in a low state, a signal having a high state is output to the output terminal of the inverter I 2 , so that each of the parallel data generator 40 and the number of times of detecting the operation frequency IC 1 are separated. It is applied to the reset terminal (R) to reset, and the door opening / closing switch (S 1 ) and (S 2 ) operation gradually become a standby state.

이와같이 리세트 회로상태에서 도어 개폐 조작스위치(S1), (S2)를 미리 설정된 고유번호 세팅부(50) 내의 스위치(S5∼S12)(이는 사용자의 수동 조작으로 사용자만의 비밀 신호로서 조합되는 스위치임)의 온, 오프 세팅 순서에 따라 조작을 행하여만 하는 것이다.Thus, in the reset circuit state, the door opening / closing operation switch (S 1 ), (S 2 ) in the switch (S 5 to S 12 ) in the preset unique number setting section 50 (this is a secret signal only for the user by the user's manual operation). Operation is performed in accordance with the on / off setting procedure of the switch.

즉, 도어 개폐조작 스위치(S1)가 온 상태이면 a점에는 로우, b 점에는 하이 상태 가 되고, 도어 개폐조작 스위치(S2)가 온 상태이면 a점에는 하이, b 점에는 로우 상태가 된다.That is, when the door open / close operation switch S 1 is turned on, it is low at point a, and is high at point b. When the door open / close operation switch S 2 is turned on, high is displayed at point a and low at point b. do.

이와같이 나타나는 신호는 클럭신호 발생부(30)의 낸드게이트(N2)에 로우와 하이 상태의 신호가 동시에 입력되므로 그의 출력단 신호는 도어 개폐 조작스위치(S1) 또는 (S2)가 온되는 순간부터 오프될때까지 하이 상태가 된다.Since the signals appearing as described above are simultaneously inputted with the low and high signals to the NAND gate N 2 of the clock signal generator 30, the output terminal signal is the moment when the door open / close operation switch S 1 or S 2 is turned on. From high until it is off.

여기서 접속점(C)의 전압은 지연 때문에 전압 기립, 하강이 늦게되므로, 이를 방지하기 위하여 저항(R5), (R6) 및 인버터 (I3), (I4)에 의한 슈미트 회로를 구성하여 기립 , 하강이 빠른 클럭신호를 쉬프트레지스터인 병렬 데이타 발생부(40)와 조작회수 감지용 IC(IC1)의 각 클럭신호 입력단자(CK)에 인가시키게되며, 이 경우에 조작회수 감지용 IC(IC1)에서는 한개(1)의 신호를 카운트 하게 되고, 쉬프트레지스터는 입력단자 (D)로 입력되는 신호를 출력단자 “O1→O2→O3→O4→O5→O6→O7→O8”의 순으로 쉬프트 시키게 된다.In this case, the voltage of the connection point C is delayed and lowered due to the delay. Therefore, in order to prevent this, the Schmitt circuit is formed by the resistors R 5 , R 6 , and the inverters I 3 , I 4 . A clock signal with a rapid rise and fall is applied to each clock signal input terminal CK of the shift register parallel data generator 40 and the operation frequency detection IC 1. In this case, the operation frequency detection IC In (IC 1 ), one (1) signal is counted, and the shift register outputs the signal input to the input terminal (D) as the output terminal “O 1 → O 2 → O 3 → O 4 → O 5 → O 6 → It is shifted in the order of O 7 → O 8 ”.

만일 사용자가 고유번호 세팅부(50)의 세팅 스위치를 “S5=온, S6=오프…”로 조합하였다면, 리세트후 처음에는 도어개폐조작 스위치(S1)만을 온 시키므로서 클럭신호 발생부(30)에서 출력되는 클럭신호는 병력데이타 발생부(40) 및 조작회수 감지용 IC(IC1)의 클럭신호 입력단자(CK)에 가해 진다.If the user switches the setting switch of the serial number setting section 50 to “S 5 = on, S 6 = off…”. "After a reset, if the combination of a first door opening and closing operation switch (S 1) only because on standing clock signal output from the clock signal generating section 30 a history data generating unit 40 and the operation number detection IC (IC for 1 ) is applied to the clock signal input terminal CK.

이와같이 클럭신호가 발생되는 순간에 b점의 전위는 하이 상태이므로, 병렬데이타 발생부(40)의 쉬프트레지스터 입력단자(D)에는 이 하이 신호가 가해져 그의 출력 단자(O1)에는 하이 신호가 출력되고, 조작회수 감지용 IC(IC1)는 ″1″을 카운트하게 된다.Thus, since the potential at point b is high at the moment when the clock signal is generated, this high signal is applied to the shift register input terminal D of the parallel data generator 40, and a high signal is output to the output terminal O 1 thereof . Then, the operation count sensing IC (IC 1 ) counts ″ 1 ″.

이후에 도어개폐 조작 스위치(S2)를 온 시키면 병렬 데이타 발생부(40)의 쉬프트레지스터 입력단자(D)에는 로우 신호가 입력되고, 클럭신호 발생부(30)로 부터는 클럭신호가 인가 되므로, 병렬 데이터 발생부(40)의 쉬프트레지스터 출력단자(O1)에 나타난 하이 상태의 신호는 출력단자(O2)로 쉬프트 되어 출력단자(O2)의 출력 신호는 하이 상태가 되고, 출력단자(O1)에는 도어 개폐조작 스위치(S2)가 온 상태이므로, 로우 상태가 되며, 조작회수 감지용IC(IC1)에서는 ″2″를 카운트하게 되는 것이다.When the door open / close operation switch S 2 is turned on, a low signal is input to the shift register input terminal D of the parallel data generator 40, and a clock signal is applied from the clock signal generator 30. signal of high level shown in the shift register output terminal (O 1) of the parallel data generating part 40 is shifted to the output terminal (O 2) output signal of the output terminal (O 2) is a high level, the output terminal ( Since the door opening / closing operation switch S 2 is in the ON state, O 1 ) is in a low state, and the operation number detecting IC (IC 1 ) counts ″ 2 ″.

이와같은 동작으로 사용자가 이미 세팅한 고유번호 세팅부(50)의 세팅스위치 (S5∼S12)의 세팅 상태순으로 상기한 동작을 8번째 반복하였다고 가정하면, 리세트 동작 이후 처음 들어온 신호는 병렬 데이타 발생부(40)의 쉬프트 레지스터 출력 단자(O8)에 나타나게 되어 익스클루시브 오어게이트(EX1)의 타측 입력단자에 인가되고, 출력단자(O1)에는 8번째 들어온 신호가 출력되어 익스클루시브 오어게이트(EX8)의 타측 입력 단자에 인가되며, 이때 조작회수 감지용 IC(IC1)에서는 8번째의 신호를 카운트 하여 출력단자(K8)에 하이상태의 신호를 출력하게 된다.Assuming that the above operation is repeated for the eighth time in the order of the setting state of the setting switches S 5 to S 12 of the unique number setting unit 50 already set by the user, the first signal after the reset operation is obtained. The shift register output terminal O 8 of the parallel data generator 40 is applied to the other input terminal of the exclusive ore gate EX 1 , and the eighth signal is output to the output terminal O 1 . It is applied to the other input terminal of the exclusive or gate (EX 8 ), and at this time, the operation count detection IC (IC 1 ) counts the eighth signal and outputs the high signal to the output terminal (K 8 ). .

한편, 고유번호 세팅부(50)의 스위치(S5∼S12)근은 임의의 수동 조작을 행하여 지정 번호를 변경할 수가 있는 것으로서, 이들 스위치가 온 되면 하이, 오프 되면 로우 상태의 신호를 익스클루시브 오어게이트(EX1∼EX8)의 일측 입력 단자에 입력시키게 된다.On the other hand, the switch (S 5 ~ S 12 ) root of the unique number setting unit 50 can change the designated number by performing any manual operation. When these switches are turned on, the signals of the low state are excluded. It is input to one input terminal of the sheave or gates EX 1 to EX 8 .

비교부(60)에서는 병렬 데이타 발생부(40)의 쉬프트 레지스터의 각 출력단자 (O8∼O1)에 나타난 출력신호와, 고유번호 세팅부(50)의 각 세팅스위치(S5∼S12)에 의하여 입력되는 신호가 서로 일치될 때 익스클루시브 오어게이트(EX1∼EX8)는 각각 로우상태의 신호를 출력하게 된다.The comparator 60 outputs the output signal shown in each output terminal O 8 to O 1 of the shift register of the parallel data generator 40 and each setting switch S 5 to S 12 of the unique number setting unit 50. When the signals inputted by) coincide with each other, the exclusive or gates EX 1 to EX 8 output the low state signals, respectively.

이와같이 출력된 각 로우상태의 신호는 조작회수 감지용 IC(IC1)의 출력단자 (K8)에서 출력된 하이상태의 신호가 인버터(I5)를 통하여 반전된 로우상태의 신호와 함께 다 입력 오어게이트(OR2)에 입력되므로, 그의 출력단 신호는 로우상태로 되며, 이 로우 상태의 신호는 출력부(70) 내의 앤드 게이트(A1)에 입력되어 그의 출력단 신호를 하이 상태에서 로우 상태로 변환시켜 낸드 게이트(N3), 콘덴서(O3), 저항(R9) 및 인버터 (I6)로 구성된 단안정 멀티바이 브레이터에 가해지게 되므로, 파형 정형된후 출력단자 (OUT)로 로우 상태의 신호를 출력시키므로서, 이에 접속된 릴레이 (도시생략) 또는 기타 잠금 장치를 구동시켜 문을 열수 있게 되는 것이다.The low state signal outputted as above is input together with the low state signal in which the high state signal outputted from the output terminal (K 8 ) of the operation count detection IC (IC 1 ) is inverted through the inverter I 5 . Since it is input to the OR gate OR 2 , the output terminal signal thereof becomes a low state, and the signal of this low state is input to the AND gate A 1 in the output unit 70 to bring its output terminal signal from the high state to the low state. It is applied to the monostable multivibrator composed of NAND gate (N 3 ), capacitor (O 3 ), resistor (R 9 ), and inverter (I 6 ). By outputting a signal of the state, it is possible to drive a relay (not shown) or other locking device connected thereto to open the door.

만일 9번째 조작 신호가 입력되었다고 가정하면, 조작 회수감지용 IC(IC1)의 출력단자(K8)에는 로우상태의 신호가 출력되고, 이 로우상태의 신호는 인버터(I5)를 통하여 하이 신호로 변환되어 다입력 오어게이트(OR2)에 가해져서 그의 출력단 신호를 하이 상태로 변화시키므로 회로는 정상 동작되지 않는다.If it is assumed that the ninth operation signal is input, a low state signal is output to the output terminal K 8 of the operation number detection IC (IC 1 ), and this low state signal is high via the inverter I 5 . The circuit does not operate normally because it is converted to a signal and applied to the multi-input or gate OR 2 to change its output terminal signal to a high state.

한편, 10번째 이후 신호가 입력되면 조작회수 감지용 IC(IC1)의 출력단자(K9) 신호가 하이 상태가 되어 클럭인에이블(CE) 단자에 가해져서 조작회수 감지용 IC(IC1)는 동작되지 않게 되므로 이 역시도 문을 열수가 없게 된다.On the other hand, when the signal after the 10th time is input, the output terminal K 9 signal of the operation count detection IC (IC 1 ) becomes high and is applied to the clock enable (CE) terminal, thereby causing the operation count detection IC (IC 1 ). Will not work, so you will not be able to open the door.

필요에 의하여 수동, 자동 점환스위치(S3)를 온 시키게 되면, 개폐스위치(S1), (S2)중 어느 한 스위치가 온 상태가 되어도 앤드 게이트(A1)의 출력단 신호를 로우 상태로 만들어 출력단(OUT)에 로우상태의 출력 신호를 내보내게 되므로 문을 열수 있게 된다.When the manual and automatic feed switch S 3 is turned on as necessary, the output terminal signal of the AND gate A 1 is set low even when any one of the on / off switches S 1 and S 2 is turned on. The output signal of the low state is sent to the output terminal (OUT), so the door can be opened.

또한 옥내에 설치된 옥내 작동스위치(S4)를 필요에 따라 온 시키면 앤드 게이트(A1)의 출력신호를 로우상태로 만들어 출력단(OUT)에 로우상태의 출력신호를 내보내어 문을 열수가 있는 것이다.In addition, if the indoor operation switch S 4 installed indoors is turned on as necessary, the output signal of the AND gate A 1 is set low, and the output signal of the low state is output to the output terminal OUT to open the door. .

이와같이 동작되는 본 고안은 그의 구조가 간단하고 신뢰성이 높으므로 가정 또는 건물의 출입구 및 기밀서류함 등 폭 넓게 사용할 수가 있는 것이어서 제품의 실용성 향상은 물론 도난방지 및 보안 유지에도 만전을 기할 수 있도록 하여 사용자로 하여금 안심하고 생활할 수 있는 효과를 제공하는 것이다.The present invention operated in this way is simple and reliable in structure, so that it can be widely used in doorways and confidential documents in homes or buildings, thus improving the practicality of the product and ensuring perfection for theft prevention and security. It is to provide the effect that you can live with peace of mind.

Claims (1)

전자회로를 이용한 자물쇠 장치에 있어서, 도어 개폐 조작스위치 (S1), (S2)와 저항(R1), (R2)을 연결한 입력부(10)에 병렬 데이타 발생부(40), 리세트부(20), 클럭신호 발생부(30)를 각각 연결 구성시키고, 상기 리세트부(20)와 클럭 신호 발생부 (30)의 출력단을 병렬 데이타 발생부(40) 및 조작 회수 감지용 IC(IC1)의 리세트 단자(R)와 클럭단자(CK)에 연결시키고, 상기 병렬 데이타 발생부(40)의 출력단 (O1~O8)에 고유번호 세팅부(50)를 통하여 익스클루시브 오어게이트(EX1∼ EX8)의 일측 입력단이 접속된 비교부(60)와 출력부(70)를 연결시키어 고유번호 세팅부(50) 신호와 입력부(10)의 조작에 의한 병렬데이타 발생부(40)의 출력 신호가 상호 일치할 때 문이 개방되도록 구성한 것을 특징으로 하는 전자식 자물쇠 장치.In a lock device using an electronic circuit, a parallel data generator (40) and a receiver are connected to an input unit (10) connecting door opening / closing operation switches (S 1 ), (S 2 ) and resistors (R 1 ), (R 2 ). The set unit 20 and the clock signal generator 30 are connected to each other, and the output terminal of the reset unit 20 and the clock signal generator 30 is connected to the parallel data generator 40 and the number of times of operation detection IC. It is connected to the reset terminal R of the IC 1 and the clock terminal CK, and is included in the output terminal O 1 to O 8 of the parallel data generator 40 through the unique number setting unit 50. Parallel data is generated by operating the unique number setting unit 50 signal and the input unit 10 by connecting the comparator 60 and the output unit 70 connected to one input terminal of the sheave or gates EX 1 to EX 8 . The electronic lock device, characterized in that the door is configured to open when the output signals of the unit 40 coincide with each other.
KR2019850004075U 1985-04-12 1985-04-12 The device of electromagnetic locks KR880000302Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850004075U KR880000302Y1 (en) 1985-04-12 1985-04-12 The device of electromagnetic locks

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850004075U KR880000302Y1 (en) 1985-04-12 1985-04-12 The device of electromagnetic locks

Publications (2)

Publication Number Publication Date
KR860013481U KR860013481U (en) 1986-11-18
KR880000302Y1 true KR880000302Y1 (en) 1988-03-10

Family

ID=19241323

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850004075U KR880000302Y1 (en) 1985-04-12 1985-04-12 The device of electromagnetic locks

Country Status (1)

Country Link
KR (1) KR880000302Y1 (en)

Also Published As

Publication number Publication date
KR860013481U (en) 1986-11-18

Similar Documents

Publication Publication Date Title
KR900000193B1 (en) Alarm device
US4968899A (en) Clock signal switching device of an IC Card
KR880000302Y1 (en) The device of electromagnetic locks
US3942037A (en) MOS edge sensing circuit
US4251805A (en) Circuit arrangement for an input keyboard
US4496798A (en) Ringing circuit for telephone subset, designed as an integrated circuit
KR850001246Y1 (en) Electronic lock
KR840001303Y1 (en) Electronic lock
KR870000499Y1 (en) Electronic lock
KR820001843Y1 (en) Computer combination key lock
SU1156047A1 (en) Device for protection agaginst chatter of contacts
SU1224999A1 (en) Pulse shaper for measuring frequency of periodic signal
SU997250A1 (en) Sensory keyboard
KR910005662Y1 (en) Electronic locking device
KR890003925Y1 (en) Crime prevention device
RU2040111C1 (en) Flip-flop device
SU1246085A1 (en) Information input device
SU1370772A1 (en) Analog switch
RU2079970C1 (en) Multivalued logic element
SU1800603A1 (en) Device for checking time intervals
KR920005018Y1 (en) Button type door open-close circuit
SU593323A1 (en) Binary information check and analysis device
JPS583116B2 (en) electronic locking device
KR890000139Y1 (en) A lock
RU2028642C1 (en) Line voltage dip simulator

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19941227

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee