KR850006806A - 원격통신 스위칭 시스템 및 그에 사용되는 우선순위 배열 - Google Patents

원격통신 스위칭 시스템 및 그에 사용되는 우선순위 배열 Download PDF

Info

Publication number
KR850006806A
KR850006806A KR1019850001053A KR850001053A KR850006806A KR 850006806 A KR850006806 A KR 850006806A KR 1019850001053 A KR1019850001053 A KR 1019850001053A KR 850001053 A KR850001053 A KR 850001053A KR 850006806 A KR850006806 A KR 850006806A
Authority
KR
South Korea
Prior art keywords
circuit
priority
terminal
circuits
channel
Prior art date
Application number
KR1019850001053A
Other languages
English (en)
Other versions
KR910008690B1 (ko
Inventor
마리아 시리엘 로이어스 안나 (외 4)
Original Assignee
더블유. 제이. 바움
인터내쇼날 스탠다드 일렉트릭 코오포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 더블유. 제이. 바움, 인터내쇼날 스탠다드 일렉트릭 코오포레이숀 filed Critical 더블유. 제이. 바움
Publication of KR850006806A publication Critical patent/KR850006806A/ko
Application granted granted Critical
Publication of KR910008690B1 publication Critical patent/KR910008690B1/ko

Links

Classifications

    • GPHYSICS
    • G08SIGNALLING
    • G08CTRANSMISSION SYSTEMS FOR MEASURED VALUES, CONTROL OR SIMILAR SIGNALS
    • G08C19/00Electric signal transmission systems
    • G08C19/12Electric signal transmission systems in which the signal transmitted is frequency or phase of ac
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0407Selecting arrangements for multiplex systems for time-division multiplexing using a stored programme control

Landscapes

  • Computer Networks & Wireless Communication (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Telephonic Communication Services (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Electronic Switches (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Soil Working Implements (AREA)
  • Train Traffic Observation, Control, And Security (AREA)
  • Display Devices Of Pinball Game Machines (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Electrophonic Musical Instruments (AREA)
  • Selective Calling Equipment (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

내용 없음

Description

원격통신 스위칭 시스템 및 그에 사용되는 우선순위 배열
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 원격 통신 스위칭 시스템의 블록도.

Claims (34)

  1. 스위칭 회로망과 결합된 프로세서 제어 인터페이스 회로와 시분할 다중 전송링크를 통하여 공통제어 회로를 가진 복수의 터미날 회로를 구비하며, 상기 제어회로가 상기 터미날 회로를 제어하여 상기 터미날회로와 상기 인터페이스 회로 사이에서 제어 데이타를 교환하도록되어 있는 원격통신 스위칭 시스템에 있어서, 상기 공통 제어회로(DPTCø31)가 상기 터미날 회로로 부터 수집된 제어 데이타를 처리하는 제1수단(EXOR)과, 그 처리된 데이타 (MMI)를 상기 시분할 다중 전송링크(TOUTA/B)상의 상기 인터페이스회로(TCEA/B)에 전송하는 제2수단(CH 16 PR)을 구비하고 있는 것을 특징으로 하는 원격통신 스위칭 시스템.
  2. 제1항에 있어서, 상기 제어데이타가 상기 터미날회로의 조건에 관계되는 것을 특징으로 하는 원격통신 스위칭 시스템.
  3. 제1항에 있어서, 상기 제2수단(CH 16 PR)이 미리 정해진 시간 채널 동안 상기 처리된 데이타를 상기 시분할 다중전송 링크(TOUTB) 상에 전송하도록 되어 있는 것을 특징으로 하는 원격통신 스위칭 시스템.
  4. 제2 또는 3항에 있어서, 상기 제2수단(CH16PR)이 상기 터미날회로에 관련된 상기 제어 데이타를 상기 미리 정해진 간격동안 상기 시분할 다중 전송링크(TOUTB)상의 상기 인터페이스 회로(TCEA/B)에 연속적으로 전송하도록 되어 있은 것을 특징으로 하는 원격통신 스위칭 시스템.
  5. 제2항에 있어서, 상기 제1수단(EXOR)이 상기 터미날 회로의 조건의 변화를 검출함으로써 이러한 조건에 관계되는 상기 데이타를 처리하도록 되어 있으며, 상기 제2수단(CH16PR)이 조건의 변화가 검출되기만 하면 각 조건을 상기 인터페이스 회로(TECA/B)에 전송하게 되어 있는 것을 특징으로 하는 원격 통신 스위칭 시스템.
  6. 제5하에 있어서, 상기 제1수단이 -상기 각 터미날 회로에 대하여 상기 터미날 회로의 여러가지 특정의 현재 조건을 포함한 제1데이타 워어드를 기억하기 위한 제1레지스터(OLDCINPISO)와; -상기 각 터미날 회로에 대하여 상기 터미날 회로의 상기 특징의 이전의 조건을 포함한 제2데이타 워어드를 기억하기 위한 제2레지스터(CINSIPO)와; -상기 터미날 회로의 상기 특징의 변화된 조건을 검출하도록 상기 제1데이타 워어드 및 제2데이타 워어드의 대응 조건들을 비교하기 위한 수단(EXOR)과; -각 특징에 대하여 이 특징의 현재 조건뿐만 아니라 상기 터미날 회로의 식별부를 포함한 불일치 워어드를 제3레지스터(LCC)에 기억하기 위한 수단; -상기 현재 조건이 이전의 조건과 다른 경우에만 제4레지스터(FIFOA/B)에 상기 불일치 워어드를 기억하기 위한 수단을 구비하고 있으며, 상기 제2수단(CH 16 PR)이 상기 제4레지스터 (FIFOA/B)의 내용을 상기 인터페이스 회로에 전송하도록 되어 있는 것을 특징으로 하는 원격통신 스위칭 시스템.
  7. 제6항에 있어서, 상기 제어회로가 최소한 두개의 프로세서 제어 인터페이스회로(TCEA/B)에 결합되고 상기 각 인터페이스회로(TCEA/B)에 관련되는 최소한 두개의 상기 제4레지스터(FIFO A/B)를 구비하며, 상기 제1수단은 상기 터미날 회로가 각각 상기 인터페이스 회로에 할당되지 않았는가 또는 상기 인터페이스 회로중 하나에 할당되었는가의 여부에 따라 상기 제4레지스터의 양자 또는 하나에 상기 불이치 워어드를 기억하도록 되어있는 것을 특징으로 하는 원격통신 스위칭 시스템.
  8. 제7항에 있어서, 상기 터미날 회로가 상태비트(ACT, ASS)에 의하여 상기 터미날 회로의 양자 또는 하나에 할당되지 않거나 할당되는 것을 특징으로 하는 원격통신 스위칭 시스템.
  9. 한편으로는 시분할 다중전송 제1입력 및 출력 링크와 프로세서 제어 인터페이스 회로를 거쳐 스위칭 회로망과 결합되고 다른 한편으로는 시분할 다중젼송 제2입력 및 출력링크를 거쳐 상기 터미날 회로의 개별부분에 결합되는 공통 제어 회로를 가진 복수의 터미날 회로를 구비하며, 상기 제1 및 제2입력 및 출력링크가 각각 복수의 제1 및 제2입력 및 출력시간 채널을 가지고 있는 원격 통신 스위칭 시스템에 있어서, 상기 공통 제어회로(DPTCø)에서 복수의 제2출력 시간 채널이 사기 각 터미날 회로에 영구적으로할당되고, 사기 공통 제어회로(DPTCø)가 또한 이전에 터미날 회로(TLø)에 할당되었던 제1입력 시간 채널(CH31)에 할당하기 위한 채널 할당수단(CHAC, FFS)을 구비하며, 상기 복수의 시간채널(CHø, CH16)중 제2출력시간 채널(CH16)이 시간을 고려할 때 상기 제1입력시간 채널(CH31)을 가장 근접하게 따르는 상기 터미날회로(TLø)에 영구적으로 할당되는 것을 특징으로 하는 원격통신 스위칭 시스템.
  10. 제9항에 있어서, 상기 제2출력시간 채널이 m개의 연속채널의 p개의 연속군(ø-15, 16-31)로 세분되고, 각군(ø-15, 16-31)의 개의 연속채널이 터미날회로(TLø/15)를 구별하도록 동일한 순서로 할당되는 것을 특징으로 하는 원격통신 스위칭 시스템.
  11. 제9항에 있어서, 상기 공통 제어회로(DPTCø)가 상기 제1출력시간 채널(LOUTø)과 시간이 일치하는 제2입력시간채널(LINø)뿐만 아니라 상기 복수의 터미날회로에 일치한 다수의 시간 채널에 해당하는 상기 제1입력시간 채널(TINB)로 부터 시간 지연된 제1출력시간 채널(TOUTB)을 상기 터미날회로에 할당하는 것을 특징으로 하는 원격통신 스위칭 시스템.
  12. 제9항에 있어서, 상기 채널 할당수단(CHAC, FFS)이 상기 터미날회로(TLø)에 이전에 할당된 상기 제1입력 시간채널(CH31)과 시간이 일치한 제2출력시간 채널(CH1)을 결정하기 위한 제1수단과, 이 일치한 제2출력시간 채널(CH1)을 가장 근접하게 따르는 상기 제2출력시간 채널(CHø,CH16)중 하나를 결정하기 위한 제2수단을 구비한 것을 특징으로 하는 원격통신 스위칭 시스템.
  13. 제12항에 있어서, 상기 공통 제어회로가 각가 상기 제1입력 시간 채널(TINB)의 수와 상기 제2출력시간 채널(LOUTø)의 수를 계산하기 위한 제1(AMC, BMC) 및 제2 (DMC)카운터를 구비하며, 상기 제1수단이 상기 일치한 제2출력시간채널(CH1)을 얻기 위하여 상기 제1 및 제2카운터에 의해 표시된 채널 번호들 사이의 차이(L-B)를 계산하는 제3수단과, 상기 터미날 회로(TLø)에 이전에 할당된 상기 제1입력 시간 채널(CH31)의 수와 상기 차이(L-B)의 대수합을 계산하는 제4수단(FFS)을 구비하고 있는 것을 특징으로 하는 원격통신 스위칭 시스템.
  14. 제10항 또는 12항에 있어서, 상기 제2수단이 상기 일치한 제2출력 시간 채널를 가장 근접하게 따르며 상기 터미날 회로에 할당된 p개의 제2출력 시간중 제2출력시간 채널을 선택하도록 되어 있는 원격통신 스위칭 시스템.
  15. 제14항에 있어서, m(16)개의 터미날회로 각각이 추가 최상위 비트 ø 및 1에 의해 상기 터미날 회로의 식별부의 형태와 다른 식별부를 갖는 두개(p=2)의 제2출력 시간에 할당되며, 상기 제2수단이 상기 일치한 제2출력시간 채널과 상기 터미날 회로의 식별부와의 차이를 계산하여 차이가 각각 m보다 크냐 혹은 작으냐에 따라서 최상의 비트가 ø 또는 1인 이 회로에 할당된 제2출력시간 채널번호를 선택하도록 되어있는 원격통신 스위칭 시스템.
  16. 제11항 또는 제15항에 있어서, 상기 시간 지연이 18채널 시간에 해당하는 것을 특징으로 하는 원격통신 스위칭 시스템.
  17. 제9항에 있어서, 상기 공통 제어회로(DPTCø)가 각각 이와 같이 할당된 제1입력 및 제2출력시간채널의 식별부와 상기 시간채널들에 할당된 데이타를 기억하기 위한 제1(CAM) (DMEM) 메모리수단을 구비한 것을 특징으로 하는 원격통신 스위칭 시스템.
  18. 제17항에 있어서, 상기 제1(CAM) 및 제2(DMEM) 메모리 수단이 각각 추가 최상위 비트 ø 또는 1에 의해 상기 터미날 회로(T Lø)의 식별부와 다른 식별부를 가진 두개의 제2출력시간 채널(CHø, CH16)에 할당되는 상기 복수의 터미날회로(TLø) 중 하나를 구별하도록 할당되는 다수행의 기억셀과, 상기 터미날회로(TLø)에 관련된 1행의 상기 제1메모리수단 채널(CAM)에 상기 제1입력시간 채널(CH31)과 상기 제2출력시간 채널(CH1ø, CH16)의 추가 최상위 비트(MSBL)를 기억하기 위한 수단과, 상기 제1 및 제2메모리수단에 관련되며 상기 제1입력시간 채널(CH31)의 식별부 또는 1행의 상기 제1메모리 수단(CAM)에 기억된 상기 제2출력시간 채널(CHø, CH16)의 식별부에 응답하여 대응행의 상기 제2메모리 수단(DMEM)의 리이드-라이트 입력을 작동시키는 수단을 갖추고 있는 것을 특징으로 하는 원격통신 스위칭 시스템.
  19. 제18항에 있어서, 상기 제1메모리수단(CAM)의 각 셀들이 이 셀에 기억된 비트를 제1입력채널(CH31)의 식별부의 대응 비트 또는 제2출력 시간채널의 식별부의 최상위 비트를 비교하여 이 비교된 양 비트들이 일치할 때 작동 신호를 발생하기 위한 비교회로에 관련되는 것을 특징으로 하는 원격통신 스위칭 시스템.
  20. 제19항에 있어서, 상기 각행의 상기 제1메모리 수단(CAM)이 상기 최상위 비트(MSBL)를 기억하는 것을 제외하고 상기 셀에 관련된 비교회로에 의해 제어되는 입력을 가지며 또한 대응행의 상기 제2메모리 수단(DMEM)의 리이드/라이트입력(Tø, Uø)를 제어하는 출력을 가지는 제1게이팅 회로에 결합되는 것을 특징으로 하는 원격통신 스위칭 시스템.
  21. 제19항에 있어서, 상기 각행의 상기 제1메모리 수단(CAM)이 상기 제2출력채널(CHC4/ø)의 직렬부의 최상위 비트(CHC4)를 제외한 비트들(CHCø3) 및 상기 최상위 비트를 기억하는 셀에 관련된 비교회로에 의해 제어되는 입력을 가지며 대응행의 제2메모리수단(DMEM)의 리이드/라이트입력(Tø, TU)를 제어하는 출력을 가지는 제2게이팅회로에 결합되는 것을 특징으로 하는 원격통신 스위칭 시스템.
  22. 제19항에 있어서, 상기 셀(C156)(PM1ø, PM11, NM1ψ, NM1)에 의해 구성되며 상기 비교회로가 상기 플립플롭의 상기 플립플롭의 출력(Q, Q)에 의해 역으로 제어되는 두 개의 통과 트랜지스터(PT1ø, PT11) 를 구비하며, 상기 통과 트랜지스터(PT16, PT11)가 상기 식별부의 한 비트(CHC4)와 그의보수(CHC4)에 의해 제어되는 데이타 입력과 상기 비교회로의 출력(0156)을 구성하는 공통 출력을 가지는 것을 특징으로 하는 원격통신 스위칭 시스템.
  23. 제9항에 있어서, 상기 공통 제어회로(DPTCø)가 상기 시분할 다중 제1입력(TINA/B) 및 출력(TOUTA/B)링크를 거쳐 복수의 상기 인터페이스 회로의 각각에 결합되며, 상기 인터페이스 회로는 상기 스위칭 회로망(SNW)에 결합되는 것을 특징으로 하는 원격 통신 스위칭 시스템.
  24. 공동 설비에 대한 액세스를 행하는 것으로, 상기 공통 설비를 액세스하기 위하여 미리 정해진 순서로 유우저 회로에 우선순위를 부여하도록 되어 있는 복수의 유우저 회로용 우선순위배열에 있어서, 상기 유우저 회로(DPTCø31)의 각각에 관련되며 복수의 시간채널을 갖는 시분할 다중전송 링크(,CLB)에 의해 상호결합되는 복수의 우선순위 회로(.CLHB)를 구비하며, 상기 각 우선순위 회로가 상기 각 시간채널 동안 그것의 관련 유우저 회로에 우선 순위를 부여하고 상기 한시간 채널동안 우선순위 승인(부여) 신호(CLIB)를 상기 링크상에 인가함으로써 이 사실을 다른 우선순위 회로에 알리도록 되어 있는 것을 특징으로 하는 우선순위 배열.
  25. 제24항에 있어서, 상기 각 유우저회로(DPTCø)는 상기 공통설비(CH16PR, TOUTB)에 대한 액세스를 요구하기 위하여 요구신호(FFEB=1)를 관련 우선순위회로(CLHB)에 발송하는 수단(FIFOBC)을 구비하며, 상기 각 우선순위 회로는 상기 각 시간채널동안 관련 유우저 회로가 상기 공통 설비에 대한 액세스를 요구하는 다른 유우저 회로보다 앞선 우선수위를 요구하였다는 사실을 나타내는 우선순위 요구신호(C2B=1)를 발송하는 수단(NAND7)을 구비하며 아울러 상기 요구신호(FFEB=1)과 상기 우선순위 요구신호(C2B=1)에 응답하여 상기 우선순위 승인신호(CLIB)를 발송하는 수단(NM98)을 구비하는 것을 특징으로 하는 우선 순위 배열.
  26. 제25항에 있어서, 상기 각 우선순위 회로가 또한 상기 우선순위 승인신호(LIB)를 발송한 후 액세스신호(MIB)를 관련 유우저 회로(DPTCø)에 발송하기 위한 수단(FF2)을 구비하는 것을 특징으로 하는 우선 순위 배열.
  27. 제26항에 있어서, 상기 각 우선순위 회로(CLHB)가 상기 우선순위 요구신호(C2B=1)에 의해 제1상태(I)로 부터 제2상태(III)로 가게 되고 상기 우선순위(CLIB)에 의해 상기 제2상태(III)로 부터 제3상태(V)로 가게되며 그후 상기 액세스 신호(MTB)를 발생함으로써 상기 제3상태(V)로 부터 제4상태(II)로 가게되는 유한상태머신(FSM)을 구비하는 것을 특징으로 하는 우선순위 배열.
  28. 제27항에 있어서, 상기 각 우선순위 회로에서 상기 유한 상태머신(FSM)이 우선순위 요구신호(C2B=1)를 발송하지 않는 경우 이 머신이 상기 제1상태(I)로 부터 상기 제4상태(II)로 건너뛴 다음 제5상태(IV)로 가고 그후 상기 우선순위 요구신호(C2B=1)D를 발송한 유한 상태머신과 동시에상기 제4상태(II)로 다시 돌아가며, 상기 우선순위 승인신호(CLIB)와 상기 액세스 신호(MTB)가 제1상태(I)로 부터 상기 제2상태(II)로 건너뛴 다음 상기 제3상태(V)로 가게되고 그후 상기 제4상태(II)로 가게되는 것을 특징으로 하는 우선순위 배열.
  29. 제28항에 있어서, 상기 각 우선순위 회로(CLHB)가 포인터(PNTB)와, 우선순위동작을 개시할 때 상기 포인터에서 미리 정해진 값을 기억하는 수단과, 상기 유한 상태머신(FSM)이 상기 제2(III) 또는 제3(II) 상태에 있을 때 각 시간채널동안 상기 포인터의 값을 증분하는 수단을 구비하는 것을 특징으로 하는 우선순위 배열.
  30. 제29항에 있어서, 상기 각 우선순위 회로가 각 시간 채널동안 관련 유우저 회로의 식별부를 증분에 앞서 사이 포인터(PNTB)의 각과 비교하여 이 비교가 성공적일 때 상기 우선순위 요구신호(C2B=1)를 발송하는 수산을 구비하고 있는 것을 특징으로 하는 우선 순위 배열.
  31. 제29항에 있어서, 상기 각 우선순위 회로가 상기 미리 정해진 값을 레지스터 회로(L)에 기억하는 수단과, 증분이 이루어진 후, 상기 유한상태 머신(FSM)이 상기 제3(V) 또 제5(IV) 상태에 있을 때 상기 포인터(PNTB)의 값을 상기 레지스터 회로(L)에 기억하기 위한 수단과, 각 시간 채널 동안 상기 포인터(PNTB)와 상기 레지스터(L)에 기억된 값들을 비교하여 이 비교가 성공적일 때 리세트 신호(CIB=1)를 발송하기 위한 수단을 구비하는데, 상기 리세트 신호는 상기 유한상태 머신으로 하여금 휴지상태(ø)로 건너뛰게 하고 그로 인하여 관련 유우저 회로에 알리도록 종료신호(ESB)를 발생하는 것을 특징으로 하는 우선 순위 배열.
  32. 제31항에 있어서, 상기 유한 상태 머신(FSM)이 상기 미리정해진 값이 상기 포인터(PNTB)와 상기 레지스터호로(L)에 기억될 때 상기 휴지 상태로 부터 상기 제1상태(I)로 가게되는 것을 특징으로 하는 우선순위 배열.
  33. 제24항에 있어서, 상기 공통설비가 상기 유우저 회로를 구성하는 복수의 제어회로를 원격통신 스위칭 회로망(SNW)에 결합된 인터페이스 회로(TCEA/B)와 상호 결합시키는 제2시분할 다중전송 링크(TOUTB)에 의해 구성되며 상기 제어회로가 각각 복수의 원격통신 터미날 회로에 공통 접속되는 것을 특징으로 하는 우선순위 배열.
  34. 제33항에 있어서, 상기 제2시분할 다중전송 링크(TOUTB)가 상기 제1시분할 다중전송 링크(CLB)의 시간채널과 일치하는 복수의 시간채널을 가지고 있는 것을 특징으로 하는 우선순위 배열.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019850001053A 1984-02-21 1985-02-21 원격통신 스위칭 시스템 및 그에 사용되는 우선순위 배열 KR910008690B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
BE84-2/60342 1984-02-21
BE2/60342A BE898959A (nl) 1984-02-21 1984-02-21 Telecommunicatie schakelsysteem en daarin toegepaste prioriteitsinrichting
BE2/60342 1984-02-21

Publications (2)

Publication Number Publication Date
KR850006806A true KR850006806A (ko) 1985-10-16
KR910008690B1 KR910008690B1 (ko) 1991-10-19

Family

ID=3865670

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850001053A KR910008690B1 (ko) 1984-02-21 1985-02-21 원격통신 스위칭 시스템 및 그에 사용되는 우선순위 배열

Country Status (10)

Country Link
US (1) US4641301A (ko)
EP (1) EP0155030B1 (ko)
JP (1) JPS60194896A (ko)
KR (1) KR910008690B1 (ko)
AT (1) ATE76710T1 (ko)
AU (2) AU578266B2 (ko)
BE (1) BE898959A (ko)
BR (1) BR8500691A (ko)
DE (1) DE3586111D1 (ko)
MX (1) MX157108A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE66561T1 (de) * 1986-09-29 1991-09-15 Siemens Ag Verfahren zum betrieb von schnittstellenschaltungen zwischen einem zentralen teil und dezentralen teilen einer teilnehmeranschlussbaugruppe eines digitalen zeitmultiplex-fernmeldenetzes.
JPH02131646A (ja) * 1988-11-11 1990-05-21 Mitsubishi Electric Corp 通信制御装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3821706A (en) * 1973-03-29 1974-06-28 Interactive Syst Inc Computer system
US4017841A (en) * 1973-11-23 1977-04-12 Honeywell Inc. Bus allocation control apparatus
JPS6027475B2 (ja) * 1977-08-17 1985-06-28 日本電気株式会社 時分割デイジタル通信装置
FR2402990A1 (fr) * 1977-09-12 1979-04-06 Thomson Csf Dispositif d'exploration et de distribution destine notamment a un central telephonique
US4229792A (en) * 1979-04-09 1980-10-21 Honeywell Inc. Bus allocation synchronization system
JPS56114494A (en) * 1980-02-12 1981-09-09 Fujitsu Ltd Control system for line concentration stage
US4419995A (en) * 1981-09-18 1983-12-13 Hochmair Ingeborg Single channel auditory stimulation system
GB2120045B (en) * 1982-04-22 1985-12-04 Int Standard Electric Corp Circuit for interfacing a processor to a line circuit
US4538023A (en) * 1982-04-28 1985-08-27 Brisson Bruce A Audio signal cable
US4558444A (en) * 1983-05-11 1985-12-10 At&T Laboratories Switching system having selectively interconnected remote switching modules
DE3343456A1 (de) * 1983-12-01 1985-06-13 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Anordnung zum betrieb mehrerer geraete an einer gemeinsamen datenleitung
US4524440A (en) * 1983-12-06 1985-06-18 At&T Bell Laboratories Fast circuit switching system
DE3402577C2 (de) * 1984-01-26 1986-02-13 Norbert Prof. Dr.-Ing. 7517 Waldbronn Fliege Kollisionsfreies Zugriffsverfahren

Also Published As

Publication number Publication date
DE3586111D1 (de) 1992-07-02
AU3875885A (en) 1985-08-29
JPS60194896A (ja) 1985-10-03
EP0155030A3 (en) 1988-05-18
EP0155030B1 (en) 1992-05-27
MX157108A (es) 1988-10-27
BE898959A (nl) 1984-08-21
EP0155030A2 (en) 1985-09-18
US4641301A (en) 1987-02-03
KR910008690B1 (ko) 1991-10-19
JPH0379919B2 (ko) 1991-12-20
AU2215988A (en) 1988-12-15
BR8500691A (pt) 1985-10-01
ATE76710T1 (de) 1992-06-15
AU594585B2 (en) 1990-03-08
AU578266B2 (en) 1988-10-20

Similar Documents

Publication Publication Date Title
EP0009256B1 (en) Control word source for time-division switching system accomodating multirate data
US6781986B1 (en) Scalable high capacity switch architecture method, apparatus and system
US4488290A (en) Distributed digital exchange with improved switching system and input processor
US3211839A (en) Time division multiplex signalling system
US3639694A (en) Time division multiplex communications system
US3639693A (en) Time division multiplex data switch
US5351232A (en) Path monitoring system for cross-connect system
EP0289733B1 (en) Switching method for integrated voice/data communications
SE454830B (sv) Sett och anordning for alstring av en digital tonsignal
US3366737A (en) Message switching center for asynchronous start-stop telegraph channels
KR830008234A (ko) 가변 우선 순위스킴(scheme)을 가지는 통신 멀티플렉서
US3281537A (en) Multiplex switching stage and its associated control circuits
KR830008575A (ko) 모듀울 전송통신 시스템 제어를 위한 방법 및 장치
KR850006806A (ko) 원격통신 스위칭 시스템 및 그에 사용되는 우선순위 배열
EP0154371B1 (en) Telecommunication switching system
KR880700581A (ko) 단일 라인 전화통신 시스템
US4347601A (en) Method and system for processing coded information transmitted during cyclically successive time frames
US3689701A (en) Multisignaller associated with a time division multiplex switching center
US3657698A (en) Signalling supervision unit
RU1797123C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1095165A1 (ru) Устройство дл опроса абонентов
US3158812A (en) Impulse analyzer for time division multiplex switching systems
SU1297047A1 (ru) Устройство дл обслуживани групповых приоритетных запросов
SU862135A1 (ru) Устройство дл ввода информации
SU805314A1 (ru) Устройство дл приоритетного опроса

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee