KR850002183A - 아날로그/디지탈 변환회로도 - Google Patents
아날로그/디지탈 변환회로도 Download PDFInfo
- Publication number
- KR850002183A KR850002183A KR1019840004625A KR840004625A KR850002183A KR 850002183 A KR850002183 A KR 850002183A KR 1019840004625 A KR1019840004625 A KR 1019840004625A KR 840004625 A KR840004625 A KR 840004625A KR 850002183 A KR850002183 A KR 850002183A
- Authority
- KR
- South Korea
- Prior art keywords
- analog
- circuit
- output
- signal
- counting
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 title claims 5
- 238000010586 diagram Methods 0.000 title description 3
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제5도는 본 고안중 일 실시예의 기본구성을 나타내는 회로도. 제6도는 제5도에 도시된 회로의 동작을 설명하기 위한 그래프, 제7도는 실시예의 회로도.
Claims (1)
- 클록펄스를 계수하여 계수출력을 발생시키는 계수회로, 해당 계수출력을 D/A 변환하여 아날로그 신호를 발생시키는 D/A변환회로, 해당 아나로그 변환신호와 A/D변환되어야 할 입력 아날로그 신호와의 관계가 역전할때에 출력신호를 발생시켜서 계수회로의 계수동작을 정지시키는 계수정지회로 등을 구비하여서 계수동작이 정지된 때의 계수출력을 입력 아날로그신호의 A/D변환 데이터로 하는 아날로그/디지탈 변환회로에 있어서, 상기 계수정지회로는 아날로그 변환신호와 입력아날로그 신호간의 역전을 검출하기 위한 컴퍼레이터를 구비하고 있고, 그러한 컴퍼레이터의 출력반전이 계수정지회로의 출력신호로 되어있음과 동시에, 상기한 아날로그/디지탈 변환회로로는 다시 컴퍼레이터의 출력반전에 따라 그 반전을 유지하는 방향으로 입력간에 소정치 이상의 차이를 두게하는 제어수단을 구비하고 있는 것을 특징으로 하는 아날로그 디지탈 변환회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1983130034U JPS6037938U (ja) | 1983-08-22 | 1983-08-22 | A/d変換回路 |
JP58-130034 | 1983-08-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR850002183A true KR850002183A (ko) | 1985-05-06 |
KR900000488B1 KR900000488B1 (ko) | 1990-01-30 |
Family
ID=15024503
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019840004625A KR900000488B1 (ko) | 1983-08-22 | 1984-08-03 | 아날로그/디지탈 변환회로 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPS6037938U (ko) |
KR (1) | KR900000488B1 (ko) |
-
1983
- 1983-08-22 JP JP1983130034U patent/JPS6037938U/ja active Pending
-
1984
- 1984-08-03 KR KR1019840004625A patent/KR900000488B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
JPS6037938U (ja) | 1985-03-15 |
KR900000488B1 (ko) | 1990-01-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880001154A (ko) | 원격 제어 시스템 | |
KR920007341A (ko) | Ecl 신호를 cmos신호로 변환시키는 방법 및 장치 | |
KR840001020A (ko) | 아나로그 디지탈 변환회로 | |
KR900013715A (ko) | 클록신호 변환회로 | |
KR840004337A (ko) | Pcm 신호 부호기 | |
KR850002183A (ko) | 아날로그/디지탈 변환회로도 | |
KR860002186A (ko) | 시분할형(時分割型) a/d·d/a 변환기 | |
KR920013383A (ko) | 디지탈 테이프 레코더 | |
SU555396A1 (ru) | Устройство дл коррекции нелинейности | |
KR930003568A (ko) | 제어장치 | |
KR830007358A (ko) | 해상용 조난표시기의 제어방법 | |
GB1060836A (en) | Improvements in or relating to electrical circuits | |
KR880000961A (ko) | 영상 기억장치 | |
RU2012133C1 (ru) | Преобразователь униполярного кода в дельта-код | |
KR920019183A (ko) | 화상 신호 변환 장치 | |
KR890016540A (ko) | D/a컨버터 조절회로 | |
KR960016308A (ko) | 음성수신기의 dtmf신호 발생회로 | |
KR840001725A (ko) | 디코오드 논리를 갖는 디지탈 직렬 인터페이스 | |
KR930015287A (ko) | 모터의 속도 제어회로 | |
KR870002546A (ko) | 디지탈 오디오 기기의 동기 검출방법 | |
KR850004845A (ko) | 리일모우터 제어장치 | |
JPS57123730A (en) | Da converting circuit | |
KR940013251A (ko) | 감마보정 방법 및 보정회로 | |
KR910010884A (ko) | 논리 문턱전압을 이용한 아날로그/디지탈 변환기 | |
KR840004847A (ko) | 정보신호 제어장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19950123 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |