KR850001359B1 - Repeating circuit of cassette tape recorder - Google Patents
Repeating circuit of cassette tape recorder Download PDFInfo
- Publication number
- KR850001359B1 KR850001359B1 KR1019830005521A KR830005521A KR850001359B1 KR 850001359 B1 KR850001359 B1 KR 850001359B1 KR 1019830005521 A KR1019830005521 A KR 1019830005521A KR 830005521 A KR830005521 A KR 830005521A KR 850001359 B1 KR850001359 B1 KR 850001359B1
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- flip
- tape
- inverter
- state
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B15/00—Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
- G11B15/02—Control of operating function, e.g. switching from recording to reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B15/00—Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
- G11B15/18—Driving; Starting; Stopping; Arrangements for control or regulation thereof
Landscapes
- Electronic Switches (AREA)
- Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
Abstract
Description
제1도는 본 발명의 회로도.1 is a circuit diagram of the present invention.
제2도는 본 발명에서의 테이프의 주행상태를 표시하는 일예도.2 is an example showing the running state of the tape in the present invention.
제3도는 본 발명에서의 각부 동작상태를 표시하는 타이밍 챠트.3 is a timing chart showing an operation state of each part in the present invention.
* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings
100 : 반복재생부 200 : 명령부100: repeat playback unit 200: command unit
300 : 비교제어부 400 : 지연회로부300: comparison control unit 400: delay circuit unit
500 : 리세트부 FF1-FF6: RS플립플롭500: reset section FF 1 to FF 6 : RS flip flop
R1-R2: 저항 A1-A9: 앤드게이트R 1 -R 2 : Resistor A 1 -A 9 : Endgate
C1-C2: 콘덴서 G1-G2: OR게이트C 1 -C 2 : Capacitor G 1 -G 2 : OR gate
S6: 리세트 스위치 I1-I6: 인버트S 6 : Reset switch I 1 -I 6 : Invert
S7: 프로그램 스위치 D1-D8: 다이오드S 7 : program switch D 1 -D 8 : diode
S8:리세트 스위치S 8 : Reset switch
본 발명은 콤팩트 테이프(Compact Cassette tape)를 사용하는 테이프 레코오더에 있어서, 테이프의 한 면(one side)의 수록내용을 연속 반복 재생시키거나 필요에 따라 수회만을 반복 재생시킬 수 있도록 한 반복 재생회로에 관한 것이다.The present invention provides a tape recorder using a compact cassette tape, in which a repeating playback circuit allows one or more recorded contents of one side of the tape to be repeatedly played back or repeated several times as necessary. It is about.
종래에는 테이프의 한 면(side)만을 계속해서 반복 시키도록 한 회로방식이 있었으나, 이는 사용자에 의하여 필요에 따라 수회만을 반복 재생코자 할 경우에는 별도의 스위치를 오프시켜야 하는 불편함이 뒤따랐으며, 스위치를 오프시키지 않았을 때에는 데크 및 테이프의 수명단축을 초래할 뿐만 아니라 불필요한 전력소모를 가져오는 문제점이 있었다.Conventionally, there was a circuit method to continuously repeat only one side of the tape, but this was accompanied by the inconvenience of having to turn off a separate switch when the user wanted to repeatedly play only a few times as needed. When the switch is not turned off, the deck and tape not only shorten the life, but also cause unnecessary power consumption.
본 발명은 이러한 점을 감안하여 테이프의 한 면(one sode)만을 연속해서 반복 재생시킬 수 있을뿐만 아니라 필요에 따라 재생회수를 결정하여 명령을 주도록 하므로서 수회만을 반복 재생시킬 수 있도록 한 것으로 이를 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.In view of this point, the present invention not only can repeatedly play one side of the tape (one sode) continuously but also allow the user to repeatedly play only a few times by determining the number of times of play as needed. Referring to the drawings in detail as follows.
제1도에서 앤드게이트(A1-A4) 및 다이오드(D1), (D3),(D4)로 구성되어 테이프의 한 면만을 연속 반복 재생시키는 반복재생부(100)와, RS플립플롭(Flip-Flop)(FF5)(FF6), OR게이트(G2) 및 인버터(I6)로 구성되어 반복 재생회수를 결정하여 명령하는 명령부(200)의, RS 플립플롭(Flip-Flop)(FF1)(FF2)(FF3),앤드게이트(A5-A9), 및 OR게이트(G1)로 구성되어 명령부(200)의 반복 재생명령회수와 비교하는 비교 제어부(300)와, 저항(R1), 콘덴서(G1)및 인버터(I4)로 구성되어 데크가 완전 스톱상태가 되기 전에는 RS플립플롭(FF1-FF6)이 리세트되지 않도록 일정시간 지연시키는 지연회로부(400)와, 저항(R2), 콘덴서(C2) 및 인버터(I5)로 구성되어 초기 전원 인가시 RS 플립플롭(FF1-FF6)을 리세트 상태로 동작시키는 리세트부(500)와 발광 다이오드로 구성되어 명령회수 및 연속반복 재생상태를 표시부(30)를 연결 구성시킨다.In FIG. 1 , the repeater 100 includes an AND gate A 1 -A 4 , diodes D 1 , D 3 , and D 4 to continuously repeat and reproduce only one side of the tape, and RS. RS flip-flop of the
미설명부호 B+는 직류전원, I C1는 공지의 데크구동 레지스터(Register), 10은 공지의 데크구동회로, 20은 공지의 자동장치(Auto stop)시 하이신호 출력단자, D5,D6,D7,D8는 다이오드를 표시한다.Unmarked B + is a DC power supply, IC 1 is a known deck drive register, 10 is a known deck drive circuit, 20 is a high signal output terminal for a known auto stop, D 5 , D 6 , D 7 and D 8 denote diodes.
이와같이 구성된 본 발명의 작용효과를 설명하면 다음과 같다.Referring to the effects of the present invention configured as described above are as follows.
제1도에서 리피트 스위치(S6)를 OFF 상태로 하고, 기능선택 스위치중 재생(PB) 키(S3)를 눌러 데크가 재생상태가 되면 구동 레지스터(IC1)의 출력단자(O2)에 하이신호가 나타나게 되어 반복 재생부(100)의 앤드게이트(A2)의 일측입력단에 입력된다.In FIG. 1, when the repeat switch (S 6 ) is turned OFF and the deck is in a regenerating state by pressing the play (PB) key (S 3 ) among the function selection switches, the output terminal (O 2 ) of the drive register (IC 1 ). A high signal appears at the input signal and is input to one input terminal of the AND gate A 2 of the repeat playback unit 100.
이 때 리와인드(RW)시 출력단자(O1)에는 로우신호가 나타나게 되며, 상기한 바와 같이 테이프가 재생(PB)상태로 주행하다가 테이프 주행이 완료되면 정지(Stop)상태가 되므로 공지한 자동정지회로(20)의 출력단자(O3)에 하이신호가 나타나게 된다.At this time, a low signal appears at the output terminal O 1 at the time of rewind. As described above, the tape runs in the PB state and stops when the tape is completed. The high signal appears at the output terminal O 3 of the circuit 20.
이 하이신호는 앤드게이트(A3)의 일축 입력되며, 이 때 앤드게이트(A3)의 출력단에는 하이신호가 출력되며 이 신호는 다이오드(D1)를 통하여 구동레지스터(IC1)의 스톱(Stop) 단자에 인가되므로 데크는 정지(Stop)상태가 된다.This high signal-and is dismissed input of the gate (A3), an output end of this time, the AND gate (A 3) there is output a high signal to the signal diodes stop of the driving register (IC 1) through (D 1) (Stop Deck is in Stop state because it is applied to the terminal.
한편 리피트스위치(S6)를 ON 상태로 하고, 기능선택스위치중 재생(PB)키를 눌러 데크를 재생상태로 하면, 구동레지스터(IC1)의 출력단자(O2)에 하이신호가 나타나게 되며, 테이프가 주행 완료하여 정지(Stop)상태가 되면 자동정지회로(20)의 출력단자(O3)에 하이신호가 나타나게 되어 앤드게이트(A4)의 일측 입력단에 입력되며, 이 때 앤드게이트(A4)의 다른측 입력단에는 리피트스의치(S6)가 ON 상태이므로 하이신호가 입력되어 앤드게이트(A4)의 출력단에는 하이신호가 출력되어 각각 앤드게이트(A1)(A2)의 일측 입력단에 입력된다.On the other hand, if the repeat switch (S 6 ) is turned ON and the deck is regenerated by pressing the play (PB) key among the function selection switches, a high signal appears at the output terminal (O 2 ) of the drive register (IC 1 ). When the tape finishes running and stops, a high signal appears at the output terminal O 3 of the automatic stop circuit 20 and is input to one input terminal of the AND gate A 4 . a 4) the other side input terminal, the repeat switch denture (S 6) in the oN state because the high signal has been input is output, the output stage has a high signal of the AND gate (a 4) (a 2), each AND gate (a 1) of the It is input to one input terminal.
이 때 구동레지스터(IC1)의 출력단자(O2)에는 하이신호가 출력되고 있으므로 앤드게이트(A2)의 출력단에는 하이신호가 나타나게 되며, 이 신호는 다이오드(D4)를 통하여 구동레지스터(IC1)의 리와인드(RW) 단자에 인가되므로 데크는 리와인드9RW) 상태가 된다.In this case, since a high signal is output to the output terminal O 2 of the driving register IC 1 , a high signal is displayed at the output terminal of the AND gate A 2 , and the signal is driven through the diode D 4 . The deck is in the rewind 9RW) state because it is applied to the rewind (RW) terminal of IC 1 ).
이와 같은 상태로 되면 구동레지스터(IC1)의 출력단자(O1)에 하이신호가 나타나게 되어 리와인드(RW)동작시키다가 리와인드(RW) 상태를 완료하여 데크가 정지(Stop) 상태가 되면 다시 자동정지회로(20)의 출력단자(O3)에 하이신호가 나타나게 되어 앤드게이트(A4)의 출력단에는 하이신호가 나타나게 되므로 이 때에는 앤드게이트(A1)의 출력단에 하이신호가 나타나게 되고, 이 하이신호가 다이오드(D3)를 통하여 구동레지스터(IC1)의 재생(PB)단자에 인가되므로 데크는 다시 재생(PB) 상태가 된다.In this state, a high signal is displayed on the output terminal O 1 of the drive register IC 1 to operate the rewind (RW) and complete the rewind (RW) state. Since a high signal appears at the output terminal O 3 of the stop circuit 20 and a high signal appears at the output terminal of the AND gate A 4 , a high signal appears at the output terminal of the AND gate A 1 . Since the high signal is applied to the regeneration (PB) terminal of the driving register IC 1 through the diode D 3 , the deck is in the regeneration (PB) state again.
이와 같이 데크는 연속해서 테이프의 한 면(one side)만을 재생하게 된다.As such, the deck will play only one side of the tape in succession.
이상은 연속 반복 재생상태를 설명하였다.The foregoing has described the continuous repeat playback state.
한편 필요에 따라 수회만을 반복 재생할 경우에 대하여 설명하면 다음과 같다.In the meantime, a case of reproducing only a few times as needed is as follows.
예를 들어 2회 반복재생을 원할 경우에는 프로그랜스위치(S7)를 2번 눌러 RS 플립플롭(FF4),(FF5)에 클릭펄스를 가해주므로 그의 출력단자(Q4)(Q5)에는 하이신호가 출력되어 세트동작상태가 되며 이 신호에 의하여 표시부(30)의 해당 발광다이오드(LED1)(LED2)(LED3)로서 표시하여주면 되는 것이다.For example, if you want to repeat playback twice, press the progress switch (S 7 ) twice to apply a click pulse to the RS flip-flops (FF 4 ) and (FF 5 ), so that their output terminals (Q 4 ) (Q 5 ) The high signal is output to the set operation state, and the signal may be displayed as the corresponding light emitting diode LED 1 (LED 2 ) (LED 3 ) of the
여기서 3회 이상 반복재생을 원활 경우에는 RS 플립플롭 및 발광다이오드를 반복회수와 일치하도록 다수개 증가시키면 되는 것이다.In this case, if the repeat play is smoothly performed three times or more, the number of RS flip-flops and the light emitting diodes may be increased to match the number of repetitions.
여기서 프로그램스위치(S7)를 1번도 눌르지 않았을 경우에는 RS 플립플롭(FF4)(FF5)(FF6)의 출력단자(Q4)(Q5)(Q6)에 로우신호가 나타나게 되면 이 신호는 OR게이트(G2)에 입력되어 OR게이트(G2)의 출력단에는 로우신호가 나타나게 되고, 이 신호가 다시 인버터(I6)를 통하여 하이신호로 반전되어 표시부(30)의 발광다이오드(LED4)를 ON 시키므로 이 때에는 연속 반복 재생상태임을 표시하게 된다.If the program switch S 7 is not pressed once, the low signal appears at the output terminals Q 4 (Q 5 ) (Q 6 ) of the RS flip-flop (FF 4 ) (FF 5 ) (FF 6 ). If the signal is an OR gate (G 2) input is being displayed is, the low signal output terminal of the OR gate (G 2), the light emission of the signal is again inverted to a high signal through an inverter (I 6), the display (30) Since diode (LED 4 ) is turned on, it indicates that it is in a continuous repeat playback state.
만일 명령회수를 수정하고자 할 경우에는 리세트스위치(S8)를 눌러 RS 플립플롭(FF4)(FF5)(FF6)을 리세트시킨 후 다시 프로그램스위치(S7)를 누르면 된다.If you want to modify the number of commands, press the reset switch (S 8 ) to reset the RS flip-flop (FF 4 ) (FF 5 ) (FF 6 ) and then press the program switch (S 7 ) again.
다음은 명령부(200)에 의하여 명령된 반복회수를 비교하는 비교제어부(300)를 제 2 도에 의하여 설명하면, 데크를 우선 재생상태로부터 시작하여 주행완료시 자동정지회로(20)로부터 하이신호가 출력되고, 이 상태를 이용해서 리와인드(RW)시키고 리와인드(RW) 상태가 완료되어 재차 정지상태가 되면 이 상태를 이용하여 재생(PB)시키는 과정을 반복하게 되는 것으로, 여기서 1번 재생(PB)하고 나서 리와인드(RW) 상태를 완료 시키기까지를 1회 반복 재생으로 보면 사용자에 의해 명령된 수회반복 재생후에는 항상 테이프의 출발점(Start)에서 정지하게 되는 것이다.Next, referring to FIG. 2, the
따라서 리와인드(RW)와 정지(Stop) 상태시에 발생되는 펄스신호를 이용하여 비교제어부(300)의 RS 플립플롭(FF1)(FF2)(FF3)에 클럭펄스를 가해주게 된다.Therefore, the clock pulse is applied to the RS flip-flop FF 1 (FF 2 ) (FF 3 ) of the
즉 1번 재생완료하여 리와인드(RW) 상태가 되고 다시 정지(stop) 상태가 되면 RS 플립플롭(FF1)의 출력단자(Q1)에 하이신호가 나타나게 되며, 2번 재생하여 정지(Stop) 상태가 되고 다시 리와인드(RW) 상태로 되고 다음 정지(Stop) 상태가 되면, RS 플립플롭(FF2)이 세트동작되어 그의 출력단자(Q2)에 하이신호가 나타나게 되므로 전술한 명령부(200)의 2회 반복 명령회수와 2회 반복 완료상태를 비교제어부(300)의 RS플립플롭(FF1)(FF2)으로 세트동작시킨 것과 비교하게 된다.That is, once the playback is completed, the rewind (RW) state is stopped and the stop state is again performed, a high signal appears at the output terminal Q 1 of the RS flip-flop (FF 1 ), and the playback is stopped twice. When the state is changed to the rewind (RW) state and the next stop state, the RS flip-flop (FF 2 ) is set and the high signal appears at the output terminal Q 2 thereof . 2 times repeat command times and 2 repeat completion states are compared with the set operation by the RS flip-flop (FF 1 ) (FF 2 ) of the
여기서 2회 반복 명령과 2회 반복 완료상태가 일치하게 되면, 앤드게이트(A5)와 (A7)의 출력단에 하이신호가 나타나게 되고 이 때 앤드게이트(A9)의 출력단에는 2회 반복상태이므로 로우신호가 나타나게 된다.Here, if the 2 repeat command and the 2 repeat completion state coincide, the high signal appears at the output terminal of the AND gates (A 5 ) and (A 7 ), and at the output terminal of the AND gate (A 9 ), the 2 repeat states are Therefore, the low signal appears.
여기서 앤드게이트(A6)의 출력단 신호는 플립플롭(FF5)의 출력단자(Q5)에 나타난 하이신호가 인버터(I1)를 통하여 로우신호가 변환되어 입력되므로 로우신호로 나타나게 되고, 앤드게이트(A8)의 출력단 신호는 플립플롭(FF6)의 출력단자(Q6)에 나타난 로우신호가 인버터(I2)를 통하여 하이신호를 변환되어 입력되므로 하이신호로 나타나게 된다.In this case, the output signal of the AND gate A 6 is represented as a low signal because the high signal represented by the output terminal Q 5 of the flip-flop FF 5 is converted into a low signal through the inverter I 1 . The output signal of the gate A 8 is represented as a high signal because the low signal represented by the output terminal Q 6 of the flip-flop FF 6 is converted into a high signal through the inverter I 2 .
따라서 명령과 주행상태가 상호 일치되면 OR게이트(G1)의 출력단에는 하이신호가 나타나게 되며 이 신호는 다이오드(D2)를 통하여 구동레지스터(IC1)의 스톱(Stop) 단자에 인가되므로 데크를 지정한 회수(2회) 반복 재생한 후 정지시키게 된다.Therefore, if the command and the driving condition coincide with each other, a high signal appears at the output terminal of the OR gate (G 1 ), and this signal is applied to the stop terminal of the driving register (IC 1 ) through the diode (D 2 ). After the specified number of times (2 times) of repeated playback, the system stops.
또한 이 하이신호는 인버터(I3)를 통하여 로우신호로 반전되므로 이 신호는 저항(R1)을 통하여 콘덴서(C1)에 충전되어 있던 전하를 방전시키게 되어 인버터(I4)를 통하여 하이신호 상태를 저항(R1), 콘덴서(C)에 의한 시정수 도안만큼 지연 유지시키게 되므로, RS 플립플롭(FF1-FF6)이 데크가 완전 정지(Stop) 상태가 되기 전에 리세트되지 않도록 유지시키게 된다.In addition, since the high signal is inverted into a low signal through the inverter I 3 , this signal discharges the charge that has been charged in the capacitor C 1 through the resistor R 1 , and thus the high signal through the inverter I 4 . Since the state is delayed by the time constant design by the resistor R 1 and the capacitor C, the RS flip-flop FF 1 -FF 6 is kept not reset before the deck is brought to a complete stop. Let's go.
만일 반복 명령회수와 반복 완료상태가 일치하지 않았을 때에는 예를 들어 2회 반복 명령시 1회 반복 완료되었고 하면 앤드게이트(A6)의 출력단 신호가 하이신호가 되지 않도록 플립플롭(FF5)의 출력단자(Q5)가 인버터(I1)를 통하여 앤드게이트(A6)의 일측에 연결되어 있으므로 앤드게이트(A6)의 출력단 신호가 하이상태가 되어 이로 인해 OR게이트(G1)의 출력단 신호가 하이신호상태가 되는 것을 방지하게 된다.If the repeat command count and repeat completion state do not match, for example, if the repeat command is completed one time in two repeat commands, the output of the flip-flop (FF 5 ) does not become the high signal of the output terminal of the AND gate (A 6 ). Since the terminal Q 5 is connected to one side of the AND gate A 6 through the inverter I 1 , the output terminal signal of the AND gate A 6 becomes high, which causes the output terminal signal of the OR gate G 1 . Is prevented from becoming a high signal state.
한편 RS 플립플롭(FF1-FF6)은 초기 전원(B+)공급시 저항(R2), 인버터(I5) 및 콘덴서(C2)로 구성된 리세트부(500)에 의하여 리세트시키게 된다.On the other hand, the RS flip-flop FF 1 -FF 6 is reset by the
전술한 각부의 회로동작을 표시하면 제 3 도와 같다.The circuit operation of the above-described parts is shown in the third diagram.
이와 같이 동작하는 본 발명은 반복재생부에 의하여 연속해서 테이프 한 면만을 반복시킬 수 있도록 하고 명령부, 비교제어부 및 지연회로부를 연결 구성하여 반복 명령회수와 반복 완료상태를 상호 비교 일치시켜 필요에 따라 수회만을 정확히 반복 재생시킬 수 있도록 하므로서 종래의 데크 및 테이프의 수명 단축, 불필요한 전력소모를 방지할 수가 있는 것이다.The present invention operates as described above so that only one side of the tape can be repeated in succession by the repeat playback unit, and the command unit, the comparison control unit, and the delay circuit unit are connected to each other so as to compare and match the repeat command times with the repeat completion state as necessary. It is possible to accurately and repeatedly play only a few times, thereby reducing the life of the conventional deck and tape, and can prevent unnecessary power consumption.
Claims (4)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019830005521A KR850001359B1 (en) | 1983-11-22 | 1983-11-22 | Repeating circuit of cassette tape recorder |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019830005521A KR850001359B1 (en) | 1983-11-22 | 1983-11-22 | Repeating circuit of cassette tape recorder |
Publications (2)
Publication Number | Publication Date |
---|---|
KR850004156A KR850004156A (en) | 1985-07-01 |
KR850001359B1 true KR850001359B1 (en) | 1985-09-21 |
Family
ID=19230453
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019830005521A KR850001359B1 (en) | 1983-11-22 | 1983-11-22 | Repeating circuit of cassette tape recorder |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR850001359B1 (en) |
-
1983
- 1983-11-22 KR KR1019830005521A patent/KR850001359B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR850004156A (en) | 1985-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4015090A (en) | Recording and/or reproducing apparatus | |
KR850001359B1 (en) | Repeating circuit of cassette tape recorder | |
KR900010114Y1 (en) | Some protion repeat recording circuit for video tape recorder | |
US4467375A (en) | Music reservation device for use with magnetic tape playback apparatus | |
KR870001159Y1 (en) | Driving circuit of double cassette tape recorder | |
JPS5842528B2 (en) | Jikiki Rokusai Seisouchi | |
KR900003161Y1 (en) | Dubing system | |
KR890000510Y1 (en) | Dubbing control circuit of double deck cassette | |
KR850001425Y1 (en) | Automatic music selecting device for tape recorders | |
KR900000075Y1 (en) | Mode changing circuit of vtr | |
JPS6325546Y2 (en) | ||
KR950001241B1 (en) | Circuit for automatically selecting music in tape recorder | |
JPH0355197Y2 (en) | ||
KR930004025Y1 (en) | Autorepeating play circuit for vtr | |
KR910000958Y1 (en) | Speed-switching circuit | |
KR850001750B1 (en) | Repeating circuit for reproducing | |
KR920007425Y1 (en) | Recording and play back mode locking circuit | |
JPS6125105Y2 (en) | ||
KR900008392Y1 (en) | Tracking switch control circuit in video disk player | |
KR880002351B1 (en) | Automatic control circuit for program selection | |
KR910004444Y1 (en) | Automatic eject circuit on recording end | |
KR900010110Y1 (en) | Automatic recording switching circuit for vtr | |
KR900004610Y1 (en) | Recording time extension circuit during timer's recording | |
JPS5942546U (en) | tape recorder | |
KR930003974Y1 (en) | Selector of special part in tape in vtr |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19941227 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |