KR830000985B1 - 빔 인덱스형 칼러텔레비젼 수상기 - Google Patents

빔 인덱스형 칼러텔레비젼 수상기 Download PDF

Info

Publication number
KR830000985B1
KR830000985B1 KR1019800000437A KR800000437A KR830000985B1 KR 830000985 B1 KR830000985 B1 KR 830000985B1 KR 1019800000437 A KR1019800000437 A KR 1019800000437A KR 800000437 A KR800000437 A KR 800000437A KR 830000985 B1 KR830000985 B1 KR 830000985B1
Authority
KR
South Korea
Prior art keywords
supplied
voltage
pll circuit
signal
color
Prior art date
Application number
KR1019800000437A
Other languages
English (en)
Inventor
가쓰오 이소노
도모요시 이마야스
Original Assignee
소니 가부시끼 가이샤
이와마 가즈오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤, 이와마 가즈오 filed Critical 소니 가부시끼 가이샤
Priority to KR1019800000437A priority Critical patent/KR830000985B1/ko
Application granted granted Critical
Publication of KR830000985B1 publication Critical patent/KR830000985B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • H04N9/22Picture reproducers using cathode ray tubes using the same beam for more than one primary colour information
    • H04N9/24Picture reproducers using cathode ray tubes using the same beam for more than one primary colour information using means, integral with, or external to, the tube, for producing signal indicating instantaneous beam position

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

내용 없음.

Description

빔 인덱스형 칼러텔레비젼 수상기
제1도 및 제2도는 각각 본 발명의 수상기 일예의 계통도.
제3도는 그 특성을 설명하기 위한 도표.
제4도 내지 제6도는 일부 회로의 구체예의 접속도.
제7도 내지 제9도는 동작설명을 위한 파형도.
본 발명은 빔 인덱스형 칼러 텔레비젼 수상기에 관한 것으로 특히 빔인덱스형 칼러 텔레비젼 수상기에서 색절환을 제어하는 회로에 관한 것이다.
빔 인덱스형 칼러 텔레비젼 수상기는 단일의 빔이 수평주사 방향으로 순차로 반복 배열된 적, 녹 및 청의 색형광체 스트라이프의 형광면을 주사하며, 또한 형광면의 내면에 수평주사 방향으로 배열되어 있는 인덱스 형광체 스트라이프를 주사함으로서 얻어지는 인덱스 신호에 의하여 색절환이 이루어져, 전자빔이 적의, 색형광체 스트라이프를 주사할 때는 적의 원색신호로, 녹의 색형광체 스트라이프를 주하할 때는 녹의 원색신호로, 청의 색형광체 스트라이프를 주사할 때는 청의 원색신호로, 각각 밀도변조가 되도록 되어 있다.
여기서, 인덱스신호의 주파수는, 인덱스 형광체 스트라이프의 핏치에 반비례하여, 전자빔의 주사속도에 비례하므로, 수평편향의 직선상의 나빠서 주사속도가 변화하면 인덱스 신호의 주파수가 변동한다. 그러나, 인덱스 신호의 검출로부터 색절환까지의 치리를 하는 루프는, 광검출기의 응답시간, 광검출기의 출력신호로부터 인덱스 신호를 빼내기 위한 대역통과 필터의 지연시간 및 인덱스신호를 주파수 체배하는 PLL회로의 지연시간등에 의한 어떤 지연시간을 갖는다. 이 때문에 상술한 바와같이 수평편향의 직선상의 나쁘고 전자빔의 주사속도가 변화하여 인덱스신호의 주파수가 변동하면, 색절환의 타이밍이 비틀려, 색 비틀림이 생경버린다.
이 발명은 간단한 구성으로 이 루프의 지연시간에 의거한 색 절환의 타이밍의 비틀림을 없애도록 한 것이다.
일반적으로 인덱스 신호에 의거하여 색절환을 행하려면 상술한 바와같이 인덱스 신호를 PLL회로에 공급해서 인덱스 신호에 동기하며 또한 색형광체 스트라이프의 1조의 핏치와 전자빔의 주사속도를 정해지는 소위 3조 주파수의 3배의 주파수의 신호를 얻어, 이 신호를 분주해서 각색의 원색신호를 게이트할 게이트펄스를 얻도록하고 있다.
여기서 PLL회로에 있어서 저역통과 필터로 부터 전압제어 발진기에 주어지는 제어전압은 인덱스신호의 주파수에 비례한다. 따라서 전자빔의 주사속도에 비례한 크기로 되어있다.
이 발명은 이점에 착안하여, PLL회로의 전압 제어발진기에 주어지는 제어전압에 따라서 게이트 펄스의 위상을 바꾸도록 하고 있다.
제1도는 이 발명의 수상기의 일예로서 (10)은 빔인덱스형의 칼러 수상관으로, 그 깔떼기부의 외측에는 광검출기(20)가 설치되어 이 광검출기(20)의 출력신호가 밴드 패스필터(30)에 공급되어 인덱스 형광체 스트라이프의 핏치와 전자빔의 주사속도로 정해지는 주파수의 인덱스 신호가 나와서 이것이 PLL회로(40)에 공급된다. PLL회로(40)에서는 대역통과 필터(30)로 부터 인덱스 신호가 위상비교기(41)에 공급되어 전압 제어 발진기(42)의 출력펄스가 분주기(43)에 공급되어 분주되고, 그 분주펄스가 위상비교기(41)에 공급되어 위상비교기(41)의 출력전압이 저역통과 필터(44)를 통해서 발진기(42)에 공급되어, 발진기(42)에서 인덱스신호의 N배의 주파수, 즉 색형광체 스트라이프의 1조의 핏치와 전자빔의 주사속도로 정해지는 소위 3조 주파수의 3배의 주파수의 펄스 Po가 얻어진다.
그리고 이 예에서는 이 PLL회로(40)의 발진기(42)의 출력펄스 Po가 가변이상기(50)에 공급되어 또 PLL회로(40)의 저역통과 필터(44)의 출력전압이 가변이상기(50)에 이상량의 제어신호로서 공급되어, 가변이 상기(50)로부터 이상된 펄스 Ps가 나온다.
그리고, 이 가변이상기(50)의 출력펄스 Ps가 링카운터로 되는 게이트펄스 발생기(60)에 공급되어서, 모드셋트펄스 PMS에 의하여 규제된 상태에서, 적·녹 및 청의 원색신호를 게이트할 3쌍의 게이트펄스 PR,PG및 PB가 얻어져, 이 게이트 펄스 PR,PG및 PB가 게이트회로(70R)(70G) 및 (70R)에 공급되어, 적·녹 및 청의 원색신호 ER,EG및 EB가 순차로 게이트되어 그 절환된 원색신호가 비데오 암프(80)를 통해서 수상관(10)의 예를들면 제1그리드(11)에 공급된다.
가변이상기(50)는 예를 들면 제4도에서와 같이, 정전류원(51)과 트랜지스터(52)의 콜렉터-에미터가 직열로 접속되고, 트랜지스터(52)의 콜렉터-에미터와 병렬로 콘덴서(53)가 접속되어, 트랜지스터(52)의 베이스에 PLL회로(40)의 전압제어 발진기(42)의 출력펄스 Po가 공급되면, PLL파형정형회로(40)의 저역통과 필터(44)의 출력전압에 의하여 정전류원(51)의 정전류 IA가 제어되며, 콘덴서(53)의 단자전압 E1이 파형 정형회로(54)에 공급되어, 회로(54)로부터 출력펄스 PS가 나오도록 된다.
따라서 제7도에서와 같이 발진기(42)의 출력펄스 Po가 "1"로서 트랜지스터(52)가 온일 때는 전압 E1은 접지전위에서 출력펄스 Po가 화살표로 나타낸 바와같이 "1"에서 "0"으로 반전하여 트랜지스터(52)가 오프되면 정전류원(51)의 전류 IA에 의하여 콘덴서(53)가 충전되어짐으로서 전압 E1이 어느 기울기를 가지고 상승한다. 그리고 출력펄스 PS는 전압 E1이 파형정형회로(54)의 임계레벨 Vo이상일 때는 "0"이 되고, 임계레벨 Vo이하일 때에 "1"이 되도록 되어, 따라서 출력펄스 PS의 입하는 발진기(42)의 출력펄스 Po의 입하에 대해서 늦어져 출력펄스 PS의 입상부는 발진기 (42)의 출력펄스 Po의 입상부와 일치한다.
그리고 게이트 펄스발생기(60)에서의 게이트 펄스 PR,PG및 PB는 이 가변이상기(50)의 출력펄스 PS의 입하부에서 반전하는 것으로 되어있다.
따라서 저역통과필터(44)의 출력전압에 따라서 정전류원(51)의 전류 IA가 바꾸어짐으로서, 전압 E1의 경사가 변화하여 출력펄스 Ps의 입하의 위상이 그에 따라서 충격계수(duty factor)가 바꾸어져 게이트펄스 PR,PG및 PB의 위상이 바꾸어진다.
인덱스신호의 각 주파수의 기준각 주파수 Wo에 대한 변동량을 ΔW, PLL회로(40)의 저역통과 필터(44)의 출력전압의 기준전위 Vo에 대한 변화량을 ΔV라하면 제3도에서와 같이, ΔV는 ΔW에 비례한다.
한편 광검출기(20)의 응답시간과 대역통과 필터(30)의 지연시간에 의한 지연시간을 Z1, PLL회로(40)의 지연시간을 Z2라 하면, PLL호로(40)의 발진기(42)의 출력펄스 Po의 위상의 기준위상ψo에 대한 변동량 Δψ는 Δψ=N(ΔW·Z1)+(N·ΔW(τ12)로 나타내지며 제3도에서와 같이 Δφ는 역시 ΔW에 비례한다.
따라서 저역통과필터(44)의 출력전압에 의해서 가변이상기(50)로 발진기(42)의 출력펄스 Po의 위상이 지연시간에 의한 위상 비틀림의 방향에 대한 역방향으로 같은량만큼 비틀려짐으로서, 지연시간에 의한 위상 비틀림은 보정되어, 가변이상기(50)의 출력펄스 Ps의 위상은 인덱스신호의 주파수 변동에 불구하고 일정 하게되면, 그에따라 것이트펄스 PR,PG및 PB의 위상도 인덱스신호의 주파수 변동에 불구하고 일정하게 되어, 인덱스 신호의 주파수가 변동해도 색비틀림이 생기지 않는다.
더욱, 제7도에서와 같이 PLL회로(40)의 분주기(43)의 출력펄스 PN은 발진기(42)의 출력펄스 Po의 입상에서 반전하는 것으로 되어, 따라서 분주펄스 PN의 충격계수(duty factor)는 항상 50%이며 또 그 위상은 가변이상기(50)에서의 이상의 영향을 받지 않는 것으로 된다.
제2도는 이 발명의 수상기의 다른 예이며, PLL회로 (40)의 전압제에 발진기(42) 자체가 이상 기능을 가져, 발진기(42)로 부터 직접 이상된 펄스 Ps가 얻어지도록 된 때이다.
전압제어 발진기는 일반적으로 제5도에서와 같이 에미터 결합형 멀티바이브레이터로 구성된 것이며 즉, 트랜지스터들(101 및 102)의 에미터 사이에 콘덴서(103)가 접속되어, 트랜지스터들(101 및 102)의 에미터에 정전류원(104) 및 (105)가 접속되어, 트랜지스터들(101 및 102)의 콜렉터에 각각 부하저항 R이 접속되어, 트랜지스터(101) 및 (102)의 콜렉터가 트랜지스터들(106 및 107)의 베이스에 접속되어, 트랜지스터들(106 및 107)의 에미터가 트랜지스터들(102 및 101)의 베이스에 접속된 구성으로 되어있다.
여기서, 전원전압을 Vcc, 각 트랜지스터의 베이스-에미터간 순방향 강하전압을 VBE, 콘덴서(103)의 용량을 C, 정전류원들(104 및 105)의 전류를 각각 I라 하면 트랜지스터들(101,102)의 에미터전위 VE1, VE2및 트랜지스터들(101,102)의 콜렉터전위 VC1,VC2는 제8도에 나타낸 바와같이 변화한다.
즉 트랜지스터(101)가 온이 되어, 트랜지스터(102)가 오프가 된 순간에 트랜지스터(101)에 에미터 전위 VB1은 VCC-2VBE이며, 트랜지스터(102)의 에미터전위 VE2는 VCC-2VBE+2I·R이며, 콘덴서(103)에는 2I·R의 전압이 충전되어 있어, 이것으로부터 트랜지스터(101)에는 2I의 전류가 흐르게되고 콘덴서(103)에는 트랜지스터(101)의 에미터로부터 트랜지스터(102)의 에미터에의 방향으로 I 의 전류가 흐르게 되어 트랜지스터(102)의 에미터전위 VE2가 I/C로 정해지는 기울기로 저하해간다. 따라서 콘덴서(103)의 단자전압의 극성과는 역방향의 극성으로 2I·R가 되면 트랜지스터(102)가 온으로되어 트랜지스터들(102,107 및 101)의 정궤한 루프에 의해 트랜지스터(101)가 오프가되어 콘덴서의 극성의 상태가 반전한다. 상태가 반전한후는 전과는 반대의 동작을 한다.
따라서 발진주파수는 I/C로 정해져, 정전류원들(104 및 105)의 전류 I가 바꾸어짐으로서 발진수파수가 바꾸어진다.
이에 대해서 제2도의 예에서와 같이 전압제어발진기(42)는 제6도에 도시된 바와 같이 트랜지스터들(101 및 102)에 직렬로 트랜지스터들(114 및 115)가 접속되어 있고, 트랜지스터들(114 및 115)의 에미터가 공통으로 접속되어 있으며, 그 접속점에 정전류원(118)이 접속되어 있어 저역통과필터(44)로 부터의 전압에서 정전류원(118)의 전류 2I가 바꾸어짐으로서 상술한 바와같이 발진주파수을 바꾸며 또한 트랜지스터들 (114 및 115)의 베이스 사이에 공통으로 저역통과 필터(44)에서의 전압이 주어져서, 이 전압 Ev의 크기에 따라서 트랜지스터들(114 및 115)에 흐르는 전류 Ix 및 IY의 비가 Ix+IY=2I의 상태를 유지해서 바꾸어짐으로서 제9도에서와 같이 발진기(42)의 출력펄스 Ps의 예를들면 입하의 위상이 변하고 따라서 충격계수가 바꾸어진다.
따라서, 이 예에 있어서도 제9도에서와 같이 게이트펄스 PE,PG및 PB의 위상은 인덱스 신호의 주파수변동에도 불구하고 일정하게 된다.
더욱, 이 예에 있어서도 제9도에서와 같이 분주기(43)의 출력펄스 PN은 발진기(42)의 출력펄스 PN의 입상에서 반전하는 것으로 되어, 따라서 분주펄스 Pμ의 충격계수(duty factor)는 항상 50%이며 또한 그 위상은 발진기(42)에서의 이상의 영향을 받지않는 것으로 된다.
이상 작동을 하기 위하여는 PLL회로(40)의 전압제어 발진기(42)의 출력펄스에 한정하지 않고 대역통과 필터(30)로 부터의 인덱스 신호나 PLL회로(40)의 분주기(43)의 출력펄스 등이라도 좋다.
상술한 바와 같이 이 발명에 의하면 대단히 간단한 구성이 되어 루프의 지연시간에 의거한 색절환의 타이밍의 비틀림을 없게할 수가 있다.

Claims (1)

  1. 인덱스 신호가 공급되는 PLL회로(40)와 PLL회로의 분주신호가 공급되는 가변이상기(50)에 게이트펄스를 발생시키는 게이트펄스 발생기(60)가 연결되게하고, 게이트회로(70)가 게이트펄스발생기(60)로 부터의 각 원색신호를 순차로 게이트하여 절환된 원색신호를 수상관에 공급하게 구성시켜서, 상기 PLL회로(40)의 전압제어발진기(42)에 주어지는 제어전압에 따라 상기 게이트 펄스의 위상을 바꾸게한 빔 인덱스형 칼러 텔레비젼 수상기.
KR1019800000437A 1980-02-04 1980-02-04 빔 인덱스형 칼러텔레비젼 수상기 KR830000985B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019800000437A KR830000985B1 (ko) 1980-02-04 1980-02-04 빔 인덱스형 칼러텔레비젼 수상기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019800000437A KR830000985B1 (ko) 1980-02-04 1980-02-04 빔 인덱스형 칼러텔레비젼 수상기

Publications (1)

Publication Number Publication Date
KR830000985B1 true KR830000985B1 (ko) 1983-05-18

Family

ID=19215424

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019800000437A KR830000985B1 (ko) 1980-02-04 1980-02-04 빔 인덱스형 칼러텔레비젼 수상기

Country Status (1)

Country Link
KR (1) KR830000985B1 (ko)

Similar Documents

Publication Publication Date Title
CA1166708A (en) Oscillator
US5266851A (en) Phase detector
US5903187A (en) Monolithically integrable frequency demodulator device
JPS5843932B2 (ja) デジタル位相比較器
JPH0119294B2 (ko)
US4714900A (en) Current output circuit having well-balanced output currents of opposite polarities
KR830000985B1 (ko) 빔 인덱스형 칼러텔레비젼 수상기
US6130565A (en) Charge pump circuit, PLL circuit, and pulse-width modulation circuit
US3781470A (en) Phase control system for signal conditioning circuits
KR860000186B1 (ko) Fm 복조회로
JPS6248956B2 (ko)
KR830001249B1 (ko) 빔인덱스형 칼라텔레비젼 수상기
US3987371A (en) Circuit arrangement including a synchronized oscillator that is stable with respect to temperature and voltage variations
US3544810A (en) Spurious oscillation suppression in transistor deflection circuits
US4131807A (en) Sawtooth generator
JPS6221317B2 (ko)
KR830002556B1 (ko) Pll 회로
US2631240A (en) Sweep voltage generator
KR960008284B1 (ko) 발진회로
US4338550A (en) Circuit for obtaining saw-tooth current in a coil
JPH0360514A (ja) 電圧制御発振回路
JPH09307436A (ja) Pll回路
US2735010A (en) bedford
US3508082A (en) An amplifier including a delay line to sharpen video pulses
US3866062A (en) Circuit arrangement for synchronising of the line deflection in a television receiver with a sawtooth signal having constant mean value and slope