KR800000023Y1 - Reveiver of calling equipment used pulsewave - Google Patents

Reveiver of calling equipment used pulsewave Download PDF

Info

Publication number
KR800000023Y1
KR800000023Y1 KR780005900U KR780005900U KR800000023Y1 KR 800000023 Y1 KR800000023 Y1 KR 800000023Y1 KR 780005900 U KR780005900 U KR 780005900U KR 780005900 U KR780005900 U KR 780005900U KR 800000023 Y1 KR800000023 Y1 KR 800000023Y1
Authority
KR
South Korea
Prior art keywords
signal
input
state
data
output
Prior art date
Application number
KR780005900U
Other languages
Korean (ko)
Inventor
이재춘
이정남
Original Assignee
이재춘
이정남
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이재춘, 이정남 filed Critical 이재춘
Priority to KR780005900U priority Critical patent/KR800000023Y1/en
Application granted granted Critical
Publication of KR800000023Y1 publication Critical patent/KR800000023Y1/en

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

내용 없음.No content.

Description

맥동류 전파를 이용한 호출장치의 수신기Receiver of paging device using pulsating wave propagation

첨부 도면은 본 고안의 회로도.The accompanying drawings are circuit diagrams of the present invention.

본 고안은 맥동류 전파를 이용한 호출장치의 수신기에 관한 것이다. 종래 호출장치의 수신기에 있어서는 리드 셀렉터(Reed Selecter)를 사용하거나 또는 복수주파수의 전파, 음파를 사용하는 방식으로 호출장치의 수신기등을 구성하여 왔으나, 전자의 리드셀렉터를 사용하는 경우에는 기계적 안전성이나 주파수 동작특성등에 의하여 기계적인 마모나 잡음에 의한 오동작등의 결함이 있었으며, 후자의 복수주파수의 전파 또는 음파를 이용한 경우에는 주파수대역의 한계와 동작조건등의 불리로 인하여 암호를 구성함에 있어서 많은 제약을 받게되는 등의 여러가지 결함이 있었다.The present invention relates to a receiver of a paging device using pulsating wave propagation. In the receiver of a conventional caller, the receiver of the caller has been constructed by using a reed selector or by using radio waves and sound waves of multiple frequencies. Due to the frequency operation characteristics, there was a defect such as mechanical wear or malfunction due to noise.In the case of the latter propagation or sound waves using multiple frequencies, many limitations in constructing a password due to limitations of the frequency band and operating conditions, etc. There were various defects such as being received.

본 고안은 종래의 이와 같은 점을 감안하여 안출한 것으로, 송신기에서 송출되는 신호를 수신하여 맥동류의 데이터신호를 얻은다음, 이 수신데이터 신호와 수신기에 미리 설정기억된 데이터신호가 일치할때 경보장치를 구동시켜 그 설정 기억된 데이터신호에 해당되는 상대방을 호출할 수 있도록 한 것으로 이를 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.The present invention has been made in view of such a conventional situation, and receives a signal transmitted from a transmitter to obtain a pulsating flow data signal, and then alarms when this received data signal matches a preset data signal stored in the receiver. The device is driven to call a counterpart corresponding to the stored data signal, which will be described in detail with reference to the accompanying drawings.

수신된 FM신호를 증폭 검파하여 데이터신호를 송출하는 수신기(RX)의 구형파출력을 콘덴서(C1) 및 저항(γ1)으로 트리거 미분하여 잡음을 제거하고 데이터펄스의 시작시간을 일치시킨 다음, 트란지스터(Tr1)로 증폭하고 다시 트란지스터(Tr2)로 증폭 된 트리거의 파형을 정형 증폭하여 2입력 NAND게이트(ICa)의 일측 입력단에 (High)상태의 신호를 입력시키게하고 타측 입력단에는 저항(γ2)을 통하여 "H"상태의 신호가 입력되도록하여 2입력 NAND게이트(ICa)의 출력은 "L"(Low)상태가 되도록 한다.Amplify and detect the received FM signal to trigger the differential wave of the square wave output of the receiver RX to the capacitor C 1 and the resistor γ 1 to remove noise and match the start time of the data pulse. By amplifying the transistor (Tr 1 ) and then formally amplifying the waveform of the trigger amplified by the transistor (Tr 2 ), the high signal is input to one input terminal of the two-input NAND gate (ICa). The signal in the "H" state is input through the resistor γ 2 so that the output of the two-input NAND gate ICa is in the "L" (Low) state.

상기 2입력 NAND게이트(ICa)의 "L"상태의 출력은 데이터발진기(IC1)의 트리거단자에 입력되어 수신기(RX)에서 수신된 데이터신호가 입력되면 데이터발진기 (IC1)가 트리거되어 콘덴서(C2) 및 저항(γ3)에 의하여 수신된 데이터호를 후술하는 B,CD 카운터(IC4)에 미리 설정된 패턴의 데이터신호와 유사한 펄스폭의 신호로 정형하여 비교회로인 2입력 NAND 게이트(ICb)의 일측 입력단에 "H"상태의 신호를 입력시키고 상기 2입력 NAND 게이트(ICa) "L"상태의 출력을 타이머게이트 발진기(IC2)의 트리거단에 입력시켜 타이머게이트발진기(IC3)에서 일정기간동안만 클럭펄스를 발생시키기 위한 게이트신호를 출력(out)토록하고, 이 게이트신호를 클럭펄스발진기(IC3)에 입력시켜 게이트신호가 "H"인 동안에만 클럭펄스발진기(IC3)가 동작하여 클럭펄스를 출력(out)토록하여 이를 트란지스터(Tr3)에 의하여 반전시킨다음, B,CD카운터(IC4)의 클럭펄스입력단(Clock pulse)에 입력시킴과 동시에 B,CD 카운티(IC4)의 리셋트단에는 전술한 타이머게이트발진기(IC2)의 "H"상태의 출력을 트란지스터(Tr4)에 의하여 반시켜 "L"상태의 신호를 입력시켜, 상태 즉, 타이머게이트발진기(IC2)가 동작되는 순간에 입력되는 클럭펄스를 카운트하게하고, High상태의 신호가 입력되는 순간 즉 타이머게이트발진기(IC2)의 게이트신호가 Low가 될때 리셋트되게하여 코트화되어 미리 설정된 패턴의 데이터신호를 비교회로인 2입력 NAND게이트(ICb)의 타측 입력단에 입력되도록 한다.When the output of the "L" state of the two-input NAND gate ICa is input to the trigger terminal of the data oscillator IC 1 and the data signal received from the receiver RX is input, the data oscillator IC1 is triggered to condense the capacitor ( C 2 ) and the data call received by the resistor γ 3 are formed into a signal having a pulse width similar to that of a data signal of a preset pattern in the B and CD counters IC 4 described later. to one side input terminal of the IC b) and inputting the signal of "H" state in which the two-input NAND gate (IC a) to the output of "L" state of the timer trigger terminal of the gate oscillator (IC 2) timer gate oscillator (IC 3 ) outputs a gate signal to generate a clock pulse only for a predetermined period of time, and inputs the gate signal to the clock pulse oscillator IC 3 so that the clock pulse oscillator ( IC 3 ) operates to output clock pulses out. Over this tran register (Tr 3) in turn was then, B, CD the reset terminal of the counter (IC 4) clock pulse input (Clock pulse) and simultaneously the input B, CD County (IC 4) for the by, the aforementioned The output of the "H" state of the timer gate oscillator IC 2 is reversed by the transistor Tr 4 to input a signal of the "L" state, that is, at the moment when the state of the timer gate oscillator IC 2 is operated. It counts the input clock pulses and resets the signal when the high state signal is input, that is, when the gate signal of the timer gate oscillator (IC 2 ) becomes low. Input to the other input terminal of the input NAND gate (IC b ).

2입력 NAND 게이트(ICb)의 입력단에는 데이터발진기(IC1)의 출력과 상기 B, CD 카운터(IC4)의 출력이 입력되는데, 양신호가 일치될때 즉, 모두 High상태의 신호가 입력될때 Low상태의 신호가 출력되어 인버터(IC4)에 의하여 반전되고 2입력 NAND 게이트(ICd)의 일측 입력단에 입력되고, 타측 입력단에는 클럭펄스발진기(IC3)에서 출력되어 위상 반전된 클럭펄스가 입력되어, 클럭펄스가 "L"인 상태에서 "H"상태의 신호가 출력되게하고 "H" 인상태에서 "L"상태의 신호가 출력되게하여 데이터카운터(IC5)에 입력시켜 입력신호를 카운트하게하고, 카운트된 갯수의 순번째의 출력을 "H"상태로 나타나게하여 트란지스터(Tr5)를 턴온시키게 하여 S.C.R(T1)를 도통시켜 램프(L1) 및 벨(B1)을 구동시켜 특정인을 호출하게 구성한다.The output of the data oscillator (IC 1 ) and the outputs of the B and CD counters (IC 4 ) are input to the input terminal of the two-input NAND gate IC b . The signal of the state is output and is inverted by the inverter IC 4 and input to one input terminal of the two-input NAND gate IC d , and the clock pulse in which the phase inverted is output from the clock pulse oscillator IC 3 to the other input terminal. When the clock pulse is "L", the signal of "H" state is output, and the signal of "L" state is output from the "H" state, and is input to the data counter IC 5 to count the input signal. And turn on transistor (T 1 ) by turning on transistor Tr 5 by turning the counted number of outputs to "H" state to drive lamp (L 1 ) and bell (B 1 ). To call a specific person.

이와 같은 구성에 의하여 동작하는 본 고안은 수신기(RX)에서 수신하면 구형파의 데이터신호가 송출되고, 이를 트리거 미분하고 증폭시켜 2입력 NAND 게이트(ICa)에 입력되게하는데 수신기(RX)가 수신하고 있는 동안에는 "H"상태의 신호가 입력하게되고, 수신기(RX)가 수신하고 있지 않을 때에는 "L"상태의 신호가 입력되게함과 동시에 2입력 NAND게이트(ICa)의 타측 입력단에는 항상 저항(γ2)을 통하여 "H"상태의 신호가 입력되어 2입력 NAND 게이트(ICa)의 출력은 수신기(RX)가 수신하는 동안에는 "L"상태의 신호가 출력되게 된다.According to the present invention operating by such a configuration, when receiving at the receiver RX, a square wave data signal is transmitted, the trigger differential and amplified to be input to the two-input NAND gate IC a . While the signal of "H" state is input while it is not being received by the receiver RX, the signal of "L" state is input and at the same time, at the other input terminal of the two-input NAND gate IC a , the resistance ( The signal of the "H" state is input through γ 2 ) so that the signal of the "L" state is output while the receiver RX receives the output of the two-input NAND gate IC a .

2입력 NAND 게이트(ICa)의 'L"상태의 출력신호는 타이머게이트발진기(IC2)의 트리거단에 입력되어 클럭펄스발진기(IC2)에서 클럭펄스를 발생되게하기 위한 게이트신호를 일정기간동안 발진하게하고, 이 게이트신호를 클럭펄스발진기(IC3)에 입력시켜 게이트신호가 "H"상태인 동안에만 클럭펄스를 발진하게함과 동시에 "H"상태의 게이트신호를 트란지스터(Tr4)로 반전시켜 B,CD 카운터(IC4)의 리셋트단에 입력되게하여 "L"상태의 게이트신호가 입력되는 순간부터 입력되는 클럭펄스를 카운트하여 10진계수로 변화시켜 미리 설정 기억된 데이터를 선택토록하고 "H"상태의 게이트신호가 입력되게 될때 카운트를 종료하게하여 B,CD카운터(IC4)에서 이미 설정 기억된 데이터중 임의 선택된 데이터가 출력되게하여 비교회로인 2입력 NAND게이트(ICb)의 일측 입력단에 입력되게 한다.The output signal in the 'L' state of the two-input NAND gate IC a is input to the trigger terminal of the timer gate oscillator IC 2 to generate a gate signal for generating a clock pulse from the clock pulse oscillator IC 2 for a predetermined period. While the gate signal is inputted to the clock pulse oscillator (IC 3 ) to oscillate the clock pulse only while the gate signal is in the "H" state. At the same time, the gate signal in the "H" state is transferred to the transistor (Tr 4). Inverted by) to be input to the reset terminal of the B, CD counter (IC 4 ), and the clock pulse input is counted from the moment when the gate signal of the "L" state is inputted, changed into a decimal coefficient, and stored in advance. When the gate signal of "H" state is inputted, the count is terminated, and randomly selected data among the data already set and stored in the B and CD counters (IC 4 ) is outputted. one input of the IC b) It is inputted to.

또한 수신기(RX)에서 수신되는동안 "L"상태로 출력되는 2입력 NAND 게이트(ICa)의 출력신호는 데이터발진기(IC1)의 트리거단에 입력되어 데이터발진기(IC1)를 트리거시켜 B, CD 카운터(IC4)에 설정 기억된 데이터신호와 펄스폭이 유사한 신호를 출력하게되고 이 신호가 비교회로인 2입력 NAND 게이트(ICb)의 일측 입력안에 입력되게 한다.In addition, the output signal of the receiver (RX) "L" state two-input NAND gate output to the (IC a) during the reception in is input to a trigger terminal of the data oscillator (IC 1) to trigger the data oscillator (IC 1) B And outputs a signal having a pulse width similar to the data signal set and stored in the CD counter (IC 4 ), which is input into one input of a two-input NAND gate (IC b ), which is a comparison circuit.

따라서 B, CD 카운터(IC4)의 데이터신호와 데이터발진기 (IC1)에서 발진 출력된 신호가 일치, 즉 모두 "H"상태인 경우에는 2입력 NAND 게이트 (ICb)에서 "L"상태의 신호가 출력하고, 이 신호는 이버터(ICc)를 통하여 반전된 다음, 2입력 NAND 게이트(ICd)의 일측 입력단에 "H"상태인 신호를 입력시키게되는데 2입력 NAND 게이트(ICd)의 타측 입력단에는 트란지스터(Tr3)에 의하여 반전된 클럭펄스발진기(IC3)의 클럭펄스가 입력되어 2입력 NAND 게이트(ICd)의 출력단에는 "H"상태의 신호가 출력되어 데이터카운터(IC5)에 입력되고, 데이터카운터에서 입력된 신호가 펄스수를 카운트하여 해당 단자핀(본 고안에서는 기억된 코드 "0,5,9"등 3개로하여 7번핀)에 "H"상태의 신호가 나타나게 하고, 이 신호를 트란지스터(Tr5)의 베이스에 인가되게하여 트란지스터(Tr5)를 턴온시키게 되고 따라서 S.C.R(T1)이 도통되어 램프(L1)와 벨(B1)을 구동시켜 서로 약정된 상대방을 호출할 수 있게됨과 동시에 2입력 NAND 게이트(ICa)에는 "L"상태의 신호가 입력되고 따라서 2입력 NAND 게이트(ICa)에서는 "H"의 출력이 나타나게 되므로서 데이터발진기(IC1) 및 타이머데이터발진기 (IC2)의 각 트리거단에는 "H"상태의 신호가 입력되어 각 출력단에는 "L"신호가 나타나게 되므로서 다음 신호를 대기하게 되는 것이다.Therefore, when the data signal of B and CD counter IC 4 and the oscillation output signal from data oscillator IC 1 coincide, that is, both are in the "H" state, the "L" state in the two-input NAND gate (IC b ) is and a signal is output, the signal fiber emitter (IC c) the following, two-input NAND gate (IC d) "H" state of the signal there is thereby input to the NAND gate second input (IC d) to one side input terminal of the inversion through The clock pulse of the clock pulse oscillator (IC 3 ) inverted by the transistor (Tr 3 ) is input to the other input terminal of the input signal, and the signal of the "H" state is output to the output terminal of the two-input NAND gate (IC d ). IC 5 ), the signal input from the data counter counts the number of pulses, and the signal of the "H" state on the corresponding terminal pin (pin 7 in the design code "0,5,9" etc.) It is displayed, and to be applied to the signal to the base of tran register (Tr 5) turns on the Tran register (Tr 5) Thereby and thus SCR (T 1) is conductive lamp (L 1) and the bell to drive the (B 1) as soon be able to call the other party to each other arrangements at the same time, the "L" state two-input NAND gate (IC a) As the signal is input, the output of "H" appears at the two-input NAND gate IC a , so that the signal of the "H" state is input to each trigger stage of the data oscillator IC 1 and the timer data oscillator IC 2 . Therefore, the "L" signal appears at each output stage, and waits for the next signal.

이와 같은 본 고안은 수신기에서 수신된 데이터신호와 수신기 자체에서 미리 설정 기억된 데이터신호가 일치할때만 특정인을 호출할 수 있게되므로서 종래와 같이 잡음등에 의한 간섭을 받아 오동작하는 사례없이 완벽하게 호출할 수 있을뿐만 아니라, 약정된 코드수를 임의로 변경하여 광범위하게 설정하게 되므로서, 사용범위를 확대시킬 수 있는 등의 여러가지 특징을 지닌 것이다.The present invention can call a specific person only when the data signal received from the receiver and the data signal set in advance in the receiver itself match, so that it can be called perfectly without the case of malfunction caused by interference such as noise. In addition to being able to set a wide range by arbitrarily changing the number of contracted codes, the scope of use can be extended.

Claims (1)

도면에 표시한 바와 같이, 수신기(RX)에서 출력되는 구형파를 저항(γ3)과 콘덴서(C2)에 의하여 데이터발진기(IC1)에서 B,CD카운터(IC4)에 미리 설정된 패턴의 신호가 동일한 신호로 파형 정형시킨 다음, B,CD 카운터(IC4) 및 데이터발진기(IC1)의 양신호를 NAND 게이트(ICb),(ICc) 및 (ICd)로 구성된 비교회로에서 비교하여 데이터카운터(IC5)를 동작시키고, 데이터카운터(IC5)의 출력을 이용하여 호출장치(A)를 구동시킴을 특징으로 하는 맥동류전파를 이용한 호출장치의 수신기.As shown in the figure, the square wave output from the receiver RX is a signal of a pattern preset in the data oscillator IC 1 to the B and CD counters IC 4 by a resistor γ 3 and a capacitor C 2 . After shaping the waveform with the same signal, the two signals of the B, CD counter (IC 4 ) and the data oscillator (IC 1 ) are compared in a comparison circuit composed of NAND gates (IC b ), (IC c ), and (IC d ). the receiver of the calling device using a pulse flow propagation, characterized by operating the data counter (IC 5) and, Sikkim data call counter device (a) using the output of (IC 5) driving.
KR780005900U 1978-11-22 1978-11-22 Reveiver of calling equipment used pulsewave KR800000023Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR780005900U KR800000023Y1 (en) 1978-11-22 1978-11-22 Reveiver of calling equipment used pulsewave

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR780005900U KR800000023Y1 (en) 1978-11-22 1978-11-22 Reveiver of calling equipment used pulsewave

Publications (1)

Publication Number Publication Date
KR800000023Y1 true KR800000023Y1 (en) 1980-01-24

Family

ID=19210233

Family Applications (1)

Application Number Title Priority Date Filing Date
KR780005900U KR800000023Y1 (en) 1978-11-22 1978-11-22 Reveiver of calling equipment used pulsewave

Country Status (1)

Country Link
KR (1) KR800000023Y1 (en)

Similar Documents

Publication Publication Date Title
US3376572A (en) Electroacoustic wave shaping device
US3855575A (en) Ultrasonic remote control receiver
US4114099A (en) Ultrasonic television remote control system
US3670242A (en) A selective paging receiver and decoder employing an electronic filter means
KR800000023Y1 (en) Reveiver of calling equipment used pulsewave
US3611297A (en) Remote control receiver using a frequency counter approach
JPS6471246A (en) Nonlinear filter and nonlinear filtering method
FR2359542A1 (en) INPUT CIRCUIT FOR HYPERFREQUENCIES, INCLUDING A PARAMETRIC MIXER-REDUCER
US3483473A (en) Frequency converting and selecting system including mixer circuit with field effect transistor coupled to band-pass filter through impedance inverting circuit
JPS53105156A (en) Ladder-type piezo-electric filter
JPS57101460A (en) Callout device for telephone
GB1098420A (en) Improvements in or relating to electric oscillators
JPS5773404A (en) Transmitter of switch signal
GB1424688A (en) Filters for electrical oscillations
JPS54136760A (en) Alarming device for washer
SU467318A1 (en) Time Radio Selector
SU445123A1 (en) Device for automatically setting a selective amplifier to fixed frequencies
JPS5780809A (en) Mixer circuit
JPS5450259A (en) Oscillator
SU514370A1 (en) Frequency relay
JPS5666939A (en) Receiver in radio type selective callout device
JPS52152104A (en) Multi-frequency signal receiver
JPS6450639A (en) Clock recovery device
KR850005923A (en) Receive call signal
JPS56164617A (en) Am station detecting circuit for electronic tuner