KR20240060759A - 무선 통신 시스템에서 불연속 수신 동작을 고려하여 디바이스 대 디바이스 리소스 선택을 처리하는 방법 및 장치 - Google Patents

무선 통신 시스템에서 불연속 수신 동작을 고려하여 디바이스 대 디바이스 리소스 선택을 처리하는 방법 및 장치 Download PDF

Info

Publication number
KR20240060759A
KR20240060759A KR1020240052946A KR20240052946A KR20240060759A KR 20240060759 A KR20240060759 A KR 20240060759A KR 1020240052946 A KR1020240052946 A KR 1020240052946A KR 20240052946 A KR20240052946 A KR 20240052946A KR 20240060759 A KR20240060759 A KR 20240060759A
Authority
KR
South Korea
Prior art keywords
sidelink
time
drx
resource
resources
Prior art date
Application number
KR1020240052946A
Other languages
English (en)
Inventor
밍-체 리
리-치 쩡
이-슈안 쿵
춘-웨이 황
리-테 판
Original Assignee
아서스테크 컴퓨터 인코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아서스테크 컴퓨터 인코포레이션 filed Critical 아서스테크 컴퓨터 인코포레이션
Publication of KR20240060759A publication Critical patent/KR20240060759A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/02Selection of wireless resources by user or terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0212Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave
    • H04W52/0216Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave using a pre-established activity schedule, e.g. traffic indication frame
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/25Control channels or signalling for resource management between terminals via a wireless link, e.g. sidelink
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • H04W76/28Discontinuous transmission [DTX]; Discontinuous reception [DRX]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W92/00Interfaces specially adapted for wireless communication networks
    • H04W92/16Interfaces between hierarchically similar devices
    • H04W92/18Interfaces between hierarchically similar devices between terminal devices

Abstract

사이드링크 통신을 수행하기 위한 방법 및 장치가 제 1 디바이스의 관점에서 개시된다. 일 실시 예에서, 상기 방법은 제 1 디바이스가 제 2 디바이스로의 사이드링크 전송을 위한 사이드링크 리소스 선택 또는 재선택 절차를 수행하는 단계를 포함하되, 여기서 사이드링크 리소스 선택 또는 재선택 절차는 선택 윈도우의 시간 기간 내에 후보 사이드링크 리소스로부터 적어도 하나의 사이드링크 리소스를 선택하기 위해 수행된다. 방법은 제 1 디바이스가 제 2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간에 기초하여 제 1 사이드 링크 리소스를 선택하는 단계를 더 포함하되, 여기서 제 1 사이드링크 리소스는 선택 윈도우의 시간 기간 내에 있다. 방법은 또한 제 1 디바이스가 제 1 사이드링크 리소스를 통해 제 2 디바이스로의 사이드링크 전송을 수행하는 단계를 포함한다.

Description

무선 통신 시스템에서 불연속 수신 동작을 고려하여 디바이스 대 디바이스 리소스 선택을 처리하는 방법 및 장치{METHOD AND APPARATUS OF HANDLING DEVICE-TO-DEVICE RESOURCE SELECTION WITH CONSIDERATION ON DISCONTINUOUS RECEPTION OPERATION IN A WIRELESS COMMUNICATION SYSTEM}
관련 출원과의 교차 참조
본 출원은 2020년 1월 21일 화요일자로 출원된 미국 가출원 일련 번호 62/964,033호에 대한 우선권을 주장하며, 그 출원의 개시 내용 전체가 참조로서 본 출원에 통합된다.
기술분야
본 개시내용은 일반적으로 무선 통신 네트워크에 대한 것으로, 특히, 무선 통신 시스템에 있어서 불연속 수신 동작을 고려하여 디바이스 대 디바이스 리소스 풀을 다루는 방법 및 장치에 관한 것이다.
모바일 통신 디바이스들 간의 대용량 통신에 대한 수요가 급격히 증가하면서, 종래 모바일 음성 통신 네트워크들은 IP(Internet Protocol) 데이터 패킷들로 통신하는 네트워크들로 진화하고 있다. 이러한 IP 패킷 통신은 음성 IP(Voice over IP), 멀티미디어, 멀티캐스트 및 수요에 의한(on-demand) 통신 서비스를 모바일 통신 디바이스의 사용자에게 제공할 수 있다.
예시적인 네트워크 구조로는 E-UTRAN(Evolved Universal Terrestrial Radio Access Network)이 있다. E-UTRAN 시스템은 높은 데이터 쓰루풋(throughput)을 제공하여 상술한 음성 IP 및 멀티미디어 서비스를 구현할 수 있다. 차세대(예를 들어, 5G)를 위한 새로운 무선 기술이 현재 3GPP 표준 단체에서 논의되고 있다. 따라서, 3GPP 표준의 현재 본문에 대한 변경안이 현재 제출되고 3GPP 표준을 진화 및 완결하도록 고려된다.
사이드링크 통신을 수행하기 위한 방법 및 장치가 제1 디바이스의 관점에서 개시된다.
일 실시 예에서, 상기 방법은 제1 디바이스가 제2 디바이스로의 사이드링크 전송을 위한 사이드링크 리소스 선택 또는 재선택 절차를 수행하는 단계를 포함하되, 여기서 사이드링크 리소스 선택 또는 재선택 절차는 선택 윈도우의 시간 기간 내에 후보 사이드링크 리소스로부터 적어도 하나의 사이드링크 리소스를 선택하기 위해 수행된다. 방법은 제1 디바이스가 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간에 기초하여 제1 사이드 링크 리소스를 선택하는 단계를 더 포함하되, 여기서 제1 사이드링크 리소스는 선택 윈도우의 시간 기간 내에 있다. 방법은 또한 제1 디바이스가 제1 사이드링크 리소스를 통해 제2 디바이스로의 사이드링크 전송을 수행하는 단계를 포함한다.
도 1은 예시적인 일실시예에 따른 무선 통신 시스템을 도시한 것이다.
도 2는 예시적인 일실시예에 따른(액세스 네트워크로도 알려진) 송신기 시스템 및 (사용자 단말 또는 UE로도 알려진) 수신기 시스템에 대한 블록도이다.
도 3은 예시적인 일실시예에 따른 통신 시스템에 대한 기능 블록도이다.
도 4는 예시적인 일실시예에 따른 도 3의 프로그램 코드의 기능 블록도이다.
도 5은 3GPP TS 36.213 V15.4.0의 테이블 14.2.1-2의 복제본이다.
도 6은 3GPP R1-1913642의 테이블 4.3-1의 복제본이다.
도 7은 3GPP R1-1913642의 테이블 4.3-2의 복제본이다.
도 8은 3GPP R1-1913642의 테이블 7.3.1-1의 복제본이다.
도 9는 예시적인 일실시예에 따른 다이어그램이다.
도 10은 예시적인 일실시예에 따른 다이어그램이다.
도 11은 예시적인 일실시예에 따른 다이어그램이다.
도 12은 예시적인 일실시예에 따른 다이어그램이다.
도 13은 예시적인 일실시예에 따른 다이어그램이다.
도 14은 예시적인 일실시예에 따른 흐름도이다.
도 15은 예시적인 일실시예에 따른 흐름도이다.
후술되는 예시적인 무선 통신 시스템 및 장치는 방송 서비스를 지원하는 무선 통신 시스템을 채용한다. 무선 통신 시스템은 광범위하게 배치되어 음성, 데이터 등과 같은 다양한 유형의 통신을 제공한다. 이 시스템은 코드분할다중접속(CDMA; code division multiple access), 시분할다중접속(TDMA; time division multiple access), 직교주파수분할다중접속(OFDMA; orthogonal frequency division multiple access), 3GPP LTE(Long Term Evolution) 무선 액세스, 3GPP LTE-A 또는 LTE-어드밴스드(LTE-Advanced), 3GPP2 UMB(Ultra Mobile Broadband), WiMax, 3GPP NR(New Radio), 또는 다른 변조기법을 기반으로 할 수 있다.
특히, 아래에서 설명되는 예시적인 무선 통신 시스템 디바이스들은 본 명세서에서 3GPP로 지칭되는 "3세대 파트너십 프로젝트(3rd Generation Partnership Project)"로 명명된 컨소시엄에 의해 제안되는 표준과 같은 하나 이상의 표준들을 지원하도록 설계될 수 있다: TS 36.213 V15.4.0 (2018-12), "E-UTRA; Physical layer procedures (Release 15)"; R1-1913641, "Introduction of V2X", Ericsson; R1-1913642, "Introduction of 5G V2X sidelink features into TS 38.212", Huawei; R1-1913680, "Introduction of V2X in NR", Samsung; R1-1913643, "Introduction of NR V2X", Nokia; R1-1913644, "Introduction of V2X support", Intel Corporation; R1-1810051, Final Report of 3GPP TSG RAN WG1 #94 v1.0.0 (Gothenburg, Sweden, 20th - 24th August 2018); Draft Report of 3GPP TSG RAN WG1 #99 v0.1.0 (Reno, USA, 18th - 22nd November 2019); TS 38.321 V15.8.0 (2019-12), "NR; Medium Access Control (MAC) protocol specification (Release 15)"; and RP-193257, "New WID on NR sidelink enhancement", LG Electronics. 위에 리스팅된 표준들 및 문서들은 여기에서 전체적으로 참조로서 통합된다.
도 1은 본 발명의 일실시예에 따른 다중 액세스 무선 통신 시스템을 도시한다. 액세스 네트워크(AN, 100)는, 하나는 104 및 106을 포함하고, 다른 하나는 108 및 110을 포함하며, 추가적으로 112 및 114를 포함하는, 다중/다수의(multiple) 안테나 그룹들을 포함한다 도 1에서, 각각의 안테나 그룹에 대해 2개의 안테나들만이 도시되었지만, 각 안테나 그룹에 대해 더 적은 또는 더 많은 안테나들이 활용될 수도 있다. 액세스 터미널(AT; Access Terminal, 116)은 안테나들(112, 114)과 통신하며, 안테나들(112 및 114)은 포워드(foward) 링크(120) 상으로 액세스 터미널(116)에게 정보를 송신하고 리버스(reverse) 링크(118) 상으로 액세스 단말(116)로부터 정보를 수신한다. 액세스 터미널(AT; Access Terminal, 122)은 안테나들(106 및 108)과 통신하며, 안테나들(106, 108)은 포워드(fowrard) 링크(126)를 통해 액세스 터미널(122)에게 정보를 송신하고 리버스(reverse) 링크(124)를 통해 액세스 터미널(122)로부터 정보를 수신한다. FDD 시스템에서, 통신 링크들(118, 120, 124, 126)은 통신을 위해 상이한 주파수들을 사용할 수도 있다. 예를 들면, 포워드 링크(120)는 리버스 링크(118)에 의해 사용되는 것과는 상이한 주파수를 사용할 수도 있다.
안테나들의 각각의 그룹 및/또는 통신하도록 지정된 영역은 액세스 네트워크의 섹터(sector)로서 통상 지칭될 수 있다. 실시예에서, 안테나 그룹들 각각은 액세스 네트워크(100)에 의해 커버되는 영역의 섹터에서 액세스 터미널과 통신하도록 설계된다.
순방향 링크들(120, 126) 상의 통신에서, 액세스 네트워크(100)의 송신 안테나들은 상이한 액세스 터미널들(116, 122)에 대한 포워드 링크들의 신호대잡음비(SNR; signal-to-noise ratio)를 개선하기 위해 빔포밍을 사용할 수도 있다. 또한 커버리지 내에 랜덤하게 산재된 액세스 터미널들로 송신하기 위해 빔포밍을 사용하는 액세스 네트워크는 모든 액세스 터미널들에게 단일 안테나를 통해 송신하는 액세스 터미널보다 인접 셀들 내의 액세스 터미널들에게 더 적은 간섭을 야기한다.
액세스 네트워크(AN)는 터미널들과 통신하는 데 사용되는 기지국(base station) 또는 고정국(fixed station)이 될 수도 있으며, 또한 액세스 포인트, 노드 B, 기지국, 향상된 기지국(enhanced base station), 진화된 노드B(eNB), 또는 일부 다른 용어로 지칭될 수도 있다. 또한, 액세스 터미널/단말(AT)은 사용자 장비(UE; User Equipment), 무선 통신 디바이스, 터미널/단말, 액세스 터미널 또는 다른 용어로 지칭될 수도 있다.
도 2는 MIMO 시스템(200)에서 송신기 시스템(210)(액세스 네트워크로도 알려짐) 및 수신기 시스템(250)(액세스 터미널(AT) 또는 사용자 장비(UE)로도 알려짐)의 일실시예의 간략화된 블록도이다. 송신 시스템(210)에서, 데이터 스트림들의 트래픽 데이터는 데이터 소스(212)로부터 송신(TX) 데이터 프로세서(214)에 제공된다.
일실시예에서, 각각의 데이터 스트림은 개별 송신 안테나 상으로 송신된다. TX 데이터 프로세서(214)는, 코딩된 데이터를 제공하는 데이터 스트림에 대해 선택된 특정 코딩 스킴에 기초하여, 각각의 데이터 스트림에 대한 트래픽 데이터를 포매팅, 코딩 및 인터리빙한다.
각 데이터 스트림에 대해 코딩된 데이터는 OFDM 기법을 사용하여 파일럿 데이터와 멀티플렉싱될 수도 있다. 파일럿 데이터는 통상 공지의(known) 데이터 패턴으로서, 공지의 방법으로 프로세싱되고, 수신 시스템에서 채널 응답을 추정하는데 사용될 수 있다. 그리고, 각 데이터 스트림에 대해 멀티플렉싱된 파일럿 및 코딩된 데이터는, 변조 심볼을 제공하도록 데이터 스트림에 대해 선택된 특정 변조 스킴(예를 들면, BPSK, QPSK, M-PSK, 또는 M-QAM)에 기초하여 변조(예를 들면, 심볼 맵핑)될 수 있다. 각 데이터 스트림에 대한 데이터 속도, 코딩 및 변조는 프로세서(230)에 의해 수행되는 명령어들에 의해 결정될 수도 있다.
모든 데이터 스트림들에 대한 변조 심볼들은 송신/TX MIMO 프로세서(220)로 제공되며, TX MIMO 프로세서(220)는 변조된 심볼들을 추가적으로 (예를 들면, OFDM을 위해) 프로세싱할 수도 있다. 그리고, TX MIMO 프로세서(220)는 NT개의 변조 심볼 스트림들을 NT개의 송신기들(TMTR; 220a 내지 222t)에게 제공한다. 특정 실시예에서, TX MIMO 프로세서(220)는 데이터 스트림들의 심볼들 및 심볼이 송신되고 있는 안테나에게 빔포밍 웨이트(beamforming weight)를 적용한다.
각 송신기(222)는 각각의 심볼 스트림을 수신 및 프로세싱하여 하나 이상의 아날로그 신호를 제공하고, MIMO 채널 상에서의 송신에 적합한 변조된 신호를 제공하도록 아날로그 신호를 추가로 컨디셔닝(예를 들면, 증폭, 필터링 및 업컨버팅(upconverting))할 수 있다. 송신기들(222a 내지 222t)로부터의 NT개의 변조된 신호들은 그 후 NT개의 안테나들(224a 내지 224t)로부터 각각 송신된다.
수신 시스템(250)에서, 송신된 변조 신호들은 NR개의 안테나들(252a 내지 252r)에 의해 수신되고, 각각의 안테나(252)로부터 수신된 신호는 각각의 수신기(RCVR; 254a 내지 254r)에 제공된다. 각각의 수신기(254)는 각각의 수신 신호를 컨디셔닝(예를 들면 필터링, 증폭 및 다운컨버팅(downconverting))하고, 컨디셔닝된 신호를 디지털화하여 샘플들을 제공하고, 또한, 샘플들을 추가적으로 프로세싱하여 해당 "수신" 심볼 스트림을 제공한다.
수신/RX 데이터 프로세서(260)는 NR개의 수신기들(254)로부터 NR개의 수신 심볼 스트림들을 특정 수신기 프로세싱 기술에 기초하여 수신 및/또는 프로세싱하여 NT개의 "검출된" 심볼 스트림들을 제공한다. 그리고, RX 데이터 프로세서(260)는, 각각의 검출된 심볼 스트림을 복조, 디인터리빙, 및 디코딩하여, 데이터 스트림을 위한 트래픽 데이터를 복구한다. RX 데이터 프로세서(260)에 의한 프로세싱은 송신 시스템(210)에서의 TX 데이터 프로세서(214) 및 TX MIMO 프로세서(220)에 의해 수행되는 프로세싱에 대해 상호보완적이다.
프로세서(270)는 어느 프리-코딩 매트릭스를 사용할지를 주기적으로 결정한다(후술된다). 프로세서(270)는 매트릭스 인덱스 부분(matrix index portion) 및 랭크 값 부분(rank value portion)을 포함하는 리버스 링크 메시지를 구성/포뮬레이팅(formulating)한다.
리버스 링크 메시지는 통신 링크 및/또는 수신 데이터 스트림에 대한 다양한 유형의 정보를 포함할 수도 있다. 그리고, 리버스 링크 메시지는, 데이터 소스(236)로부터 다수의 데이터 스트림들에 대한 트래픽 데이터를 또한 수신하는 TX 데이터 프로세서(238)에 의해 프로세싱되고, 변조기(280)에 의해 변조되고, 송신기들(254a 내지 254r)에 의해 컨디셔닝되고, 송신 시스템(210)으로 다시 송신된다.
송신 시스템(210)에서, 수신 시스템(250)으로부터의 변조된 신호들은 안테나들(224)에 의해 수신되고, 수신기들(222)에 의해 컨디셔닝되고, 복조기(240)에 의해 복조되고, RX 데이터 프로세서(242)에 의해 프로세싱됨으로써 수신 시스템(250)으로부터 송신된 리버스 링크 메시지를 추출한다. 그리고, 프로세서(230)는 빔포밍 웨이트를 결정하기 위해 어느 프리-코딩 매트릭스를 사용할 것인지를 결정하고, 이어서, 추출된 메시지를 프로세싱한다.
도 3을 참조하면, 이 도면은 본 발명의 일실시예에 따른 통신 디바이스의 대안적인 간략화된 기능 블록도를 도시한다. 도 3에서 도시된 바와 같이, 무선 통인 시스템의 통신 장치/디바이스(300)는 도 1의 UE들(또는 AT들)(116, 122), 또는 도 1의 기지국(또는 AN)(100)을 구현하는 데 사용될 수 있고, 무선 통신 시스템은 바람직하게는 NR 시스템이다. 통신 디바이스(300)는 입력 장치/디바이스(302), 출력 장치/디바이스(304), 제어 회로(306), 중앙 프로세싱 유닛(CPU, central processing unit, 308), 메모리(310), 프로그램 코드(312), 및 트랜스시버(314)를 포함할 수도 있다. 제어 회로(306)는 CPU(308)를 통해 메모리(310) 내의 프로그램 코드(312)를 실행하여, 통신 디바이스(300)의 동작을 제어할 수 있다. 통신 디바이스(300)는 키보드 또는 키패드와 같은 입력 디바이스(302)를 통해 사용자에 의해 입력된 신호를 수신할 수 있고, 모니터 또는 스피커와 같은 출력 디바이스(304)를 통해 이미지 및 음성을 출력할 수 있다. 트랜스시버(314)는 무선 신호를 수신 및 송신하는데 사용되고, 수신 신호를 제어 회로(306)로 전달하고, 제어 회로(306)에 의해 생성된 신호를 무선으로 출력하는데 사용될 수 있다. 무선 통신 시스템 내의 통신 디바이스(300)는 또한 도 1에서의 AN(100)을 구현하기 위해 활용될 수 있다.
도 4는 본 발명의 일실시예에 따른, 도 3에 도시된 프로그램 코드(312)의 간략화된 블록도이다. 이 실시예에서, 프로그램 코드(312)는 어플리케이션 계층/레이어(400), 계층/레이어-3 부분(402), 계층/레이어-2 부분(404)을 포함하고, 계층/레이어-1 부분(406)에 연결/커플링(coupling)된다. 레이어-3 부분(402)은 일반적으로 무선 리소스 제어를 수행한다. 레이어-2 부분(404)은 일반적으로 링크 제어를 수행한다. 레이어-1 부분(406)은 일반적으로 물리/피지컬(physical) 연결을 수행한다.
3GPP TS 36.213는 LTE/LTE-A에서 V2X(Vehicle-to-Everything) 송신에 대한 UE(User Equipment) 절차를 명시한다. V2X 송신들은 사이드링크 송신 모드 3 또는 사이들링크 송신 모드 4로서 다음과 같이 수행된다:
14.1.1.6 사이드링크 송신 모드 4에서의 PSSCH 리소스 선택에 있어서 그리고 사이드링크 송신 모드 3에서의 감지 측정에 있어서 상위 레이어들에 리포트될 리소스들의 서브세트를 결정하기 위한 UE 절차
사이드링크 송신 모드 4에서, 캐리어에 대한 서브프레임 n에서 상위 레이어들에 의해 요청될 때, UE는 이 하위조항에서 설명되는 단계들에 따라 PSSCH 송신에 대해 상위 레이어들에 리포트될 리소스들의 세트를 결정할 것이다. 파라미터들 서브프레임에서 PSSCH 송신을 위해 사용될 서브채널들의 수, 리소스 예약 간격, 및 UE에 의해 연관된 SCI 포맷 1로 송신될 우선순위는 모두가 상위 레이어들에 의해 제공된다([8]에서 설명됨). 는 하위조항 14.1.1.4B에 따라 결정된다.
[…]
부분 감지가 상위 레어어들에 의해 구성되지 않는 경우, 다음의 단계들이 사용된다:
1) PSSCH 송신을 위한 후보 단일 서브프레임 리소스 가 서브프레임 내의 서브채널 x+j를 갖는 개의 인접 서브채널들의 세트로서 정의되며, 여기서 이다. UE는 시간 간격 내의 대응하는 PSSCH 리소스 풀(14.1.5에 설명되어 있음)에 포함된 개의 인접 서브채널들의 임의의 세트가 하나의 후보 단일-서브프레임 리소스에 대응함을 가정할 것이며, 여기서 T1 및 T2의 선택들은, 에 대한 상위 레이어들에 의해 제공되는 경우, 하에 UE 구현예들에 달려 있고, 그렇지 않은 경우, 이다. 의 UE 선택은 레이턴시 요건을 실현할 것이다. 후보 단일-서브프레임 리소스들의 총 수는 에 의해 표시된다.
2) UE는 그의 송신들이 발생하는 서브프레임들을 제외한 서브프레임들 , , …, 을 모니터링할 것이며, 여기서 서브프레임 n이 세트 에 속하는 경우에는 이고, 그렇지 않은 경우에 서브프레임 는 세트 에 속하는 서브프레임 n 이후 제1 서브프레임이다. UE는 이들 서브프레임들에서 디코딩된 PSCCH 및 그들에서 측정된 S-RSSI에 기초하여 다음 단계들에서 거동을 수행할 것이다.
3) 파라미터 는 SL-ThresPSSCH-RSRP-List 내의 i번째 SL-ThresPSSCH-RSRP 필드에 의해 지시된 값으로 설정되며, 여기서 이다.
4) 세트 SA는 모든 후보 단일-서브프레임 리소스들의 통합으로 초기화된다. 세트 SB는 비어 있는 세트로 초기화된다.
5) UE는, 그것이 다음의 조건들 모두를 충족시키는 경우, 세트 SA로부터 임의의 후보 단일-서브프레임 리소스 를 배제할 것이다:
- UE는 단계 2에서 서브프레임 을 모니터링하지 않았다.
- 를 충족시키는 정수 j가 있으되, j=0, 1, …, , 이고, k는 상위 레이어 파라미터 restrictResourceReservationPeriod에 의해 허용되는 임의의 값이고, q=1,2,…,Q이다. 여기서, 인 경우 이고, 여기서 서브프레임 n이 세트 에 속하는 경우, 이고, 그렇지 않은 경우, 서브프레임 은 서브프레임 n 이후 세트 에 속하는 제1 서브프레임이고; 그렇지 않은 경우 Q=1이다.
6) UE는, 그것이 다음의 조건들 모두를 충족시키는 경우, 세트 SA로부터 임의의 후보 단일-서브프레임 리소스 를 배제할 것이다:
- UE는 서브프레임 에서 SCI 포맷 1을 수신하고, 수신된 SCI 포맷 1에서의 "리소스 예약" 필드 및 "우선순위" 필드는 하위조항 14.2.1에 따라 각각 값들 을 지시한다.
- 수신된 SCI 포맷 1에 따른 PSSCH-RSRP 측정치는 보다 높다.
- 서브프레임 에서 수신된 SCI 포맷, 또는 수신된 서브프레임(들) 에서 수신될 것으로 가정되는 동일한 SCI 포맷 1은 q=1, 2, …, Q 및 j=0, 1, …, 에 대해 와 오버랩하는 리소스 블록들 및 서브프레임들의 세트를 14.1.1.4C에 따라 결정한다. 여기서, 인 경우 이고, 여기서 서브프레임 n이 세트 에 속하는 경우, 이고, 그렇지 않은 경우, 서브프레임 은 세트 에 속하는 서브프레임 n 이후 제1 서브프레임이고; 그렇지 않은 경우 Q=1이다.
7) 세트 SA에 남아 있는 후보 단일-서브프레임 리소스들의 수가 보다 적은 경우, 단계 4는 가 3 dB만큼 증가되면서 반복된다.
8) 세트 SA에 남아 있는 후보 단일-서브프레임 리소스 에 대해, 메트릭 은, 인 경우 음이 아닌 정수 j에 대해 로 표현될 수 있고, 그렇지 않은 경우, 음이 아닌 정수 j에 대해 로 표현될 수 있는, 단계 2에서 모니터링된 서브프레임들에서 에 대한 서브채널들 x+k에서 측정된 S-RSSI의 선형 평균으로서 정의된다.
9) UE는 최소 메트릭 를 갖는 후보 단일-서브프레임 리소스 를 세트 SA로부터 SB로 이동시킨다. 이러한 단계는, 세트 SB 내의 후보 단일-서브프레임 리소스들의 수가 이상이 될 때까지 반복된다.
10) UE가 다수의 캐리어들 상에서 리소스 풀들을 사용하여 송신하도록 상위 레이어들에 의해 구성될 때, 그것은, 동시 송신 캐리어들의 수에서의 그의 제한, 지원되는 캐리어 조합들에서의 그의 조합, 또는 RF 리튜닝 시간에 대한 인터럽션[10]으로 인해 송신들이 이미 선택된 리소스들을 사용하여 다른 캐리어(들)에서 발생한다는 가정 하에, UE가 캐리어에서 후보 단일-서브프레임 리소스에서의 송신을 지원하지 않는 경우, SB로부터 후보 단일-서브프레임 리소스 를 배제할 것이다.
UE는 세트 SB를 상위 레이어들에 리포트할 것이다.
부분 감지가 상위 레어어들에 의해 구성되는 경우, 다음의 단계들이 사용된다:
1) PSSCH 송신을 위한 후보 단일 서브프레임 리소스 가 서브프레임 내의 서브채널 x+j를 갖는 개의 인접 서브채널들의 세트로서 정의되며, 여기서 이다. UE는 그의 구현에 의해, 시간 간격 내에서 적어도 Y개의 서브프레임들로 이루어진 서브프레임들의 세트를 결정할 것이며, 여기서 에 대해 상위 레이어들에 의해 제공되는 경우, T1 및 T2의 선택들은 하에서 UE 구현에 달려 있으며, 그렇지 않은 경우, 이다. T2의 UE 선택은 레이턴시 요건을 실현할 것이고, Y는 상위 레이어 minNumCandidateSF보다 크거나 그와 동일할 것이다. UE는 서브프레임들의 결정된 세트에서 대응하는 PSSCH 리소스 풀(14.1.5에서 설명됨)에 포함된 개의 인접 서브채널들의 임의의 세트가 하나의 후보 단일 서브프레임 리소스에 대응함을 가정할 것이다. 후보 단일-서브프레임 리소스들의 총 수는 에 의해 표시된다.
2) 서브프레임 이 단계 1에서 서브프레임들의 세트에 포함되는 경우, UE는 상위 레이어 파라미터 gapCandidateSensing의 k-번째 비트가 1로 설정되어 있는 경우 임의의 서브프레임 을 모니터링할 것이다. UE는 이들 서브프레임들에서 디코딩된 PSCCH 및 그들에서 측정된 S-RSSI에 기초하여 다음 단계들에서 거동을 수행할 것이다.
3) 파라미터 는 SL-ThresPSSCH-RSRP-List 내의 i번째 SL-ThresPSSCH-RSRP 필드에 의해 지시된 값으로 설정되며, 여기서 이다.
4) 세트 SA는 모든 후보 단일-서브프레임 리소스들의 통합으로 초기화된다. 세트 SB는 비어 있는 세트로 초기화된다.
5) UE는 그것이 다음의 모든 조건들을 충족시키는 경우 세트 SA로부터 임의의 후보 단일 서브프레임 리소스 를 배제할 것이다:
- UE는 서브프레임 에서 SCI 포맷 1을 수신하고, 수신된 SCI 포맷 1에서의 "리소스 예약" 필드 및 "우선순위" 필드는 하위조항 14.2.1에 따라 각각 값들 을 지시한다.
- 수신된 SCI 포맷 1에 따른 PSSCH-RSRP 측정치는 보다 높다.
- 서브프레임 에서 수신된 SCI 포맷, 또는 수신된 서브프레임(들) 에서 수신될 것으로 가정되는 동일한 SCI 포맷 1은 q=1, 2, …, Q 및 j=0, 1, …, 에 대해 와 오버랩하는 리소스 블록들 및 서브프레임들의 세트를 14.1.1.4C에 따라 결정한다. 여기서, 인 경우, 이고, 여기서 는 Y개의 서브프레임들 중 마지막 서브프레임이며, 그렇지 않은 경우, 이다.
6) 세트 SA에 남아 있는 후보 단일-서브프레임 리소스들의 수가 보다 적은 경우, 단계 4는 가 3 dB만큼 증가되면서 반복된다.
7) 세트 SA에 남아 있는 후보 단일-서브프레임 리소스 에 대해, 메트릭 은, 음이 아닌 정수 j에 대해 로 표현될 수 있는, 단계 2에서 모니터링된 서브프레임들에서 에 대한 서브채널들 x+k에서 측정된 S-RSSI의 선형 평균으로서 정의된다.
8) UE는 최소 메트릭 를 갖는 후보 단일-서브프레임 리소스 를 세트 SA로부터 SB로 이동시킨다. 이러한 단계는, 세트 SB 내의 후보 단일-서브프레임 리소스들의 수가 0 이상이 될 때까지 반복된다.
9) UE가 다수의 캐리어들 상에서 리소스 풀들을 사용하여 송신하도록 상위 레이어들에 의해 구성될 때, 그것은, 동시 송신 캐리어들의 수에서의 그의 제한, 지원되는 캐리어 조합들에서의 그의 조합, 또는 RF 리튜닝 시간에 대한 인터럽션[10]으로 인해 송신들이 이미 선택된 리소스들을 사용하여 다른 캐리어(들)에서 발생한다는 가정 하에, UE가 캐리어에서 후보 단일-서브프레임 리소스에서의 송신을 지원하지 않는 경우, SB로부터 후보 단일-서브프레임 리소스 를 배제할 것이다.
UE는 세트 SB를 상위 레이어들에 리포트할 것이다.
[…]
14.2.1 PSCCH를 송신하기 위한 UE 절차
[…]
사이드링크 송신 모드 4에 대해,
- UE는 SCI 포맷 1을 송신하기 위한 서브프레임들 및 블록들을 다음과 같이 결정할 것이다:
- SCI 포맷 1은 대응하는 PSSCH가 송신되는 각각의 서브프레임 내의 슬롯마다 2개의 물리적 리소스 블록들에서 송신된다.
- 상위 레이어로부터 구성된 사이드링크 승인이 서브프레임 내의 PSCCH 리소스를 지시하는 경우, PSCCH의 하나의 송신은 서브프레임 내의 (하위조항 14.2.4에서 설명된) 지시된 PSCCH 소스 m 내에 있다.
- ([8]에서 설명된) 구성된 사이드링크 승인에서의 "초기 송신과 재송신 사이의 시간갭(Time gap between initial transmission and retransmission)"이 0이 아닌 경우, PSCCH의 다른 송신은 서브프레임 내의 PSCCH 리소스 에 있으며, 여기서 는 구성된 사이드링크 승인에서의 "초기 송신과 재송신 사이의 시간갭(Time gap between initial transmission and retransmission)" 필드에 의해 지시된 값이고, 은 하위조항 14.1.1.4C에서의 절차에 의해 결정된 값 에 대응하며, 이때 RIV는 구성된 사이드링크 승인에서 "초기 송신 및 재송신의 주파수 리소스 위치(Frequency resource location of the initial transmission and retransmission)" 필드에 의해 지시된 값으로 설정된다.
- UE는 SCI 포맷 1의 내용을 다음과 같이 설정할 것이다:
- UE는 변조 및 코딩 스킴을 상위 레이어들에 의해 지시된 바와 같이 설정할 것이다.
- UE는 이송 블록에 대응하는 상위 레이어들에 의해 지시되는 그들 우선순위(들) 중에서 최고 우선순위에 따라 "우선순위" 필드를 설정할 것이다.
- UE는 하위조항 14.1.1.4C에 따라 PSSCH에 대해 결정된 시간 및 주파수 리소스들의 세트가 구성된 사이드링크 승인에 의해 지시된 PSSCH 리소스 할당에 따르도록 초기 송신과 재송신 사이의 시간 갭 필드, 초기 송신 및 재송신의 주파수 리소스 위치 필드, 및 재송신 인덱스 필드를 설정할 것이다.
- UE는 지시된 값 X에 기초하여 테이블 14.2.1-2에 따라 리소스 예약 필드를 설정할 것이며, 여기서 X는 상위 레이어들에 의해 제공된 리소스 예약 간격을 100으로 나눈 것과 동일하다.
- SCI 포맷 1의 각각의 송신은 서브프레임의 슬롯당 하나의 서브프레임 및 2개의 물리적 리소스 블록들에서 송신된다.
- […]
[제목이 "SCI 포맷 1에서의 리소스 예약 필드의 결정(Determination of the Resource reservation field in SCI format 1)"인 3GPP TS 36.213 V15.4.0의 도 14.2.1-2가 도 5로서 재생성된다]
TS 38.211(3GPP R1-1913641)의 보증된 CR은 NR에서 물리적 사이드링크 공유 채널, 물리적 사이드링크 제어 채널, 및 물리적 사이드링크 피드백 채널에 대한 생성을 특정한다. 물리적 사이드링크 공유 채널, 물리적 사이드링크 제어 채널, 및 물리적 사이드링크 피드백 채널은 디바이스들 사이의 통신을 위한 것, 즉 PC5 링크 또는 디바이스-대-디바이스 링크이다. 물리적 사이드링크 공유 채널(Physical Sidelink Shared Channel, PSSCH)은 사이드링크 공유 채널(Sidelink Shared Channel, SL-SCH)에 대한 데이터 또는 전송 블록들을 전달한다. 물리적 사이드링크 제어 채널(Physical Sidelink Control Channel, PSCCH)은 사이드링크 제어 정보(Control Information, SCI)를 전달한다. 물리적 사이드링크 피드백 채널(Physical Sidelink Feedback Channel, PSFCH)은 사이드링크 하이브리드 자동 반복 요청-확인응답(Hybrid Automatic Repeat Request-Acknowledgement, HARQ-ACK)을 전달한다.
8 사이드링크
8.1 개관
8.1.1 물리적 채널들의 개관
사이드링크 물리적 채널은 상위 레이어들로부터 비롯된 정보를 전달하는 리소스 요소들의 세트에 대응한다. 다음의 사이드링크 물리적 채널들이 정의된다:
- 물리적 사이드링크 공유 채널, PSSCH
- 물리적 사이드링크 브로드캐스트 채널, PSBCH
- 물리적 사이드링크 제어 채널, PSCCH
- 물리적 사이드링크 피드백 채널, PSFCH
8.1.2 물리적 신호들의 개관
사이드링크 물리적 신호는 물리적 레이어에 의해 사용된 리소스 요소들의 세트에 대응하지만, 상위 레이어들로부터 비롯된 정보를 전달하지 않는다.
다음의 사이드링크 물리적 신호들이 정의된다:
- 복조 기준 신호(Demodulation reference signal, DM-RS)
- 채널 상태 정보 기준 신호(Channel-state information reference signal, CSI-RS)
- 위상 추적 기준 신호(Phase-tracking reference signal, PT-RS)
- 사이드링크 일차 동기화 신호(Sidelink primary synchronization signal, S-PSS)
- 사이드링크 이차 동기화 신호(Sidelink secondary synchronization signal, S-SSS)
TS 38.212(3GPP R1-1913642)의 보증된 CR은 NR에서 사이드링크의 스케줄링을 위한 다운링크 제어 정보 및 사이드링크 제어 정보를 특정한다. 다운링크 제어 정보는 네트워크 노드와 UE 사이의 통신, 즉 Uu 링크에 대한 것이다. 사이드링크 제어 정보는 UE들 사이의 통신에 대한 것, 즉 PC5 링크 또는 사이드링크이다.
4.3 사이드링크
표 4.3-1은 사이드링크 전송 채널들과 그들의 대응하는 물리적 채널들의 맵핑을 특정한다. 표 4.3-2는 사이드링크 제어 정보 및 사이드링크 피드백 제어 정보와 그들의 대응하는 물리적 채널들의 맵핑을 특정한다.
[3GPP R1-1913642의 표 4.3-1이 도 6으로서 재생성된다]
[3GPP R1-1913642의 표 4.3-2가 도 7로서 재생성된다]
<변경되지 않은 부분들이 생략된다>
7.3.1 DCI 포맷들
표 7.3.1-1에서 정의된 DCI 포맷들이 지원된다.
[제목이 "DCI 포맷들(DCI formats)"인 3GPP R1-1913642의 표 7.3.1-1이 도 8로서 재생성된다]
<변경되지 않은 부분들이 생략된다>
8.3 PSCCH에 대한 사이드링크 제어 정보
PSCCH 상에서 전달된 SCI는 사이드링크 스케줄링 정보를 전송하는 제1 스테이지 SCI이다.
8.3.1 제1 스테이지 SCI 포맷들
아래의 제1 스테이지 SCI 포맷들 각각에서 정의된 필드들은 정보 비트들 내지 에 아래와 같이 맵핑된다:
[…]
8.3.1.1 SCI 포맷 0-1
SCI 포맷 0-1은 PSSCH의 스케줄링 및 PSSCH 상의 제2 스테이지 SCI를 위해 사용된다
다음의 정보는 SCI 포맷 0-1에 의해 송신된다:
- 우선순위 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 3개의 비트들.
- 주파수 리소스 할당 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같이, 상위 레이어 파라미터 maxNumResource의 값이 2로 구성될 때 개의 비트들; 그렇지 않은 경우, 상위 레이어 파라미터 maxNumResource의 값이 3으로 구성될 때 개의 비트들이다.
- 시간 리소스 할당 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같이, 상위 레이어 파라미터 maxNumResource의 값이 2로 구성될 때 5개의 비트들; 그렇지 않은 경우, 상위 레이어 파라미터 maxNumResource의 값이 3으로 구성될 때 9개의 비트들이다.
- 리소스 예약 기간 - 상위 파라미터 reserveResourceDifferentTB가 구성되는 경우, [6, TS 38.214]의 하위조항 에서 정의된 바와 같이 개의 비트들; 그렇지 않은 경우, 0개의 비트.
- DMRS 패턴 - 하나 초과의 DMRS 패턴들이 상위 레이어 파라미터 TimePatternPsschDmrs에 의해 구성되는 경우, [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같이, [x]개의 비트들; 그렇지 않은 경우, 0개의 비트.
- 제2 스테이지 SCI 포맷 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 [x]개의 비트들.
- Beta_offset 지시자 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 [2]개의 비트들.
- DMRS 포트의 수 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 1개의 비트.
- 변조 및 코딩 스킴 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 5개의 비트들.
- 예약됨 - 상위 레이어 파라미터 [XXX]에 의해 결정되는 바와 같은 [2 - 4]개의 비트들, 이때 값은 0으로 설정됨.
8.4 PSSCH에 대한 사이드링크 제어 정보
PSSCH 상에서 전달된 SCI는 사이드링크 스케줄링 정보를 전송하는 제2 스테이지 SCI이다.
8.4.1 제2 스테이지 SCI 포맷들
[…]
8.4.1.1 SCI 포맷 0-2
SCI 포맷 -2은 PSSCH의 디코딩을 위해 사용된다.
다음의 정보는 SCI 포맷 0-2에 의해 송신된다:
- HARQ 프로세스 ID - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 [x]개의 비트들.
- 새로운 데이터 지시자 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 1개의 비트들.
- 리던던시 버전 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 2개의 비트들.
- 소스 ID - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 8개의 비트들.
- 목적지 ID - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 16개의 비트들.
- CSI 요청 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 1개의 비트.
대응하는 SCI 포맷 0-1의 제2 스테이지 SCI가 [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 유형 1 그룹캐스트를 지시하는 경우, 다음의 필드들이 존재한다:
- 구역 ID - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 [x]개의 비트들.
- 통신 범위 요건 - [6, TS 38.214]의 하위조항 x.x.x에서 정의된 바와 같은 [4]개의 비트들.
[…]
8.4.5 코딩된 제2 스테이지 SCI 비트들의 PSSCH로의 멀티플렉싱
코딩된 제2 스테이지 SCI 비트들은 하위조항 8.2.1에서 절차들에 따라 PSSCH 상에 멀티플렉싱된다.
TS 38.213(3GPP R1-1913680)의 보증된 CR은 사이드링크 상에서 HARQ-ACK를 리포트하기 위한 그리고 NR에서 물리적 업링크 제어 채널(Physical Uplink Control Channel, PUCCH) 상에서 HARQ-ACK를 리포트하기 위한 UE 절차를 특정한다.
16 사이드링크에 대한 UE 절차들
UE가 [4, TS38.211]에서 설명된 바와 같이 결정된 리소스 그리드 및 뉴머롤로지를 이용하여 locationAndBandwidth-SL에 의해 SL 송신용 BWP(SL BWP)를 제공받는다. SL BWP 내의 리소스 풀에 대해, UE는 numSubchannel에 의해 서브채널들의 수를 제공받으며, 여기서 각각의 서브채널은 subchannelsize에 의해 다수의 인접 RB들을 포함한다. SL BWP 내의 제1 서브채널의 제1 RB는 startRB-Subchannel에 의해 지시된다. 리소스 풀을 위한 가용 슬롯들은 timeresourcepool에 의해 제공되고, 'periodResourcePool'에 의해 제공된 주기성으로 발생한다. S-SS/PBCH 블록들을 갖지 않는 가용 슬롯에 대해, SL 송신들은 startSLsymbols에 의해 지시된 제1 심볼로부터 시작할 수 있고, lengthSLsymbols에 의해 지시된 다수의 연속 심볼들 내에 있을 수 있다. S-SS/PSBCH 블록들을 갖는 가용 슬롯에 대해, 제1 심볼 및 연속 심볼들의 수가 미리결정된다.
UE는 동일한 셀의 동일한 캐리어에서 SL BWP 및 활성 UL BWP에서 동일한 뉴머롤로지를 사용할 것을 예상한다. 활성 UL BWP 뉴머롤로지가 SL BWP 뉴머롤로지와는 상이한 경우, SL BWP는 비활성화된다.
모드-1 그랜트를 사용하여 송신하는 UE는 SCI 내의 대응하는 필드들을 사용하여 동일한 그랜트에 의해 할당된 다음 리소스(들)를 예약한다.
[…]
16.4 PSCCH를 송신하기 위한 UE 절차
UE는 슬롯에서 SL 송신들을 위해 가용한 제2 심볼로부터 시작하는, timeResourcePSCCH에 의해, 리소스 풀 내의 다수의 심볼들, 및 SCI 포맷 0_1을 갖는 PSCCH 송신을 위한, frequencyResourcePSCCH에 의해, 리소스 풀 내의 다수의 PRB들을 제공받는다.
TS 38.214 (3GPP R1-1913643)의 보증된 CR은 NR에서 사이드링크 공유 채널에 대한 UE 절차를 특정한다. 사이드링크 리소스 할당 모드 1 또는 사이드링크 리소스 할당 모드 2는 사이드링크 공유 채널에 대한 사이드링크 리소스(들)를 획득하기 위해 활용된다.
8 물리적 사이드링크 공유 채널 관련 절차들
UE는 하나 이상의 사이드링크 리소스 풀들로 상위 레이어들에 의해 구성될 수 있다. 사이드링크 리소스 풀은, 하위조항 8.1에서 설명된 바와 같은 PSSCH의 송신을 위한 것 또는 하위조항 8.3에서 설명된 바와 같은 PSSCH의 수신을 위한 것일 수 있고, 사이드링크 리소스 할당 모드 1 또는 사이드링크 리소스 할당 모드 2 중 어느 하나와 연관될 수 있다.
주파수 도메인에서, 사이드링크 리소스 풀은 numSubchannel 인접 서브채널들로 이루어진다. 서브채널은 subchannelsize 인접 PRB들로 이루어지며, 여기서 numSubchannel 및 subchannelsize는 상위 레이어 파라미터들이다.
8.1 물리적 사이드링크 공유 채널을 송신하기 위한 UE 절차
각각의 PSSCH 송신은 PSCCH 송신과 연관된다.
그 PSCCH 송신은 PSSCH 송신과 연관된 제1 스테이지의 SCI를 전달하고; 제2 스테이지의 연관된 SCI는 PSSCH의 리소스 내에서 전달된다.
UE가 슬롯 n 내의 PSSCH 리소스 구성에 따라 PSSCH 상에 SCI 포맷 0-1 및 PSSCH 리소스 m을 송신하는 경우, 동일한 슬롯 내의 연관된 PSSCH 송신에 대해,
- 하나의 전송 블록이 2개에 달하는 레이어들로 송신된다;
- 레이어들의 수()는 SCI 내의 "DMRS 포트의 수"
필드에 따라 결정된다
- PSSCH의 송신을 위한 슬롯 내의 연속 심볼들의 세트는 하위조항 8.1.2.1에 따라 결정된다;
- PSSCH의 송신을 위한 인접 리소스 블록들의 세트는 하위조항 8.1.2.2에 따라 결정된다;
[…]
8.1.2 리소스 할당
사이드링크 리소스 할당 모드 1:
- PSSCH 및 PSCCH 송신에 대해, 동적 그랜트, 구성된 그랜트 유형 1 및 구성된 그랜트 유형 2가 지원된다.
8.1.2.1 시간 도메인에서의 리소스 할당
UE는 연관된 PSCCH와 동일한 슬롯에서 PSSCH를 송신할 것이다.
시간 도메인에서의 최소 리소스 할당 단위는 슬롯이다.
UE는 다음의 제한들을 적용받는, 슬롯 내의 연속 심볼들로 PSSCH를 송신할 것이다:
- UE는 사이드링크를 위해 구성되지 않는 심볼들로 PSSCH를 송신하지 않을 것이다. 심볼이 상위 레이어 파라미터들 startSLsymbols 및 lengthSLsymbols에 따라 사이드링크에 대해 구성되며, 여기서 startSLsymbols는 사이드링크를 위해 구성된 lengthSLsymbols개의 연속 심볼들 중 제1 심볼의 심볼 인덱스이다.
- 슬롯 내에서, PSSCH 리소스 할당은 심볼 startSLsymbols+1에서 시작된다.
- UE는 PSFCH 가 이 슬롯에서 구성되는 경우, PSFCH에 의해 사용하기 위해 구성되는 심볼들로 PSSCH를 송신하지 않을 것이다.
- UE는 사이드링크를 위해 구성된 마지막 심볼로 PSSCH를 송신하지 않을 것이다.
- UE는 PSFCH 가 이 슬롯에서 구성되는 경우, PSFCH에 의해 사용하기 위해 구성되는 심볼들에 바로 선행하는 심볼로 PSSCH를 송신하지 않을 것이다.
[…]
8.1.2.2 주파수 도메인에서의 리소스 할당
주파수 도메인에서의 리소스 할당 단위는 서브채널이다.
사이드링크 송신을 위한 서브채널 할당은 연관된 SCI 내의 "주파수 리소스 할당" 필드를 사용하여 결정된다.
사이드링크 송신을 위한 최저 서브채널은 연관된 PSCCH의 최저 PRB가 송신되는 서브채널이다.
PSCCH에 의해 스케줄링된 PSSCH가 PSCCH를 포함하는 리소스들과 오버랩할 경우, PSSCH 및 연관된 PSCCH를 스케줄링했던 PSCCH의 결합에 대응하는 리소스들은 PSSCH를 위해 가용하지 않다.
[…]
8.1.4 사이드링크 리소스 할당 모드 2에서 PSSCH 리소스 선택 시에 상위 레이어들에 리포트될 리소스들의 서브세트를 결정하기 위한 UE 절차
리소스 할당 모드 2에서, 상위 레이어는 상위 레이어가 PSSCH/PSCCH 송신을 위한 리소스들을 선택할 리소스들의 서브세트를 결정할 것을 UE에게 요청할 수 있다. 이러한 절차를 트리거하기 위해, 슬롯 n에서, 상위 레이어는 이러한 PSSCH/PSCCH 송신을 위한 다음의 파라미터들을 제공한다:
- 리소스들이 리포트될 리소스 풀;
- L1 우선순위, ;
- 남은 패킷 지연 버젯;
- 슬롯에서 PSSCH/PSCCH 송신을 위해 사용될 서브채널들의 수, ;
- 선택적으로, ms 단위의 리소스 예약 간격, .
다음의 하위 레이어 파라미터들은 이러한 절차에 영향을 미친다:
- t2min_SelectionWindow: 내부 파라미터 의 주어진 값에 대해 상위 레이어 파라미터 t2min_SelectionWindow로부터의 대응하는 값으로 설정된다.
- SL-ThresRSRP_pi_pj: 이 상위 레이어 파라미터는 각각의 조합 에 대한 RSRP 임계치를 제공하며, 여기서 는 수신된 SCI 포맷 0-1의 우선순위 필드의 값이고, 는 UE 선택 리소스들의 송신의 우선순위이고; 이러한 절차의 주어진 실시 동안, 이다.
- RSforSensing는, 하위 조항 8.4.2.1에서 정의된 바와 같이, UE가 PSSCH-RSRP 측정치를 사용하는지 또는 PSCCH-RSRP 측정치를 사용하는지를 선택한다.
- reservationPeriodAllowed
- t0_SensingWindow: 내부 파라미터 는 t0_SensingWindow ms에 대응하는 슬롯들의 수로서 정의된다.
리소스 예약 간격 은, 제공되는 경우, ms의 단위들로부터 로직 슬롯들의 단위로 변환되어, 로 된다.
표기법:
는 사이드링크 리소스 풀에 속할 수 있는 슬롯들의 세트를 표기하고, [TBD]에서 정의된다.
다음의 단계들이 사용된다:
1) 송신을 위한 후보 단일 슬롯 리소스 는 슬롯 내의 서브채널 x+j를 갖는 개의 인접 서브채널들의 세트로서 정의되며, 여기서 이다. UE는 시간 간격 내의 대응하는 리소스 풀에 포함되는 개의 인접 서브채널들의 임의의 세트가 하나의 후보 단일 슬롯 리소스에 대응함을 가정할 것이며, 여기서
- T1의 선택은 하에서 UE 구현에 달려 있고, 여기서 는 TBD이다;
- 가 (슬롯들에서) 남은 패킷 지연 버젯보다 짧은 경우, T2는 (슬롯들에서) 남은 패킷 버젯에 적용되는 UE 구현에 달려 있고; 그렇지 않은 경우, T2는 (슬롯들에서) 남은 패킷 지연 버젯으로 설정된다.
후보 단일-슬롯 리소스들의 총 수는 에 의해 표시된다.
2) 감지 윈도우는 슬롯들의 범위에 의해 정의되고, 여기서 는 위에서 정의되어 있고 는 TBD이다. UE는 그 자신의 송신이 발생하는 것들을 제외하고서 감지 윈도우 내의 사이드링크 리소스 풀에 속할 수 있는 슬롯들을 모니터링할 것이다. UE는 이들 서브프레임들에서 디코딩된 PSCCH 및 그들에서 측정된 RSRP에 기초하여 다음 단계들에서 거동을 수행할 것이다.
3) 내부 파라미터 의 주어진 값 및 각각의 우선 순위 값 와 동일한, 에 대한 상위 레이어 파라미터 SL-ThresRSRP_pi_pj로부터의 대응하는 값으로 설정된다.
4) 세트 SA는 모든 후보 단일 슬롯 리소스들의 세트로 초기화된다.
5) UE는, 그것이 다음의 조건들 모두를 충족시키는 경우, 세트 로부터 임의의 후보 단일-슬롯 리소스 를 배제할 것이다:
- UE는 단계 2에서 슬롯 을 모니터링하지 않았다.
- "Resource reservation period" 필드가 그 주기성 값으로 설정되고 이러한 슬롯에서 리소스 풀의 모든 서브채널들을 지시하는
슬롯 에서 수신된 가상의 SCI 포맷 0-1 및 상위 레이어 파라미터 reservationPeriodAllowed에 의해 허용되는 임의의 주기성 값에 대해, 단계 6에서의 조건 c가 충족될 것이다.
6) UE는, 그것이 다음의 조건들 모두를 충족시키는 경우, 세트 로부터 임의의 후보 단일-슬롯 리소스 를 배제할 것이다:
a. UE는 슬롯 에서 SCI 포맷 1을 수신하고, 수신된 SCI 포맷 1에서의 "리소스 예약 기간" 필드 및 "우선순위" 필드는 [6, TS 38.213]에서의 하위조항 [TBD]에 따라 각각 값들 을 지시한다;
b. 수신된 SCI 포맷 0-1에 대한 하위조항 8.4.2.1에 따라 수행되는 RSRP 측정치는 보다 높다;
c. "리소스 예약 기간" 필드가 수신된 SCI 포맷 0-1으로 존재하는 경우, 및 그러한 경우에만, 슬롯(들) 에서 수신되는 것으로 가정되는 슬롯 에서 수신된 SCI 포맷 또는 동일한 SCI 포맷은 [6, TS 38.213] 의 하위조항 [TBD]에 따라, q=1, 2, …, Q 및 j=0, 1, …, 에 대해 와 오버랩하는 리소스 블록들 및 슬롯들의 세트를 결정한다. 여기서 는 로직 슬롯들의 단위들로 변환된 이고, 인 경우 이며, 여기서 슬롯 n이 세트 에 속하는 경우 이고, 그렇지 않은 경우, 슬롯 은 세트 에 속하는 슬롯 n 뒤 제1 슬롯이고; 그렇지 않은 경우 Q = 1이다. 은 FFS이다.
7) 세트 에 남아 있는 후보 단일 슬롯 리소스들의 수가 미만인 경우, 는 각각의 우선순위 값 에 대해 3 dB만큼 증가되고, 절차는 단계 4로 계속된다.
UE는 세트 SA를 상위 레이어들에 리포트할 것이다.
8.1.5 SCI 포맷 0-1과 연관된 PSSCH 송신에 대한 슬롯들 및 리소스 블록들을 결정하기 위한 UE 절차
PSSCH 송신을 위한 슬롯들 및 리소스 블록들의 세트는 연관된 SCI 포맷 0-1, 및 아래에서 설명되는 바와 같은 연관된 SCI 포맷 1의 필드들 "주파수 리소스 할당", "시간 리소스 할당"을 포함하는 PSCCH 송신을 위해 사용된 리소스에 의해 결정된다.
[…]
8.3 물리적 사이드링크 공유 채널을 수신하기 위한 UE 절차
사이드링크 리소스 할당 모드 1에 대해, UE는, PSCCH 상의 SCI 포맷 0-1의 검출 시, 검출된 SCI 포맷 0-2, 및 상위 레이어들에 의해 구성된 연관된 PSSCH 리소스 구성에 따라 PSSCH를 디코딩할 수 있다.
사이드링크 리소스 할당 모드 2에 대해, UE는, PSCCH 상의 SCI 포맷 0-1의 검출 시, 검출된 SCI 포맷 0-2, 및 상위 레이어들에 의해 구성된 연관된 PSSCH 리소스 구성에 따라 PSSCH를 디코딩할 수 있다.
TS 38.215(R1-1913644)의 보증된 CR은 NR에서 사이드링크 송신을 위한 일부 측정들을 특정한다.
5.1.bb PSSCH 기준 신호 수신 전력(PSSCH-RSRP)
비고 1: 리소스 요소당 전력은 CP를 배제한, 심볼의 유용한 부분 동안 수신된 에너지로부터 결정된다.
5.1.cc PSСCH 기준 신호 수신 전력(PSCCH-RSRP)
비고 1: 리소스 요소당 전력은 CP를 배제한, 심볼의 유용한 부분 동안 수신된 에너지로부터 결정된다.
5.1.dd 사이드링크 수신 신호 강도 지시자(SL RSSI)
RAN1 #94 회의에서(3GPP R1-1810051에서 캡처된 바와 같음), RAN1은 NR V2X에 관한 어떤 협의들을 갖는다.
협의들:
Figure pat00179
적어도 2개의 사이드링크 리소스 할당 모드들이 NR-V2X 사이드링크 통신에 대해 정의된다
○ 모드 1: 기지국은 사이드링크 송신(들)을 위해 UE에 의해 사용될 사이드링크 리소스(들)를 스케줄링한다
○ 모드 2: UE는 기지국/네트워크 또는 사전구성된 사이드링크 리소스들에 의해 구성된 사이드링크 리소스들 내의 사이드링크 송신 리소스(들)를 결정한다(즉, 기지국은 이를 스케줄링하지 않는다)
RAN1 #99 회의에서(3GPP TSG RAN WG1 #99 v0.1.0의 초안 리포트에서 캡처된 바와 같음), RAN1은NR V2X에 관한 다음의 협의들을 갖는다:
협의들:
Figure pat00180
리소스 풀 단위로, 상이한 TB와 연관된 적어도 SCI에 의한 TB의 초기 송신을 위한 사이드링크 리소스의 예약이 인에이블될 때:
Figure pat00181
일정 기간이 SCI에서 추가로 시그널링되고, 동일한 예약이 후속 기간들에서의 윈도우 W 내의NMAX 내에서 지시된 리소스들에 관해 적용된다.
Figure pat00182
가능한 기간 값들의 세트는 아래와 같다: 0, [1:99], 100, 200, 300, 400, 500, 600, 700, 800, 900, 1000 ms
Figure pat00183
<= 4 비트들이 SCI에서 일정 기간을 지시하는 데 사용된다
Figure pat00184
값들의 실제 세트가 (사전)구성된다
R1-1913525
협의들:
Figure pat00185
T2min은 값들의 다음 세트로부터 SCI에서 지시된 우선순위에 따라 (사전)구성된다:
Figure pat00186
{1, 5, 10, 20}*2μ, 여기서 SCS 15,30,60,120에 대해 각각 μ = 0,1,2,3이다
협의들:
Figure pat00187
단계 2에서, 선택 윈도우에서 식별된 후보 리소스들로부터의 랜덤화된 리소스 선택이 지원된다
협의들:
T0은 다음에서 (사전)구성된다: 1000+[100]ms 내지 [100]ms
협의들:
다음 사이에서 리소스 풀마다의 (사전)구성을 지원한다:
연관된 제1 스테이지 SCI의 디코딩 후에 PSSCH의 DMRS에 대해 측정된 L1 SL-RSRP, 또는
연관된 제1 스테이지 SCI의 디코딩 후에 PSCCH의 DMRS에 대해 측정된 L1 SL-RSRP
비고: L1 SL-RSRP는 위의 것들 중 하나에만 기초하여 측정되지만, 둘 모두에 대한 것은 아니다
3GPP TS 38.321은 다음과 같이 NR Uu에서 DRX 절차를 특정한다:
5.7 불연속 수신(DRX)
MAC 엔티티는 MAC 엔티티의 C-RNTI, CS-RNTI, INT-RNTI, SFI-RNTI, SP-CSI-RNTI, TPC-PUCCH-RNTI, TPC-PUSCH-RNTI, 및 TPC-SRS-RNTI에 대한 UE의 PDCCH 모니터링 활동을 제어하는 DRX 기능으로 RRC에 의해 구성될 수 있다. DRX 동작을 사용할 때, MAC 엔티티는 또한 본 명세서의 다른 조항들에서 발견되는 요건들에 따라 PDCCH를 모니터링할 것이다. RRC_CONNECTED에 있을 때, DRX가 구성되는 경우, 모든 활성화된 서빙 셀들에 대해, MAC 엔티티는 이러한 조항에서 특정된 DRX 동작을 사용하여 PDCCH를 불연속으로 모니터링할 수 있고; 그렇지 않은 경우, MAC 엔티티는 TS 38.213 [6]에서 특정된 바와 같은 PDCCH를 연속으로 모니터링할 것이다.
RRC는 다음의 파라미터들을 구성함으로써 DRX 동작을 제어한다:
- drx-onDurationTimer: DRX 사이클의 시작에서의 지속기간;
- drx-SlotOffset: drx-onDurationTimer를 시작하기 전의 지연;
- drx-InactivityTimer: PDCCH가 MAC 엔티티에 대한 새로운 UL 또는 DL 송신을 지시하는 PDCCH 기회 이후의 지속기간;
- drx-RetransmissionTimerDL (브로드캐스트 프로세스를 제외한 DL HARQ 프로세스당): DL 재송신이 수신될 때까지의 최대 지속기간;
- drx-RetransmissionTimerUL (UL HARQ 프로세스당): UL 재송신에 대한 승인이 수신될 때까지의 최대 지속기간;
- drx-LongCycleStartOffset: 긴 및 짧은 DRX 사이클이 시작하는 서브프레임을 정의하는 긴 DRX 사이클 및 drx-StartOffset;
- drx-ShortCycle (선택적): 짧은 DRX 사이클;
- drx-ShortCycleTimer (선택적): UE가 짧은 DRX 사이클을 따를 지속기간;
- drx-HARQ-RTT-TimerDL (브로드캐스트 프로세스를 제외한 DL HARQ 프로세스당): HARQ 재송신에 대한 DL 할당이 MAC 엔티티에 의해 예상되기 전의 최소 지속기간;
- drx-HARQ-RTT-TimerUL (UL HARQ 프로세스당): UL HARQ 재송신 승인이 MAC 엔티티에 의해 예상되기 전의 최소 지속기간.
DRX 사이클이 구성될 때, 활성 시간은 아래의 시간을 포함한다:
- drx-onDurationTimer 또는 drx-InactivityTimer 또는 drx-RetransmissionTimerDL 또는 drx-RetransmissionTimerUL 또는 ra-ContentionResolutionTimer(조항 5.1.5에서 설명된 바와 같음)가 구동 중인 동안; 또는
- Scheduling Request가 PUCCH 상에서 전송되고, 보류 중인 동안(조항 5.4.4에서 설명된 바와 같음); 또는
- PDCCH가 (조항 5.1.4에서 설명된 바와 같이) MAC 엔티티에 의해 선택되지 않은 랜덤 액세스 프리앰블에 대한 랜덤 액세스 응답의 성공적인 수신 이후에 MAC 엔티티의 C-RNTI에 어드레싱된 새로운 송신이 수신되지 않았음을 지시하는 동안.
DRX가 구성될 때, MAC 엔티티는:
1> MAC PDU가 구성된 다운링크 할당에서 수신되는 경우:
2> DL HARQ 피드백을 전달하는 대응하는 송신의 종료 이후 제1 심볼에서 대응하는 HARQ 프로세스에 대한 drx-HARQ-RTT-TimerDL을 시작할 것이고;
2> 대응하는 HARQ 프로세스에 대한 drx-RetransmissionTimerDL을 중지할 것이다.
1> MAC PDU가 구성된 업링크 승인에서 송신되는 경우:
2> 대응하는 PUSCH 송신의 종료 이후 제1 심볼에서 대응하는 HARQ 프로세스에 대한 drx-HARQ-RTT-TimerUL을 시작할 것이고;
2> 대응하는 HARQ 프로세스에 대한 drx-RetransmissionTimerUL을 중지할 것이다.
1> drx-HARQ-RTT-TimerDL이 만료하는 경우:
2> 대응하는 HARQ 프로세스의 데이터가 성공적으로 디코딩되지 않았다면:
3> drx-HARQ-RTT-TimerDL의 만료 이후 제1 심볼에서 대응하는 HARQ 프로세스에 대한 drx-RetransmissionTimerDL을 시작할 것이다.
1> drx-HARQ-RTT-TimerUL이 만료하는 경우:
2> drx-HARQ-RTT-TimerUL의 만료 이후 제1 심볼에서 대응하는 HARQ 프로세스에 대한 drx-RetransmissionTimerUL을 시작할 것이다.
- DRX 커맨드 MAC CE 또는 긴 DRX 커맨드 MAC CE가 수신되는 경우:
2> drx-onDurationTimer를 중지할 것이다.
2> drx-InactivityTimer를 중지할 것이다.
1> drx-InactivityTimer가 만료하거나 DRX 커맨드 MAC CE가 수신되는 경우:
2> 짧은 DRX 사이클이 구성되는 경우:
3> drx-InactivityTimer의 만료 이후 제1 심볼에서 또는 DRX 커맨드 MAC CE 수신의 종료 이후 제1 심볼에서 drx-ShortCycleTimer를 시작 또는 재시작할 것이고;
3> 짧은 DRX 사이클을 사용할 것이다.
2> 달리:
3> 긴 DRX 사이클을 사용할 것이다.
1> drx-ShortCycleTimer가 만료하는 경우:
2> 긴 DRX 사이클을 사용할 것이다.
1> 긴 DRX 커맨드 MAC CE가 수신되는 경우:
2> drx-ShortCycleTimer를 중지할 것이고;
2> 긴 DRX 사이클을 사용할 것이다.
1> 짧은 DRX 사이클이 사용되고, [(SFN × 10) + 서브프레임 개수] 모듈로 (drx-ShortCycle) = (drx-StartOffset) 모듈로 (drx-ShortCycle)인 경우; 또는
1> 긴 DRX 사이클이 사용되고, [(SFN * 10) + 서브프레임 개수] 모듈로 (longDRX - 사이클) = drxStartOffset인 경우:
2> 서브프레임의 시작으로부터 drx-SlotOffset 이후 drx-onDurationTimer를 시작할 것이다.
1> MAC 엔티티가 활성 시간에 있는 경우:
2> TS 38.213 [6]에서 특정된 바와 같이 PDCCH를 모니터링할 것이다;
2> PDCCH가 DL 송신을 지시하는 경우:
3> DL HARQ 피드백을 전달하는 대응하는 송신의 종료 이후 제1 심볼에서 대응하는 HARQ 프로세스에 대한 drx-HARQ-RTT-TimerDL을 시작할 것이고;
3> 대응하는 HARQ 프로세스에 대한 drx-RetransmissionTimerDL을 중지할 것이다.
2> PDCCH가 UL 송신을 지시하는 경우:
3> 대응하는 PUSCH 송신의 종료 이후 제1 심볼에서 대응하는 HARQ 프로세스에 대한 drx-HARQ-RTT-TimerUL을 시작할 것이고;
3> 대응하는 HARQ 프로세스에 대한 drx-RetransmissionTimerUL을 중지할 것이다.
2> PDCCH가 새로운 송신(DL 또는 UL)을 지시하는 경우:
3> PDCCH 수신의 종료 후 제1 심볼에서 drx-InactivityTimer를 시작 또는 재시작할 것이다.
1> 현재 심볼 n에서, 이 조항에서 특정된 바와 같이 모든 DRX 활성 시간 조건들을 평가할 때 심볼 n의 4ms 이전까지 승인들/할당들/DRX 커맨드 MAC CE/긴 DRX 커맨드 MAC CE가 수신되고 스케줄링 요청이 전송됨을 고려하여, MAC 엔티티가 활성 시간에 있지 않는 경우:
2> TS 38.214 [7]에서 정의된 주기적 SRS 및 반영구적 SRS를 송신하지 않을 것이다.
2> PUCCH 상에 구성된 CSI 및 PUCCH 상의 반영구적 CSI를 리포트하지 않을 것이다.
1> CSI 마스킹(csi-Mask)이 상위 레이어들에 의해 셋업되는 경우:
2> 현재 심볼 n에서, 이 조항에서 특정된 바와 같이 모든 DRX 활성 시간 조건들을 평가할 때 심볼 n의 4ms까지 승인들/할당들/DRX 커맨드 MAC CE/긴 DRX 커맨드 MAC CE가 수신됨을 고려하여, drx-onDurationTimer가 활성 시간에 있지 않는 경우:
3> PUCCH 상에서 CSI를 리포트하지 않을 것이다.
비고: UE가 TS 38.213 [6] 하위조항 9.2.5에서 특정된 절차에 따라 PUCCH 상에 구성된 CSI를 다른 오버랩하는 UCI(들)과 멀티플렉싱하고, 다른 UCI(들)과 멀티플렉싱된 이러한 CSI가 DRX 활성 시간 외에 PUCCH 리소스에 대해 리포트될 경우, 다른 UCI(들)과 멀티플렉싱된 이러한 CSI를 리포트할지의 여부는 UE 구현에 달려 있다.
MAC 엔티티가 PDCCH를 모니터링하고 있는지의 여부와는 무관하게, MAC 엔티티는 그러한 것이 예상될 때 HARQ 피드백, PUSCH 상의 비주기적 CSI, 및 TS 38.214 [7]에서 정의된 비주기적 SRS를 송신한다.
MAC 엔티티는 그것이 완성 PDCCH 기회가 아닌 경우 PDCCH를 모니터링할 필요가 없다(예를 들어, 활성 시간이 PDCCH 기회의 중간에 시작하거나 종료한다).
3GPP RP-193257은 NR V2X 상에서 작업 항목의 타당한 이유 및 목적을 다음과 같이 특정한다:
4.1 SI 또는 코어 부분 WI 또는 테스팅 부분 WI의 목적
이러한 작업 항목의 목적은 V2X, 공공 안정, 및 상업적 용례들을 위한 NR 사이드링크를 향상시킬 수 있는 무선 솔루션들을 특정하는 것이다.
[…]
2. 리소스 할당 향상:
Figure pat00192
UE들의 전력 소비를 감소시키기 위해 리소스 할당을 특정한다 [RAN1, RAN2]
Figure pat00193
기준선은 Rel-14 LTE 사이드링크 랜덤 리소스 선택 및 부분 감지의 원리 및 Rel-16 NR 사이드링크 리소스 할당 모드 2에 도입하는 것이다.
비고: 기준선으로서 Rel-14를 취하는 것은 새로운 솔루션을 도입하여 기준선이 적절하게 작업할 수 없는 경우들에 대한 전력 소비를 감소시키는 것을 배제하지 않는다.
Figure pat00195
TR37.885(RAN#89에 의함)에서 정의된 PRR 및 PIR 둘 모두를 고려하여 향상된 신뢰성 및 감소된 레이턴시를 위해 모드 2에서 향상(들)의 실현가능성 및 이익을 연구하고, 실현가능하고 이익이라고 간주되면 식별된 솔루션을 특정한다[RAN1, RAN2]
RAN#88까지 다음과의 UE간 조정.
Figure pat00197
리소스들의 세트가 UE-A에서 결정된다. 이러한 세트는 모드 2에서 UE-B로 전송되고, UE-B는 그 자신의 송신을 위한 리소스 선택 시에 이를 고려한다.
3. 브로드캐스트, 그룹캐스트, 및 유니캐스트를 위한 사이드링크 DRX [RAN2]
Figure pat00198
사이드링크에서 온- 및 오프-지속기간들을 정의하고, 대응하는 UE 절차를 특정한다
Figure pat00199
서로 통신하는 UE들 중에서 사이드링크 DRX 웨이크업 시간을 정렬하는 것을 목표로 하는 메커니즘을 특정한다
Figure pat00200
인-커버리지 UE에서 Uu DRX 웨이크업 시간을 갖는 사이드링크 DRX 웨이크업 시간을 정렬하는 것을 목표로 하는 메커니즘을 특정한다
다음 용어들 중 하나 또는 다수가 이하에서 사용될 수 있다.
BS: 하나 또는 다수의 셀들과 연관된 하나 또는 다수의 TRP들을 제어하는 데 사용되는 NR 내의 네트워크 중앙 유닛 또는 네트워크 노드. BS와 TRP(들) 사이의 통신은 프론트홀을 통하는 것이다. BS는 또한 중앙 유닛(central unit, CU), eNB, gNB, 또는 NodeB로 지칭될 수 있다.
TRP: 송신 및 수신 포인트는 네트워크 커버리지를 제공하고, UE들과 직접 통신한다. TRP는 분산 유닛(distributed unit, DU) 또는 네트워크 노드로도 지칭될 수 있다.
셀: 셀은 하나 또는 다수의 연관된 TRP들로 구성되는데, 즉, 셀의 커버리지는 모든 연관된 TRP(들)의 커버리지로 구성된다. 하나의 셀은 하나의 BS에 의해 제어된다. 셀은 또한 TRP 그룹(TRP group, TRPG)으로 지칭될 수 있다.
NR-PDCCH: 채널은 UE와 네트워크 측 사이의 통신을 제어하는 데 사용되는 다운링크 제어 신호를 전달한다. 네트워크는 구성된 제어 리소스 세트(configured control resource set, CORESET) 상에서 NR-PDCCH를 UE로 송신한다.
네트워크 측에 대한 다음 가정들 중 하나 또는 다수가 이하에서 사용될 수 있다.
동일한 셀 내의 TRP들의 다운링크 타이밍이 동기화된다.
네트워크 측의 RRC 레이어는 BS 내에 있다.
UE 측에 대한 다음 가정들 중 하나 또는 다수가 이하에서 사용될 수 있다.
적어도 2개의 UE(RRC) 상태들이 있다: 접속 상태(또는 소위 활성 상태) 및 비접속 상태(또는 소위 비활성 또는 유휴 상태). 비활성 상태는 추가 상태일 수 있거나, 접속 상태 또는 비접속 상태에 속할 수 있다.
LTE V2X 및/또는 P2X 송신에 대해, 적어도 2개의 송신 모드들이 있다: 하나의 송신 모드는 (3GPP TS 36.213에서 논의된 바와 같이) 다운링크 송신 모드 3과 같이 네트워크를 통해 스케줄링되고, 다른 송신 모드는 (3GPP TS 36.213에서 논의된 바와 같이) 사이드링크 송신 모드 4와 같은 감지 기반 송신이다. 감지 기반 송신이 네트워크를 통해 스케줄링되지 않으므로, UE는 다른 UE들로부터 또는 다른 UE들로 리소스 충돌 및 간섭을 피하기 위해 사이드링크 송신을 위해 리소스를 선택하기 전에 감지를 수행할 것을 요구한다.
감지 기반 리소스 선택 절차에 대해, 도 9에 도시된 사례로서, UE는 다수의 후보 리소스들을 포함하는 후보 리소스 세트를 갖는다. 가용 후보 리소스 세트는 시간 간격 으로 제한된다. 부분 감지가 구성될 때, UE는 시간 간격 내에서 적어도 Y개의 서브프레임들로 이루어진 서브프레임들의 세트를 그의 구현에 의해 결정하며, 여기서 가용 후보 리소스 세트는 서브프레임들의 세트 내에 있다. 풀 감지가 수행되는 경우, 예컨대 부분적으로 감지하는 것이 구성되지 않는 경우, 가용 후보 리소스 세트는 (풀) 시간 간격 내에 있다. 일실시예에서, 후보 리소스는 하나의 후보 단일 서브프레임 리소스를 의미할 수 있다. 하나의 후보 리소스는 하나 또는 다수의 리소스 단위들을 포함할 수 있다. 리소스 단위는 서브채널일 수 있다. 일실시예에서, 리소스 단위는 TTI 에서 다수의 (물리적) 리소스 블록들을 포함할 수 있다. TTI는 LTE에서의 서브프레임일 수 있다.
감지 지속기간 내의 감지에 기초하여, UE는 유효 리소스 세트를 생성/식별할 수 있으며, 여기서 유효 리소스 세트는 후보 리소스 세트의 서브세트이다. 유효 리소스 세트의 생성/식별은 후보 리소스 세트로부터 일부 후보 리소스들을 배제하는 것을 통해 수행될 수 있다, 예를 들어 도 9에 도시된 단계 2-1 및 단계 2-2. 유효 리소스 세트의 생성/식별은 일부 유효 후보 리소스들을 선택하는 것/식별하는 것을 통해 수행될 수 있다, 예를 들어 도 9에 도시된 단계 3-1. 그리고 이어서, UE는 UE로부터의 송신을 수행하기 위해 유효한 리소스 세트로부터 하나 또는 일부 유효 리소스들을 선택한다. 송신을 위한 유효 리소스 선택은 유효 리소스 세트로부터 랜덤하게 선택될 수 있다, 예를 들어 도 9에 도시된 단계 3-2.
3GPP TS 36.213에서 논의된 바와 같이, 제1 배제 단계는, UE가 TTI z를 모니터링 또는 감지하지 않는 경우, UE는 TTI "z+Pany" 내의 후보 리소스들이 점유되는지 아닌지의 여부를 예상할 수 없으며, 여기서 Pany는 송신을 위한 임의의 가능한 주기성을 의미한다. 예를 들어, 제1 배제 단계는 도 9에서 단계 2-1로서 도시된다. Pany >=100ms의 경우에 대해, UE는, TTI "z+Pany" 내의 후보 리소스들을 배제하고, UE가 가능한 송신이 TTI "z+Pany"에서 발생되게 할 수 있게 되는 후보 리소스들을 배제한다. Pany <100ms의 경우에 대해, UE는, TTI "" 내의 후보 리소스들을 배제하고, UE가 가능한 송신이 TTI ""에서 발생되게 할 수 있게 되는 후보 리소스들을 배제하며, 여기서 q는 is 1, 2, …, 100/Pany이다. 파라미터 q는 UE가 시간 간격 [z, z+100]내의 기간 Pany를 갖는 다수의 후보 리소스들을 배제함을 의미한다. 가능한 송신은 선택된 우효 리소스 상에서의 송신을 의미할 수 있다. 가능한 송신은 선택된 우효 리소스 상에서의 송신의 주기적 송신을 의미할 수 있다. 더욱이, Pany는 상위 레이어에 의해 구성된 임의의 가능한 주기성을 의미한다.
제2 배제 단계는, UE가 TTI m에서 제어 시그널링을 수신 또는 검출하는 경우, UE가 수신된 제어 시그널링에 따라 후보 리소스들을 배제할 수 있다는 것이다. 예를 들어, 제2 배제 단계는 도 9에서 단계 2-2로서 도시된다. 더 구체적으로, UE가 TTI m에서 송신을 스케줄링하는 제어 시그널링을 수신 또는 검출하고, 스케줄링된 송신 및/또는 제어 신호의 측정 결과가 임계를 넘는 경우, UE는 수신된 제어 시그널링에 따라 후보 리소스들을 배제할 수 있다. 측정 결과는 기준 신호 수신 전력(Reference Signal Received Power, RSRP)일 수 있다. 더 구체적으로, 측정 결과는 PSSCH-RSRP일 수 있다. 제어 시그널링은 스케줄링된 송신의 리소스들 및/또는 스케줄링된 송신의 주기성 PRX을 지시할 수 있다.
수신된 제어 시그널링에 따라 배제된 후보 리소스들은 스케줄링된 송신의 리소스들 및 스케줄링된 송신의 주기성, 예컨대 PRX >=100ms의 경우에 대한 것에 기초하여 다음 하나의 스케줄링된 송신의 리소스들이다. 게다가, 수신된 제어 시그널링에 따라 배제된 후보 리소스들은 스케줄링된 송신의 리소스들 및 스케줄링된 송신의 주기성, 예컨대 PRX <100ms의 경우에 대한 것에 기초하여 다음 다수의 스케줄링된 송신들의 리소스들이다. 다음 다수의 스케줄링된 송신들은 시간 간격 [m, m +100] 내의 기간 PRX를 가질 수 있다. 제어 시그널링이 다음 스케줄링된 송신이 없음을 지시하거나, 제어 시그널링이 스케줄링된 송신의 리소스가 다음 시간에 유지되지 않음을 지시하거나, 또는 제어 시그널링이 스케줄링된 송신이 제어 시그널링을 송신하는 UE로부터의 마지막 송신임을 지시하거나 제어 시그널링이 스케줄링된 송신의 주기성이 0으로서 지시됨을 지시하는 경우, UE는 수신된 제어 시그널링에 따라 후보 리소스들을 배제하지 않을 수 있다.
제1 배제 단계 및 제2 배제 단계 후, UE는 도 9의 단계 3-1과 같이 남은 후보 리소스들로부터 일부 유효 후보 리소스들을 선택/식별할 수 있다. UE는 감지 지속기간에 리소스들을 측정할 수 있으며, 여기서 측정된 리소스들은 단계 2-1 및 단계 2-2 후에 남은 후보 리소스들과 연관된다. 더 구체적으로, 남은 후보 리소스에 대해, 감지 지속기간에서 연관된 측정된 리소스들은 남은 후보 리소스들로부터 일정 기간의 다수 회의 기회에 있다. 예를 들어, 기간이 100 TTI들인 경우, TTI n에서 남은 후보 리소스에 대해, 감지 지속기간에서의 연관된 측정된 리소스들은 ""이고, j는 양의 정수이다.
게다가, 감지 지속기간에서의 연관된 측정된 리소스들은 남은 후보 리소스와 동일한 주파수 리소스들이다. 더 구체적으로, 측정치는 S-RSSI 측정치이다. 측정치에 기초하여, UE는 각각의 남은 후보 리소스에 대한 메트릭을 도출할 수 있다. 남은 후보 리소스에 대한 메트릭은 감지 지속기간에 그의 연관된 측정된 리소스들로부터 측정된 S-RSSI의 선형 평균일 수 있다. 그리고, 이어서, UE는 각각의 남은 후보 리소스의 메트릭에 기초하여 유효 후보 리소스들을 선택할 수 있다. 일실시예에서, 액션은, 최소 메트릭을 갖는 남은 후보 리소스가 유효 후보 리소스로서 선택/식별되고 유효 리소스 세트로 이동되는 것이다. UE가 다수의 남은 후보 리소스들을 유효 후보 리소스들로서 선택/식별하고 다수의 남은 후보 리소스들을 유효 리소스 세트로 이동시킬 때까지 액션을 반복함. 예를 들어, 그 수는 총 후보 리소스들의 20% 이상이다. 그 수는 후보 리소스 세트의 기수 번호의 20% 이상이다.
현재 (부분적) 감지 절차에 기초하여, UE는 유효 리소스 세트를 결정/식별할 수 있다. 유효한 리소스 세트는 UE로부터의 송신을 위해 상위 레이어들에 리포트될 수 있다. UE는 UE로부터의 송신을 수행하기 위해 유효한 리소스 세트로부터 하나 또는 일부 유효 리소스들을 선택할 수 있다. UE로부터의 송신은 PSSCH 송신일 수 있다. UE로부터의 송신은 사이드링크 송신일 수 있다. 일실시예에서, UE로부터의 송신은 디바이스-대-디바이스 송신일 수 있다.
NR V2X 송신에 대해, (3GPP R1-1810051에서 논의된 바와 같은) NR-V2X 사이드링크 통신에 대해 정의된 2개의 사이드링크 리소스 할당 모드들이 있다.
Figure pat00214
모드 1에서, 기지국 또는 네트워크 노드는 사이드링크 송신(들)을 위해 UE에 의해 사용될 사이드링크 리소스(들)를 스케줄링할 수 있는데, 이는 일반적으로 LTE/LTE-A에서 사이드링크 송신 모드 3과 유사하다(3GPP TS 36.213에서 논의된 바와 같음); 및
Figure pat00215
모드 2에서, UE는 기지국 또는 네트워크 노드 또는 사전구성된 사이드링크 리소스들에 의해 구성된 사이드링크 리소스들 내의 사이드링크 송신 리소스(들)를 결정하고(즉, 기지국 또는 네트워크 노드는 그를 스케줄링하지 않음), 이는 일반적으로 LTE/LTE-A에서 사이드링크 송신 모드 4와 유사하다(3GPP TS 36.213에서 논의된 바와 같음).
네트워크 스케줄링 모드에 대해, 네트워크 노드는 물리적 사이드링크 제어 채널(PSCCH) 및/또는 물리적 사이드링크 공유 채널(PSSCH)의 리소스들을 스케줄링하기 위한 Uu 인터페이스 상에서 사이드링크(SL) 그랜트를 송신할 수 있다. V2X UE는 수신 사이드링크 그랜트에 응답하여, PC5 인터페이스 상에서 PSCCH 및 PSSCH 송신들을 수행할 수 있다. Uu 인터페이스는 네트워크와 UE 사이의 통신에 대한 무선 인터페이스를 의미한다. PC5 인터페이스는 UE들 또는 디바이스들 사이의 (직접) 통신에 대한 무선 인터페이스를 의미한다.
UE (자율) 선택 모드에 대해, 송신 리소스가 네트워크를 통해 스케줄링되지 않기 때문에, UE는 다른 UE로부터의 또는 그들로의 리소스 충돌 및 간섭을 회피하기 위해, 송신(예컨대, 감지 기반 송신)을 위한 리소스를 선택하기 전에 감지를 수행하는 것을 요구할 수 있다. 현재, 전체 감지는 NR 사이드링크에서 지원된다. 부분 감지는 NR 사이드링크에 대해 지원/설계되지 않는다. LTE에서의 비-부분 감지의 단계들 5 및 6은 감지 절차에 대해 적용된다(3GPP TSG RAN WG1 #99 v0.1.0의 초고 레포트에서 논의된 바와 같음). 감지 절차의 결과에 기초하여, UE는 유효한 리소스 세트를 결정할 수 있다. 유효한 리소스 세트는 (UE의) 상위 레이어들에 리포트될 수 있다. UE는 UE로부터의 사이드링크 송신(들)을 수행하기 위해 유효한 리소스 세트로부터 하나 또는 다수의 유효 리소스들을 선택할 수 있다. UE로부터의 송신(들)은 PSCCH 및/또는 PSSCH 송신일 수 있다.
NR Rel-17 V2X에 대한 작업 항목의 타당성 및 목적에서(3GPP RP-193257에서 논의된 바와 같음), 전력 절감은 배터리 제약을 갖는 UE들이 전력 효율적인 방식으로 사이드링크 동작들을 수행할 수 있게 하는 향상점 중 하나이다. 전력 소비를 감소시키기 위해, 그것은 Rel-17 NR 사이드링크 리소스 할당 모드 2에 대한 부분 감지를 특정 또는 설계할 수 있다. 따라서, UE는 더 많은 전력 소비를 갖는 전체 감지를 수행하는 것 대신, 사이드링크 리소스들을 선택하기 위해 부분 감지를 수행할 수 있다. 부분 감지 및 리소스 선택은 UE의 송신기 태양으로부터 수행됨에 유의한다.
다른 태양에서, 그것은 UE가 전력 소비를 감소시키기 위해 불연속 수신(Discontinuous Reception, DRX)을 특정 또는 설계할 수 있는데, 이는 UE가 항상 웹이크업할 필요가 없을 것이기 때문이다. 그것은, UE가 모든 사이드링크 슬롯들에서 PSCCH 및/또는 PSSCH를 모니터링 또는 디코딩할 필요가 없을 것임을 의미한다. 일실시예에서, UE는 웨이크업 시간 또는 활성 시간에 PSCCH 및/또는 PSSCH를 모니터링 또는 디코딩할 수 있다. UE는 슬립 시간 또는 비활성 시간에 PSCCH 및/또는 PSSCH를 모니터링 또는 디코딩하지 않을 수 있다.
NR Uu에서의 DRX 절차는 일부 수정을 갖고서 NR 사이드링크에 적용하도록 고려될 수 있다. 일실시예에서, DRX 사이클이 사이드링크를 위해 도입되고/되거나 사이드링크에 대한 DRX 온-지속기간이 도입되는 경우, UE의 활성 시간은 사이드링크에 대한 DRX 온-지속기간 타이머가 작동하고 있는 동안의 시간을 포함할 수 있다. 사이드링크에 대한 DRX 비활성 타이머가 도입되는 경우, UE의 활성 시간은 사이드링크에 대한 DRX 비활성 타이머가 작동하고 있는 동안의 시간을 포함할 수 있다. 사이드링크에 대한 DRX 재송신 타이머가 도입되는 경우, UE의 활성 시간은 사이드링크에 대한 DRX 재송신 타이머가 작동하고 있는 동안의 시간을 포함할 수 있다. 일실시예에서, UE의 활성 시간은 사이드링크에 대한 DRX 온-지속기간 타이머, 사이드링크에 대한 DRX 비활성 타이머, 또는 사이드링크에 대한 DRX 재송신 타이머 중 임의의 것이 작동하고 있는 동안의 시간을 포함할 수 있다. 사이드링크에 대한 DRX는 UE의 수신기 태양으로부터 수행됨에 유의한다.
사이드링크에 대한 DRX가 UE에 대한 전력 소비를 감소시킬 수 있지만, 그것은 UE가 비활성 시간 또는 슬립 시간에 PSCCH를 모니터링 또는 디코딩하지 않을 것임을 의미할 수 있다. 따라서, UE에 대한 임의의 PSCCH 및/또는 PSSCH가 비활성 시간 또는 슬립 시간에 발생하는 경우, UE는 그러한 PSCCH 및/또는 PSSCH를 상실할 것이다. 이어서, 그러한 PSCCH 및/또는 PSSCH를 송신하는 페어링된 UE는 사이드링크 재송신을 수행할 필요가 있을 것이다. 그것은 리소스 효율, 및 또한 페어링된 UE의 성능 열화 및 전력 소비에 대한 영향을 유도할 것이다. 일실시예에서, UE(사이드링크에 대한 DRX를 갖도록 구성됨)와, 페어링된 UE 사이의 링크 또는 접속은 유니캐스트 링크일 수 있다. 그러한 PSCCH 및/또는 PSSCH는 유니캐스트 사이드링크 송신일 수 있다. 추가로 또는 대안으로, UE(사이드링크에 대한 DRX를 갖도록 구성됨)와, 페어링된 UE 사이의 링크 또는 접속은 그룹캐스트 링크일 수 있다. UE(사이드링크에 대한 DRX를 갖도록 구성됨), 및 페어링된 UE는 동일한 사이드링크 그룹 내에 있다. 그러한 PSCCH 및/또는 PSSCH는 그룹캐스트 사이드링크 송신일 수 있다.
그러한 영향을 피하기 위해, 일부 개념들/메커니즘들/방법들이 다음과 같이 보여진다:
방법 a
방법 a의 일반 개념은 송신용 디바이스(예컨대, 제1 디바이스)가 수신용 UE(예컨대, 제2 디바이스)의 (사이드링크) 활성 시간에 대한 가정, 예상, 또는 정보를 갖고서 제한된 리소스 (재)선택을 수행하는 것이다. 일실시예에서, 송신용 디바이스는 수신용 UE의 (사이드링크) DRX 동작에 대한 가정, 예상, 또는 정보를 갖고서 제한된 리소스 (재)선택을 수행할 수 있다.
일실시예에서, 제1 디바이스가 제2 디바이스에 대한 사이드링크 송신을 위한 사이드링크 리소스 (재)선택 절차를 수행할 때(수행하도록 트리거되거나 수행할 것을 요청받을 때), 제1 디바이스는 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간에 기초하여 제1 사이드링크 리소스를 선택할 수 있다. 일실시예에서, 제1 디바이스는 제2 디바이스의 (사이드링크) DRX 동작에 기초하여 제1 사이드링크 리소스를 선택할 수 있다. 제1 디바이스는 후보 슬롯들의 세트로부터 또는 그 세트 내에서 제1 사이드링크 리소스를 선택할 수 있으며, 여기서 후보 슬롯들의 세트는 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간에 기초하여 결정 또는 도출된다. 제1 디바이스는 후보 슬롯들의 세트로부터 또는 그 세트 내에서 제1 사이드링크 리소스를 선택할 수 있으며, 여기서 후보 슬롯들의 세트는 제2 디바이스의 (사이드링크) DRX 동작에 기초하여 결정 또는 도출된다. 더 구체적으로, 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간은 제2 디바이스의 (사이드링크) DRX 동작에 기초하여 도출 또는 결정될 수 있다. 그것은, 제1 디바이스가 후보 슬롯들의 세트가 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간 내에 포함됨을 가정 또는 예상한다는 것을 의미할 수 있다. 그것은, 제1 사이드링크 리소스를 선택하기 위해, 제1 디바이스가 제2 디바이스의 (가정된 또는 예상된) (사이드링크) 활성 또는 웨이크업 시간으로부터 슬롯들 내의 후보 사이드링크 리소스들을 배제할 수 있음을 의미할 수 있다. 제1 사이드링크 리소스를 선택하기 위해, 제1 디바이스가 제2 디바이스의 (가정된 또는 예상된) (사이드링크) 비활성 또는 슬립 시간에 포함된 슬롯들 내의 후보 사이드링크 리소스들을 배제할 수 있음을 의미할 수 있다.
일실시예에서, 후보 슬롯들의 세트는 선택 윈도우의 시간 간격 내에 포함될 수 있다. 선택 윈도우의 시간 간격은 사이드링크 리소스 (재)선택 후 T1에서 시작될 수 있고, 적어도 T2 및/또는 남은 패킷 지연 버젯에 의해 경계지어질 수 있다. 제1 디바이스가 슬롯 n에서 트리거 또는 요청되어, 제1 사이드링크 리소스를 선택하기 위한 유효 사이드링크 리소스 세트를 결정/식별할 때, 선택 윈도우의 시간 간격은 [n+T1, n+T2]일 수 있다.
일실시예에서, 후보 슬롯들의 세트는 선택 윈도우의 시간 간격의 조인트 또는 인터섹션 슬롯들 및 제2 디바이스의 (가정된 또는 예상되는) (사이드링크) 활성 또는 웨이크업 시간 내에 포함될 수 있다. 일실시예에서, 선택 윈도우의 시간 간격의 도출 또는 결정은 제2 디바이스의 (가정된 또는 예상되는) (사이드링크) 활성 또는 웨이크업 시간과는 독립적이거나 개별적일 수 있다.
일실시예에서, T1은 0 ≤ T1≤ Tproc,1 하에서 제1 디바이스 구현에 의해 선택될 수 있다. Tproc,1은 리소스 선택을 수행하기 위한 그리고/또는 사이드링크 송신을 생성하기 위한 허용가능한 최대 프로세싱 시간을 포함할 수 있다. 추가로 또는 대안으로, T1은 Tproc,1 ≤T1 ≤ Tproc,1' 하에서 제1 디바이스 구현에 의해 선택될 수 있다. 추가로 또는 대안으로, T1은 Tproc,1 ≤T1 하에서 제1 디바이스 구현에 의해 선택될 수 있다. Tproc,1은 사이드링크 송신을 생성하기 위한 리소스 재선택 프로세싱 시간 및/또는 프로세싱 시간을 포함할 수 있다. Tproc,1'은 4와 동일할 수 있다. Tproc,1'은 UE 또는 디바이스마다 (사전)구성될 수 있고/있거나 보행자 UE를 위해 (사전)구성될 수 있다.
일실시예에서, T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 더 짧을 때 남은 패킷 지연 버젯으로 설정될 수 있다. T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 더 클 때, T2min ≤ T2≤ 남은 패킷 지연 버젯을 적용받는 제1 디바이스 구현에 의해 설정될 수 있다.
추가로 또는 대안으로, 선택 윈도우의 시간 간격은 제2 디바이스의 (가정된 또는 예상된) (사이드링크) 활성 또는 웨이크업 시간에 의해 도출 또는 결정될 수 있다. 일실시예에서, 후보 슬롯들의 세트는 선택 윈도우의 시간 간격의 (풀) 슬롯들일 수 있다.
일실시예에서, T1은 Tactive_start ≤ n+Tproc,1인 경우 Tactive_start ≤ n+T1≤ n+Tproc,1 하에서 그리고/또는 n+Tproc,1 ≤ Tactive_start인 경우 Tactive_start ≤ n+T1 하에서 제1 디바이스 구현에 의해 선택될 수 있다. Tproc,1은 리소스 선택을 수행하기 위한 그리고/또는 사이드링크 송신을 생성하기 위한 허용가능한 최대 프로세싱 시간을 포함할 수 있다. Tactive_start는 사이드링크 리소스 (재)선택 트리거 이후 또는 슬롯 n 이후 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간의 제1 슬롯일 수 있다. 추가로 또는 대안으로, T1은 Tactive_start ≤ n+Tproc,1인 경우 Tproc,1 ≤T1 ≤ Tproc,1' 하에서, n+Tproc,1≤Tactive_start ≤ n+ Tproc,1'인 경우 Tactive_start ≤ n+T1 ≤ n+ Tproc,1' 하에서 그리고/또는 n+ Tproc,1' ≤ Tactive_start인 경우 Tactive_start ≤ n+T1 하에서 제1 디바이스 구현에 의해 선택될 수 있다. Tproc,1은 사이드링크 송신을 생성하기 위한 리소스 재선택 프로세싱 시간 및/또는 프로세싱 시간을 포함할 수 있다. Tproc,1'은 4와 동일할 수 있다. Tproc,1'은 UE 또는 디바이스마다 (사전)구성될 수 있고/있거나 보행자 UE를 위해 (사전)구성될 수 있다. 일실시예에서, Tactive_start는 사이드링크 리소스 (재)선택 트리거 이후 또는 슬롯 n 이후 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간의 제1 슬롯일 수 있다.
일실시예에서, n+T2min ≤ Tactive_last인 경우, T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 더 짧을 때 남은 패킷 지연 버젯으로 설정될 수 있다. n+T2min ≤ Tactive_last인 경우, T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 클 때, n+T2min ≤ n+T2≤ min{Tactive_last, n+남은 패킷 지연 버젯}을 적용받는 제1 디바이스 구현에 의해 설정될 수 있다. Tactive_last ≤ n+T2min인 경우, n+T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 짧을 때 min{Tactive_last, n+남은 패킷 지연 버젯}로 설정될 수 있다. Tactive_last ≤ n+T2min인 경우, T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 클 때, Tactive_last를 적용받는 제1 디바이스 구현에 의해 설정될 수 있다. 일실시예에서, Tactive_last는 제2 디바이스의 (마지막) (사이드링크) 활성 또는 웨이크업 시간의 마지막 슬롯일 수 있으며, 여기서 (마지막) (사이드링크) 활성 또는 웨이크업 시간은 사이드링크 리소스 (재)선택 트리거 이후 또는 슬롯 n 이후 임의의 슬롯을 포함하고, (마지막) (사이드링크) 활성 또는 웨이크업 시간은 n+T2min 이전 또는 n+남은 패킷 지연 버젯 전에 임의의 슬롯을 포함한다.
일실시예에서, 리소스 (재)선택은 (제1 디바이스의) 상위 레이어에 의해 트리거 또는 요청될 수 있다. 유효 사이드링크 리소스 세트는 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들로부터 도출 또는 결정 또는 식별될 수 있다. 제1 디바이스는 감지 결과에 기초하여 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들로부터 유효 사이드링크 리소스 세트를 도출 또는 결정 또는 식별할 수 있다. 일실시예에서, 제1 디바이스는 유효 사이드링크 리소스 세트로부터 제1 사이드링크 리소스를 선택할 수 있다. 제1 디바이스는 (제1 디바이스의) 상위 레이어에 유효 사이드링크 리소스 세트를 리포트할 수 있다. 제1 디바이스(의 상위 레이어)는 유효 사이드링크 리소스 세트로부터 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 디바이스는 제2 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)을 알 수 있다. 일실시예에서, 제1 디바이스는 제2 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제2 디바이스의 (사이드링크) DRX 동작을 알거나 가정하거나 예상할 수 있다. 더욱이, 제1 디바이스는 제2 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간을 알거나 가정하거나 예상할 수 있다. 추가로, 제1 디바이스는 제2 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제2 디바이스의 (사이드링크) 비활성 또는 슬립 시간을 알거나 가정하거나 예상할 수 있다. 일실시예에서, 제2 디바이스는 제2 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)를 제1 디바이스로 송신 또는 전달할 수 있다.
일실시예에서, 제1 디바이스는 사이드링크 리소스 (재)선택을 위한 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 타이머(들)를 유지 또는 활용할 수 있다. 사이드링크 리소스 (재)선택을 위한 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 타이머(들)는 제2 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 설정 또는 결정될 수 있다. 사이드링크 리소스 (재)선택을 위한 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 타이머(들)는 제1 디바이스가 제2 디바이스의 (사이드링크) 활성 또는 웨이크업을 가정 또는 예상하도록 활용될 수 있다. 제1 디바이스는 사이드링크 리소스 (재)선택을 위한 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 타이머(들)에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. 일실시예에서, 제2 디바이스는 제2 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)를 제1 디바이스로 송신 또는 전달할 수 있다.
일실시예에서, 제1 디바이스는 (사이드링크) DRX 동작으로 구성되지 않을 수 있다. 추가로 또는 대안으로, 제1 디바이스는 (사이드링크) DRX 동작으로 구성될 수 있고, 제1 디바이스는 동일한 제2 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)를 공유, 소유, 또는 구성하지 않을 수 있다. 추가로 또는 대안으로, 제1 디바이스가 (사이드링크) DRX 동작으로 구성되는 경우, 제1 디바이스는 동일한 제2 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)를 공유, 소유, 또는 구성할 수 있다.
일실시예에서, 제1 디바이스는 제1 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제2 디바이스의 (사이드링크) DRX 동작을 알거나 가정하거나 예상할 수 있다. 일실시예에서, 제1 디바이스는 제1 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간을 알거나 가정하거나 예상할 수 있다. 제1 디바이스는 제1 디바이스의 (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제2 디바이스의 (사이드링크) 비활성 또는 슬립 시간을 알거나 가정하거나 예상할 수 있다.
(사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 관한 추가 논의가 아래에 제공된다. 아래의 게시판들 중 임의의 적시 동시에 조합 또는 적용될 수 있다.
- 일실시예에서, (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)는 (사이드링크) DRX 사이클에 관한 파라미터(들)를 포함할 수 있다. (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)는 (사이드링크에 대한) dRX 온 지속기간 및/또는 (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)를 포함할 수 있다.
일실시예에서, 제1 디바이스는 사이드링크 리소스 (재)선택을 위한 DRX 온 지속기간 타이머를 유지 또는 활용할 수 있다. 사이드링크 리소스 (재)선택에 대한 DRX 온 지속기간 타이머는 제2 디바이스의 (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)에 기초하여 설정 또는 결정될 수 있다. 사이드링크 리소스 (재)선택을 위한 DRX 온 지속기간 타이머는 제1 디바이스가 제2 디바이스의 (사이드링크) 활성 또는 웨이크업을 가정 또는 예상하도록 활용될 수 있다.
일실시예에서, 제1 디바이스는 사이드링크 리소스 (재)선택을 위한 DRX 슬롯 오프셋을 유지 또는 활용할 수 있다. 사이드링크 리소스 (재)선택을 위한 DRX 슬롯 오프셋은 제2 디바이스의 (사이드링크에 대한) DRX 슬롯 오프셋에 기초하여 설정 또는 결정될 수 있다. 사이드링크 리소스 (재)선택을 위한 DRX 슬롯 오프셋은 제1 디바이스가 제2 디바이스의 (사이드링크) 활성 또는 웨이크업을 가정 또는 예상하도록 활용될 수 있다.
일실시예에서, 제1 디바이스는 (사이드링크에 대한) DRX 온 지속기간 타이머 및/또는 (사이드링크에 대한) DRX 슬롯 오프셋에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. 활성 또는 웨이크업 시간은 (사이드링크에 대한) DRX 온 지속기간 타이머가 작동 중인 동안의 시간을 포함할 수 있다. 제1 디바이스는 사이드링크 리소스 (재)선택에 대한 DRX 온 지속기간 타이머 및/또는 사이드링크 리소스 (재)선택에 대한 DRX 슬롯 오프셋에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. 활성 또는 웨이크업 시간은 사이드링크 (재)선택에 대한 DRX 온 지속기간 타이머가 작동 중인 동안의 시간을 포함할 수 있다.
- 일실시예에서, (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)는 (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)를 포함할 수 있다. 제1 디바이스는 사이드링크 리소스 (재)선택을 위한 DRX 비활성 타이머를 유지 또는 활용할 수 있다. 사이드링크 리소스 (재)선택에 대한 DRX 비활성 타이머는 제2 디바이스의 (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)에 기초하여 설정 또는 결정될 수 있다. 사이드링크 리소스 (재)선택을 위한 DRX 온 지속기간 타이머는 제1 디바이스가 제2 디바이스의 (사이드링크) 활성 또는 웨이크업을 가정 또는 예상하도록 활용될 수 있다.
일실시예에서, 제1 디바이스는 (사이드링크에 대한) DRX 비활성 타이머에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. 활성 또는 웨이크업 시간은 (사이드링크에 대한) DRX 비활성 타이머가 작동 중인 동안의 시간을 포함할 수 있다. 제1 디바이스는 사이드링크 (재)선택에 대한 DRX 비활성 타이머에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. 활성 또는 웨이크업 시간은 사이드링크 (재)선택에 대한 DRX 비활성 타이머가 작동 중인 동안의 시간을 포함할 수 있다.
일실시예에서, 제1 디바이스는, 제1 디바이스가 PSCCH (초기 또는 새로운) 송신을 제2 디바이스로 송신하는 것에 응답하여, 제2 디바이스의 (사이드링크에 대한) DRX 비활성 타이머가 시작 또는 재시작함을 알거나 가정하거나 예상할 수 있다. 제1 디바이스는, (초기 또는 새로운) PSCCH와 연관되거나 (초기 또는 새로운) PSCCH에 의해 스케줄링된 PSSCH (초기 또는 새로운) 송신과 연관되는 SL HARQ-ACK 피드백을 검사하지 않고서, 제2 디바이스의 (사이드링크에 대한) DRX 비활성 타이머가 시작 또는 재시작함을 가정 또는 예상할 수 있다. 제1 디바이스는, (초기 또는 새로운) PSCCH와 연관되거나 (초기 또는 새로운) PSCCH에 의해 스케줄링된 PSSCH (초기 또는 새로운) 송신과 연관되는 검출된 SL HARQ-ACK 피드백이 ACK 또는 NACK 또는 DTX인지와는 상관 없이, 제2 디바이스의 (사이드링크에 대한) DRX 비활성 타이머가 시작 또는 재시작함을 가정 또는 예상할 수 있다.
일실시예에서, 제1 디바이스는 제1 디바이스가 PSCCH (초기 또는 새로운) 송신을 제2 디바이스로 송신하는 것에 응답하여, 사이드링크 리소스 (재)선택에 대한 DRX 비활성 타이머를 시작 또는 재시작할 수 있다. 제1 디바이스는, (초기 또는 새로운) PSCCH와 연관되거나 (초기 또는 새로운) PSCCH에 의해 스케줄링된 PSSCH (초기 또는 새로운) 송신과 연관되는 SL HARQ-ACK 피드백을 검사하지 않고서, 사이드링크 리소스 (재)선택을 위한 DRX 비활성 타이머를 시작 또는 재시작할 수 있다. 제1 디바이스는, (초기 또는 새로운) PSCCH와 연관되거나 (초기 또는 새로운) PSCCH에 의해 스케줄링된 PSSCH (초기 또는 새로운) 송신과 연관되는 검출된 SL HARQ-ACK 피드백이 ACK 또는 NACK 또는 DTX인지와는 상관 없이, 사이드링크 리소스 (재)선택을 위한 DRX 비활성 타이머를 시작 또는 재시작할 수 있다.
추가로 또는 대안으로, 제1 디바이스는, 제2 디바이스가 PSCCH (초기 또는 새로운) 송신을 제1 디바이스로부터 수신하는 것에 응답하여, 제2 디바이스의 (사이드링크에 대한) DRX 비활성 타이머가 시작 또는 재시작함을 알거나 가정하거나 예상할 수 있다. 바람직하게는, 제1 디바이스는 제2 디바이스가 PSCCH (초기 또는 새로운) 송신을 제1 디바이스로 수신하는 것에 응답하여, 사이드링크 리소스 (재)선택에 대한 DRX 비활성 타이머를 시작 또는 재시작할 수 있다.
일실시예에서, 제1 디바이스는 (초기 또는 새로운) PSCCH와 연관된 또는 (초기 또는 새로운) PSCCH에 의해 스케줄링된 PSSCH (초기 또는 새로운) 송신과 연관된 SL HARQ-ACK 피드백을 검출한 것에 기초하여 제2 디바이스가 제1 디바이스로부터 (초기 또는 새로운) PSCCH 송신을 수신했다는 것을 알거나 가정하거나 예상할 수 있다. PSSCH (초기 또는 새로운) 송신 및 PSCCH (초기 또는 새로운) 송신은 동일한 슬롯에서 수행, 송신, 또는 수신될 수 있다. (초기 또는 새로운) PSCCH는 PSCCH가 새로운 PSSCH 송신을 지시 또는 스케줄링함을 의미할 수 있다. (초기 또는 새로운) PSSCH는 PSSCH가 (처음에) 새로운 데이터 패킷을 전달함을 의미할 수 있다. SL HARQ-ACK 피드백은 ACK 또는 NACK일 수 있다. 바람직하게는, 제1 디바이스는 DTX를 검출하는 것 또는 PSCCH와 연관된 SL HARQ-ACK 피드백을 검출하지 않는 것에 기초하여 제2 디바이스가 제1 디바이스로부터 PSCCH (초기) 송신을 수신하지 않음을 알거나 가정하거나 예상할 수 있다.
- 추가로 또는 대안으로, (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)는 (사이드링크에 대한) DRX 비활성 타이머를 포함하지 않을 수 있다. 제1 디바이스는 (사이드링크에 대한) DRX 비활성 타이머에 기초하지 않고서 후보 슬롯들의 세트를 도출 또는 결정할 수 있다.
- 일실시예에서, (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)는 (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)를 포함할 수 있다. 제1 디바이스는 사이드링크 리소스 (재)선택을 위한 DRX 재송신 타이머를 유지 또는 활용할 수 있다. 사이드링크 리소스 (재)선택에 대한 DRX 재송신 타이머는 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)에 기초하여 설정 또는 결정될 수 있다. 사이드링크 리소스 (재)선택을 위한 DRX 재송신 타이머는 제1 디바이스가 제2 디바이스의 (사이드링크) 활성 또는 웨이크업을 가정 또는 예상하도록 활용될 수 있다.
일실시예에서, 제1 디바이스는 (사이드링크에 대한) DRX 재송신 타이머에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. 활성 또는 웨이크업 시간은 (사이드링크에 대한) DRX 재송신 타이머가 작동 중인 동안의 시간을 포함할 수 있다. 제1 디바이스는 사이드링크 (재)선택에 대한 DRX 재송신 타이머에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. 활성 또는 웨이크업 시간은 사이드링크 (재)선택에 대한 DRX 재송신 타이머가 작동 중인 동안의 시간을 포함할 수 있다.
일실시예에서, 제1 디바이스는 제2 디바이스로의 PSCCH 또는 PSSCH 송신을 수행할 수 있다. 제1 디바이스는 제2 디바이스로부터의 PSCCH 또는 PSSCH 송신과 연관된 SL HARQ-ACK 피드백을 검출 또는 수신할 수 있다. 제1 디바이스는 제1 디바이스가 제2 디바이스로부터 연관된 SL HARQ-ACK를 NACK로서 검출할 때 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머가 시작 또는 재시작함을 알거나 가정하거나 예상할 수 있다. 제1 디바이스는 제1 디바이스가 제2 디바이스로부터 연관된 SL HARQ-ACK를 NACK로서 검출할 때 사이드링크 리소스 (재)선택에 대한 DRX 재송신 타이머를 시작 또는 재시작할 수 있다. PSCCH 또는 PSSCH 송신은 사이드링크 리소스 재선택을 수행하기 전에 동일한 데이터 패킷에 대한 마지막으로 예약된 PSCCH 또는 PSSCH 송신일 수 있다. 제1 디바이스는 제1 디바이스가 제2 디바이스로부터 연관된 SL HARQ-ACK 피드백을 ACK로서 검출하거나 제1 디바이스가 연관된 SL HARQ-ACK 피드백을 제2 디바이스로부터 검출하지 않을 때, 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머가 시작 또는 재시작함을 알거나 가정하거나 예상할 수 있다. 제1 디바이스는 제1 디바이스가 제2 디바이스로부터 연관된 SL HARQ-ACK 피드백을 ACK로서 검출하거나 제1 디바이스가 연관된 SL HARQ-ACK 피드백을 제2 디바이스로부터 검출하지 않을 때, 사이드링크에 리소스 (재)선택에 대한 DRX 재송신 타이머를 시작 또는 재시작하지 않을 수 있다.
일실시예에서, 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머는 SL HARQ-ACK 피드백의 (슬롯) 시간으로부터 일정 시간 지속기간 이후 시작 또는 재시작할 수 있다. 사이드링크 리소스 (재)선택에 대한 DRX 재송신 타이머는 SL HARQ-ACK 피드백의 (슬롯) 시간으로부터 일정 시간 지속기간 이후 시작 또는 재시작할 수 있다. 시간 지속기간은 사이드링크에 대한 DRX HARQ RTT(Round Trip Time) 시간을 의미할 수 있다. 제2 디바이스는 SL HARQ-ACK 피드백의 송신에 응답하여 DRX HARQ RTT 타이머를 (재)시작할 수 있다. 바람직하게는, 제1 디바이스는 SL HARQ-ACK 피드백의 수신에 응답하여 DRX HARQ RTT 타이머를 (재)시작할 수 있다. PSCCH 또는 PSSCH 송신은 사이드링크 리소스 재선택을 수행하기 전에 동일한 데이터 패킷에 대한 마지막으로 예약된 PSCCH/PSSCH 송신일 수 있다. 바람직하게는, 제2 디바이스는 DRX HARQ RTT 타이머가 만료할 때 (사이드링크에 대한) DRX 재송신 타이머를 시작 또는 재시작할 수 있다. 바람직하게는, 제1 디바이스는 DRX HARQ RTT 타이머가 만료할 때 사이드링크 리소스 (재)선택에 대한 DRX 재송신 타이머를 시작 또는 재시작할 수 있다.
추가로 또는 대안으로, 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머는 (제1 디바이스로부터) PSCCH 또는 PSSCH를 수신하는 것으로부터 일정 시간 지속기간 이후 시작 또는 재시작할 수 있다. 사이드링크 리소스 (재)선택에 대한 DRX 재송신 타이머는 (제1 디바이스로부터) PSCCH 또는 PSSCH를 송신하는 것으로부터 일정 시간 지속기간 이후 시작 또는 재시작할 수 있다. 시간 지속기간은 사이드링크에 대한 DRX HARQ RTT 시간을 의미할 수 있다. 바람직하게는, 제2 디바이스는 PSCCH 또는 PSSCH를 수신한 것에 응답하여 DRX HARQ RTT 타이머를 (재)시작할 수 있다. 제1 디바이스는 PSCCH 또는 PSSCH를 송신한 것에 응답하여 DRX HARQ RTT 타이머를 (재)시작할 수 있다. PSCCH 또는 PSSCH 송신은 사이드링크 리소스 재선택을 수행하기 전에 동일한 데이터 패킷에 대한 마지막으로 예약된 PSCCH 또는 PSSCH 송신일 수 있다. 제2 디바이스는 DRX HARQ RTT 타이머가 만료할 때 (사이드링크에 대한) DRX 재송신 타이머를 시작 또는 재시작할 수 있다. 제1 디바이스는 DRX HARQ RTT 타이머가 만료할 때 사이드링크 리소스 (재)선택에 대한 DRX 재송신 타이머를 시작 또는 재시작할 수 있다.
일실시예에서, 제1 디바이스는 DRX HARQ RTT 시간 또는 타이머를 고려하여 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머의 (재)시작 시간을 알거나 가정하거나 예상할 수 있다.
- 추가로 또는 대안으로, (사이드링크) DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)는 (사이드링크에 대한) DRX 재송신 타이머를 포함하지 않을 수 있다. 제1 디바이스는 (사이드링크에 대한) DRX 재송신 타이머에 기초하지 않고서 후보 슬롯들의 세트를 도출 또는 결정할 수 있다.
일실시예에서, 제1 디바이스는 (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 비활성 타이머, 또는 (사이드링크에 대한) DRX 재송신 타이머 중 임의의 것(을 알거나 가정하거나 예상하는 것)이 작동 중인 동안 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간을 알거나 가정하거나 예상할 수 있다. 더욱이, 제1 디바이스는 사이드링크 리소스 (재)선택에 대한 DRX 온 지속기간 타이머, 사이드링크 리소스 (재)선택에 대한 DRX 비활성 타이머, 또는 사이드링크 리소스 (재)선택에 대한 DRX 재송신 타이머 중 임의의 것이 작동 중인 동안 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간을 알거나 가정하거나 예상할 수 있다.
일실시예에서, 제1 디바이스가 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간을 알거나 가정하거나 예상하지 않는 동안의 시간 또는 슬롯에 대해, 제1 디바이스는 시간 또는 슬롯을 제2 디바이스의 (사이드링크) 비활성 또는 슬립 시간으로서 알거나 가정하거나 예상할 수 있다. 제1 디바이스는 (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 비활성 타이머, 및 (사이드링크에 대한) DRX 재송신 타이머 중 어느 것(을 알거나 가정하거나 예상하는 것)도 작동 중이 아닌 동안 제2 디바이스의 (사이드링크) 비활성 또는 슬립 시간을 알거나 가정하거나 예상할 수 있다.
일실시예에서, 제2 디바이스는 비활성 또는 슬립 시간에 (적어도 제1 디바이스로부터) PSCCH 및/또는 PSSCH를 모니터링 또는 디코딩하지 않을 수 있다. 제2 디바이스는 활성 또는 웨이크업시간에 (적어도 제1 디바이스로부터) PSCCH 및/또는 PSSCH를 모니터링 또는 디코딩할 수 있다.
일실시예에서, 제1 사이드링크 리소스는 PSCCH 초기 또는 새로운 송신을 위해 선택될 수 있다. 더욱이, 제1 사이드링크 리소스는 초기 또는 새로운 PSCCH에 의해 스케줄링된 PSSCH 초기/새로운 송신을 위해 선택될 수 있다.
일실시예에서, 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 초기 또는 새로운 PSCCH 송신일 수 있다. 더욱이, 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 초기 또는 새로운 PSCCH에 의해 스케줄링된 초기 또는 새로운 PSCCH 송신일 수 있다. 일실시예에서, 초기 또는 새로운 PSSCH 송신 및 초기 또는 새로운 PSCCH 송신이 동일한 슬롯에서 수행, 송신, 또는 수신된다. 초기 또는 새로운 PSCCH는 PSCCH가 새로운 PSSCH 송신을 지시 또는 스케주링함을 의미할 수 있다. 초기 또는 새로운 PSSCH는 또한 PSSCH가 (처음에) 새로운 데이터 패킷을 전달함을 의미할 수 있다.
일실시예에서, 제1 사이드링크 리소스는 HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) PSCCH 재송신을 위해 선택될 수 있다. 더욱이, 제1 사이드링크 리소스는 HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) PSSCH 재송신을 위해 선택될 수 있다.
일실시예에서, 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) PSCCH 재송신일 수 있다. 더욱이, 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) PSSCH 재송신일 수 있다. PSCCH 재송신은 PSCCH가 연관된 PSSCH 재송신을 지시 또는 스케줄링함을 의미할 수 있다. PSCCH 재송신 및 연관된 PSSCH 재송신은 동일한 슬롯에서 수행, 송신, 또는 수신될 수 있다. 또한, PSSCH 재송신은 PSSCH가 적어도 한번 송신 또는 전달되었던 데이터 패킷을 전달함을 의미할 수 있다.
추가로 또는 대안으로, 제1 사이드링크 리소스는 (HARQ-ACK 피드백을 NACK로서 검출한 것에 기초하여) PSCCH 재송신을 위해 선택될 수 있다. 제1 사이드링크 리소스는 HARQ-ACK 피드백을 NACK로서 검출한 것에 기초하여 PSSCH 재송신을 위해 선택될 수 있다. 제1 디바이스는 제2 디바이스의 (사이드링크) DRX 동작에 기초하지 않고서 PSCCH 재송신 및/또는 PSSCH 재송신을 위한 제2 사이드링크 리소스를 선택, 결정, 또는 획득할 수 있다. 제1 디바이스는 또한, 제2 디바이스의 (사이드링크) 활성 또는 웨이크업 시간에 기초하지 않고서 PSCCH 재송신 및/또는 PSSCH 재송신을 위한 제2 사이드링크 리소스를 선택, 결정, 또는 획득할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 초기 또는 새로운 PSCCH 송신 및/또는 초기 또는 새로운 PSSCH 송신을 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 온 지속시간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, (사이드링크에 대한) DRX 비활성 타이머, 및/또는 (사이드링크에 대한) DRX 재송신 타이머 중 임의의 것과 연관된 (사이드링크) DRX 동작에 기초하여 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 (처음에) 새로운 데이터 패밋을 전달하기 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 온 지속시간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, (사이드링크에 대한) DRX 비활성 타이머, 및/또는 (사이드링크에 대한) DRX 재송신 타이머 중 임의의 것과 연관된 (사이드링크) DRX 동작에 기초하여 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 (HARQ-ACK 피드백을 NACK 또는 DTX로서 검출하는 것에 기초하여) PSCCH 재송신 및/또는 PSSCH 재송신을 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 온 지속시간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, (사이드링크에 대한) DRX 비활성 타이머, 및/또는 (사이드링크에 대한) DRX 재송신 타이머 중 임의의 것과 연관된 (사이드링크) DRX 동작에 기초하여 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 (HARQ-ACK 피드백을 NACK 또는 DTX로서 검출하는 것에 기초하여) 적어도 한번 송신 또는 전달되었던 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 온 지속시간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, (사이드링크에 대한) DRX 비활성 타이머, 및/또는 (사이드링크에 대한) DRX 재송신 타이머 중 임의의 것과 연관된 (사이드링크) DRX 동작에 기초하여 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 초기 또는 새로운 PSCCH 송신 및/또는 초기 또는 새로운 PSSCH 송신을 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 온 지속시간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, 및/또는 (사이드링크에 대한) DRX 재송신 타이머 중 임의의 것과 연관된 (사이드링크) DRX 동작에 기초하여 제1 사이드링크 리소스를 선택할 수 있다. 더욱이, 제1 사이드링크 리소스가 초기 또는 새로운 PSCCH 송신 및/또는 PSSCH 초기 또는 새로운 송신을 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머에 기초하지 않고서 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 (처음에) 새로운 데이터 패밋을 전달하기 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 온 지속시간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, 및/또는 (사이드링크에 대한) DRX 비활성 타이머 중 임의의 것과 연관된 (사이드링크) DRX 동작에 기초하여 제1 사이드링크 리소스를 선택할 수 있다. 바람직하게는, 제1 사이드링크 리소스가 (처음에) 새로운 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머에 기초하지 않고서 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 (HARQ-ACK 피드백을 NACK로서 검출하는 것에 기초하여) PSCCH 재송신 및/또는 PSSCH 재송신을 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머에 기초하여 제1 사이드링크 리소스를 선택할 수 있다. 더욱이, 제1 사이드링크가 PSCCH 재송신 및/또는 PSSCH 재송신을 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 온 지속시간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, 및/또는 (사이드링크에 대한) DRX 비활성 타이머 중 임의의 것에 기초하지 않고서 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 (HARQ-ACK 피드백을 NACK로서 검출하는 것에 기초하여) 적어도 한번 송신 또는 전달되었던 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 재송신 타이머에 기초하여 제1 사이드링크 리소스를 선택할 수 있다. 더욱이, 제1 사이드링크가 적어도 한번 송신 또는 전달되었던 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제2 디바이스의 (사이드링크에 대한) DRX 온 지속시간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, 및/또는 (사이드링크에 대한) DRX 비활성 타이머 중 임의의 것에 기초하지 않고서 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 디바이스는 부분 감지로 구성되지 않을 수 있다. 제1 디바이스는 사이드링크 리소스 선택을 위한 풀 감지를 수행할 수 있다. 제1 디바이스는 풀 감지의 감지 결과에 기초하여 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들로부터 유효 사이드링크 리소스 세트를 도출 또는 결정할 수 있다. 풀 감지는 제1 디바이스가 그 자신의 송신이 발생하는 것들을 제외하고서 감지 윈도우 내의 사이드링크 리소스 풀에 속할 수 있는 슬롯들을 모니터링할 것이다. 감지 윈도우는 슬롯들의 범위 [n-T0, n-Tproc,0)에 의한 것일 수 있다. 일실시예에서, T0은 구성된 파라미터 또는 내부 파라미터일 수 있다. Tproc,0은 감지 프로세싱 시간을 포함할 수 있다.
도 10에 도시된 예로서, Tx UE는 사이드링크 리소스 (재)선택을 위한 풀 감지를 수행할 수 있다. Tx UE가 슬롯 n에서 트리거 또는 요청되어 Rx UE로의 사이드링크 송신을 수행하기 위한 사이드링크 리소스를 선택할 때, Tx UE는 Rx UE의 (사이드링크) 활성 시간에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. Tx UE는 풀 감지의 감지 결과에 기초하여 후보 슬롯들의 세트로부터 유효 사이드링크 리소스 세트를 도출 또는 식별할 수 있다. 풀 감지의 감지 결과는 슬롯들의 범위 [n-T0, n-Tproc,0)와 같은 연관된 감지 윈도우로부터 도출될 수 있다.
Tx UE는 유효 사이드링크 리소스로부터 제1 사이드링크 리소스를 선택하여 Rx UE로의 사이드링크 송신을 수행할 수 있다. 도 10(a)에 도시된 바와 같이, 사이드링크 리소스 (재)선택 트리거 이후 Rx UE의 (사이드링크) 활성 시간은 완전히 선택 윈도우 [n+T1, n+T2]의 시간 간격 내에 있다. Tx UE는 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE의 (사이드링크) 활성 시간의 (모든) 슬롯들을 포함한다. 도 10(b)에 도시된 바와 같이, 사이드링크 리소스 (재)선택 트리거 이후 Rx UE의 (사이드링크) 활성 시간은 부분적으로 선택 윈도우 [n+T1, n+T2]의 시간 간격 내에 있을 수 있다. Tx UE는 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE의 (사이드링크) 활성 시간의 슬롯들의 (모든) 조인트 또는 인터섹션 슬롯들 및 선택 윈도우의 시간 간격을 포함한다.
추가로 또는 대안으로, 제1 디바이스는 부분 감지로 구성될 수 있다. 제1 디바이스는 사이드링크 리소스 선택을 위한 부분 감지를 수행할 수 있다. 제1 디바이스는 부분 감지의 감지 결과에 기초하여 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들로부터 유효 사이드링크 리소스 세트를 도출 또는 결정할 수 있다. 후보 슬롯들의 세트는 적어도 Y개의 슬롯들을 포함할 수 있다. 일 실시예에서, 값 Y는 특정/(사전)구성될 수 있다. 부분 감지는 제1 디바이스가 그 자신의 송신이 발생하는 것들을 제외하고서 감지 윈도우 내의 사이드링크 리소스 풀에 속할 수 있는 슬롯들의 서브세트를 모니터링할 것이다.
일실시예에서, 감지 윈도우는 슬롯들의 범위 [n-T0, n-Tproc,0)에 의한 것일 수 있다. T0은 구성된 파라미터 또는 내부 파라미터일 수 있다. Tproc,0은 감지 프로세싱 시간을 포함할 수 있다. 부분 감지를 위한 슬롯들의 서브세트는 후보 슬롯들의 세트와 도출, 결정, 또는 연관될 수 있다. 부분 감지를 위한 슬롯들의 서브세트는 또한 주기성을 갖는 후보 슬롯들의 세트와 도출, 결정, 또는 연관될 수 있다. 주기성은 제2 UE의 (사이드링크) DRx 사이클일 수 있다. 바람직하게는, 주기성은 특정 또는 (사전)구성될 수 있다. 주기성은 또한 제1 UE와 제2 UE 사이의 서비스 또는 LCP에 기초하여 결정될 수 있다.
도 11에 도시된 예로서, Tx UE는 사이드링크 리소스 (재)선택을 위한 부분 감지를 수행할 수 있다. Tx UE가 슬롯 n에서 트리거 또는 요청되어 Rx UE로의 사이드링크 송신을 수행하기 위한 사이드링크 리소스를 선택할 때, Tx UE는 Rx UE의 (사이드링크) 활성 시간에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. 후보 슬롯들의 세트는 적어도 Y개의 슬롯들을 포함할 수 있다. Tx UE는 부분 감지의 감지 결과에 기초하여 후보 슬롯들의 세트로부터 유효 사이드링크 리소스 세트를 도출할 수 있다. 부분 감지의 감지 결과는 슬롯들의 범위 [n-T0, n-Tproc,0)와 같은 연관된 감지 윈도우 내의 감지를 위한 슬롯들의 서브세트로부터 도출될 수 있다. 감지를 위한 슬롯들의 서브세트는 후보 슬롯들의 세트와 도출, 결정, 또는 연관될 수 있다.
Tx UE는 유효 사이드링크 리소스로부터 제1 사이드링크 리소스를 선택하여 Rx UE로의 사이드링크 송신을 수행할 수 있다. 도 11(a)에 도시된 바와 같이, 사이드링크 리소스 (재)선택 트리거 이후 Rx UE의 (사이드링크) 활성 시간은 완전히 선택 윈도우 [n+T1, n+T2]의 시간 간격 내에 있을 수 있다. Tx UE1은 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE의 (사이드링크) 활성 시간의 슬롯들의 일부를 포함한다. 후보 슬롯들의 세트는 적어도 Y개의 슬롯들을 포함할 수 있다.
Tx UE2는 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE의 (사이드링크) 활성 시간의 모든 슬롯들을 포함한다. 도 11(b)에 도시된 바와 같이, 사이드링크 리소스 (재)선택 트리거 이후 Rx UE의 (사이드링크) 활성 시간은 부분적으로 선택 윈도우 [n+T1, n+T2]의 시간 간격 내에 있다. Tx UE1은 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE의 (사이드링크) 활성 시간의 슬롯들의 조인트/인터섹션 슬롯들의 일부 및 선택 윈도우의 시간 간격을 포함한다. 후보 슬롯들의 세트는 적어도 Y개의 슬롯들을 포함할 수 있다. Tx UE2는 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE의 (사이드링크) 활성 시간의 슬롯들의 모든 조인트 또는 인터섹션 슬롯들 및 선택 윈도우의 시간 간격을 포함한다.
일실시예에서, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 제2 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 그러나, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 링크마다 그리고/또는 사이드링크 리소스 풀마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)는 제2 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 그러나, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)는 링크마다 그리고/또는 사이드링크 리소스 풀마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 제2 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 그러나, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 링크마다 또는 사이드링크 리소스 풀마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 제2 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 그러나, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 링크마다 그리고/또는 사이드링크 리소스 풀마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 제2 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 그러나, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 링크마다 그리고/또는 사이드링크 리소스 풀마다 구성 또는 설정되지 않을 수 있다.
방법 b
방법 b의 일반 개념은 송신용 디바이스(예컨대, 제1 디바이스)가 특정 시간 지속기간에서의 제약을 갖는 리소스 (재)선택을 수행한다는 것이다. 일실시예에서, 특정 시간 지속기간은 선택 윈도우의 시간 간격으로부터 독립적으로 또는 개별적으로 도출 또는 결정될 수 있다.
일실시예에서, 제1 디바이스가 제2 디바이스에 대한 사이드링크 송신을 위한 사이드링크 리소스 (재)선택 절차를 수행할 때(수행하도록 트리거되거나 수행할 것을 요청받을 때), 제1 디바이스는 특정 시간 지속기간에서의 제약에 기초하여 제1 사이드링크 리소스를 선택할 것이다. 특정 시간 지속기간은 제2 디바이스와 연관될 수 있다. 제1 디바이스는 후보 슬롯들의 세트로부터 또는 그 세트 내에서 제1 사이드링크 리소스를 선택할 수 있으며, 여기서 후보 슬롯들의 세트는 특정 시간 지속기간에서의 제약에 기초하여 결정 또는 도출된다. 후보 슬롯들의 세트는 특정 시간 지속기간 내에 포함될 수 있다. 그것은, 제1 사이드링크 리소스를 선택하기 위해, 제1 디바이스가 특정 시간 지속기간으로부터 슬롯들 내의 후보 사이드링크 리소스들을 배제할 수 있음을 의미할 수 있다.
일실시예에서, 후보 슬롯들의 세트는 선택 윈도우의 시간 간격 내에 포함된다. 선택 윈도우의 시간 간격은 사이드링크 리소스 (재)선택 후 T1에서 시작될 수 있고, 적어도 T2 및/또는 남은 패킷 지연 버젯에 의해 경계지어질 수 있다. 제1 디바이스가 슬롯 n에서 트리거 또는 요청되어, 제1 사이드링크 리소스를 선택하기 위한 유효 사이드링크 리소스 세트를 결정 또는 식별할 때, 선택 윈도우의 시간 간격은 [n+T1, n+T2]일 수 있다.
일실시예에서, 후보 슬롯들의 세트는 선택 윈도우의 시간 간격의 조인트 또는 인터섹션 슬롯들 및 특정 시간 지속기간 내에 포함될 수 있다. 선택 윈도우의 시간 간격의 도출 또는 결정은 특정 시간 지속기간과는 독립적이거나 개별적일 수 있다.
일실시예에서, T1은 0 ≤ T1≤ Tproc,1 하에서 제1 디바이스 구현에 의해 선택될 수 있다. Tproc,1은 리소스 선택을 수행하기 위한 그리고/또는 사이드링크 송신을 생성하기 위한 허용가능한 최대 프로세싱 시간을 포함할 수 있다. 추가로 또는 대안으로, T1은 Tproc,1 ≤T1 ≤ Tproc,1' 하에서 제1 디바이스 구현에 의해 선택될 수 있다. 추가로 또는 대안으로, T1은 Tproc,1 ≤T1 하에서 제1 디바이스 구현에 의해 선택될 수 있다. 일실시예에서, Tproc,1은 사이드링크 송신을 생성하기 위한 리소스 재선택 프로세싱 시간 및/또는 프로세싱 시간을 포함할 수 있다. Tproc,1'은 4와 동일할 수 있다. 더욱이, Tproc,1'은 UE 또는 디바이스마다 (사전)구성될 수 있고/있거나 보행자 UE를 위해 (사전)구성될 수 있다.
일실시예에서, T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 더 짧을 때 남은 패킷 지연 버젯으로 설정될 수 있다. 더욱이, T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 더 클 때, T2min ≤ T2≤ 남은 패킷 지연 버젯을 적용받는 제1 디바이스 구현에 의해 설정될 수 있다. 추가로 또는 대안으로, 선택 윈도우의 시간 간격은 특정 시간 지속기간에 의해 도출 또는 결정될 수 있다. 후보 슬롯들의 세트는 선택 윈도우의 시간 간격의 (풀) 슬롯들일 수 있다.
일실시예에서, T1은 Tstart ≤ n+Tproc,1인 경우 Tstart ≤ n+T1≤ n+Tproc,1 하에서 그리고/또는 n+Tproc,1 ≤ Tstart인 경우 Tstart ≤ n+T1 하에서 제1 디바이스 구현에 의해 선택될 수 있다. Tproc,1은 리소스 선택을 수행하기 위한 그리고/또는 사이드링크 송신을 생성하기 위한 허용가능한 최대 프로세싱 시간을 포함할 수 있다. Tstart는 사이드링크 리소스 (재)선택 트리거 이후 또는 슬롯 n 이후 특정 시간 지속기간의 제1 슬롯일 수 있다. 추가로 또는 대안으로, T1은 Tstart ≤ n+Tproc,1인 경우 Tproc,1 ≤T1 ≤ Tproc,1' 에서, n+Tproc,1≤Tstart ≤ n+ Tproc,1'인 경우 Tstart ≤ n+T1 ≤ n+ Tproc,1' 하에서 그리고/또는 n+ Tproc,1' ≤ Tstart인 경우 Tstart ≤ n+T1 하에서 제1 디바이스 구현에 의해 선택될 수 있다. 일실시예에서, Tproc,1은 사이드링크 송신을 생성하기 위한 리소스 재선택 프로세싱 시간 및/또는 프로세싱 시간을 포함할 수 있다. Tproc,1'은 4와 동일할 수 있다. Tproc,1'은 UE 또는 디바이스마다 (사전)구성될 수 있고/있거나 보행자 UE를 위해 (사전)구성될 수 있다. Tstart는 사이드링크 리소스 (재)선택 트리거 이후 또는 슬롯 n 이후 특정 시간 지속기간의 제1 슬롯일 수 있다.
일실시예에서, n+T2min ≤ Tlast인 경우, T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 더 짧을 때 남은 패킷 지연 버젯으로 설정될 수 있다. 더욱이, n+T2min ≤ Tlast인 경우, T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 클 때, n+T2min ≤ n+T2≤ min{Tactive_last, n+남은 패킷 지연 버젯}을 적용받는 제1 디바이스 구현에 의해 설정될 수 있다. Tlast ≤ n+T2min인 경우, n+T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 짧을 때 min{Tlast, n+남은 패킷 지연 버젯}로 설정될 수 있다. Tlast ≤ n+T2min인 경우, T2는 남은 패킷 지연 버젯이 구성된 파라미터 T2min보다 클 때, Tlast를 적용받는 제1 디바이스 구현에 의해 설정될 수 있다. Tlast는 (마지막) 특정 시간 지속기간의 마지막 슬롯일 수 있으며, 여기서 (마지막) 특정 시간 지속기간은 사이드링크 리소스 (재)선택 트리거 이후 또는 슬롯 n 이후 임의으 슬롯을 포함하고, (마지막) 특정 시간 지속기간은 n+T2min 이전 또는 n+남은 패킷 지연 버젯 이전에 임의의 슬롯을 포함한다.
일실시예에서, 리소스 (재)선택은 (제1 디바이스의) 상위 레이어에 의해 트리거 또는 요청될 수 있다. 유효 사이드링크 리소스 세트는 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들로부터 도출 또는 결정 또는 식별될 수 있다. 제1 디바이스는 감지 결과에 기초하여 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들로부터 유효 사이드링크 리소스 세트를 도출 또는 결정 또는 식별할 수 있다.
일실시예에서, 제1 디바이스는 유효 사이드링크 리소스 세트로부터 제1 사이드링크 리소스를 선택할 수 있다. 3개의 제1 디바이스는 (제1 디바이스의) 상위 레이어에 유효 사이드링크 리소스 세트를 리포트할 수 있다. 제1 디바이스(의 상위 레이어)는 유효 사이드링크 리소스 세트로부터 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 특정 시간 지속기간은 제1 디바이스의 하나 이상의 특정 타이머(들)가 작동 중인 동안의 시간을 의미하거나 그를 포함할 수 있다. 특정 시간 지속기간은 제1 디바이스의 하나 이상의 특정 타이머(들) 중 어느 것도 작동 중이지 않은 동안의 시간을 포함하지 않을 수 있다. 하나 이상의 특정 타이머(들)는 특정 시간 지속기간에 리소스 (재)선택을 제한하기 위해 활용될 수 있다. 리소스 (재)선택은 제2 디바이스로의 사이드링크 송신을 위해 활용될 수 있다. 특정 시간 지속기간은 제1 디바이스와 제2 디바이스 사이의 링크 또는 접속을 위해 도출 또는 결정될 수 있다. 하나 이상의 특정 타이머(들)는 제1 디바이스와 제2 디바이스 사이의 링크 또는 접속을 위해 구성 또는 동작될 수 있다.
일실시예에서, 하나의 특정 타이머는 주기적으로 시작할 수 있다. 하나의 특정 타이머는 시간 길이로 구성될 수 있다. 하나의 특정 타이머는 이벤트 트리거로 시작 또는 재시작할 수 있다. 하나의 특정 타이머는 시간 길이로 구성될 수 있다.
일실시예에서, 제1 디바이스는 제1 디바이스가 PSCCH (초기 또는 새로운) 송신을 제2 디바이스로 송신하는 것에 응답하여, 하나의 특정 타이머를 시작 또는 재시작할 수 있다. 추가로 또는 대안으로, 하나의 특정 타이머는 (제1 디바이스로부터) PSCCH 또는 PSSCH를 송신하는 시간 지속기간 이후 시작 또는 재시작할 수 있다. PSCCH 또는 PSSCH 송신은 사이드링크 리소스 재선택을 수행하기 전에 동일한 데이터 패킷에 대한 마지막으로 예약된 PSCCH 또는 PSSCH 송신일 수 있다.
추가로 또는 대안으로, 제1 디바이스는 (초기 또는 새로운) PSCCH와 연관되거나 (초기 또는 새로운) PSCCH에 의해 스케줄링된 (초기 또는 새로운) PSSCH 송신과 연관되는 SL HARQ-ACK 피드백을 검출한 것에 응답하여 하나의 특정 타이머를 시작 또는 재시작할 수 있다. (초기 또는 새로운) PSSCH 송신 및 (초기 또는 새로운) PSCCH 송신은 제1 디바이스로부터 제2 디바이스로 송신될 수 있다. (초기 또는 새로운) PSSCH 송신 및 (초기 또는 새로운) PSCCH 송신이 동일한 슬롯에서 수행, 송신, 또는 수신될 수 있다.
일실시예에서, 초기 또는 새로운 PSCCH는 PSCCH가 새로운 PSSCH 송신을 지시 또는 스케주링함을 의미할 수 있다. (초기 또는 새로운) PSSCH는 PSSCH가 (처음에) 새로운 데이터 패킷을 전달함을 의미할 수 있다. SL HARQ-ACK 피드백은 ACK 또는 NACK일 수 있다. 제1 디바이스는 SL HARQ-ACK 피드백을 DTX로서 검출한 것, 또는 연관된 SL HARQ-ACK 피드백을 검출하지 않은 것에 응답하여 하나의 특정 타이머를 시작 또는 재시작하지 않을 수 있다.
일실시예에서, 제1 디바이스는 제2 디바이스로의 PSCCH 또는 PSSCH 송신을 수행할 수 있다. 제1 디바이스는 제2 디바이스로부터의 PSCCH 또는 PSSCH 송신과 연관된 SL HARQ-ACK 피드백을 검출 또는 수신할 수 있다. 제1 디바이스는 제1 디바이스가 제2 디바이스로부터 연관된 SL HARQ-ACK를 NACK로서 검출할 때, 하나의 특정 타이머를 시작 또는 재시작할 수 있다. PSCCH 또는 PSSCH 송신은 사이드링크 리소스 재선택을 수행하기 전에 동일한 데이터 패킷에 대한 마지막으로 예약된 PSCCH 또는 PSSCH 송신일 수 있다. 일실시예에서, 제1 디바이스는 제1 디바이스가 제2 디바이스로부터 연관된 SL HARQ-ACK 피드백을 ACK로서 검출하거나 제1 디바이스가 연관된 SL HARQ-ACK 피드백을 제2 디바이스로부터 검출하지 않을 때, 하나의 특정 타이머를 시작 또는 재시작하지 않을 수 있다. 하나의 특정 타이머는 SL HARQ-ACK 피드백의 (슬롯) 시간으로부터 일정 시간 지속기간 이후 시작 또는 재시작할 수 있다.
일실시예에서, 상이한 (시작 또는 재시작) 이벤트들에 대해, 상이한 이벤트 트리거형 특정 타이머들이 있을 수 있다. 하나 이상의 특정 타이머(들)는 주기적 특정 타이머 및/또는 이벤트 트리거형 특정 타이머(들)를 포함할 수 있다. 제1 디바이스는 제2 디바이스와 동일한 주기적 특정 타이머(의 시간 길이)를 공유, 소유 또는 구성할 수 있다. 제1 디바이스는 제2 디바이스와 동일한 이벤트 트리거형 특정 타이머(의 시간 길이)를 공유, 소유 또는 구성할 수 있다. 제1 디바이스는 주기적 특정 타이머 및/또는 이벤트 트리거형 특정 타이머(들)의 (제1 디바이스의) 설정 또는 구성을 제2 디바이스로 송신 또는 전달할 수 있다. 제1 디바이스는 주기적 특정 타이머 및/또는 이벤트 트리거형 특정 타이머(들)의 (제2 디바이스의) 설정 또는 구성을 제2 디바이스로부터 수신할 수 있다.
일실시예에서, 특정 시간 지속기간은 제1 디바이스가 활성 시간에 있는 동안의 시간을 의미하거나 그를 포함할 수 있다. 제1 디바이스는 제1 UE의 (사이드링크) DRX 동작에 대해 고려하여 리소스 (재)선택을 수행할 수 있다. 리소스 (재)선택은 제2 디바이스로의 사이드링크 송신을 위해 활용될 수 있다. 활성 시간은 제1 디바이스와 제2 디바이스 사이의 링크 또는 접속을 위해 도출 또는 결정될 수 있다. 제1 UE의 (사이드링크) DRX 동작은 제1 디바이스와 제2 디바이스 사이의 링크 또는 접속을 위해 동작 또는 수행될 수 있다.
일실시예에서, 제1 디바이스는 (사이드링크) DRX 동작으로 구성될 수 있고, 제1 디바이스는 제2 디바이스와 동일한 (사이드링크) DRX 관련 파라미터(들)를 공유, 소유, 또는 구성하지 않을 수 있다. 추가로 또는 대안으로, 제1 디바이스는 (사이드링크) DRX 동작으로 구성될 수 있고, 제1 디바이스는 제2 디바이스와 동일한 (사이드링크) DRX 관련 파라미터(들)를 공유, 소유, 또는 구성할 수 있다.
일실시예에서, (사이드링크) DRX 관련 파라미터(들)는 (사이드링크) DRX 사이클에 관한 파라미터(들)를 포함할 수 있다. (사이드링크) DRX 관련 파라미터(들)는 (사이드링크에 대한) dRX 온 지속기간 및/또는 (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)를 포함할 수 있다.
일실시예에서, (사이드링크) DRX 관련 파라미터는 (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)를 포함할 수 있다. 제1 디바이스는 제1 디바이스가 (초기 또는 새로운) PSCCH 송신을 제2 디바이스로 송신하는 것에 응답하여, (사이드링크에 대해) DRX 비활성 타이머를 시작 또는 재시작할 수 있다. 추가로 또는 대안으로, 제1 디바이스는 (초기 또는 새로운) PSCCH와 연관되거나 (초기 또는 새로운) PSCCH에 의해 스케줄링된 (초기 또는 새로운) PSSCH 송신과 연관되는 SL HARQ-ACK 피드백을 검출한 것에 응답하여 (사이드링크에 대해) DRX 비활성 타이머를 시작 또는 재시작할 수 있다.
일실시예에서, (초기 또는 새로운) PSSCH 송신 및 (초기 또는 새로운) PSCCH 송신은 제1 디바이스로부터 제2 디바이스로 송신된다. (초기 또는 새로운) PSSCH 송신 및 (초기 또는 새로운) PSCCH 송신이 동일한 슬롯에서 수행, 송신, 또는 수신된다. (초기 또는 새로운) PSCCH는 PSCCH가 새로운 PSSCH 송신을 지시/스케줄링함을 의미할 수 있다. (초기 또는 새로운) PSSCH는 PSSCH가 (처음에) 새로운 데이터 패킷을 전달함을 의미할 수 있다. SL HARQ-ACK 피드백은 ACK 또는 NACK일 수 있다. 제1 디바이스는 SL HARQ-ACK 피드백을 DTX로서 검출한 것, 또는 연관된 SL HARQ-ACK 피드백을 검출하지 않은 것에 응답하여 (사이드링크에 대한) DRX 비활성 타이머를 시작 또는 재시작하지 않을 수 있다.
일실시예에서, (사이드링크) DRX 관련 파라미터는 (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)를 포함할 수 있다. 제1 디바이스는 제2 디바이스로의 PSCCH 또는 PSSCH 송신을 수행할 수 있다. 제1 디바이스는 제2 디바이스로부터의 PSCCH 또는 PSSCH 송신과 연관된 SL HARQ-ACK 피드백을 검출 또는 수신할 수 있다. 제1 디바이스는 제1 디바이스가 제2 디바이스로부터 연관된 SL HARQ-ACK를 NACK로서 검출할 때 (사이드링크에 대한) DRX 재송신 타이머를 시작 또는 재시작할 수 있다. PSCCH 또는 PSSCH 송신은 사이드링크 리소스 재선택을 수행하기 전에 동일한 데이터 패킷에 대한 마지막으로 예약된 PSCCH 또는 PSSCH 송신일 수 있다.
일실시예에서, 제1 디바이스는 제1 디바이스가 제2 디바이스로부터 연관된 SL HARQ-ACK 피드백을 ACK로서 검출하거나 제1 디바이스가 연관된 SL HARQ-ACK 피드백을 제2 디바이스로부터 검출하지 않을 때, (사이드링크에 대한) DRX 재송신 타이머를 시작 또는 재시작하지 않을 수 있다. (사이드링크에 대한) DRX 재송신 타이머는 SL HARQ-ACK 피드백의 (슬롯) 시간으로부터 일정 시간 지속기간 이후 시작 또는 재시작할 수 있다. 시간 지속기간은 사이드링크에 대한 DRX HARQ RTT 시간을 의미할 수 있다.
일실시예에서, 제1 디바이스는 SL HARQ-ACK 피드백의 수신에 응답하여 DRX HARQ RTT 타이머를 (재)시작할 수 있다. PSCCH 또는 PSSCH 송신은 사이드링크 리소스 재선택을 수행하기 전에 동일한 데이터 패킷에 대한 마지막으로 예약된 PSCCH 또는 PSSCH 송신일 수 있다. 제1 디바이스는 DRX HARQ RTT 타이머가 만료할 때 (사이드링크에 대한) DRX 재송신 타이머를 시작 또는 재시작할 수 있다. 추가로 또는 대안으로, (사이드링크에 대한) DRX 재송신 타이머는 (제1 디바이스로부터) PSCCH/PSSCH를 수신하는 것으로부터 일정 시간 지속기간 이후 시작 또는 재시작할 수 있다. 시간 지속기간은 사이드링크에 대한 DRX HARQ RTT 시간을 의미할 수 있다.
일실시예에서, 제1 디바이스는 PSCCH 또는 PSSCH를 송신한 것에 응답하여 DRX HARQ RTT 타이머를 (재)시작할 수 있다. PSCCH 또는 PSSCH 송신은 사이드링크 리소스 재선택을 수행하기 전에 동일한 데이터 패킷에 대한 마지막으로 예약된 PSCCH 또는 PSSCH 송신일 수 있다. 제1 디바이스는 DRX HARQ RTT 타이머가 만료할 때 (사이드링크에 대한) DRX 재송신 타이머를 시작 또는 재시작할 수 있다.
일실시예에서, 제1 디바이스의 활성 시간은 (사이드링크에 대한) DRX 온-지속기간 타이머, (사이드링크에 대한) DRX 비활성 타이머, 또는 (사이드링크에 대한) DRX 재송신 타이머 중 임의의 것이 작동하고 있는 동안의 시간을 포함(include, comprise)할 수 있다. 제1 디바이스가 활성 시간에 있지 않은 동안의 시간 또는 슬롯에 대해, 제1 디바이스는 비활성 시간에 있을 수 있다. 제1 디바이스는 (사이드링크에 대한) DRX 온-지속기간 타이머, (사이드링크에 대한) DRX 비활성 타이머, 및 (사이드링크에 대한) DRX 재송신 타이머 중 어느 것도 작동하고 있지 않은 동안의 비활성 시간에 있을 수 있다. 제1 디바이스는 비활성 시간에 (적어도 제2 디바이스로부터) PSCCH 및/또는 PSSCH를 모니터링 또는 디코딩하지 않을 수 있다. 제1 디바이스는 활성 시간에 (적어도 제2 디바이스로부터) PSCCH 및/또는 PSSCH를 모니터링 또는 디코딩할 수 있다.
일실시예에서, 제1 사이드링크 리소스는 초기 또는 새로운 PSCCH 송신을 위해 선택될 수 있다. 제1 사이드링크 리소스는 초기 또는 새로운 PSCCH에 의해 스케줄링된 PSSCH 초기/새로운 송신을 위해 선택될 수 있다.
일실시예에서, 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 초기 또는 새로운 PSCCH 송신일 수 있다. 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 초기 또는 새로운 PSCCH에 의해 스케줄링된 초기 또는 새로운 PSCCH 송신일 수 있다. 초기 또는 새로운 송신 PSSCH 및 초기 또는 새로운 PSCCH 송신이 동일한 슬롯에서 수행, 송신, 또는 수신될 수 있다. 초기 또는 새로운 PSCCH는 PSCCH가 새로운 PSSCH 송신을 지시 또는 스케주링함을 의미할 수 있다. 초기 또는 새로운 PSSCH는 PSSCH가 (처음에) 새로운 데이터 패킷을 전달함을 의미할 수 있다.
일실시예에서, 제1 사이드링크 리소스는 HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) PSCCH 재송신을 위해 선택될 수 있다. 제1 사이드링크 리소스는 HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) PSSCH 재송신을 위해 선택될 수 있다.
일실시예에서, 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) PSCCH 재송신일 수 있다. 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) PSSCH 재송신일 수 있다. PSCCH 재송신은 PSCCH가 연관된 PSSCH 재송신을 지시 또는 스케줄링함을 의미할 수 있다. PSCCH 재송신 및 연관된 PSSCH 재송신은 동일한 슬롯에서 수행, 송신, 또는 수신될 수 있다. PSSCH 재송신은 PSSCH가 적어도 한번 송신 또는 전달되었던 데이터 패킷을 전달함을 의미할 수 있다.
일실시예에서, 제1 사이드링크 리소스는 (HARQ-ACK 피드백을 NACK로서 검출한 것에 기초하여) PSCCH 재송신을 위해 선택될 수 있다. 추가로 또는 대안으로, 제1 사이드링크 리소스는 (HARQ-ACK 피드백을 NACK로서 검출한 것에 기초하여) PSSCH 재송신을 위해 선택되지 않을 수 있다. 제1 디바이스는 특정 시간 지속기간의 제약 없이 PSCCH 재송신 및/또는 PSSCH 재송신을 위한 제2 사이드링크 리소스를 선택, 결정, 또는 획득할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 초기 또는 새로운 PSCCH 송신 및/또는 초기 또는 새로운 PSSCH 송신을 위해 선택될 때, 제1 디바이스는 제1 디바이스의 주기적 특정 타이머, 이벤트 트리거형 특정 타이머(들), (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, (사이드링크에 대한) DRX 비활성 타이머, 및/또는 (사이드링크에 대한) DRX 재송신 타이머와 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다. 제1 사이드링크 리소스가 (처음에) 새로운 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제1 디바이스의 주기적 특정 타이머, 이벤트 트리거형 특정 타이머(들), (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, (사이드링크에 대한) DRX 비활성 타이머, 및/또는 (사이드링크에 대한) DRX 재송신 타이머와 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다. 제1 사이드링크 리소스가 (HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) PSCCH 재송신 및/또는 PSSCH 재송신을 위해 선택될 때, 제1 디바이스는 제1 디바이스의 주기적 특정 타이머, 이벤트 트리거형 특정 타이머(들), (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, (사이드링크에 대한) DRX 비활성 타이머, 및/또는 (사이드링크에 대한) DRX 재송신 타이머와 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다.
제1 사이드링크 리소스가 (HARQ-ACK 피드백을 NACK 또는 DTX로서 검출한 것에 기초하여) 적어도 한번 송신 또는 전달되었던 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제1 디바이스의 주기적 특정 타이머, 이벤트 트리거형 특정 타이머(들), (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, (사이드링크에 대한) DRX 비활성 타이머, 및/또는 (사이드링크에 대한) DRX 재송신 타이머와 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다. 제1 사이드링크 리소스가 초기 또는 새로운 PSCCH 송신 및/또는 초기 또는 새로운 PSSCH 송신을 위해 선택될 때, 제1 디바이스는 제1 디바이스의 주기적 특정 타이머, 이벤트 트리거형 특정 타이머(들), (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, 및/또는 (사이드링크에 대한) DRX 비활성 타이머와 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다. 제1 사이드링크 리소스가 초기 또는 새로운 PSCCH 송신 및/또는 초기 또는 새로운 PSSCH 송신을 위해 선택될 때, 제1 디바이스는 제1 디바이스의 (사이드링크에 대한) DRX 재송신 타이머와 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 (처음에) 새로운 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제1 디바이스의 주기적 특정 타이머, 이벤트 트리거형 특정 타이머(들), (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, 및/또는 (사이드링크에 대한) DRX 비활성 타이머와 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다. 제1 사이드링크 리소스가 (처음에) 새로운 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제1 디바이스의 (사이드링크에 대한) DRX 재송신 타이머와 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 (HARQ-ACK 피드백을 NACK로서 검출하는 것에 기초하여) PSCCH 재송신 및/또는 PSSCH 재송신을 위해 선택될 때, 제1 디바이스는 제1 디바이스의 (사이드링크에 대한) 이벤트 트리거형 특정 타이머(들), DRX 재소신 타이머 중 임의의 것과 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다. 제1 사이드링크 리소스가 PSCCH 재송신 및/또는 PSSCH 재송신을 위해 선택될 때, 제1 디바이스는 제1 디바이스의 (사이드링크에 대한) 주기적 특정 타이머, (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, 및/또는 DRX 비활성 타이머 중 임의의 것과 연관된 특정 시간 지속기간의 제약 없이 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 사이드링크 리소스가 (HARQ-ACK 피드백을 NACK로서 검출하는 것에 기초하여)적어도 한번 송신 또는 전달되었던 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제1 디바이스의 (사이드링크에 대한) 이벤트 트리거형 특정 타이머(들), DRX 재소신 타이머 중 임의의 것과 연관된 특정 시간 지속기간의 제약을 갖고서 제1 사이드링크 리소스를 선택할 수 있다. 제1 사이드링크 리소스가 적어도 한번 송신 또는 전달되었던 데이터 패킷을 전달하기 위해 선택될 때, 제1 디바이스는 제1 디바이스의 (사이드링크에 대한) 주기적 특정 타이머, (사이드링크에 대한) DRX 온 지속기간 타이머, (사이드링크에 대한) DRX 슬롯 오프셋, 및/또는 DRX 비활성 타이머 중 임의의 것과 연관된 특정 시간 지속기간의 제약 없이 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 디바이스는 부분 감지로 구성되지 않을 수 있다. 제1 디바이스는 사이드링크 리소스 선택을 위한 풀 감지를 수행할 수 있다. 제1 디바이스는 풀 감지의 감지 결과에 기초하여 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들로부터 유효 사이드링크 리소스 세트를 도출 또는 결정할 수 있다. 일실시예에서, 풀 감지는 제1 디바이스가 그 자신의 송신이 발생하는 것들을 제외하고서 감지 윈도우 내의 사이드링크 리소스 풀에 속할 수 있는 슬롯들을 모니터링할 것이다. 감지 윈도우는 슬롯들의 범위 [n-T0, n-Tproc,0)에 의한 것일 수 있다. 일실시예에서, T0은 구성된 파라미터 또는 내부 파라미터일 수 있다. Tproc,0은 감지 프로세싱 시간을 포함할 수 있다.
도 12에 도시된 예로서, Tx UE는 사이드링크 리소스 (재)선택을 위한 풀 감지를 수행할 수 있다. Tx UE가 슬롯 n에서 트리거 또는 요청되어 Rx UE로의 사이드링크 송신을 수행하기 위한 사이드링크 리소스를 선택할 때, Tx UE는 Rx UE와 연관된 특정 시간 지속기간에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. Tx UE는 풀 감지의 감지 결과에 기초하여 후보 슬롯들의 세트로부터 유효 사이드링크 리소스 세트를 도출할 수 있다. 풀 감지의 감지 결과는 슬롯들의 범위 [n-T0, n-Tproc,0)와 같은 연관된 감지 윈도우로부터 도출될 수 있다. Tx UE는 유효 사이드링크 리소스로부터 제1 사이드링크 리소스를 선택하여 Rx UE로의 사이드링크 송신을 수행할 수 있다.
도 12(a)에 도시된 바와 같이, 사이드링크 리소스 (재)선택 트리거 이후 Rx UE와 연관된 특정 시간 지속기간은 완전히 선택 윈도우 [n+T1, n+T2]의 시간 간격 내에 있다. Tx UE는 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE와 연관된 특정 시간 지속기간의 (모든) 슬롯들을 포함한다. 도 12(b)에 도시된 바와 같이, 사이드링크 리소스 (재)선택 트리거 이후 Rx UE와 연관된 특정 시간 지속기간은 부분적으로 선택 윈도우 [n+T1, n+T2]의 시간 간격 내에 있다. Tx UE는 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE와 연관된 특정 시간 지속기간의 슬롯들의 (모든) 조인트 또는 인터섹션 슬롯들 및 선택 윈도우의 시간 간격을 포함한다.
추가로 또는 대안으로, 제1 디바이스는 부분 감지로 구성될 수 있다. 제1 디바이스는 사이드링크 리소스 선택을 위한 부분 감지를 수행할 수 있다. 제1 디바이스는 부분 감지의 감지 결과에 기초하여 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들로부터 유효 사이드링크 리소스 세트를 도출 또는 결정할 수 있다. 후보 슬롯들의 세트는 적어도 Y개의 슬롯들을 포함할 수 있다. 값 Y는 특정 또는 (사전)구성될 수 있다.
일실시예에서, 부분 감지는 제1 디바이스가 그 자신의 송신이 발생하는 것들을 제외하고서 감지 윈도우 내의 사이드링크 리소스 풀에 속할 수 있는 슬롯들의 서브세트를 모니터링할 것이다. 감지 윈도우는 슬롯들의 범위 [n-T0, n-Tproc,0)에 의한 것일 수 있다. T0은 구성된 파라미터 또는 내부 파라미터일 수 있다. Tproc,0은 감지 프로세싱 시간을 포함할 수 있다. 일실시예에서, 부분 감지를 위한 슬롯들의 서브세트는 후보 슬롯들의 세트와 도출, 결정, 또는 연관될 수 있다. 더욱이, 부분 감지를 위한 슬롯들의 서브세트는 주기성을 갖는 후보 슬롯들의 세트와 도출, 결정, 또는 연관될 수 있다. 주기성은 제1 UE의 (사이드링크) DRx 사이클일 수 있다. 주기성은 또한 특정 또는 (사전)구성될 수 있다. 더욱이, 주기성은 제1 UE와 제2 UE 사이의 서비스 또는 로직 채널 우선순위화(Logical Channel Prioritization, LCP)에 기초하여 결정될 수 있다.
도 13에 도시된 예로서, Tx UE는 사이드링크 리소스 (재)선택을 위한 부분 감지를 수행할 수 있다. Tx UE가 슬롯 n에서 트리거 또는 요청되어 Rx UE로의 사이드링크 송신을 수행하기 위한 사이드링크 리소스를 선택할 때, Tx UE는 Rx UE와 연관된 특정 시간 지속기간에 기초하여 후보 슬롯들의 세트를 도출 또는 결정할 수 있다. 일실시예에서, 후보 슬롯들의 세트는 적어도 Y개의 슬롯들을 포함할 수 있다. Tx UE는 부분 감지의 감지 결과에 기초하여 후보 슬롯들의 세트로부터 유효 사이드링크 리소스 세트를 도출할 수 있다. 부분 감지의 감지 결과는 슬롯들의 범위 [n-T0, n-Tproc,0)와 같은 연관된 감지 윈도우 내의 감지를 위한 슬롯들의 서브세트로부터 도출될 수 있다. 바람직하게는, 감지를 위한 슬롯들의 서브세트는 후보 슬롯들의 세트와 도출/결정/연관될 수 있다. Tx UE는 유효 사이드링크 리소스로부터 제1 사이드링크 리소스를 선택하여 Rx UE로의 사이드링크 송신을 수행할 수 있다.
도 13(a)에 도시된 바와 같이, 사이드링크 리소스 (재)선택 트리거 이후 Rx UE와 연관된 특정 시간 지속기간은 완전히 선택 윈도우 [n+T1, n+T2]의 시간 간격 내에 있다. Tx UE1은 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE와 연관된 특정 시간 지속기간의 슬롯들의 일부를 포함한다. 일실시예에서, 후보 슬롯들의 세트는 적어도 Y개의 슬롯들을 포함할 수 있다. Tx UE2 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE와 연관된 특정 시간 지속기간의 (모든) 슬롯들을 포함한다.
도 13(b)에 도시된 바와 같이, 사이드링크 리소스 (재)선택 트리거 이후 Rx UE와 연관된 특정 시간 지속기간은 부분적으로 선택 윈도우 [n+T1, n+T2]의 시간 간격 내에 있을 수 있다. Tx UE1은 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE와 연관된 특정 시간 지속기간의 슬롯들의 조인트 또는 인터섹션 슬롯들의 일부 및 선택 윈도우의 시간 간격을 포함한다. 후보 슬롯들의 세트는 적어도 Y개의 슬롯들을 포함할 수 있다. Tx UE2는 후보 슬롯들의 세트를 도출 또는 결정할 수 있으며, 여기서 후보 슬롯들의 세트는 Rx UE와 연관된 특정 시간 지속기간의 슬롯들의 모든 조인트 또는 인터섹션 슬롯들 및 선택 윈도우의 시간 간격을 포함한다.
일실시예에서, 주기적 특정 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, 주기적 특정 타이머(의 시간 길이)는 링크마다 구성 또는 설정될 수 있다.
일실시예에서, 이벤트 트리거형 특정 타이머(들)(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, 이벤트 트리거형 특정 타이머(의 시간 길이)는 링크마다 구성 또는 설정될 수 있다.
일실시예에서, 주기적 특정 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 사이드링크 그룹 또는 그룹캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, 주기적 특정 타이머(의 시간 길이)는 링크마다 또는 사이드링크 그룹마다 구성 또는 설정될 수 있다.
일실시예에서, 이벤트 트리거형 특정 타이머(들)(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 사이드링크 그룹 또는 그룹캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, 이벤트 트리거형 특정 타이머(들)(의 시간 길이)는 링크마다 또는 사이드링크 그룹마다 구성 또는 설정될 수 있다.
일실시예에서, 주기적 특정 타이머(의 시간 길이)는 사이드링크 리소스 풀에 대해 구성 또는 설정될 수 있다. 더욱이, 주기적 특정 타이머(의 시간 길이)는 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다. 또한, 주기적 특정 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, 이벤트 트리거형 특정 타이머(들)(의 시간 길이)는 사이드링크 리소스 풀에 대해 구성 또는 설정될 수 있다. 더욱이, 이벤트 트리거형 특정 타이머(들)(의 시간 길이)는 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다. 또한, 이벤트 트리거형 특정 타이머(들)(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, 주기적 특정 타이머(의 시간 길이)는 제1 디바이스마다 구성 또는 설정될 수 있다. 더욱이, 주기적 특정 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 추가로, 주기적 특정 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있고/있거나 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다.
일실시예에서, 이벤트 트리거형 특정 타이머(들)(의 시간 길이)는 제1 디바이스마다 구성 또는 설정될 수 있다. 더욱이, 이벤트 트리거형 특정 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 추가로, 이벤트 트리거형 특정 타이머(들)(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있고/있거나 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 제1 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있고/있거나 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)은 제1 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)은 링크마다 구성 또는 설정되지 않을 수 있고/있거나 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 제1 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있고/있거나 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 제1 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있고/있거나 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 제1 디바이스에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 디바이스마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있고/있거나 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다.
위 개념들, 방법들, 대안예들, 및 실시예들 전부에 대해:
위 방법들, 대안예들, 및 실시예들 중 임의의 것이 동시에 조합 또는 적용될 수 있다.
일실시예에서, 제1 사이드링크 리소스는 사이드링크 유니캐스트 송신을 위해 선택될 수 있다. 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 사이드링크 유니캐스트 송신일 수 있다. 제1 디바이스와 제2 디바이스 사이의 사이드링크 또는 접속은 유니캐스트 링크 또는 접속일 수 있다. 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신의 목적 ID는 제2 디바이스의 아이덴티티로 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 링크마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)는 링크마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 링크마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 링크마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 링크마다 구성 또는 설정될 수 있다.
일실시예에서, 제1 사이드링크 리소스는 사이드링크 그룹캐스트 송신을 위해 선택될 수 있다. 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신은 그룹캐스트 유니캐스트 송신일 수 있다. 제1 디바이스와 제2 디바이스 사이의 사이드링크 또는 접속은 그룹캐스트 링크 또는 접속일 수 있다. 제1 디바이스 및 제2 디바이스는 동일한 사이드링크 그룹 내에 있다. 제1 디바이스로부터 제2 디바이스로의 사이드링크 송신의 목적 ID는 사이드링크 그룹의 아이덴티티일 수 있다.
일실시예에서, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 사이드링크 그룹 또는 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 링크마다 또는 사이드링크 그룹마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)은 제1 디바이스와 제2 디바이스 사이의 사이드링크 그룹 또는 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)은 링크마다 또는 사이드링크 그룹마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 사이드링크 그룹 또는 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 링크마다 또는 사이드링크 그룹마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 사이드링크 그룹 또는 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 링크마다 또는 사이드링크 그룹마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 제1 디바이스와 제2 디바이스 사이의 사이드링크 그룹 또는 유니캐스트 링크 또는 접속을 위해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX HARQ RTT 시간/타이머(의 시간 길이)는 링크마다 또는 사이드링크 그룹마다 구성 또는 설정될 수 있다.
일실시예에서, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 사이드링크 리소스 풀에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)는 사이드링크 리소스 풀에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)는 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX 슬롯 오프셋(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 사이드링크 리소스 풀에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX 비활성 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 사이드링크 리소스 풀에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 사이드링크 리소스 풀에 대해 구성 또는 설정될 수 있다. 더욱이, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 사이드링크 리소스 풀마다 구성 또는 설정될 수 있다. 추가로, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 링크마다 구성 또는 설정되지 않을 수 있다.
일실시예에서, (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)는 제1 디바이스가 네트워크 스케줄링 모드(예컨대, 모드 1)에서 구성 또는 동작되는 경우에 상이하거나 개별적일 수 있고, 또는 제1 디바이스가 디바이스 선택 모드(예컨대, 모드 2)에서 구성 또는 동작되는 (사이드링크에 대한) DRX 온 지속기간 타이머(의 시간 길이)로부터 동일할 수 있다.
일실시예에서, (사이드링크에 대한) DRX 비활성화 타이머(의 시간 길이)는 제1 디바이스가 네트워크 스케줄링 모드(예컨대, 모드 1)에서 구성 또는 동작되는 경우에 상이하거나 개별적일 수 있고, 또는 제1 디바이스가 디바이스 선택 모드(예컨대, 모드 2)에서 구성/동작되는 (사이드링크에 대한) DRX 비활성화 타이머(의 시간 길이)로부터 동일할 수 있다.
일실시예에서, (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)는 제1 디바이스가 네트워크 스케줄링 모드(예컨대, 모드 1)에서 구성 또는 동작되는 경우에 상이하거나 개별적일 수 있고, 또는 제1 디바이스가 디바이스 선택 모드(예컨대, 모드 2)에서 구성 또는 동작되는 (사이드링크에 대한) DRX 재송신 타이머(의 시간 길이)로부터 동일할 수 있다.
일실시예에서, (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)는 제1 디바이스가 네트워크 스케줄링 모드(예컨대, 모드 1)에서 구성 또는 동작되는 경우에 상이하거나 개별적일 수 있고, 또는 제1 디바이스가 디바이스 선택 모드(예컨대, 모드 2)에서 구성 또는 동작되는 (사이드링크에 대한) DRX HARQ RTT 시간 또는 타이머(의 시간 길이)로부터 동일할 수 있다.
일실시예에서, 제1 디바이스는 사이드링크 리소스 풀에서 사이드링크 송신을 위한 사이?濾렴? 리소스 (재)선택 절차를 수행할 수 있다. 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들은 사이드링크 리소스 풀 내의 후보 슬롯들의 세트 내의 모든 후보 사이드링크 리소스들을 의미하거나 그들을 포함할 수 있다. 유효 사이드링크 리소스 세트 내의 사이드링크 리소스들은 사이드링크 리소스 풀 내에 있을 수 있다. 제1 사이드링크 리소스는 사이드링크 리소스 풀 내에 있을 수 있다.
제1 디바이스의 상위 레이어들은 사이드링크 리소스 (재)선택 절차를 위한 특정 수의 서브채널들을 지시할 수 있다. 일실시예에서, 후보 슬롯들의 세트 내의 후보 사이드링크 리소스들 각각은 특정 수의 서브채널들을 포함할 수 있다. 유효 사이드링크 리소스 세트 내의 각각의 사이드링크 리소스는 특정 수의 서브채널들을 포함할 수 있다. 제1 사이드링크 리소스는 특정 수의 서브채널들을 포함할 수 있다. 제1 디바이스의 상위 레이어는 MAC 레이어를 의미할 수 있다. 유효 리소스 세트는 물리적 레이어로부터 상위 레이어로 전달될 수 있다. 유효 리소스 세트는 식별된 리소스 세트를 의미하거나 그를 표현거나 그로서 대체될 수 있다.
일실시예에서, 네트워크 노드는 gNB, 기지국, 도로변 유닛(Roadside Unit, RSU), 네트워크 유형 RSU(network-type RSU), 또는 UE 유형 RSU일 수 있다. 네트워크 노드는 사이드링크 그룹 내의 특정 디바이스에 의해 대체 또는 표현될 수 있다.
일실시예에서, 데이터 패킷은 적어도 사이드링크 로직 채널과 연관될 수 있다. 사이드링크 데이터는 적어도 사이드링크 로직 채널로부터 유래할 수 있다. 사이드링크 송신은 PSSCH 및/또는 PSCCH일 수 있다. PSCCH는 사이드링크 제어 정보를 전달할 수 있다. PSCCH는 제1 스테이지 사이드링크 제어 정보를 전달할 수 있다. 사이드링크 제어 정보는 PSCCH에 의해 스케줄링된 PSSCH 송신의 스케줄링 정보를 포함할 수 있다.
일실시예에서, 슬롯은 사이드링크를 위한 슬롯 또는 사이드링크 슬롯을 의미할 수 있다. 슬롯은 TTI로서 표현 또는 대체될 수 있다. TTI는 (사이드링크에 대한) 서브프레임일 수 있다. TTI는 다수의 심볼들, 예를 들어 12 또는 14개의 심볼들을 포함할 수 있다. TTI는 사이드링크 심볼들을 (완전히 또는 부분적으로) 포함하는 슬롯일 수 있다. TTI는 사이드링크 (데이터) 송신에 대한 송신 시간 간격을 의미할 수 있다. 사이드링크 슬롯 또는 사이드링크를 위한 슬롯은 사이드링크 송신에 가용한 모든 직교 주파수 분할 멀티플렉싱(Orthogonal Frequency Division Multiplexing, OFDM) 심볼들을 포함할 수 있다. 사이드링크 슬롯 또는 사이드링크를 위한 슬롯)은 사이드링크 송신에 가용한 인접한 수의 심볼들을 포함할 수 있다. 심볼은 사이드링크를 위해 지시되거나 구성된 심볼을 의미할 수 있다.
일실시예에서, 슬롯들은 동일한 사이드링크 리소스 풀 내의 사이드링크 슬롯들을 의미하거나 그들을 포함할 수 있다. 후보 슬롯들의 세트는 동일한 사이드링크 리소스 풀 내에 있을 수 있다.
일실시예에서, 서브채널은 (PSSCH를 위한) 사이드링크 리소스 할당 또는 스케줄링을 위한 단위이다. 더욱이, 서브채널은 주파수 도메인에서 다수의 인접한 PRB들을 포함할 수 있다. 각각의 서브채널에 대한 물리적 리소스 블록(Physical Resource Block, PRB)들의 수는 사이드링크 리소스 풀에 대해 (사전)구성될 수 있다. 사이드링크 리소스 풀 (사전)구성은 각각의 서브채널에 대한 PRB들의 수를 지시 또는 구성할 수 있다. 각각의 서브채널에 대한 PRB들의 수는 10, 15, 20, 25, 50, 75, 또는 100 중 임의의 것일 수 있다. 서브채널은 사이드링크 리소스 할당 또는 스케줄링을 위한 유닛으로서 표현될 수 있다.
일실시예에서, SL HARQ 피드백은 PSFCH를 통해 전달될 수 있다. 송신용 디바이스(예컨대, 제1 디바이스)로부터 수신용 디바이스(예컨대, 제2 디바이스)로 송신되는 PSCCH 및/또는 PSSCH에 대해, 수신용 디바이스는 PSCCH 및/또는 PSSCH를 검출 또는 수신한 것에 응답하여 SL HARQ 피드백을 전달하기 위한 PSFCH를 송신할 수 있다. SL HARQ 피드백은 ACK 또는 NACK를 포함할 수 있다. 데이터 패킷에 대한 SL HARQ 피드백은 수신용 디바이스가 연관된 PSSCH 송신에서 전달된 데이터 패킷을 성공적으로 수신 또는 디코딩하는지 여부에 기초하여 도출될 수 있다. DTX로서의 SL HARQ 피드백은 송신용 디바이스가 PSFCH 송신을 검출 또는 수신하지 않을 수 있거나 ACK 또는 NACK 중 어느 것도 검출하지 않을 수 있음을 의미할 수 있다.
일실시예에서, 데이터 패킷은 전송 블록(Transport Block, TB)을 의미할 수 있다. 데이터 패킷은 MAC PDU를 의미할 수 있다. 더욱이, 데이터 패킷은 하나의 사이드링크 (재)송신에서 전달/포함되는 하나 또는 2개의 TB(들)를 의미할 수 있다.
일실시예에서, 사이드링크 송신 또는 수신은 디바이스-대-디바이스 송신 또는 수신일 수 있다. 사이드링크 송신 또는 수신은 V2X(예컨대, V2V 또는 V2P 또는 V2I) 송신 또는 수신, 또는 P2X(예컨대, P2V 또는 P2P 또는 P2I) 송신 또는 수신일 수 있다. 더욱이, 사이드링크 송신 또는 수신은 PC5 인터페이스일 수 있다.
일실시예에서, PC5 인터페이스는 디바이스와 디바이스 사이의 통신을 위한 무선 인터페이스일 수 있다. PC5 인터페이스는 또한 디바이스들 사이의 통신에 대한 무선 인터페이스일 수 있다. 더욱이, PC5 인터페이스는 UE들 사이의 통신에 대한 무선 인터페이스일 수 있다. 또한, PC5 인터페이스는 V2X 또는 P2X 통신을 위한 무선 인터페이스일 수 있다. Uu 인터페이스는 네트워크 노드와 디바이스 사이의 통신을 위한, 또는 네트워크 노드와 UE 사이의 통신을 위한 무선 인터페이스일 수 있다.
In one embodiment, the first device and the second device may be different devices. 제1 디바이스는 UE일 수 있다. 구체적으로, 제1 디바이스는 차량 UE, 보행자 UE, 또는 V2X UE일 수 있다. 제1 디바이스는 또한 송신용 디바이스일 수 있다. 더욱이, 제1 디바이스는 네트워크 유형 RSU 또는 UE 유형 RSU일 수 있다.
일실시예에서, 제2 디바이스는 UE일 수 있다. 구체적으로, 제2 디바이스는 차량 UE, 보행자 UE, 또는 V2X UE일 수 있다. 제2 디바이스는 또한 수신용 디바이스일 수 있다. 더욱이, 제2 디바이스는 네트워크 유형 RSU 또는 UE 유형 RSU일 수 있다.
도 14은 사이드링크 통신을 수행하는 제1 디바이스의 관점으로 본 예시적인 일실시예에 따른 흐름도(1400)이다. 단계(1405)에서, 제1 디바이스는 제2 디바이스로의 사이드링크 전송을 위한 사이드링크 리소스 선택 또는 재선택 절차를 수행하되(수행하도록 트리거되거나 요청받음), 여기서 사이드링크 리소스 선택 또는 재선택 절차는 선택 윈도우의 시간 기간 내에 후보 사이드링크 리소스로부터 적어도 하나의 사이드링크 리소스를 선택하기 위해 수행된다. 단계(1410)에서, 제1 디바이스는 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간에 기초하여 제1 사이드 링크 리소스를 선택하되, 여기서 제1 사이드링크 리소스는 선택 윈도우의 시간 기간 내에 있다. 단계(1415)에서, 제1 디바이스는 제1 사이드링크 리소스에 대해 제2 디바이스로의 사이드링크 송신을 수행한다.
일실시예에서, 제1 사이드링크 리소스는 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간 내에 있도록 선택 또는 제약될 수 있다. 제1 디바이스는 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출 또는 결정함으로써 사이드링크 리소스 선택 또는 재선택 절차를 수행하되, 여기서 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간 외의 후보 사이드링크 리소스들은 식별된 사이드링크 리소스들로부터 배제된다. 더욱이 제1 디바이스는 식별된 사이드링크 리소스들의 세트로부터 제1 사이드링크 리소스를 선택할 수 있다.
일실시예에서, 제1 디바이스는 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출 또는 결정함으로써 사이드링크 리소스 선택 또는 재선택 절차를 수행할 수 있다. 더욱이, 제1 디바이스는 식별된 사이드링크 리소스들의 세트로부터 제1 사이드링크 리소스를 선택할 수 있으며, 여기서 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간 외에, 식별된 사이드링크 리소스들의 세트 내의 (임의의) 식별된 사이드링크 리소스들은 제1 사이드링크 리소스를 선택하는 것으로부터 배제 또는 제외된다.
일실시예에서, 사이드링크 활성 시간 또는 웨이크업 시간은 사이드링크 불연속 수신(DRX) 관련 파라미터(들), 또는 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 도출 또는 결정될 수 있다. 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)는 사이드링크 DRX 사이클의 시간 길이, 사이드링크 DRX 온 지속기간 타이머의 시간 길이, 사이드링크 DRX 시간 오프셋, 사이드링크 DRX 비활성 타이머의 시간 길이, 사이드링크 DRX 재송신 타이머의 시간 길이, 및 사이드링크 DRX HARQ RTT 타이머의 시간 길이 중 임의의 것을 포함한다.
일실시예에서, 제1 디바이스는 제2 디바이스의 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간을 도출, 가정, 또는 예상할 수 있다.
일실시예에서, 후보 사이드링크 리소스들은 사이드링크 리소스 풀 내에 있을 수 있다. 제1 디바이스는 사이드링크 리소스 풀에 대해 구성 또는 설정된 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간을 도출, 가정, 또는 예상할 수 있다. 더욱이, 제1 디바이스는 제1 디바이스와 제2 디바이스 사이의 사이드링크 접속 또는 링크에 대해 구성 또는 설정된 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간을 도출, 가정, 또는 예상할 수 있다.
일실시예에서, 제1 사이드링크 리소스는 TB에 대한 초기 또는 새로운 사이드링크 송신을 위해 선택될 수 있다. 제1 사이드링크 리소스 상에서의 사이드링크 송신은 TB에 대한 초기 또는 새로운 사이드링크 송신일 수 있다.
단계(1405)에서, 사이드링크 통신을 수행하기 위한 제1 디바이스의 예시적인 일실시예에서, 제1 디바이스는 제2 디바이스로의 사이드링크 전송을 위한 사이드링크 리소스 선택 또는 재선택 절차를 수행하되(수행하도록 트리거되거나 요청받음), 여기서 사이드링크 리소스 선택 또는 재선택 절차는 선택 윈도우의 시간 기간 내에 후보 사이드링크 리소스로부터 적어도 하나의 사이드링크 리소스를 선택하기 위해 수행된다. 제1 디바이스(300)는 메모리(310)에 저장된 프로그램 코드(312)를 포함한다. CPU(308)는 프로그램 코드(312)를 실행하여 제1 디바이스가 (i) 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간에 기초하여 제1 사이드링크 리소스를 선택하는 것을 가능하게 하도록 - 사이드링크 리소스는 선택 윈도우의 시간 지속기간 내에 있음 -, 및 (ii) 제1 사이드링크 리소스 상에서 제2 디바이스로의 사이드링크 송신을 수행하는 것을 가능하게 하도록 할 수 있다. 더욱이, CPU(308)는 프로그램 코드(312)를 실행하여, 전술된 액션들 및 단계들 또는 본 명세서에서 설명된 다른 것들을 모두 수행하게 할 수 있다.
도 15는 사이드링크 통신을 수행하는 제1 디바이스의 관점으로 본 예시적인 일실시예에 따른 흐름도(1500)이다. 단계(1505)에서, 제1 디바이스는 제2 디바이스로의 사이드링크 전송을 위한 제1 사이드링크 리소스 선택 또는 재선택 절차를 수행하되(수행하도록 트리거되거나 요청받음), 여기서 제1 사이드링크 리소스 선택 또는 재선택 절차는 선택 윈도우의 시간 기간 내에 후보 사이드링크 리소스로부터 적어도 하나의 사이드링크 리소스를 선택하기 위해 수행된다. 단계(1510)에서, 제1 디바이스는 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간에 기초하여 제1 사이드 링크 리소스를 선택하되, 여기서 제1 사이드링크 리소스는 선택 윈도우의 시간 기간 내에 있다. 단계(1515)에서, 제1 디바이스는 제1 사이드링크 리소스에 대해 제2 디바이스로의 사이드링크 송신을 수행한다.
일실시예에서, 제1 사이드링크 리소스는 제1 디바이스의 제1 사이드링크 활성 시간 또는 웨이크업 시간 내에 있도록 선택 또는 제약될 수 있다. 제1 디바이스는 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출 또는 결정함으로써 제1 사이드링크 리소스 선택 또는 재선택 절차를 수행하되, 여기서 제1 디바이스의 제1 사이드링크 활성 시간 또는 웨이크업 시간 외의 후보 사이드링크 리소스들은 식별된 사이드링크 리소스들로부터 배제된다. 더욱이 제1 디바이스는 식별된 사이드링크 리소스들의 세트로부터 제1 사이드링크 리소스를 선택한다.
일실시예에서, 제1 디바이스는 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출 또는 결정함으로써 제1 사이드링크 리소스 선택 또는 재선택 절차를 수행할 수 있다. 더욱이, 제1 디바이스는 식별된 사이드링크 리소스들의 세트로부터 제1 사이드링크 리소스를 선택할 수 있으며, 여기서 제1 디바이스의 제1 사이드링크 활성 시간 또는 웨이크업 시간 외에, 식별된 사이드링크 리소스들의 세트 내의 (임의의) 식별된 사이드링크 리소스들은 제1 사이드링크 리소스를 선택하는 것으로부터 배제 또는 제외된다.
일실시예에서, 제1 사이드링크 활성 시간 또는 웨이크업 시간은 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 도출 또는 결정될 수 있으며, 여기서 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)는 사이드링크 DRX 사이클의 시간 길이, 사이드링크 DRX 온 지속기간 타이머의 시간 길이, 사이드링크 DRX 시간 오프셋, 사이드링크 DRX 비활성 타이머의 시간 길이, 사이드링크 DRX 재송신 타이머의 시간 길이, 및 사이드링크 DRX HARQ RTT 타이머의 시간 길이 중 임의의 것을 포함한다.
일실시예에서, 제1 디바이스는 제1 디바이스의 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제1 디바이스의 제1 사이드링크 활성 시간 또는 웨이크업 시간을 도출 또는 결정할 수 있으며, 여기서 제1 디바이스는 제2 디바이스와 동일한 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)를 공유, 설정, 또는 구성한다.
일실시예에서, 후보 사이드링크 리소스들은 사이드링크 리소스 풀 내에 있고, 제1 디바이스는 사이드링크 리소스 풀에 대해 구성 또는 설정된 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제1 디바이스의 제1 사이드링크 활성 시간 또는 웨이크업 시간을 도출 또는 결정한다.
일실시예에서, 제1 디바이스는 제1 디바이스와 제2 디바이스 사이의 사이드링크 접속 또는 링크에 대해 구성 또는 설정된 사이드링크 DRX 관련 파라미터(들), PSCCH 모니터링 관련 파라미터(들), 또는 보조 파라미터(들)에 기초하여 제1 디바이스의 제1 사이드링크 활성 시간 또는 웨이크업 시간을 도출 또는 결정한다.
일실시예에서, 제1 디바이스의 제1 사이드링크 활성 시간 또는 웨이크업 시간은 제1 디바이스와 제2 디바이스 사이의 사이드링크 접속 또는 링크에 대한 것일 수 있다.
일실시예에서, 제1 디바이스는 제3 디바이스로의 사이드링크 롱신에 대한 제2 사이드링크 리소스 선택 또는 재선택 절차를 수행할 수 있다(수행하도록 트리거 또는 요청받을 수 있다). 더욱이, 제1 디바이스는 제1 디바이스의 제2 사이드링크 활성 시간 또는 웨이크업 시간에 기초하여 제2 사이드링크 리소스를 선택할 수 있으며, 여기서 제1 디바이스의 제2 사이드링크 활성 시간 또는 웨이크업 시간은 제1 디바이스와 제3 디바이스 사이의 사이드링크 접속 또는 링크에 대한 것이다. 추가로, 제1 디바이스는 사이드링크 리소스 상에서 제3 디바이스로의 제2 사이드링크 송신을 수행할 수 있다.
일실시예에서, 제1 사이드링크 리소스는 TB에 대한 초기 또는 새로운 사이드링크 송신을 위해 선택될 수 있고/있거나, 제1 사이드링크 리소스 상에서의 사이드링크 송신은 TB에 대한 초기 또는 새로운 사이드링크 송신이다.
단계(1405)에서, 사이드링크 통신을 수행하기 위한 제1 디바이스의 예시적인 일실시예에서, 제1 디바이스는 제2 디바이스로의 사이드링크 전송을 위한 제1 사이드링크 리소스 선택 또는 재선택 절차를 수행하되(수행하도록 트리거되거나 요청받음), 여기서 제1 사이드링크 리소스 선택 또는 재선택 절차는 선택 윈도우의 시간 기간 내에 후보 사이드링크 리소스로부터 적어도 하나의 사이드링크 리소스를 선택하기 위해 수행된다. 제1 디바이스(300)는 메모리(310)에 저장된 프로그램 코드(312)를 포함한다. CPU(308)는 프로그램 코드(312)를 실행하여 제1 디바이스가 (i) 제1 디바이스의 제1 사이드링크 활성 시간 또는 웨이크업 시간에 기초하여 제1 사이드링크 리소스를 선택하는 것을 가능하게 하도록 - 사이드링크 리소스는 선택 윈도우의 시간 지속기간 내에 있음 -, 및 (ii) 제1 사이드링크 리소스 상에서 제2 디바이스로의 사이드링크 송신을 수행하는 것을 가능하게 하도록 할 수 있다. 더욱이, CPU(308)는 프로그램 코드(312)를 실행하여, 전술된 액션들 및 단계들 또는 본 명세서에서 설명된 다른 것들을 모두 수행하게 할 수 있다.
본 발명의 다양한 태양들이 위에서 기술되었다. 본 명세서의 교시내용은 매우 다양한 형식으로 구체화될 수 있고, 본 명세서에 개시된 임의의 특정 구조, 기능, 또는 둘 다는 단지 대표적인 것임이 자명할 것이다. 본 명세서의 교시내용에 기초하여, 당업자는 본 명세서에 개시된 태양이 임의의 다른 태양들과는 독립적으로 구현될 수 있고 이러한 태양들 중 2개 이상이 다양한 방식들로 조합될 수 있다는 것을 이해할 것이다. 예를 들어, 본 명세서에서 설명된 임의의 수의 태양들을 이용하여, 장치가 구현될 수 있거나, 방법이 실시될 수 있다. 또한, 본 명세서에서 설명된 태양들 중 하나 이상의 태양들뿐 만 아니라 또는 그들 외에도, 다른 구조, 기능, 또는 구조와 기능을 사용하여, 그러한 장치가 구현될 수 있거나, 그러한 방법이 실시될 수 있다. 위의 개념들 중 일부의 개념의 예시로서, 몇몇 태양들에서, 펄스 반복 주파수들에 기초하여, 동시 채널들이 확립될 수 있다. 일부 태양들에서, 펄스 위치 또는 오프셋들에 기초하여 동시 채널들이 확립될 수 있다. 일부 태양들에서, 시간 홉핑 시퀀스(time hopping sequence)들에 기초하여 동시 채널들이 확립될 수 있다. 일부 태양들에서, 동시 채널들은 펄스 반복 주파수들, 펄스 위치들 또는 오프셋들, 및 시간 호핑 시퀀스들에 기초하여 확립될 수 있다.
당업자는 정보 및 신호들이 다양한 상이한 기술들 및 기법들 중 임의의 것을 이용하여 표현될 수 있음을 이해할 것이다. 예를 들어, 위의 설명 전체에 걸쳐서 참조될 수 있는 데이터, 명령어, 커맨드, 정보, 신호, 비트, 심볼, 및 칩이 전압, 전류, 전자기파, 자기장 또는 입자, 광학 필드 또는 입자, 또는 이들의 임의의 조합에 의해 표현될 수 있다.
당업자는, 본 명세서에 개시된 태양들과 관련하여 기술된 다양한 예시적인 로직 블록, 모듈, 프로세서, 수단, 회로, 및 알고리즘 단계가 전자적 하드웨어(예를 들어, 디지털 구현예, 아날로그 구현예, 또는 이 둘의 조합으로서, 이들은 소스 코딩 또는 몇몇 다른 기법을 이용하여 설계될 수 있음), 명령어들을 포함하는 다양한 형태의 프로그램 또는 설계 코드(이는, 편의상, 본 명세서에서, "소프트웨어" 또는 "소프트웨어 모듈"로 지칭될 수 있음), 또는 이 둘의 조합들로서 구현될 수 있음을 추가로 이해할 것이다. 하드웨어와 소프트에어의 이러한 상호교환가능성을 명료하게 예시하기 위해, 다양한 예시적인 컴포넌트, 블록, 모듈, 회로, 및 단계가 대체로 그들의 기능과 관련하여 전술되었다. 그러한 기능이 하드웨어로서 구현되는지 또는 소프트웨어로서 구현되는지는 전체전인 시스템 상에 부과되는 특정 응용 및 설계 제약들에 달려 있다. 당업자는 각각의 특정 응용을 위해 다양한 방식들로, 기술된 기능을 구현할 수 있지만, 그러한 구현 결정은 본 발명의 범주로부터 벗어나는 것을 야기하는 것으로 해석되어서는 안 된다.
또한, 본 명세서에 개시된 태양들과 관련하여 기술된 다양한 예시적인 논리 블록, 모듈, 및 회로는 집적회로("IC"), 액세스 단말기, 또는 액세스 포인트 내에서 구현될 수 있고, 또는 그에 의해 수행될 수 있다. IC는 본 명세서에 기술된 기능들을 수행하도록 설계된 범용 프로세서, 디지털 신호 프로세서(digital signal processor, DSP), 주문형반도체(application specific integrated circuit, ASIC), 필드 프로그래밍가능 게이트 어레이(field programmable gate array, FPGA) 또는 다른 프로그래밍가능 로직 디바이스, 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트, 전기적 컴포넌트, 광학 컴포넌트, 기계적 컴포넌트, 또는 이들의 임의의 조합을 포함할 수 있으며, IC 내에, IC의 외부에, 또는 둘 모두에 상주하는 코드들 또는 명령어들을 실행시킬 수 있다. 범용 프로세서는 마이크로프로세서일 수 있지만, 대안예에서, 프로세서는 종래의 프로세서, 컨트롤러, 마이크로컨트롤러 또는 상태 머신일 수 있다. 프로세서는, 또한, 컴퓨팅 디바이스들의 조합, 예를 들어 DSP와 마이크로프로세서의 조합, 복수의 마이크로프로세서, DSP 코어와 연동하는 하나 이상의 마이크로프로세서, 또는 임의의 다른 그러한 구성으로서 구현될 수 있다.
임의의 개시된 프로세스에서의 단계들의 임의의 특정 순서 또는 계층구조가 샘플 접근법의 예시임이 이해된다. 설계 선호도에 기초하여, 프로세스에서의 단계들의 특정 순서 또는 계층구조가 본 발명의 범주 내에 있으면서 재배열될 수 있음이 이해된다. 첨부 방법은 샘플 순서로 다양한 단계들의 요소들을 제시하며, 제시된 특정 순서 또는 계층구조로 제한되는 것으로 의도되지 않는다.
본 명세서에 개시된 태양들과 관련하여 기술된 방법 또는 알고리즘의 단계들은 직접 하드웨어로, 프로세서에 의해 실행되는 소프트웨어 모듈로, 또는 이 둘의 조합으로 구체화될 수 있다. 소프트웨어 모듈(예를 들어, 실행가능한 명령들 및 관련 데이터를 포함함) 및 다른 데이터가 RAM 메모리, 플래시 메모리, ROM 메모리, EPROM 메모리, EEPROM 메모리, 레지스터, 하드 디스크, 탈착식 디스크, CD-ROM, 또는 당업계에 알려진 임의의 다른 형태의 컴퓨터 판독가능 저장 매체와 같은 데이터 메모리에 상주할 수 있다. 샘플 저장 매체는, 예를 들어, 컴퓨터/프로세서(이는, 편의상, 본 명세서에서 "프로세서"로 지칭될 수 있음)와 같은 머신에 연결되어, 프로세서가 저장 매체로부터 정보(예를 들어, 코드)를 판독하고 그에 정보를 기록할 수 있게 할 수 있다. 샘플 저장 매체는 프로세서와 일체일 수 있다. 프로세서 및 저장 매체는 ASIC에 상주할 수 있다. ASIC는 사용자 장비에 상주할 수 있다. 대안예에서, 프로세서 및 저장 매체는 사용자 장비 내의 이산 컴포넌트들로서 상주할 수 있다. 또한, 일부 태양들에서, 임의의 적합한 컴퓨터 프로그램 제품이 본 발명의 태양들 중 하나 이상과 관련된 코드들을 포함하는 컴퓨터 판독가능 매체를 포함할 수 있다. 일부 태양들에서, 컴퓨터 프로그램 제품은 자료들을 패키징한 것을 포함할 수 있다.
본 발명이 다양한 태양들과 관련하여 기술되었지만, 본 발명은 추가 수정이 가능하다는 것이 이해될 것이다. 본 출원은, 본 발명의 원리를 대체로 추종하고 본 발명이 관련되는 당업계 내에서의 알려진 통상의 관례 내에 있을 때 본 발명으로부터의 그러한 이탈을 포함하는, 본 발명의 임의의 변형, 사용, 또는 적응을 커버하도록 의도된다.

Claims (20)

  1. 사이드링크 통신을 수행하기 위한 제1 디바이스의 방법에 있어서,
    상기 제1 디바이스는 제2 디바이스로의 사이드링크 송신을 위한 사이드링크 리소스 선택 또는 재선택 절차를 수행하되, 상기 사이드링크 리소스 선택 또는 재선택 절차는 선택 윈도우의 시간 지속기간 내에 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출하거나 결정하기 위해; 및 상기 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간에 근거하여 상기 식별된 사이드링크 리소스들로부터 제1 사이드링크 리소스를 선택하기 위해 수행되고,
    상기 제1 사이드링크 리소스는 선택 윈도우의 상기 시간 지속기간 내에 있고;
    상기 제1 디바이스는 상기 제1 사이드링크 리소스 상에서 상기 제2 디바이스로의 상기 사이드링크 송신을 수행하는, 방법.
  2. 제1항에 있어서,
    상기 제1 사이드링크 리소스는 상기 제2 디바이스의 상기 사이드링크 활성 시간 또는 웨이크업 시간 내에 있도록 선택 또는 제약되는, 방법.
  3. 제1항에 있어서,
    추가로,
    상기 제1 디바이스는 상기 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출 또는 결정함으로써 상기 사이드링크 리소스 선택 또는 재선택 절차를 수행하되, 상기 제2 디바이스의 상기 사이드링크 활성 시간 또는 웨이크업 시간 외의 후보 사이드링크 리소스들은 상기 식별된 사이드링크 리소스들로부터 배제되고;
    상기 제1 디바이스는 상기 식별된 사이드링크 리소스들의 세트로부터 상기 제1 사이드링크 리소스를 선택하는, 방법.
  4. 제1항에 있어서,
    추가로,
    상기 제1 디바이스는 상기 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출 또는 결정함으로써 상기 사이드링크 리소스 선택 또는 재선택 절차를 수행하고;
    상기 제1 디바이스는 상기 식별된 사이드링크 리소스들의 세트로부터 상기 제1 사이드링크 리소스를 선택하되, 상기 제2 디바이스의 상기 사이드링크 활성 시간 또는 웨이크업 시간 외에, 식별된 사이드링크 리소스들은 상기 제1 사이드링크 리소스를 선택하는 것으로부터 배제 또는 제외되는, 방법.
  5. 제1항에 있어서,
    상기 사이드링크 활성 시간 또는 웨이크업 시간은 사이드링크 불연속 수신(DRX) 관련 파라미터, 또는 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터, 또는 보조 파라미터에 기초하여 도출 또는 결정되거나,
    상기 사이드링크 DRX 관련 파라미터, PSCCH 모니터링 관련 파라미터, 또는 보조 파라미터는 사이드링크 DRX 사이클의 시간 길이, 사이드링크 DRX 온 지속기간 타이머의 시간 길이, 사이드링크 DRX 시간 오프셋, 사이드링크 DRX 비활성 타이머의 시간 길이, 사이드링크 DRX 재송신 타이머의 시간 길이, 및 사이드링크 DRX HARQ(Hybrid Automatic Repeat Request) RTT(Round Trip Time) 타이머의 시간 길이 중 임의의 것을 포함하는 것 중 적어도 하나인, 방법.
  6. 제1항에 있어서,
    추가로,
    상기 제1 디바이스는 상기 제2 디바이스의 사이드링크 불연속 수신(DRX) 관련 파라미터, 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터, 또는 보조 파라미터에 기초하여 상기 제2 디바이스의 상기 사이드링크 활성 시간 또는 웨이크업 시간을 도출, 결정, 가정, 또는 예상하는, 방법.
  7. 제1항에 있어서,
    상기 후보 사이드링크 리소스들은 사이드링크 리소스 풀 내에 있고,
    상기 제1 디바이스는 상기 사이드링크 리소스 풀에 대해 구성 또는 설정된 사이드링크 불연속 수신(DRX) 관련 파라미터, 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터, 또는 보조 파라미터에 기초하여 상기 제2 디바이스의 상기 사이드링크 활성 시간 또는 웨이크업 시간을 도출, 결정, 가정, 또는 예상하는, 방법.
  8. 제1항에 있어서,
    추가로,
    상기 제1 디바이스는 상기 제1 디바이스와 상기 제2 디바이스 사이의 사이드링크 접속 또는 링크에 대해 구성 또는 설정된 사이드링크 불연속 수신(DRX) 관련 파라미터, 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터, 또는 보조 파라미터에 기초하여 상기 제2 디바이스의 상기 사이드링크 활성 시간 또는 웨이크업 시간을 도출, 결정, 가정, 또는 예상하는, 방법.
  9. 제1항에 있어서,
    상기 제1 사이드링크 리소스는 전송 블록(TB)에 대한 초기 또는 새로운 사이드링크 송신을 위해 선택되거나,
    상기 제1 사이드링크 리소스 상에서의 상기 사이드링크 송신은 상기 TB에 대한 상기 초기 또는 새로운 사이드링크 송신인 것 중 적어도 하나인, 방법.
  10. 사이드링크 통신을 수행하기 위한 제1 디바이스의 방법에 있어서,
    상기 제1 디바이스는 제2 디바이스로의 사이드링크 송신을 위한 제1 사이드링크 리소스 선택 또는 재선택 절차를 수행하되, 상기 제1 사이드링크 리소스 선택 또는 재선택 절차는 선택 윈도우의 시간 지속기간 내에 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출하거나 결정하기 위해; 및 상기 제1 디바이스의 제1 사이드링크 활성 시간 또는 웨이크업 시간에 근거하여 상기 식별된 사이드링크 리소스들의 세트로부터 제1 사이드링크 리소스를 선택하기 위해, 수행되고;
    상기 1 사이드링크 리소스는 선택 윈도우의 상기 시간 지속기간 내에 있고
    상기 제1 디바이스는 상기 제1 사이드링크 리소스 상에서 상기 제2 디바이스로의 상기 사이드링크 송신을 수행하는, 방법.
  11. 제10항에 있어서, 상기 제1 사이드링크 리소스는 상기 제1 디바이스의 상기 제1 사이드링크 활성 시간 또는 웨이크업 시간 내에 있도록 선택 또는 제약되는, 방법.
  12. 제10항에 있어서,
    추가로,
    상기 제1 디바이스는 상기 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출 또는 결정함으로써 상기 제1 사이드링크 리소스 선택 또는 재선택 절차를 수행하되, 상기 제1 디바이스의 상기 제1 사이드링크 활성 시간 또는 웨이크업 시간 외의 후보 사이드링크 리소스들은 상기 식별된 사이드링크 리소스들로부터 배제되고;
    상기 제1 디바이스는 상기 식별된 사이드링크 리소스들의 세트로부터 상기 제1 사이드링크 리소스를 선택하는, 방법.
  13. 제10항에 있어서,
    추가로,
    상기 제1 디바이스는 상기 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출 또는 결정함으로써 상기 제1 사이드링크 리소스 선택 또는 재선택 절차를 수행하고;
    상기 제1 디바이스는 상기 식별된 사이드링크 리소스들의 세트로부터 상기 제1 사이드링크 리소스를 선택하되, 상기 제1 디바이스의 상기 제1 사이드링크 활성 시간 또는 웨이크업 시간 외에, 식별된 사이드링크 리소스들은 상기 제1 사이드링크 리소스를 선택하는 것으로부터 배제 또는 제외되는, 방법.
  14. 제10항에 있어서,
    상기 제1 사이드링크 활성 시간 또는 웨이크업 시간은 사이드링크 불연속 수신(DRX) 관련 파라미터, 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터, 또는 보조 파라미터에 기초하여 도출 또는 결정되거나,
    상기 사이드링크 불연속 수신(DRX) 관련 파라미터, 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터, 또는 보조 파라미터는 사이드링크 DRX 사이클의 시간 길이, 사이드링크 DRX 온 지속기간 타이머의 시간 길이, 사이드링크 DRX 시간 오프셋, 사이드링크 DRX 비활성 타이머의 시간 길이, 사이드링크 DRX 재송신 타이머의 시간 길이, 및 사이드링크 DRX HARQ(Hybrid Automatic Repeat Request) RTT(Round Trip Time) 타이머의 시간 길이 중 임의의 것을 포함하는 것, 중 적어도 하나인, 방법.
  15. 제10항에 있어서,
    추가로,
    상기 제1 디바이스는 상기 제1 디바이스의 사이드링크 불연속 수신(DRX) 관련 파라미터, 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터, 또는 보조 파라미터에 기초하여 상기 제1 디바이스의 상기 제1 사이드링크 활성 시간 또는 웨이크업 시간을 도출 또는 결정하고/하거나,
    상기 제1 디바이스는 상기 제2 디바이스와 동일한 사이드링크 DRX 관련 파라미터, PSCCH 모니터링 관련 파라미터, 또는 보조 파라미터를 공유, 설정, 또는 구성하는, 방법.
  16. 제10항에 있어서,
    상기 후보 사이드링크 리소스들은 사이드링크 리소스 풀 내에 있고, 상기 제1 디바이스는 상기 사이드링크 리소스 풀에 대해 구성 또는 설정된 사이드링크 불연속 수신(DRX) 관련 파라미터, 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터, 또는 보조 파라미터에 기초하여 상기 제1 디바이스의 상기 제1 사이드링크 활성 시간 또는 웨이크업 시간을 도출 또는 결정하는, 방법.
  17. 제10항에 있어서,
    추가로,
    상기 제1 디바이스는 상기 제1 디바이스와 상기 제2 디바이스 사이의 사이드링크 접속 또는 링크에 대해 구성 또는 설정된 사이드링크 불연속 수신(DRX) 관련 파라미터, 물리적 사이드링크 제어 채널(PSCCH) 모니터링 관련 파라미터, 또는 보조 파라미터에 기초하여 상기 제1 디바이스의 상기 제1 사이드링크 활성 시간 또는 웨이크업 시간을 도출 또는 결정하고/하거나,
    상기 제1 디바이스의 상기 제1 사이드링크 활성 시간 또는 웨이크업 시간은 상기 제1 디바이스와 상기 제2 디바이스 사이의 사이드링크 접속 또는 링크에 대한 것인, 방법.
  18. 제10항에 있어서,
    상기 제1 디바이스는 제3 디바이스로의 사이드링크 통신에 대한 제2 사이드링크 리소스 선택 또는 재선택 절차를 수행하고;
    상기 제1 디바이스는 상기 제1 디바이스의 제2 사이드링크 활성 시간 또는 웨이크업 시간에 기초하여 제2 사이드링크 리소스를 선택하되, 상기 제1 디바이스의 상기 제2 사이드링크 활성 시간 또는 웨이크업 시간은 상기 제1 디바이스와 상기 제3 디바이스 사이의 사이드링크 접속 또는 링크에 대한 것이고;
    상기 제1 디바이스는 상기 제1 사이드링크 리소스 상에서 상기 제3 디바이스로의 상기 사이드링크 송신을 수행하는, 방법.
  19. 제10항에 있어서,
    상기 제1 사이드링크 리소스는 전송 블록(TB)에 대한 초기 또는 새로운 사이드링크 송신을 위해 선택되거나, 상기 제1 사이드링크 리소스 상에서의 상기 사이드링크 송신은 상기 TB에 대한 상기 초기 또는 새로운 사이드링크 송신인, 것 중 적어도 하나인, 방법.
  20. 제1 디바이스에 있어서,
    제어 회로;
    상기 제어 회로에 설치되는 프로세서; 및
    상기 제어 회로에 설치되고 상기 프로세서에 동작가능하게 커플링되는 메모리를 포함하고,
    상기 프로세서는 상기 메모리에 저장된 프로그램 코드를 실행하여,
    제2 디바이스로의 사이드링크 송신을 위한 사이드링크 리소스 선택 또는 재선택 절차를 수행하되, 상기 사이드링크 리소스 선택 또는 재선택 절차는 선택 윈도우의 시간 지속기간 내에 후보 사이드링크 리소스들로부터 식별된 사이드링크 리소스들의 세트를 도출하거나 결정하기 위해; 및 상기 제2 디바이스의 사이드링크 활성 시간 또는 웨이크업 시간에 근거하여 상기 식별된 사이드링크 리소스들의 세트로부터 제1 사이드링크 리소스를 선택하도록 수행하되,
    상기 제1 사이드링크 리소스는 선택 윈도우의 상기 시간 지속기간 내에 있고; 및
    상기 제1 사이드링크 리소스 상에서 상기 제2 디바이스로의 상기 사이드링크 송신을 수행하는, 제1 디바이스.
KR1020240052946A 2020-01-21 2024-04-19 무선 통신 시스템에서 불연속 수신 동작을 고려하여 디바이스 대 디바이스 리소스 선택을 처리하는 방법 및 장치 KR20240060759A (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US62/964,033 2020-01-21

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020210005913A Division KR20210095056A (ko) 2020-01-21 2021-01-15 무선 통신 시스템에서 불연속 수신 동작을 고려하여 디바이스 대 디바이스 리소스 선택을 처리하는 방법 및 장치

Publications (1)

Publication Number Publication Date
KR20240060759A true KR20240060759A (ko) 2024-05-08

Family

ID=

Similar Documents

Publication Publication Date Title
US11729843B2 (en) Method and apparatus of handling device-to-device resource selection with consideration on discontinuous reception operation in a wireless communication system
CN113225840B (zh) 无线通信系统中监视装置间侧链路控制信号的方法和设备
KR102462362B1 (ko) 무선 통신 시스템에서 사이드링크 불연속 수신을 구성하는 네트워크를 위한 방법 및 장치
EP3855862B1 (en) Method and apparatus for handling logical channel prioritization regarding sidelink discontinuous reception in a wireless communication system
US10440756B2 (en) Techniques for downlink scheduling and uplink scheduling in a shared radio frequency spectrum band
JP2022031847A (ja) 無線通信システムにおけるビーム管理のための方法及び装置
US20220022279A1 (en) Low power operation method of terminal supporting direct communication, and apparatus for the same
RU2636581C2 (ru) Детерминистическое поведение ue для сообщения csi/srs во время drx
CN112312526A (zh) 无线通信系统装置到装置通信监测功率节省的方法和设备
EP2879458A1 (en) Method and apparatus for supporting device-to-device (d2d) discovery in a wireless communication system
CN113259913A (zh) 无线通信系统中装置到装置侧链路传送调度的方法和设备
KR20220082765A (ko) 무선 통신 시스템에서 사이드링크 불연속 수신을 구성하기 위한 방법 및 장치
US11659521B2 (en) Long physical sidelink shared channel format for sidelink communication
CN114630347B (zh) 无线通信系统中用于配置侧链路不连续接收的方法和设备
US20220312389A1 (en) Method and apparatus of handling periodic sidelink resources and discontinuous reception for sidelink communication in a wireless communication system
US20220224497A1 (en) Method and apparatus of handling discontinuous reception and partial sensing for sidelink communication in a wireless communication system
KR20220102583A (ko) 무선 통신 시스템에서 사이드링크 통신을 위한 부분 감지 및 불연속 수신 처리 방법 및 장치
KR20240060759A (ko) 무선 통신 시스템에서 불연속 수신 동작을 고려하여 디바이스 대 디바이스 리소스 선택을 처리하는 방법 및 장치
CN117063601A (zh) 用于侧行链路通信的方法及装置