KR20220102584A - 무선 통신 시스템에서 사이드링크 통신을 위한 불연속 수신 및 부분 감지 처리 방법 및 장치 - Google Patents

무선 통신 시스템에서 사이드링크 통신을 위한 불연속 수신 및 부분 감지 처리 방법 및 장치 Download PDF

Info

Publication number
KR20220102584A
KR20220102584A KR1020220003903A KR20220003903A KR20220102584A KR 20220102584 A KR20220102584 A KR 20220102584A KR 1020220003903 A KR1020220003903 A KR 1020220003903A KR 20220003903 A KR20220003903 A KR 20220003903A KR 20220102584 A KR20220102584 A KR 20220102584A
Authority
KR
South Korea
Prior art keywords
sidelink
sensing
resource
timing
duration
Prior art date
Application number
KR1020220003903A
Other languages
English (en)
Inventor
밍-체 리
리-치 쩡
춘-웨이 황
Original Assignee
아서스테크 컴퓨터 인코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아서스테크 컴퓨터 인코포레이션 filed Critical 아서스테크 컴퓨터 인코포레이션
Publication of KR20220102584A publication Critical patent/KR20220102584A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0078Timing of allocation
    • H04L5/0085Timing of allocation when channel conditions change
    • H04W72/0406
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W74/00Wireless channel access
    • H04W74/08Non-scheduled access, e.g. ALOHA
    • H04W74/0808Non-scheduled access, e.g. ALOHA using carrier sensing, e.g. carrier sense multiple access [CSMA]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/02Selection of wireless resources by user or terminal
    • H04W72/1242
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/12Wireless traffic scheduling
    • H04W72/1263Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/50Allocation or scheduling criteria for wireless resources
    • H04W72/53Allocation or scheduling criteria for wireless resources based on regulatory allocation policies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/50Allocation or scheduling criteria for wireless resources
    • H04W72/56Allocation or scheduling criteria for wireless resources based on priority criteria
    • H04W72/566Allocation or scheduling criteria for wireless resources based on priority criteria of the information or information source or recipient
    • H04W72/569Allocation or scheduling criteria for wireless resources based on priority criteria of the information or information source or recipient of the traffic information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/10Connection setup
    • H04W76/14Direct-mode setup
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • H04W76/23Manipulation of direct-mode connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • H04W76/27Transitions between radio resource control [RRC] states
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • H04W76/28Discontinuous transmission [DTX]; Discontinuous reception [DRX]

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

부가적인 센싱으로 인한 잠재적인 레이턴시를 줄이고 리소스 활용 효율을 개선하기 위해 사이드링크 통신을 위한 불연속 수신 및 부분 센싱을 처리하는 방법 및 장치. 제 1 디바이스는 적어도 제 2 디바이스, 또는 사이드링크 리소스 풀의 제 2 디바이스에 사이드링크 통신을 수행하고, 타이밍에 사이드링크 데이터에 대한 리소스 선택을 수행하도록 트리거할 수 있다. 제 1 디바이스는 제 2 디바이스의 사이드링크 온-듀레이션 활성 시간 이전에 제 1 연속적인 센싱 지속기간 동안 센싱을 수행할 수 있고, 사이드링크 자원들의 세트로부터 제 1 사이드링크 자원을 결정하거나 선택할 수 있으며, 제 1 디바이스는 제 1 연속 센싱 지속기간의 적어도 센싱 결과에 기초하여 사이드링크 리소스들의 세트를 유도하거나 결정할 수 있고, 사이드링크 데이터를 제 2 디바이스에 전송하기 위해 제 1 사이드링크 리소스에 대해 제 1 사이드링크 전송을 수행할 수 있다.

Description

무선 통신 시스템에서 사이드링크 통신을 위한 불연속 수신 및 부분 감지 처리 방법 및 장치{METHOD AND APPARATUS OF HANDLING DISCONTINUOUS RECEPTION AND PARTIAL SENSING FOR SIDELINK COMMUNICATION IN A WIRELESS COMMUNICATION SYSTEM}
본 출원은 2021년1월13일에 출원된, 미국 가출원 일련 번호 63/137,103호에 대한 우선권 및 이익을 주장하며, 그 출원은 참조로써 본 출원에 완전히 통합된다.
본 개시는 일반적으로 무선 통신 네트워크에 관한 것으로, 특히, 사이드링크 통신을 위한 불연속 수신 및 부분 센싱을 처리하기 위한 방법 및 디바이스에 관한 것이다.
모바일 통신 디바이스를 오가는 대용량 데이터의 통신에 대한 수요가 급격히 증가하면서, 종래 모바일 음성 통신 네트워크들은 IP(Internet Protocol) 데이터 패킷들로 통신하는 네트워크들로 진화하고 있다. 이러한 IP 데이터 패킷 통신은 음성 IP(Voice over IP), 멀티미디어, 멀티캐스트 및 수요에 의한(on-demand) 통신 서비스를 모바일 통신 디바이스의 사용자에게 제공할 수 있다
예시적인 네트워크 구조로는 E-UTRAN(Evolved Universal Terrestrial Radio Access Network)이 있다. E-UTRAN 시스템은 높은 데이터 전송률(throughput)을 제공하여 상술한 음성 IP 및 멀티미디어 서비스를 구현할 수 있다. 차세대(예를 들어, 5G)용 새로운 무선 기술이 현재 3GPP 표준 단체에서 논의되고 있다. 따라서, 3GPP 표준의 현재 본문에 대한 변경안이 목하 제출되고 있으며 3GPP 표준을 진화시키고 완결하도록 고려되고 있다.
추가 센싱으로 인한 잠재적 대기 시간을 줄이고 리소스 활용 효율성을 개선하기 위해 사이드링크 통신을 위한 불연속 수신 및 부분 센싱을 처리하기 위한 방법과 디바이스가 제공된다.
일 실시예에서, 제1디바이스의 방법은 사이드링크 리소스 풀에서 적어도 제2디바이스에 대해 사이드링크 통신을 수행하고, 제1디바이스가 타이밍에 사이드링크 데이터에 대한 리소스 선택을 수행하도록 트리거하는 단계를 포함한다. 제1디바이스는 제2디바이스의 사이드링크 온-듀레이션 활성 시간 이전에 제1연속적인 센싱 기간 동안 센싱을 수행한다. 제1디바이스는 사이드링크 리소스들의 세트로부터 제1사이드링크 리소스를 결정/선택하고, 사이드링크 리소스들의 세트는 적어도 제1연속 센싱 지속 기간에서의 센싱 결과에 기초하여 유도되거나 결정된다. 제1디바이스는 사이드링크 데이터를 제2디바이스로 전송하기 위해 제1사이드링크 리소스에 대해 제1사이드링크 전송을 수행한다.
도 1은, 본 발명의 실시예에 따른, 무선 통신 시스템의 도면을 보여준다.
도 2는, 본 발명의 실시예에 따른, (AN(Access Network)로도 알려진) 송신기 시스템 및 (사용자 장비 또는 UE라고도 알려진) 수신기의 블록도이다.
도 3은, 본 발명의 실시예에 따른, 통신 시스템의 기능 블록도이다.
도 4는, 본 발명의 실시예에 따른, 도 3의 프로그램 코드의 기능 블록도이다.
도 5는 R1-2007615의 도 4의 재현이며, (SCI에 표시된) 비주기적 예약은 모니터링될 수 없음을 보여준다.
도 6은 R1-2007615의 도 5의 재현이며, 비주기적 트래픽에 대한 확장된 부분 센싱 윈도우를 보여준다.
도 7은 R1-2007688의 도 4의 재현이며, 추가 센싱 윈도우: 단기 부분 센싱 윈도우를 보여준다.
도 8은 R1-2008189의 도 1의 재현이며, 기간 내 및 기간 간 (intra- and cross-period) 예약을 위한 부분 센싱을 보여준다.
도 9는 R1-2009072의 도 1 및 도 2의 재현이며, 도 1은 LTE 동작을 따르는 부분 센싱을 보여주고 도 2는 (트래픽의 비주기적 특성을 고려한) NR을 위한 부분 센싱을 보여준다.
도 10은 R1-2009272의 도 2의 재현이며, 후속 재평가를 포함하는 랜덤 선택 수행을 보여준다.
도 11은 R1-2009272의 도 3의 재현이며, 리소스 선택 트리거 이후의 센싱 수행을 보여준다.
도 12는, 본 발명의 실시예에 따른, 다중 후보 리소스를 포함하는 후보 리소스 집합을 가진 UE를 보여준다.
도 13은, 본 발명의 실시예에 따른, UE가 사이드링크 활성 시간에 부분 센싱을 수행함으로써 사이드링크 비활성 시간에 센싱 결과를 획득할 수 있는 방법을 보여준다.
도 14a 및 도 14b는, 본 발명의 실시예에 따른, 예를 들어, 시간 구간에서 추가 센싱 지속기간 동안 추가 센싱을 수행(하기 시작)하는, 예를 들어, 슬롯n에서 사이드링크 데이터에 대해 리소스 센싱 (및 선택)을 트리거하는 UE를 보여준다.
도 15a는 본 발명의 실시예에 따라 제1UE가 슬롯(220)에서 리소스 센싱 및 선택을 트리거할 수 있는 경우를 도시한다.
도 15b는 본 발명의 실시예에 따라, 제1UE가 슬롯(210)에서 리소스 센싱 및 선택을 트리거할 수 있는 반면, 슬롯[210, 219]에서 추가 센싱을 수행하지 않는 경우를 도시한다.
도 15c는 본 발명의 실시예에 따라, 제1UE가 리소스 센싱 및 선택을 수행하도록 트리거할 때 추가 센싱을 수행하기 시작할 수 있는 경우를 도시한다.
도 15d는 본 발명의 실시예에 따른, 연속 슬롯의 세트가 연속 슬롯의 특정 값인 경우를 도시한다.
도 16은 본 발명의 실시예에 따른, 적어도 제2디바이스에 대한 사이드링크 통신을 수행하는 제1디바이스의 방법의 흐름도이다.
도 17은 본 발명의 실시예들에 따른, 사이드링크 리소스 풀에서 적어도 제2디바이스에 대해 사이드링크 통신을 수행하는 제1디바이스의 방법의 흐름도이다.
여기에 기술된 발명은 하기 예시적인 무선 통신 시스템 및 디바이스에 적용되거나 구현될 수 있다. 또한 본 발명은 주로 3GPP 아키텍처 참조 모델의 맥락에서 기술된다. 그러나, 개시된 정보로, 당업자는 3GPP2 네트워크 아키텍처 및 다른 네트워크 아키텍처에서 본 발명의 측면을 사용 및 구현하기 위해 쉽게 변경할 수 있을 것으로 이해된다.
하기 예시적인 무선 통신 시스템 및 디바이스는 방송 서비스를 지원하는 무선 통신 시스템을 채용한다. 무선 통신 시스템은 광범위하게 배치되어 음성, 데이터, 등과 같은 다양한 유형의 통신을 제공한다. 이 시스템은 CDMA(code division multiple access), TDMA(time division multiple access), OFDMA(orthogonal frequency division multiple access), 3GPP LTE(Long Term Evolution) 무선 액세스, 3GPP LTE-A 또는 LTE-어드밴스드(LTE-Advanced) 무선 액세스, 3GPP2 UMB(Ultra Mobile Broadband), WiMax, 3GPP NR(New Radio) 무선 액세스, 또는 다른 변조기법을 기반으로 할 수 있다.
특히, 하기 예시적인 무선 통신 시스템 디바이스들은 본 명세서에서 3GPP로 지칭되는 "제3세대 파트너십 프로젝트(3rd Generation Partnership Project)"로 명명된 컨소시엄에 의해 제안되는 표준 같은 하기 열거된 것들을 포함하는 하나 이상의 표준들을 지원하도록 설계될 수 있다: [1] 3GPP TS 36.213 V16.4.0 (2020-12), "3GPP TSG RAN; E-UTRA 물리적 계층 절차 (릴리스 16)"; [2] 3GPP TS 38.214 V16.4.0 (2020-12), "3GPP TSG RAN; 데이터용 NR 물리적 계층 절차 (릴리스 16)"; [3] 3GPP TS 38.213 V16.4.0 (2020-12), "3GPP TSG RAN; 제어용NR 물리적 계층 절차 (릴리스 16)"; [4] 3GPP TS 38.212 V16.4.0 (2020-12), "3GPP TSG RAN; NR 멀티플렉싱 및 채널 코딩 (릴리스 16)"; [5] 3GPP TS 38.321 V16.3.0 (2020-12), "3GPP TSG RAN; NR MAC(Medium Access Control) 프로토콜 사양 (릴리스 16)"; [6] RP-202846, "WID 개정: NR 사이드링크 향상"; [7] 3GPP TSG RAN WG1 #103-e v0.2.0의 초안보고서(온라인 회의, 2020년10월26-11월13일); [8] R2-2100001, "3GPP TSG RAN2#112-e 회의 보고서, Online"; [9] R1-2007615, "전력 소비를 줄이기 위한 사이드링크 리소스 할당", 화웨이(Huawei), 하이실리콘(HiSilicon); [10] R1-2007688, "사이드링크 전력 절감을 위한 리소스 할당", 비보(vivo); [11] R1-2008189, "전력 절감을 위한 리소스 할당에 대하여", 삼성(Samsung); [12] R1-2009072, "전력 절감을 위한 리소스 할당 메커니즘", 에릭슨(Ericsson); 및 [13] R1-2009272, "사이드링크를 위한 전력 절감", 퀄컴(Qualcomm Incorporated). 위에서 열거된 표준 및 문서들은 그 전체가 참조로써 명시적으로 그리고 완전히 여기에 통합된다.
도 1은 본 발명의 일 실시예에 따른 다중 액세스 무선 통신 시스템을 보여준다. AN(100)은 다중 안테나 그룹을 포함하는데, 하나는 104 및 106을 포함하고, 다른 하나는 108 및 110을 포함하며, 또 다른 하나는112 및 114를 포함한다. 도 1에서, 각각의 안테나 그룹에 대해 2개의 안테나만이 도시되었지만, 각 안테나 그룹에 대해 더 적거나 더 많은 안테나가 활용될 수도 있다. AT(Access Terminal, 116)는 안테나(112, 114)와 통신하며, 안테나(112, 114)는 포워드(forward) 링크(120)를 통해 AT(116)에게 정보를 송신하고 리버스(reverse) 링크(118)를 통해 AT(116)로부터 정보를 수신한다. AT(122)는 안테나(106, 108)와 통신하며, 안테나(106, 108)는 포워드 링크(126)을 통해 AT(122)로 정보를 송신하고 리버스 링크(124)를 통해 AT(122)로부터 정보를 수신한다. FDD 시스템에서, 통신 링크들(118, 120, 124, 126)은 통신을 위한 상이한 주파수들을 사용할 수 있다. 예를 들면, 포워드 링크(120)는 리버스 링크(119)가 사용하는 주파수와 다른 주파수를 사용할 수도 있다.
각각의 안테나 그룹 및/또는 통신하도록 설계된 영역은 AN의 섹터(sector)로 통상 지칭된다. 해당 실시예에서, 안테나 그룹들 각각은 AN(100)에 의해 커버(cover)되는 영역의 섹터에서 AT와 통신하도록 설계될 수 있다.
포워드 링크(120, 126)를 통한 통신에서, AN(100)의 송신 안테나들은 상이한 AT(116, 122)에 대한 포워드 링크들의 SNR(signal-to-noise ratio)를 개선하기 위해 빔포밍(beamforming)을 활용할 수도 있다. 또한, 커버리지 내에 랜덤하게 산재된 AT들로 송신하기 위해 빔포밍을 사용하는 AN는 일반적으로 단일 안테나를 통해 AT들에게 송신하는 AN보다 인접 셀들 내의 액세스 터미널들에 대한 간섭을 덜 유발할 수 있다.
AN은 터미널들과 통신하는 데 사용되는 고정국(fixed station) 또는 기지국(base station)이 될 수도 있으며, 또한 액세스 포인트, 노드 B, 기지국, 향상된 기지국(enhanced base station), eNodeB, 또는 다른 용어로 지칭될 수도 있다. AT는 UE(User Equipment), 무선 통신 디바이스, 터미널, 액세스 터미널 또는 다른 용어로 지칭될 수도 있다.
도 2는 MIMO 시스템(200)에서 송신기 시스템(210) (AN로도 알려짐) 및 수신기 시스템(250) (AT 또는 UE로도 알려짐)의 일 실시예의 단순화된 블록도이다. 송신기 시스템(210)에서, 다수의 데이터 스트림에 대한 트래픽 데이터는 데이터 소스(212)로부터 송신(TX) 데이터 프로세서(214)에 제공될 수 있다.
일 실시예에서, 각각의 데이터 스트림은 개별 송신 안테나 상으로 송신된다. TX 데이터 프로세서(214)는 코딩된 데이터를 제공하기위해 해당 데이터 스트림에 대해 선택된 특정 코딩 스킴(scheme)에 기초하여, 각각의 데이터 스트림에 대한 트래픽 데이터를 포매팅, 코딩 및 인터리빙한다.
각 데이터 스트림에 대해 코딩된 데이터는 OFDM 기법을 사용하여 파일럿(pilot) 데이터와 멀티플렉싱(multiplexing)될 수도 있다. 파일럿 데이터는 통상적으로 공지(known)의 방법으로 프로세싱된 공지의 데이터 패턴이며, 채널 응답을 추정하기위해 수신기 시스템에 사용될 수 있다. 그리고, 각 데이터 스트림에 대해 멀티플렉싱된 파일럿 및 코딩된 데이터는, 변조 심볼을 제공하기 위해 해당 데이터 스트림에 대해 선택된 특정 변조 스킴(예를 들면, BPSK, QPSK, M-PSK, 또는 M-QAM)에 기초하여 변조(예를 들면, 심볼 맵핑)된다. 각 데이터 스트림에 대한 데이터 속도, 코딩 및 변조는 프로세서(230)에 의해 수행되는 명령어들에 의해 결정될 수도 있다.
그리고, 모든 데이터 스트림들에 대한 변조 심볼들은 TX MIMO 프로세서(220)에 제공되며, TM MIMO 프로세서(220)는 변조 심볼들을 추가적으로 (예를 들면, OFDM을 위해) 프로세싱할 수도 있다. 그리고, TM MIMO 프로세서(220)는 N T 개의 변조 심볼 스트림들을 N T 개의 송신기들(TMTR; 220a 내지 222t)에게 제공한다. 특정 실시예에서, TM MIMO 프로세서(220)는 데이터 스트림들의 심볼들 및 해당 심볼이 송신되고 있는 안테나에게 빔포밍 웨이트(beamforming weight)를 적용한다.
각 송신기(222)는 하나 이상의 아날로그 신호를 제공하도록 각각의 심볼 스트림을 수신 및 프로세싱하고, MIMO 채널 상에서의 전송에 적합하도록 변조된 신호를 제공하도록 해당 아날로그 신호를 추가로 컨디셔닝(예를 들면, 증폭, 필터링 및 업컨버팅(upconverting))한다. 그리고, 송신기들(222a 내지 222t)로부터의 N T 개의 변조된 신호들은 N T 개의 안테나들(224a 내지 224t)로부터 각각 송신될 수 있다.
수신기 시스템(250)에서, 송신된 변조 신호들은 NR개의 안테나(252a 내지 252r)에 의해 수신되고, 각 안테나(252)에서 수신된 신호는 각 수신기(RCVR, 254a 내지 254r)로 공급될 수 있다. 각 수신기(254)는 개별 수신 신호를 (예를 들어, 필터링, 증폭 및 하향 변환) 처리하고, 처리된 신호를 디지털로 변환하여 샘플을 제공하며, 해당 "수신" 심볼 스트림을 공급하도록 샘플들을 추가 처리하기도 한다.
그런 다음 RX 데이터 프로세서(260)는 특별한 수신기 처리 기법에 기반한 N R 개의 수신기들(254)에서 출력된 N R 개의 수신 심볼 스트림을 수신 및 처리하여 N T 개의 "검출된" 심볼 스트림을 공급한다. 이후 RX 데이터 프로세서(260)는 데이터 스트림에 대한 트래픽 데이터를 복구하기 위해 각 검출된 심볼 스트림을 복조, 디인터리빙 및 복호화한다. RX 데이터 프로세서(260)에 의한 처리는 송신기 시스템(210)에서 TX MIMO 프로세서(220) 및 TX 데이터 프로세서(214)에 의해 수행된 것과 상호 보완적이다.
프로세서(270)는 (하기 참조) 어떤 프리코딩 행렬을 사용할 지를 주기적으로 결정한다. 프로세서(270)는 행렬 인덱스부와 랭크값부를 포함하는 역방향 링크 메시지를 작성한다.
역방향 링크 메시지는 통신 링크 및/또는 수신된 데이터 스트림에 관한 다양한 유형의 정보를 포함할 수 있다. 이후 역방향 링크 메시지는 데이터 소스(236)로부터 다수의 데이터 스트림에 대한 트래픽 데이터를 수신하는 TX 데이터 프로세서(238)에 의해 처리되며, 변조기(280)에 의해 처리되며, 송신기들(254a 내지 254r)에 의해 컨디셔닝되고, 송신기 시스템(210)으로 다시 전송된다.
송신기 시스템(210)에서, 수신기 시스템(250)에 의해 전송된 역방향 링크 메시지를 추출하기 위해 수신기 시스템(250)으로부터 변조된 신호는 안테나(224)에 의해 수신되고, 수신기(222)에 의해 컨디셔닝되며, 복조기(240)에 의해 복조되고, RX 데이터 프로세서(242)에 의해 처리된다. 그런 다음 프로세서(230)는 빔포밍 가중치를 결정하기 위해 어떤 프리코딩 행렬을 사용할 지 결정하고 그 다음에 추출된 메시지를 처리한다.
메모리(232)는 프로세서(230)을 통해 240 또는 242로부터의 일부 버퍼링/컴퓨팅된 데이터를 일시적으로 저장하거나, 212로부터의 일부 버퍼링된 데이터를 저장하거나, 일부 특정 프로그램 코드를 저장하는 것에 사용될 수 있다. 그리고 메모리(272)는 프로세서(270)을 통해 260으로부터의 일부 버퍼링/컴퓨팅된 데이터를 일시적으로 저장하거나, 236로부터의 일부 버퍼링된 데이터를 저장하거나, 일부 특정 프로그램 코드를 저장하는 것에 사용될 수 있다.
도 3으로 넘어가서, 이 도면은 본 발명의 일 실시예에 따른 통신 디바이스의 단순화된 대체 기능 블록도를 보여준다. 도 3에 도시된 바와 같이, 무선 통신 시스템에서 통신 디바이스(300)는 도 1의 UE들(또는 AT들) (116, 122)을 구현하는 데 사용될 수 있으며, 무선 통신 시스템은 바람직하게는 NR 시스템이다. 통신 디바이스(300)는 입력 디바이스(302), 출력 디바이스(304), 제어회로(306), CPU(308), 메모리(310), 프로그램 코드(312) 및 트랜시버(transceiver) (314)를 포함할 수 있다. 제어회로(306)는 CPU(308)를 통해 메모리(310)내 프로그램 코드(312)를 실행하고, 그렇게 함으로써 통신 디바이스(300)의 동작을 제어한다. 통신 디바이스(300)는 키보드 또는 키패드와 같은 입력 디바이스(302)를 통해 사용자의 신호 입력을 수신할 수 있으며, 모니터 또는 스피커와 같은 출력 디바이스(304)를 통해 이미지 및 소리를 출력할 수 있다. 트랜시버(314)는 무선 신호의 수신 및 전송에 사용되며, 수신된 신호를 제어 회로(306)에 전달하고, 제어 회로(306)에 의해 생성된 신호를 무선으로 출력한다.
도 4는 본 발명의 일 실시예에 따라 도 3에 도시된 프로그램 코드(312)의 단순화된 블록도이다. 본 실시예에서, 프로그램 코드(312)는 애플리케이션층(400), 계층3부(402) 및 계층2부(404)를 포함하고, 계층1부(406)에 결합된다. 계층3부(402)는 일반적으로 무선 리소스 제어를 수행한다. 계층2부(404)는 일반적으로 링크 제어를 수행한다. 계층1부(406)은 일반적으로 물리적 연결을 수행한다.
LTE, LTE-A, 또는 NR 시스템의 경우, 계층2부(404)는 무선 링크 제어(RLC) 계층과 매체 액세스 제어(MAC) 계층을 포함할 수 있다. 계층3부(402)는 무선 리소스 제어(RRC) 계층을 포함할 수 있다.
각 발명에 기술된 다음의 문단, (하위)불릿(bullet), 요점, 동작, 또는 청구범위 중에서 임의의 2개 이상은 논리적으로, 합리적으로, 그리고 적절하게 결합되어 특정 방법을 구성할 수 있다.
다음의 각 발명에 기술된 임의의 문장, 문단, (하위)불릿, 요점, 동작, 또는 청구범위는 특정 방법을 구성하기 위해 독립적으로 및 별도로 구현될 수 있다. 다음의 발명에서 종속성, 예를 들어, "~에 기초한", "보다 구체적으로", 등은 특정한 방법으로 제한하지 않는 단지 하나의 가능한 실시예이다.
TS36.213[1]은 LTE에서 물리적 사이드링크 공유 채널 관련 절차를 명시한다. 사이드링크 리소스를 획득하기 위해, 사이드링크 전송 모드4에 대한 (주기적 기반) 부분 센싱을 명시한다.
****************************** 인용 [1] 시작 ***********************************
14.1.1.6 사이드링크 전송 모드4의 PSSCH 리소스 선택에서 및 사이드링크 전송 모드3의 센싱 측정에서 상위 계층에 보고되는 리소스의 하위집합을 결정하기 위한 UE 절차
사이드링크 전송 모드4에서, 캐리어에 대한 서브프레임 n에서 상위 계층에 의해 요청될 때, UE는 이 절에 기술된 단계에 따라 PSSCH 전송을 위해 상위 계층에 보고될 리소스 집합을 결정해야 한다. 서브 프레임에서 PSSCH 전송을 위해 사용되는 서브 채널의 수_
Figure pat00001
, 리소스 예약 간격_
Figure pat00002
, 및 UE에 의해 연관된 SCI 포맷1로 전송되는 우선순위_
Figure pat00003
의 파라미터들은 모두 상위 계층([8]에 기술됨)에 의해 제공된다.
Figure pat00004
는 14.1.1.4B절에 따라 결정된다.
사이드링크 전송 모드3에서, 캐리어에 대한 서브프레임 n에서 상위 계층에 의해 요청될 때, UE는 이 절에 기술된 단계에 따라 센싱 측정에서 상위 계층에 보고되는 리소스 집합을 결정해야 한다. 파라미터들
Figure pat00005
,
Figure pat00006
Figure pat00007
는 모두 상위 계층에 의해 제공된다([11]에 기술됨).
Figure pat00008
Figure pat00009
=10*SL_RESOURCE_RESELECTION_COUNTER에 의해 결정되며, SL_RESOURCE_RESELECTION_COUNTER은 상위 계층 [11]에 의해 제공된다.
[...]
부분 센싱이 상위 계층에 의해 설정되고 나서 다음 단계가 사용되는 경우:
1) PSSCH 전송을 위한 후보 단일-서브프레임 리소스
Figure pat00010
는 서브프레임
Figure pat00011
에서 서브 채널 x+j (
Figure pat00012
)을 가진
Figure pat00013
개의 인접한 서브 채널의 집합으로 정의된다. UE는 구현에 의해 시간 간격
Figure pat00014
내에서 적어도 Y개의 서브프레임으로 구성되는 서브프레임 집합을 결정해야 하며,
Figure pat00015
Figure pat00016
의 선택은
Figure pat00017
하에서 UE 구현에 달려있고,
Figure pat00018
Figure pat00019
를 위해 상위 계층에 의해 제공되면,
Figure pat00020
이고, 그렇지 않으면
Figure pat00021
이다.
Figure pat00022
의 UE 선택은 지연시간 요구사항을 충족해야 하며
Figure pat00023
는 상위 계층 파라미터 minNumCandidateSF 보다 크거나 같아야 한다. UE는 서브프레임의 결정된 집합 내에서 해당 PSSCH 리소스 풀(14.1.5에 기술됨)에 포함된
Figure pat00024
개의 인접한 서브 채널의 임의의 집합이 하나의 후보 단일-서브프레임 리소스에 해당한다고 가정해야 한다. 후보 단일 서브프레임 리소스의 총 수는
Figure pat00025
로 표시된다.
2) 서브프레임
Figure pat00026
이 1단계에서 서브프레임 집합에 포함되는 경우, 상위 계층 파라미터 gapCandidateSensing의 k번째 비트가 1로 설정되면, UE는 서브프레임
Figure pat00027
를 모니터링해야 한다. UE는 이들 서브프레임에서 디코딩된 PSCCH 및 측정된 S-RSSI에 기초하여 다음 단계에서 동작을 수행해야 한다.
3) 파라미터
Figure pat00028
SL-ThresPSSCH-RSRP-List에서 i번째 SL-ThresPSSCH-RSRP 필드에 의해 표시되는 값으로 설정된다(
Figure pat00029
).
4) 집합
Figure pat00030
는 모든 후보 단일-서브프레임 리소스의 합집합으로 초기화된다. 집합
Figure pat00031
는 빈 집합으로 초기화된다.
5) 다음 조건들을 모두 만족하면 UE는 임의의 후보 단일-서브프레임 리소스
Figure pat00032
를 집합
Figure pat00033
에서 제외해야 한다:
- UE가 서브프레임
Figure pat00034
에서 SCI 포맷 1을 수신하고, 수신된 SCI 포맷 1에서 "리소스 예약" 필드와 "우선순위" 필드가 14.2.1절에 따라 각각 값
Figure pat00035
Figure pat00036
를 표시한다.
- 수신된 SCI 포맷 1에 따른 PSSCH-RSRP 측정값이
Figure pat00037
보다 높다.
- 서브프레임
Figure pat00038
에서 수신된 SCI 포맷 또는 서브프레임(들)
Figure pat00039
에서 수신된 것으로 가정되는 동일 SCI 포맷 1은 14.1.1.4C에 따라
Figure pat00040
(q=1, 2, ..., Q이고 j=0, 1, ...,
Figure pat00041
)와 겹치는 리소스 블록 및 서브프레임의 집합을 결정한다. 여기서,
Figure pat00042
이고
Figure pat00043
(
Figure pat00044
Figure pat00045
서브프레임들 중에서 마지막 서브프레임)인 경우,
Figure pat00046
이고, 그렇지 않으면, Q 1이다.
6) 집합
Figure pat00047
에 남아있는 후보 단일 서브프레임 리소스의 수가
Figure pat00048
보다 작으면,
Figure pat00049
를 3dB 증가시키면서 4단계를 반복한다.
7) 집합
Figure pat00050
에 남아있는 후보 단일 서브프레임 리소스
Figure pat00051
에 대해, 메트릭
Figure pat00052
Figure pat00053
(j는 음이 아닌 정수)로 표현될 수 있는 2단계의 모니터링된 서브프레임의 서브 채널 x+k (
Figure pat00054
)에서 측정된 S-RSSI의 선형 평균으로 정의된다.
8) UE는 가장 작은 메트릭
Figure pat00055
를 가진 후보 단일 서브프레임 리소스
Figure pat00056
를 집합
Figure pat00057
에서 집합
Figure pat00058
로 옮긴다. 이 단계는 집합
Figure pat00059
에서 후보 단일 서브프레임 리소스의 수가
Figure pat00060
보다 커지거나 같아질 때까지 반복된다.
9) UE가 다중 캐리어 상에서 리소스 풀을 사용하여 전송하도록 상위 계층에 의해 설정된 경우, UE는 집합
Figure pat00061
로부터 후보 단일 서브프레임 리소스
Figure pat00062
를 제외해야 하는데, 전송이 동시 전송 캐리어 수의 제한, 지원되는 캐리어 조합의 제한, 또는 RF 복귀 시간 동안의 중단으로 인해 이미 선택된 리소스를 사용하여 다른 캐리어(들)에서 발생한다는 가정하에서 UE가 캐리어의 후보 단일 서브프레임 리소스에서 전송을 지원하지 않는다는 조건이 있다 [10].
UE는 집합
Figure pat00063
를 상위 계층에 보고해야 한다.
******************************* 인용 [1] 끝 ************************************
TS 38.214[2]에서는, NR에서 물리적 사이드링크 공유 채널 관련 절차를 명시한다. 사이드링크 리소스 획득에 대해, 사이드링크 리소스 할당 모드 1 및 사이드링크 리소스 할당 모드 2를 명시한다.
****************************** 인용 [2] 시작 ***********************************
8 물리적 사이드링크 공유 채널 관련 절차
UE는 하나 이상의 사이드링크 리소스 풀을 가진 상위 계층에 의해 설정될 수 있다. 사이드링크 리소스 풀은, 8.1절에 기술된 바와 같이, PSSCH 전송을 위한 것이거나, 8.3절에 기술된 바와 같이, PSSCH 수신을 위한 것일 수 있으며 사이드링크 리소스 할당 모드 1 또는 사이드링크 리소스 할당 모드 2와 연관될 수 있다.
주파수 영역에서, 사이드링크 리소스 풀은 sl-NumSubchannel 인접 서브 채널들로 구성된다. 서브 채널은 sl-SubchannelSize 인접 PRB들로 구성되는데, sl-NumSubchannel sl-SubchannelSize는 상위 계층 파라미터이다.
사이드링크 리소스 풀에 속할 수 있는 슬롯 집합은
Figure pat00064
로 표시되며,
-
Figure pat00065
- 슬롯 인덱스는 서빙 셀의 SFN 0 또는 DFM 0에 해당하는 무선 프레임의 슬롯 #0에 호응하고,
- 집합은 다음 슬롯을 제외하고 모든 슬롯을 포함하고,
- S-SS/PSBCH 블록(S-SSB)이 설정된
Figure pat00066
슬롯들,
-
Figure pat00067
슬롯들, 각 슬롯에서 서빙 셀의 상위 계층 파라미터 tdd-UL-DL-ConfigurationCommon-r16 (제공된다면) 또는 sl-TDD-Configuration-r16 (제공된다면) 또는 수신된 PSBCH의 sl-TDD-Config-r16 (제공된다면)에 따라 Y-th, (Y+1)-th, ..., (Y+X-1)-th OFDM 심볼들 중 적어도 하나가 UL 같이 반정적으로 설정되지 않으며, Y 및 X는 각각 상위 계층 파라미터 sl-StartSymbolsl-LengthSymbols에 의해 설정된다.
- 다음 단계에 의해 결정되는 예약된 슬롯들.
1) 모든 슬롯의 집합에서
Figure pat00068
슬롯 및
Figure pat00069
을 제외한 잔여 슬롯들이 슬롯 인덱스의 오름차순으로 정렬된
Figure pat00070
로 표시된다.
2)
Figure pat00071
(
Figure pat00072
)이고
Figure pat00073
(
Figure pat00074
은 상위 계층에 의해 설정된 비트맵의 길이를 나타냄)인 경우, 슬롯
Figure pat00075
는 예약된 슬롯에 속한다.
- 집합에서 슬롯들은 슬롯 인덱스의 오름차순으로 정렬된다.
UE는 사이드링크 리소스 풀에 배정된 슬롯의 집합을 다음과 같이 결정한다:
- 리소스 풀과 관련된 비트맵
Figure pat00076
이 사용되며, 비트맵의 길이
Figure pat00077
는 상위 계층에 의해 설정된다.
-
Figure pat00078
(
Figure pat00079
)인 경우, 슬롯
Figure pat00080
은 집합에 속한다.
- 집합에서 슬롯들은 잔여 슬롯
Figure pat00081
의 첨자 i가 연속적인 {0, 1, ...,
Figure pat00082
(
Figure pat00083
는 집합에서 잔여 슬롯의 수이다)가 되도록 다시 인덱싱된다.
UE는 사이드링크 리소스 풀에 배정된 리소스 블록의 집합을 다음과 같이 결정한다:
- 리소스 블록 풀은
Figure pat00084
PRB들로 구성된다.
- 서브 채널 m (
Figure pat00085
)은 물리적 리소스 블록 수
Figure pat00086
(
Figure pat00087
)를 가진
Figure pat00088
인접 리소스 블록의 집합으로 구성되는데,
Figure pat00089
Figure pat00090
는 각각 상위 계층 파라미터 sl-StartRB-Subchannel sl-SubchannelSize에 의해 주어진다.
UE는 리소스 풀에서 마지막
Figure pat00091
PRB들을 사용하지 않을 것으로 예상된다.
8.1 물리적 사이드링크 공유 채널을 전송하기 위한 UE 절차
각 PSSCH 전송은 PSCCH 전송과 관련된다.
그 PSCCH 전송은 PSSCH 전송과 관련된 SCI의 제1단계를 운반하고; 관련된 SCI의 제2단계는 PSSCH의 리소스 내에서 운반된다.
UE가 슬롯 n 및 PSCCH 리소스 m에서 PSCCH 리소스 설정에 따라 PSCCH를 통해 SCI 포맷 1-A를 전송하는 경우, 동일 슬롯에서 관련된 PSSCH 전송에 대해
- 하나의 전송 블록은 최대 2개의 계층으로 전송된다;
- 계층 수()는 SCI에서 'Number of DMRS port' 필드에 따라 결정된다;
- PSSCH의 전송을 위한 슬롯 내 연속적인 심볼의 집합은 8.1.2.1절에 따라 결정된다;
- PSSCH의 전송을 위한 인접 리소스 블록의 집합은 8.1.2.2절에 따라 결정된다;
변환 프리코딩은 PSSCH 전송에 대해 지원되지 않는다.
광대역 프리코딩만 PSSCH 전송에 대해 지원된다.
[4, TS38.211]의 8.4.1.1.1절의 DM-RS 안테나 포트
Figure pat00092
는 [5, TS 38.212]의 8.3.1.1-1절의 표8.3.1.1-1에 의해 주어진 MD-RS 포트(들)의 순서에 따라 결정된다.
UE는 SCI 포맷 2-A의 내용을 다음과 같이 설정해야 한다:
- UE는 상위 계층에 의해 표시된 것과 같이 'HARQ process number' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이'NDI' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이 'Source ID' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이 'Destination ID' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이'HARQ feedback enabled/disabled indicator' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이 'Cast type indicator' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이 'CSI request' 필드의 값을 설정해야 한다.
UE는 SCI 포맷 2-B의 내용을 다음과 같이 설정해야 한다:
- UE는 상위 계층에 의해 표시된 것과 같이 'HARQ process number' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이'NDI' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이 'Source ID' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이 'Destination ID' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이'HARQ feedback enabled/disabled indicator' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이 'Zone ID' 필드의 값을 설정해야 한다.
- UE는 상위 계층에 의해 표시된 것과 같이 'Communication range requirement' 필드의 값을 설정해야 한다.
8.1.1 전송 스킴(scheme)
하나의 전송 스킴만이 PSSCH에 대해 정의되고 모든 PSSCH 전송에 대해 사용된다.
PSSCH 전송은 [4, TS 38.211]의 8.2.4절에 정의된 것과 같이 안테나 포트 1000 및 1001로, 최대 2개의 안테나 포트로 수행된다.
8.1.2 리소스 할당
사이드링크 리소스 할당 모드 1에서:
- PSSCH 및 PSCCH 전송에 대해, 동적 그랜트, 설정된 그랜트 유형1 및 설정된 그랜트 유형2가 지원된다. 설정된 그랜트 유형2 사이드링크 전송은 [6, TS 38.213]의 10.3절에 따라 유효한 활성화 DCI에서 SL 그랜트에 의해 반영구적으로 스케줄링된다.
8.1.2.1 시간 영역에서 리소스 할당
UE는 관련된 PSCCH와 동일한 슬롯에서 PSSCH를 송신해야 한다.
시간 영역에서 최소 리소스 할당 단위는 슬롯이다.
UE는, 다음의 제한 사항에 따라, 슬롯 내에서 연속된 심볼로 PSSCH를 송신해야 한다:
- UE는 사이드링크용으로 설정되지 않은 심볼로 PSSCH를 전송하지 않아야 한다. 심볼은 상위 계층 파라미터 startSLsymbolslengthSLsymbols에 따라 사이드링크용으로 설정되는데, startSLsymbols는 사이드링크용으로 설정된 lengthSLsymbols 연속 심볼의 첫번째 심볼의 심볼 인덱스이다.
- 슬롯 내에서, PSSCH 리소스 할당은 심볼 startSLsymbols+1에서 시작한다.
- PSFCH가 이 슬롯에 설정된 경우, UE는 PSFCH에 의해 사용하도록 설정된 심볼에서 PSSCH를 송신하지 않아야 한다.
- UE는 사이드링크용으로 설정된 마지막 심볼에서 PSSCH를 전송하지 않아야 한다.
- PSFCH가 이 슬롯에 설정된 경우, UE는 PSFCH에 의해 사용하도록 설정된 심볼 바로 앞의 심볼에서 PSSCH를 송신하지 않아야 한다.
...
8.1.2.2 주파수 영역에서 리소스 할당
주파수 영역에서 리소스 할당 단위는 서브 채널이다.
사이드링크 전송을 위한 서브 채널 배정은 관련 SCI에서 "주파수 리소스 배정" 필드를 사용하여 결정된다.
사이드링크 전송을 위한 가장 낮은 서브 채널은 연관된 PSCCH의 가장 낮은 PRB가 송신되는 서브 채널이다.
PSCCH에 의해 스케줄링된 PSSCH가 PSCCH를 포함하는 리소스와 중첩되는 경우, PSSCH를 스케줄링한 PSCCH와 연관된 PSCCH DM-RS의 합집합에 대응하는 리소스는 PSSCH에 대해 가용하지 않다.
[...]
8.1.4 사이드링크 리소스 할당 모드 2의 PSSCH 리소스 선택에서 상위 계층에 보고되는 리소스의 하위집합을 결정하기 위한 UE 절차
리소스 할당 모드 2에서, 상위 계층은 상위 계층이 PSSCH/PSCCH 전송을 위한 리소스를 선택할 리소스의 하위집합을 결정하도록 UE에 요청할 수 있다. 이 절차를 트리거하기 위해, 슬롯 n에서, 상위 계층은 이러한 PSSCH/PSCCH 전송을 위해 다음 파라미터를 제공한다:
- 리소스가 보고되는 리소스 풀
- LI 우선순위,
Figure pat00093
;
- 잔여 패킷 지연 버짓(budget);
- 슬롯에서 PSSCH/PSCCH 전송을 위해 사용되는 서브 채널의 수,
Figure pat00094
;
- 선택적으로, 리소스 예약 간격,
Figure pat00095
, (msec).
- 상위 계층이 재평가 또는 선점 절차의 일부로 PSSCH/PSCCH 전송용 리소스를 선택할 리소스의 하위집합을 결정하도록 상위계층이 UE에 요청하는 경우, 상위 계층은 재평가 대상이 될 수 있는 리소스의 집합
Figure pat00096
과 선점 대상이 될 수 있는 리소스의 집합
Figure pat00097
을 제공한다.
- 슬롯
Figure pat00098
-
Figure pat00099
전후에 상위 계층에 의해 요청되는 리소스의 하위집합을 결정하는 것은 UE의 구현에 달려있으며,
Figure pat00100
Figure pat00101
Figure pat00102
중에서 최소 슬롯 인덱스를 가진 슬롯이고,
Figure pat00103
Figure pat00104
와 동일하며,
Figure pat00105
은 표8.1.4-2의 슬롯에서 정의되고,
Figure pat00106
은 SL BWP의 SCS 설정이다.
다음 상위 계층 파라미터는 이 절차에 영향을 준다:
- sl-SelectionWindowList: 내부 파라미터
Figure pat00107
Figure pat00108
의 주어진 값에 대해 상위 계층 파라미터 sl-SelectionWindowList에서의 해당 값으로 설정된다.
- sl-ThresPSSCH-RSRP-List: 이 상위 계층 파라미터는 각 조합
Figure pat00109
에 대한 RSRP 임계치를 제공하며,
Figure pat00110
는 수신된 SCI 포맷 1-A의 우선순위 필드 값이고
Figure pat00111
는 리소스 선택 UE의 전송 우선순위이다; 이 절차의 주어진 호출에 대해서,
Figure pat00112
.
- sl-RS-ForSensing는 8.4.2.1절에 정의된 바와 같이 UE가 PSSCH-RSRP 또는 PSCCH-RSRP 측정을 사용할 지 선택한다.
- sl-ResourceReservePeriodList
- sl-SensingWindow: 내부 파라미터
Figure pat00113
sl-SensingWindow (msec)에 해당하는 슬롯 수로 정의된다.
- sl-TxPercentageList: 주어진
Figure pat00114
에 대한 내부 파라미터
Figure pat00115
는 백분율에서 비율로 변환된 sl-TxPercentageList (
Figure pat00116
)로 정의된다
- sl-PreemptionEnable: sl-PreemptionEnable이 제공되고, 'enabled'와 같지 않으면, 내부 파라미터
Figure pat00117
는 상위 계층 제공 파라미터sl-PreemptionEnable로 설정된다.
리소스 예약 간격
Figure pat00118
는, 제공되는 경우에, msec 단위에서 논리 슬롯 단위로 변환되어, 8.1.7절에 따라
Figure pat00119
가 된다.
표기법:
Figure pat00120
는 사이드링크 리소스 풀에 속할 수 있는 슬롯 집합을 나타내며 8절에 정의되어 있다.
Figure pat00121
는 사이드링크 리소스 풀에 속하는 슬롯 집합을 나타내며 8절에 정의되어 있다.
다음 단계가 사용된다:
1) 전송
Figure pat00122
를 위한 후보 단일 슬롯 리소스는 슬롯
Figure pat00123
의 서브 채널 x+j를 갖는
Figure pat00124
인접 서브 채널의 집합으로 정의되며,
Figure pat00125
이다. UE는 시간 간격
Figure pat00126
내 해당 리소스 풀에 포함되는
Figure pat00127
인접 서브 채널의 임의의 집합이 하나의 후보 단일 슬롯 리소스에 해당한다고 가정해야 하며, 여기서
-
Figure pat00128
의 선택은
Figure pat00129
Figure pat00130
하에서 UE 구현에 달려 있으며,
Figure pat00131
는 표8.1.4-2의 슬롯에 정의되어 있고
Figure pat00132
는 SL BWP의 SCS 설정이다;
-
Figure pat00133
이 (슬롯 내) 잔여 패킷 지연 버짓 보다 짧으면,
Figure pat00134
Figure pat00135
(슬롯 내) 잔여 패킷 버짓의 조건으로 UE 구현에 달려 있다; 그렇지 않으면
Figure pat00136
는 (슬롯 내) 잔여 패킷 지연 버짓으로 설정된다.
후보 단일 슬롯 리소스의 전체 수는
Figure pat00137
로 표시된다.
2) 센싱 윈도우는 슬롯 범위 [
Figure pat00138
)에 의해 정의되며,
Figure pat00139
는 위에 정의되어 있고
Figure pat00140
는 표8.1.4-1의 슬롯에서 정의되고
Figure pat00141
는 SL BWP의 SCS 설정이다. UE는 자신의 전송이 발생하는 슬롯을 제외하고 센싱 윈도우 내에서 사이드링크 리소스 풀에 속한 슬롯을 모니터링해야 한다. UE는 이들 슬롯에서 디코딩된 PSCCH 및 측정된 RSRP에 기반하여 다음 단계에서 동작을 수행해야 한다.
3) 내부 파라미터
Figure pat00142
sl-ThresPSSCH-RSRP-List의 i번째 필드가 나타내는 RSRP 임계치의 해당 값으로 설정되며,
Figure pat00143
이다.
4) 집합
Figure pat00144
는 모든 후보 단일 슬롯 리소스의 집합으로 초기화된다.
5) UE는 다음 조건을 모두 만족하는 경우 집합
Figure pat00145
에서 임의의 후보 단일 슬롯 리소스
Figure pat00146
를 제외해야 한다:
- 2단계에서 UE가 슬롯
Figure pat00147
을 모니터링하지 않았다.
- 상위 계층 파라미터 sl-ResourceReservePeriodList에 의해 허용된 주기성 값 및 'Resource reservation period' 필드가 해당 주기성 값으로 설정되고 이 슬롯에 있는 리소스 풀의 모든 서브채널을 나타내는 슬롯
Figure pat00148
에서 수신된 가상의 SCI 포맷 1-A에 대해, 6단계의 조건 c가 충족된다.
6) UE는 다음 조건을 모두 만족하는 경우 집합
Figure pat00149
에서 임의의 후보 단일 슬롯 리소스
Figure pat00150
를 제외해야 한다:
a) UE는 슬롯
Figure pat00151
에서 SCI 포맷 1-A를 수신하고, 수신된 SCI 포맷 1-A에서 'Resource reservation period' 필드(있는 경우) 및 'Priority' 필드가 [6, TS 38.213]의 16.4절에 따라 각각 값
Figure pat00152
Figure pat00153
를 나타낸다;
b) 수신된 SCI 포맷 1-A에 대해 8.4.2.1절에 따라, 수행된 RSRP 측정값이
Figure pat00154
보다 높다;
c) 슬롯
Figure pat00155
에서 수신된 SCI 포맷 또는, 'Resource reservation period' 필드가 수신된 SCI 포맷 1-A에 있는 경우에만, 슬롯
Figure pat00156
에 수신된 것으로 가정되는 동일 SCI 포맷은 8.1.5절에 따라
Figure pat00157
(q=1, 2, ..., Q and j=0, 1, ...,
Figure pat00158
)와 겹치는 리소스 블록과 슬롯의 집합을 결정한다. 여기서,
Figure pat00159
는8.1.7절에 따라 논리 슬롯의 단위로 변환된
Figure pat00160
이고,
Figure pat00161
Figure pat00162
인 경우,
Figure pat00163
, 슬롯 n이 집합
Figure pat00164
에 속하는 경우,
Figure pat00165
, 그렇지 않으면
Figure pat00166
은 집합
Figure pat00167
에 속한 슬롯 n 다음의 첫번째 슬롯이다; 그렇지 않으면
Figure pat00168
이다.
Figure pat00169
은 msec 단위로 변환된 선택 윈도우 크기 T 2 로 설정된다.
7) 집합
Figure pat00170
에 남아있는 후보 단일 슬롯 리소스의 수는
Figure pat00171
보다 작은 경우,
Figure pat00172
는 각 우선순위 값
Figure pat00173
에 대해 3dB만큼 증가되고 절차는 4단계로 계속한다.
UE는 상위 계층에 집합
Figure pat00174
를 보고해야 한다.
집합
Figure pat00175
의 리소스
Figure pat00176
Figure pat00177
의 원소가 아닌 경우, UE는 상위 계층에 리소스
Figure pat00178
의 재평가를 보고해야 한다.
집합
Figure pat00179
의 리소스
Figure pat00180
가 연관된 우선순위
Figure pat00181
를 가진 수신된 SCI 포맷 1-A에 대한 RSRP 측정값과 비교하여 위의 6단계에서 제외되어
Figure pat00182
의 원소가 아니고, 다음 조건들 중 하나를 만족하는 경우, UE는 상위 계층에 리소스
Figure pat00183
의 선점을 보고해야 한다.
- sl-PreemptionEnable 이 제공되고 'enabled'와 같고
Figure pat00184
- sl-PreemptionEnable 이 제공되고 'enabled'와 같지 않고,
Figure pat00185
Figure pat00186
표 8.1.4-1: 서브 캐리어 스페이싱에 따른
Figure pat00187
Figure pat00188
표 8.1.4-2: 서브 캐리어 스페이싱에 따른
Figure pat00189
Figure pat00190
Figure pat00191
8.1.5 SCI 포맷 1-A와 관련된 PSSCH 전송을 위한 슬롯 및 리소스 블록을 결정하기 위한 UE 절차
PSSCH 전송을 위한 슬롯 및 리소스 블록의 집합은 연관된 SCI 포맷 1-A 및 하기와 같이 관련 SCI 포맷 1-A의 'Frequency resource assignment', 'Time resource assignment' 필드를 포함하는 PSCCH 전송에 사용되는 리소스에 의해 결정된다.
'Time resource assignment'는 sl-MaxNumPerReserve가 2일 때 N=1 또는 2 실제 리소스의, sl_MaxNumPerReserve가 3일 때 N = 1 또는 2 또는 3 실제 리소스의 논리적 슬롯 오프셋 표시를 다음과 같이 결정되는 시간 RIV (TRIV) 필드의 형태로 운반한다:
if
Figure pat00192
Figure pat00193
elseif
Figure pat00194
Figure pat00195
else
if
Figure pat00196
Figure pat00197
else
Figure pat00198
end if
end if
여기서 제1리소스는 SCI 포맷 1-A가 수신된 슬롯에 있고,
Figure pat00199
는 제1리소스에 대한 리소스 풀의 논리 슬롯에서 i번째 리소스 시간 오프셋을 나타내며, N 2인 경우,
Figure pat00200
이고, N 3의 경우,
Figure pat00201
,
Figure pat00202
이다.
제1리소스의 시작 서브 채널
Figure pat00203
은 8.1.2.2절에 따라 결정된다. N개의 리소스 각각에 대해 인접하여 할당된 서브 채널의 수_
Figure pat00204
이고, SCI 포맷 1-A가 수신된 슬롯의 리소스를 제외하고, 수신된 SCI 포맷 1-A에 의해 표시된 리소스의 시작 서브 채널 인덱스는 주파수 RIV (FRIV)와 동일한 "주파수 리소스 배당"에서 결정된다.
sl-MaxNumPerReserve 가 2 인 경우
Figure pat00205
sl-MaxNumPerReserve 가 3 인 경우
Figure pat00206
여기서
-
Figure pat00207
는 제2리소스에 대한 시작 서브 채널을 나타낸다
-
Figure pat00208
는 제3 리소스에 대한 시작 서브 채널을 나타낸다
-
Figure pat00209
는 상위 계층 파라미터 sl-NumSubchannel에 따라 공급되는 리소스 풀에서 서브 채널의 수이다
TRIV가 N <sl-MaxNumPerReserve를 나타내는 경우, sl-MaxNumPerReserve에서 N을 뺀 개수의 마지막 리소스에 해당하는 시작 서브 채널 인덱스는 사용되지 않는다.
PSSCH의 전송 기회를 위한 시간 및 주파수 리소스의 한 집합에서 슬롯의 수는
Figure pat00210
에 의해 주어지며, 설정되면
Figure pat00211
= 10*SL_RESOURCE_RESELECTION_COUNTER [10, TS 38.321]이고 그렇지 않으면
Figure pat00212
는 1이다.
슬롯
Figure pat00213
에서 서브 채널의 집합이 선택된 사이드링크 그랜트([10, TS 38.321]에 기술됨)에 해당하는 PSSCH 전송을 위한 시간 및 주파수 리소스로 결정된 경우, 슬롯
Figure pat00214
(
Figure pat00215
)에서 서브 채널의 동일 집합도 동일 사이드링크 그랜트에 해당하는 PSSCH 전송을 위해 결정되며,
Figure pat00216
가 제공된다면 msec의 단위에서 논리 슬롯의 단위로 변환되어 8.1.7절에 따라
Figure pat00217
가 되고,
Figure pat00218
는 8절에 의해 결정된다. 여기서,
Figure pat00219
는 상위 계층에 의해 지시된 리소스 예약 구간이다.
[...]
8.3 물리적 사이드링크 공유 채널 수신을 위한 UE 절차
사이드링크 리소스 할당 모드 1의 경우, PSCCH에서 SCI 포맷 1-A를 검출한 UE는 검출한 SCI 포맷 2-A와 2-B, 및 상위 계층에 의해 설정된 관련 PSSCH 리소스 설정에 따라 PSSCH를 디코딩할 수 있다. UE는 각 PSCCH 리소스 후보에서 둘 이상의 PSCCH를 디코딩하도록 요구되지 않는다.
사이드링크 리소스 할당 모드 2의 경우, PSCCH에서 SCI 포맷 1-A를 검출한 UE는 검출한 SCI 포맷 2-A와 2-B, 및 상위 계층에 의해 설정된 관련 PSSCH 리소스 설정에 따라 PSSCH를 디코딩할 수 있다. UE는 각 PSCCH 리소스 후보에서 둘 이상의 PSCCH를 디코딩하도록 요구되지 않는다.
SCI 포맷 1-A가 UE가 지원하지 않는 MCS 테이블을 표시하는 경우, UE는 해당 SCI 포맷 2-A 및 2-B 또는 SCI 포맷 1-A와 연관된 PSSCH의 어느 것도 디코딩할 필요가 없다.
[...]
8.6 UE PSSCH 준비 절차 시간
사이드링크 동적 그랜트 및 SL 설정 그랜트 유형2 활성화의 경우, 전송 블록에 대한 PSSCH 및 관련된 PSCCH를 위한 사이드링크 할당에서, DM-RS 및 복제된 심볼을 포함하는 제1사이드링크 심볼이, 동적 그랜트를 위한 스케줄링 DCI 또는 SL 설정 그랜트 유형2를 위한 활성화 DCI의 슬롯 오프셋
Figure pat00220
에 의해 정의된 바와 같이, 심볼 L보다 빠르지 않다면, UE는 PSSCH 및 관련된 PSCCH를 송신해야 한다. L은 동적 그랜트를 위해 사이드링크 전송을 스케줄링하거나 SL 설정 그랜트 유형2를 활성화하는 DCI를 운반하는 PDCCH의 마지막 심볼 수신 종료 후
Figure pat00221
를 시작하는 CP를 가진 다음 사이드링크 심볼로 정의된다.
- N 2 는 표8.6-1의 μ에 기반하고, μ는 가장 큰 T proc 의 결과인 (μ DL , μ SL ) 중 하나에 해당하고, μ DL 은 동적 그랜트를 위한 PSSCH를 스케줄링하거나 SL 설정 그랜트 유형2를 활성화하는 DCI를 운반하는 PDCCH가 전송된 다운링크의 서브캐리어 스페이싱에 해당하고 μ SL 은 PSSCH 및 관련 PSCCH가 전송되는 사이드링크 채널의 서브캐리어 스페이싱에 해당하고, k는 [4, TS 38.211]의 4.1절에 정의되어 있다.
- d 2,1 = 1.
그렇지 않으면 UE는 동적 그랜트를 위한 스케줄링 DCI 또는 SL 설정 그랜트 유형 2를 위한 활성화 DCI를 무시할 수 있다.
Figure pat00222
의 값은 정상 및 확장 순환 접두사의 경우에 모두 사용된다.
표 8.6-1: PSSCH 준비 시간
Figure pat00223
사이드링크 리소스 할당 모드1의 경우, 전송 블록의 재전송을 위한 PSSCH 및 관련된 PSCCH를 위한 사이드링크 할당에서, DM-RS 및 복제된 심볼을 포함하는 제1사이드링크 심볼이, 동적 그랜트 또는 SL 설정 그랜트 유형2를 위한 해당 DCI의 "Time resource assignment" 필드에 의해 또는 설정 그랜트 유형1을 위한 sl-TimeResourceCG-Type1에 의해 정의된 바와 같이, 심볼
Figure pat00224
보다 빨리 시작한다고 UE는 기대하지 않는다.
Figure pat00225
은 동일한 전송 블록에 대한 가장 최근 전송에 해당하는 PSFCH 경우의 마지막 심볼의 종료 이후
Figure pat00226
를 시작하는 CP를 갖는 다음 사이드링크 심볼로 정의되며,
Figure pat00227
는 [6, TS 38.213]의 16.5절에 정의되고
Figure pat00228
이다. 그렇지 않으면 UE는 PSSCH의 전송 및 해당 PSCCH의 전송을 건너뛸 수 있다.
******************************* 인용 [2] 끝 ************************************
TS 38.213[3]에서는, NR에서 사이드링크 제어 및 피드백 채널 관련 절차를 명시한다.
****************************** 인용 [3] 시작 ***********************************
16 사이드링크를 위한 UE 절차
SL-BWP-Config는 UE에게 [4, TS 38.211]에 기술된 바와 같이 결정된 뉴머놀로지 및 리소스 그리드와 함께 SL 전송을 위한 BWP(SL BWP)를 제공한다. SL BWP 내의 리소스 풀의 경우, sl-NumSubchannel은 UE에게 다수의 서브채널을 제공하는데, 각 서브채널은 sl-NumSubchannel에 의해 제공되는 다수의 인접 RB를 포함한다. SL BWP에서 제1서브채널의 제1RB는 sl-StartRB-Subchannel에 의해 표시된다. 리소스 풀을 위한 가용 슬롯은 timeresourcepool에서 제공하며 10240ms의 주기로 발생한다. S-SS/PSBCH 블록이 없는 가용 슬롯의 경우, SL 전송은 sl-StartSymbol에 의해 표시되는 제1심볼에서 시작할 수 있고 sl-LengthSymbols에 의해 표시되는 다수의 연속 심볼 내에 있을 수 있다. S-SS/PSBCH 블록이 있는 가용 슬롯의 경우, 제1심볼 및 연속 심볼 수는 미리 결정된다.
UE는 동일 셀의 동일 캐리어에서 동일한 뉴머놀로지를 SL BWP에서 및 활성 UL BWP에서 사용할 것으로 기대한다. 활성 UL BWP 뉴머놀로지가 SL BWP 뉴머놀로지와 다른 경우, SL BWP는 비활성화된다.
[...]
16.4 PSCCH 전송을 위한 UE 절차
SCI 포맷 1-A를 가진 PSCCH 전송의 경우, sl-TimeResourcePSCCH는 슬롯에서 SL 전송에 사용할 수 있는 제2심볼에서 시작하는 리소스 풀의 다수의 심볼을, sl-FreqResourcePSCCH는 관련 PSSCH의 최저 서브채널의 최저 PRB에서 시작하는 리소스 풀의 다수의PRB를 UE에게 제공할 수 있다.
사이드링크 리소스 할당 모드2를 사용하여[6, TS 38.214] SCI 포맷 1-A를 포함한 PSCCH를 전송하는 UE는 다음을 설정한다
- UE가 sl-MultiReserveResource를 제공받는 경우, 상위 계층[11, TS 38.321]에 의해 제공되는 예약 기간에 해당하는 sl-MultiReserveResource의 인덱스로서의 "리소스 예약 기간"
- N개의 가장 작은 슬롯 인덱스
Figure pat00229
(
Figure pat00230
,
Figure pat00231
)를 가진 [11, TS 38.321]에 기술된 상위 계층에 의해 선택된 리소스의 집합
Figure pat00232
로부터 N개의 리소스를 나타내는 [6, TS 38.214]에 기술된 주파수 리소스 배정 필드 및 시간 리소스 배정 필드의 값, 여기서:
-
Figure pat00233
이고,
Figure pat00234
는 슬롯 인덱스
Figure pat00235
(
Figure pat00236
,
Figure pat00237
)를 가진 집합
Figure pat00238
에서 리소스 수이고,
Figure pat00239
sl-MaxNumPerReserve에 의해 제공된다
-
Figure pat00240
리소스의 집합에서, 각 리소스는
Figure pat00241
인접 서브 채널 및 슬롯 집합
Figure pat00242
에서 슬롯에 해당하며,
Figure pat00243
는 슬롯에서 PSSCH/PSCCH 전송에 사용할 수 있는 서브 채널의 수이다
-
Figure pat00244
는 사이드링크 리소스 풀의 슬롯 집합이다 [6, TS 38.214]
-
Figure pat00245
는 SCI 포맷 1-A를 가진 PSCCH가 송신되는 슬롯의 인덱스이다.
사이드링크 리소스 할당 모드1 [6, TS 38.214]를 사용하여 SCI 포맷 1-A를 가진 PSCCH를 송신하는 UE는 다음을 설정한다
- 동적 그랜트에 의해 또는 SL 설정 그랜트에 의해 제공되는 PSCCH/PSSCH 전송을 위해 m번째 리소스에서 전송되는 SCI 포맷 1-A에 대한 주파수 리소스 배정 필드 및 시간 리소스 배정 필드의 값들,
Figure pat00246
이고 M은 동적 그랜트에 의해 제공되는 PSCCH/PSSCH 전송을 위한 리소스의 총 수 또는 SL 설정 그랜트 유형1 또는 SL 설정 그랜트 유형2에 의해 제공되는 기간 내에서 PSCCH/PSSCH 전송을 위한 리소스의 수이며, 다음과 같다:
- 주파수 리소스 배정 필드 및 시간 리소스 배정 필드는 [6, TS 38.214]에 기술된 바와 같이 제m번째 내지 제M번째 리소스를 나타낸다.
SCI 포맷 1-A의 디코딩을 위해, UE는 sl-NumReservedBits에 의해 제공되는 다수의 비트가 임의의 값을 가질 수 있다고 가정할 수 있다.
******************************* 인용 [3] 끝 ************************************
TS 38.212[4]에서는, NR에서 사이드링크 제어 정보를 명시한다.
****************************** 인용 [4] 시작 ***********************************
8.3 PSCCH에서 사이드링크 제어 정보
PSCCH를 통해 운반되는 SCI는 사이드링크 스케줄링 정보를 수송하는 1단계 SCI이다.
8.3.1 1단계 SCI 포맷
아래의 1단계 SCI 포맷 각각에 정의된 필드는 다음과 같이 정보 비트
Figure pat00247
내지
Figure pat00248
에 매핑된다:
각 필드는 설명에 나타나는 순서대로 매핑되는데, 제1필드는 최하위 정보 비트
Figure pat00249
에 매핑되고 각 연속된 필드는 상위 정보 비트에 매핑된다. 각 필드의 최상위 비트는 해당 필드의 최하위 정보 비트에 매핑되며, 예를 들어 제1필드의 최상위 비트는
Figure pat00250
에 매핑된다.
8.3.1.1 SCI 포맷 1-A
SCI 포맷 1-A는 PSSCH 및 PSSCH를 통한 2단계 SCI의 스케줄링에 사용된다
다음 정보는 SCI 포맷 1-A를 통해 전송된다:
- 우선순위 - [12, TS 23.287]의 5.4.3.3절 및 [8, TS 38.321]의 5.22.1.3.1절에 명시된 3비트
- 주파수 리소스 배정 - 상위 계층 파라미터 sl-MaxNumPerReserve의 값이 2로 설정된 경우,
Figure pat00251
비트; 그렇지 않으면, 상위 계층 파라미터sl-MaxNumPerReserve의 값이 3으로 설정된 경우,
Figure pat00252
비트, ([6, TS 38.214]의 8.1.5절에 정의됨)
- 시간 리소스 배정 -상위 계층 파라미터sl-MaxNumPerReserve의 값이 2로 설정된 경우, 5 비트; 그렇지 않으면, 상위 계층 파라미터sl-MaxNumPerReserve가 3으로 설정된 경우, 9 비트 ([6, TS 38.214]의 8.1.5절에 정의됨)
- 리소스 예약 기간 -
Figure pat00253
비트 ([5, TS 38.213]의 16.4절에 정의됨), 여기서,
Figure pat00254
는 상위 계층 파라미터 sl-ResourceReservePeriodList의 항목 수, 상위 계층 파라미터 sl-MultiReserveResource가 설정된 경우; 그렇지 않으면0 비트.
- DMRS 패턴 -
Figure pat00255
비트 ([4, TS 38.211]의 8.4.1.1.2절에 정의됨), 여기서,
Figure pat00256
는 상위 계층 파라미터 sl-PSSCH-DMRS-TimePatternList에 의해 설정된 DMRS 패턴 수
- 2단계 SCI 포맷 - 2 비트 (표8.3.1.1-1에 정의됨)
- Beta_offset 지표 - 2 비트 (상위 계층 파라미터 sl-BetaOffsets2ndSCI 및 표8.3.1.1-2에서 제공됨)
- DMRS 포트 수 - 1 비트 (표8.3.1.1-3에 정의됨)
- 변조 및 코딩 스킴 - 5 비트 ([6, TS 38.214]의 8.1.3절에 정의됨)
- 추가 MCS 테이블 표시기 - 하나의 MCS 테이블이 상위 계층 파라미터 sl-Additional-MCS-Table에 의해 설정된 경우, 1 비트 ([6, TS 38.214]의 8.1.3.1절에 정의됨); 두개의 MCS 테이블이 상위 계층 파라미터 sl- Additional-MCS-Table에 의해 설정된 경우, 2 비트; 그렇지 않으면 0 비트.
- PSFCH 오버헤드 표시 - 상위 계층 파라미터 sl-PSFCH-Period = 2 또는 4인 경우, 1 비트 ([6, TS 38.214]의 8.1.3.2절에 정의됨); 그렇지 않으면 0 비트.
- 리저브드(reserved) - 상위 계층 파라미터 sl-NumReservedBits에 의해 결정되는 다수의 비트, 값을 0로 설정
표 8.3.1.1-1: 2단계 SCI 포맷
Figure pat00257
표 8.3.1.1-2: [5, TS38.213]의 표9.3-2의 인덱스로 Beta_offset 지표 값의 매핑
Figure pat00258
표 8.3.1.1-3: DMRS 포트(들) 수
Figure pat00259
8.3.2 CRC 부착(Attachment)
스크램블링이 수행되지 않는다는 것을 제외하고 7.3.2절에 따라 CRC 부착이 수행된다.
8.3.3 채널 코딩
채널 코딩은 7.3.3절에 따라 수행된다.
8.3.4 전송률 매칭(Rate Matching)
비율 매칭은 7.3.4절에 따라 수행된다.
8.4 PSSCH를 통한 사이드링크 제어 정보
PSSCH를 통해 운반되는 SCI는 사이드링크 스케줄링 정보를 수송하는 2단계 SCI이다.
8.4.1 2단계 SCI 포맷
아래의 2단계 SCI 포맷 각각에 정의된 필드는 다음과 같이 정보 비트
Figure pat00260
내지
Figure pat00261
에 매핑된다:
각 필드는 설명에 나타나는 순서대로 매핑되는데, 제1필드는 최하위 정보 비트
Figure pat00262
에 매핑되고 각 연속된 필드는 상위 정보 비트에 매핑된다. 각 필드의 최상위 비트는 해당 필드의 최하위 정보 비트에 매핑되며, 예를 들어 제1필드의 최상위 비트는
Figure pat00263
에 매핑된다.
8.4.1.1 SCI 포맷 2-A
SCI 포맷 2-A는 PSSCH의 디코딩에 사용되는데, HARQ-ACK 정보가 ACK 또는 NACK를 포함하거나, HARQ-ACK 정보가 NACK만 포함하거나, HARQ-ACK 정보의 피드백이 없을 경우는 HARQ 동작을 포함한다.
다음 정보는 SCI 포맷 2-A를 통해 전송된다:
- HARQ 프로세서 번호 - 4 비트 ([5, TS 38.213]의 16.4절에 정의됨).
- 새로운 데이터 표시기 - 1 비트 ([5, TS 38.213]의 16.4절에 정의됨).
- 이중화 버전 - 2 비트 ([6, TS 38.214]의 16.4절에 정의됨).
- 소스 ID - 8 비트 ([6, TS 38.214]의 8.1절에 정의됨).
- 목적지 ID - 16 비트 ([6, TS 38.214]의 8.1절에 정의됨).
- HARQ 피드백 활성화/비활성화 표시기 - 1 비트 ([5, TS 38.213]의 16.3절에 정의됨).
- 캐스트 유형 표시기 - 2 비트 (표8.4.1.1-1에 정의됨).
- CSI 요청 - 1 비트 ([6, TS 38.214]의 8.2.1절에 정의됨).
표 8.4.1.1-1: 캐스트 유형 표시기
Figure pat00264
8.4.1.2 SCI 포맷 2-B
SCI 포맷 2-B는 PSSCH의 디코딩에 사용되는데, HARQ-ACK 정보가 NACK만 포함하거나, HARQ-ACK 정보의 피드백이 없을 경우는 HARQ 동작을 포함한다.
다음 정보는 SCI 포맷 2-B를 통해 전송된다:
- HARQ 프로세서 번호 - 4 비트 ([5, TS 38.213]의 16.4절에 정의됨).
- 새로운 데이터 표시기 - 1 비트 ([5, TS 38.213]의 16.4절에 정의됨).
- 이중화 버전 - 2 비트 ([6, TS 38.214]의 16.4절에 정의됨).
- 소스 ID - 8 비트 ([6, TS 38.214]의 8.1절에 정의됨).
- 목적지 ID - 16 비트 ([6, TS 38.214]의 8.1절에 정의됨).
- HARQ 피드백 활성화/비활성화 표시기 - 1 비트 ([5, TS 38.213]의 16.3절에 정의됨).
- 영역 ID - 12 비트 ([9, TS 38.331]의 5.8.11절에 정의됨).
- 통신 범위 요구사항 - 4 비트 (상위 계층 파라미터 sl-ZoneConfigMCR-Index에 의해 결정됨).
8.4.2 CRC 부착
스크램블링이 수행되지 않는다는 것을 제외하고 7.3.2절에 따라 CRC 부착이 수행된다.
8.4.3 채널 코딩
채널 코딩은 7.3.3절에 따라 수행된다.
8.4.4 전송률 매칭
SL-SCH를 포함한 PSSCH를 통한 2단계 SCI 전송의 경우,
Figure pat00265
로 표시된 두번째 계층(존재하는 경우)에 대한 복제 이전의 2단계 SCI 전송을 위해 생성된 코딩된 변조 심볼의 수는 다음과 같이 결정된다:
Figure pat00266
...
8.4.5 코딩된 2단계 SCI 비트를 PSSCH로 멀티플렉싱
코딩된 2단계 SCI 비트는 8.2.1절의 절차에 따라 PSSCH로 멀티플렉싱된다.
******************************* 인용 [4] 끝 ************************************
TS 38.321 [5]에서는, NR Uu의 MAC 계층에서 DRX 관련 절차를 명시한다.
******************************* 인용 [5] 시작***********************************
5.7 DRX(Discontinuous Reception)
MAC 엔티티는 MAC 엔티티의 C-RNTI, CI-RNTI, CS-RNTI, INT-RNTI, SFI-RNTI, SP-CSI-RNTI, TPC-PUCCH-RNTI, TPC-PUSCH-RNTI, TPC-SRS-RNTI, 및 AI-RNTI에 대한 UE의 PDCCH 모니터링 활동을 제어하는 DRX 기능성을 포함한 RRC에 의해 구성될 수 있다. DRX 동작을 사용할 때, MAC 엔티티는 이 사양의 다른 절에 있는 요구사항에 따라 PDCCH도 모니터링해야 한다. RRC_CONNECTED에 있을 때, DRX가 설정된 경우, 모든 활성화된 서빙 셀에 대해, MAC 엔티티는 이 절에 명시된 DRX 동작을 사용하여 불연속적으로 PDCCH를 모니터링 할 수 있다; 그렇지 않으면 MAC 엔티티는 TS 38.213 [6]에 명시된 바와 같이 PDCCH를 모니터링 해야 한다.
참고 1: 사이드링크 리소스 할당 모드 1이 RRC에 의해 설정되면, DRX 기능은 설정되지 않는다.
RRC는 다음 파라미터를 설정하여 DRX 동작을 제어한다:
- drx-onDurationTimer: DRX 사이클 시작에서 지속시간;
- drx-SlotOffset: drx-onDurationTimer 시작 전의 지연;
- drx-InactivityTimer: PDCCH가 MAC 엔티티에 대한 새로운 UL 또는 DL을 지시하는 PDCCH 경우 이후의 지속시간;
- drx-RetransmissionTimerDL (브로드캐스트 프로세스를 제외한 DL HARQ 프로세스 당): DL 재전송이 수신될 때까지의 최대 지속시간;
- drx-RetransmissionTimerUL (UL HARQ 프로세스 당): UL 재전송에 대한 그랜트가 수신될 때까지의 최대 지속시간;
- drx-LongCycleStartOffset: Long DRX 사이클 및 Long 및 Short DRX 사이클이 시작하는 서브 프레임을 정의하는 drx-StartOffset;
- drx-ShortCycle (선택사항): Short DRX 사이클;
- drx-ShortCycleTimer (선택사항): UE가 Short DRX 사이클을 따라야 하는 지속시간;
- drx-HARQ-RTT-TimerDL (브로드캐스트 프로세스를 제외한 DL HARQ 프로세스 당): HARQ 재전송을 위한 DL 배정이 MAC 엔티티에 의해 예상되기 전의 최소 지속시간;
- drx-HARQ-RTT-TimerUL (UL HARQ 프로세스 당): UL HARQ 재전송 그랜트가 MAC 엔티티에 의해 예상되기 전의 최소 지속시간;
- ps-Wakeup (선택사항): DCP가 모니터링되지만 검출되지 않은 경우 관련된 drx-onDurationTimer를 시작하는 설정
- ps-TransmitOtherPeriodicCSI (선택사항): DCP가 구성되었지만 관련된 drx-onDurationTimer가 시작되지 않은 경우 drx-onDurationTimer에 의해 표시된 시간 지속기간 동안 PUCCH 상에서 L1-RSRP가 아닌 주기적 CSI를 보고하는 설정;
- ps-TransmitPeriodicL1-RSRP (선택사항): DCP가 구성되었지만 관련된 drx-onDurationTimer가 시작되지 않은 경우 drx-onDurationTimer에 의해 표시된 시간 지속기간 동안 PUCCH 상에서 L1-RSRP가 아닌 주기적 CSI를 전송하는 설정.
MAC 엔티티의 서빙 셀은 별도 DRX 파라미터를 갖는 2개의 DRX 그룹에서 RRC에 의해 설정될 수 있다. RRC가 2차적인 DRX 그룹을 설정하지 않는 경우, 하나의 DRX 그룹만 존재하고 모든 서빙 셀은 하나의 DRX 그룹에 속한다. 2개의 DRX 그룹이 설정되는 경우, 각 서빙 셀은 두 그룹 중 하나에 고유하게 배정된다. 각 DRX 그룹에 대해 별도로 설정되는 DRX 파라미터는 drx-onDurationTimer, drx-InactivityTimer이다. DRX 그룹에 공통인 DRX 파라미터는 drx-SlotOffset, drx-RetransmissionTimerDL, drx-RetransmissionTimerUL, drx-LongCycleStartOffset, drx-ShortCycle (선택사항), drx-ShortCycleTimer (선택사항), drx-HARQ-RTT-TimerDL, 및 drx-HARQ-RTT-TimerUL이다.
DRX 사이클이 설정된 경우, DRX 그룹의 서빙 셀을 위한 활성 시간은 다음 시간을 포함한다:
- DRX 그룹을 위해 설정된 drx-onDurationTimer 또는 drx-InactivityTimer이 실행 중인 동안; 또는
- drx-RetransmissionTimerDL or drx-RetransmissionTimerUL이 DRX 그룹의 임의의 서빙 셀에서 실행 중인 동안; 또는
- ra-ContentionResolutionTimer (5.1.5절에 기술됨) 또는 msgB-ResponseWindow (5.1.4a절에 기술됨)이 실행중인 동안; 또는
- 스케줄링 요청이 PUCCH에 전송되고 보류 중인 동안 (5.4.4절에 기술됨); 또는
- MSC 엔티티의 C-RNTI로 어드레스된 새로운 전송을 지시하는 PDCCH가 경쟁 기반 랜덤 액세스 프리앰블 중 MAC 엔티티에 의해 선택되지 않는 랜덤 액세스 프리앰블에 대한 랜덤 액세스 응답을 성공적으로 수신한 후에 수신되지 않고 있는 동안 (5.1.4절 및 5.1.4a절에 기술됨).
DRX가 설정된 경우, MAC 엔티티는 다음을 수행해야 한다:
1> MAC PDU가 설정된 다운링크 배정에서 수신된 경우:
2> DL HARQ 피드백을 운반하는 해당 전송의 종료 후 제1심볼에서 해당 HARQ 프로세스에 대한 drx-HARQ-RTT-TimerDL를 시작하고;
2> 해당 HARQ 프로세스 동안 drx-RetransmissionTimerDL를 중지한다.
1> MAC PDU가 설정된 업링크 그랜트에서 전송되고 LBT 실패 표시가 하위 계층으로부터 수신되지 않는 경우:
2> 해당 PUSCH 전송의 제1전송(번들 내)의 종료 후 제1심볼에서 해당 HARQ 프로세스에 대한 drx-HARQ-RTT-TimerUL를 시작하고;
2> 해당 PUSCH 전송의 제1전송(번들 내)에서 해당 HARQ 프로세스에 대한 drx-RetransmissionTimerUL를 중지한다.
1> drx-HARQ-RTT-TimerDL이 만료된 경우:
2> 해당 HARQ 프로세스의 데이터가 성공적으로 디코딩되지 않았다면:
3> drx-HARQ-RTT-TimerDL의 만료 후 제1심볼에서 해당 HARQ 프로세스에 대한 drx-RetransmissionTimerDL를 시작한다.
1> drx-HARQ-RTT-TimerUL이 만료된 경우:
2> drx-HARQ-RTT-TimerUL의 만료 후 제1심볼에서 해당 HARQ 프로세스에 대한 drx-RetransmissionTimerUL를 시작한다.
1> DRX 명령 MAC CE 또는 Long DRX 명령 MAC CE가 수신된 경우:
2> 각 DRX 그룹에 대해 drx-onDurationTimer를 중지하고;
2> 각 DRX 그룹에 대해 drx-InactivityTimer 를 중지한다.
1> DRX 그룹에 대한 drx-InactivityTimer이 만료된 경우:
2> Short DRX 사이클이 설정되면:
3> drx-InactivityTimer의 만료 후 제1심볼에서 이 DRX 그룹에 대한 drx-ShortCycleTimer를 시작하거나 다시 시작하고;
3> 이 DRX 그룹에 대해 Short DRX 사이클을 사용한다.
2> 그렇지 않으면:
3> 이 DRX 그룹에 대해 Long DRX 사이클을 사용한다.
1> DRX 명령 MAC CE가 수신된 경우:
2> Shot DRX 사이클이 설정된다면:
3> DRX 명령 MAC CE 수신 종료 후 제1심볼에서 각 DRX 그룹에 대한 drx-ShortCycleTimer를 시작하거나 다시 시작하고;
3> 각 DRX 그룹에 대해 Short DRX 사이클을 사용한다.
2> 그렇지 않으면:
3> 각 DRX 그룹에 대해 Long DRX 사이클을 사용한다.
1> DRX 그룹에 대해 drx-ShortCycleTimer가 만료된 경우:
2> 이 DRX 그룹에 대해 Long DRX 사이클을 사용한다.
1> Long DRX 명령 MAC CE가 수신된 경우:
2> 각 DRX 그룹에 대해 drx-ShortCycleTimer를 중지하고;
2> 각 DRX 그룹에 대해 Long DRX 사이클을 사용한다.
1> Short DRX 사이클이 DRX 그룹에 대해 사용되고, [(SFN Х 10) + 서브프레임 수] modulo (drx-ShortCycle) = (drx-StartOffset) modulo (drx-ShortCycle)인 경우:
2> 서브프레임의 시작부터 drx-SlotOffset 후에 이 DRX 그룹에 대해 drx-onDurationTimer를 시작한다.
1> Long DRX 사이클이 DRX 그룹에 대해 사용되고, [(SFN Х 10) + 서브프레임 수] modulo (drx-LongCycle) = drx-StartOffset인 경우:
2> TS 38.213 [6]의 10.3절에 명시된 바와 같이 활성 DL BWP에 대해 DCP 모니터링이 설정되면:
3> TS 38.213 [6]에 명시된 바와 같이, 하위 계층에서 수신된 현재 DRX 사이클과 관련된 DCP 표시가 drx-onDurationTimer를 시작하도록 지시했다면; 또는
3> 수신된 그랜트/배정/DRX 명령 MAC CE/Long DRX 명령 MAC CE 및 마지막 DCP 경우의 시작에 앞서 4ms까지 전송된 스케줄링 요청을 고려한 활성 시간에, 또는 측정 간격 동안, 또는 MAC 엔티티가 ra-ResponseWindow가 실행 중인 동안(5.1.4절에 명시됨) C-RNTI에 의해 식별된 SpCell의 recoverySearchSpaceId에 의해 지시된 검색 공간에서 PDCCH 전송을 모니터링할 때, 현재 DRX 사이클과 관련된, TS 38.213 [6]에 명시된 바와 같이, 시간 영역에서 모든 DCP 경우(들)이 발생했다면; 또는
3> ps-Wakeuptrue 값으로 설정되고 현재 DRX 사이클과 관련된 DCP 표시가 하위 계층에서 수신되지 않았다면:
4> 서브프레임의 시작에서 drx-SlotOffset 후에 drx-onDurationTimer를 시작한다.
2> 그렇지 않으면:
3> 서브프레임의 시작에서 drx-SlotOffset 후에 이 DRX 그룹에 대해 drx-onDurationTimer를 시작한다.
참고 2: 셀 그룹의 캐리어에 걸쳐 정렬되지 않은 SFN의 경우에, SpCell의 SFN은 DRX 지속기간을 계산하기 위해 사용된다.
1> DRX 그룹이 활성 시간 내에 있는 경우:
2> TS 38.213 [6]에 명시된 바와 같이 이 DRX 그룹의 서빙 셀을 통해 PDCCH를 모니터링하고;
2> PDCCH가 DL 전송을 지시하는 경우:
3> DL HARQ 피드백을 운반하는 해당 전송의 종료 후 제1심볼에서 해당 HARQ 프로세스에 대한 drx-HARQ-RTT-TimerDL를 시작한다;
참고 3: HARQ 피드백이, TS 38.213 [6]에 명시된 바와 같이, 비숫자 k1 값을 나타내는 PDSCH-to-HARQ_feedback 타이밍에 의해 연기되는 경우, DL HARQ 피드백을 보낼 해당 전송 기회는 HARQ-ACK 피드백을 요청하는 나중의 PDCCH에 표시된다.
3> 해당 HARQ 프로세스에 대해 drx-RetransmissionTimerDL 를 중지한다.
3> PDSCH-to-HARQ_feedback 타이밍이 TS 38.213 [6]에 명시된 바와 같이 비숫자 k1 값을 나타내는 경우:
4> 해당 HARQ 프로세스에 대한 PDSCH 전송 후 제1심볼에서 drx-RetransmissionTimerDL를 시작한다.
2> PDCCH가 UL 전송을 나타내는 경우:
3> 해당 PUSCH 전송의 제1전송(번들 내)의 종료 후 제1심볼에서 해당 HARQ 프로세스에 대한 drx-HARQ-RTT-TimerUL를 시작하고;
3> 해당 HARQ 프로세스에 대해 drx-RetransmissionTimerUL를 중지한다.
2> PDCCH가 이 DRX 그룹의 서빙 셀을 통한 새로운 전송(DL 또는 UL)을 나타내는 경우:
3> PDCCH 수신 종료 후 제1심볼에서 이 DRX 그룹에 대한 drx-InactivityTimer를 시작하거나 재시작한다.
2> HARQ 프로세스가 다운링크 피드백 정보를 수신하고 승인이 표시되는 경우:
3> 해당 HARQ 프로세스에 대한 drx-RetransmissionTimerUL를 중지한다.
1> TS 38.213 [6]의 10.3절에 명시된 바와 같이 DCP 모니터링이 활성 DL BWP에 대해 설정된 경우; 및
1> 현재 심볼 n이 drx-onDurationTimer 지속기간 내에서 발생하는 경우; 및
1> 현재 DRX 사이클과 관련된 drx-onDurationTimer이 이 절에 명시된 대로 시작되지 않는 경우:
2> 수신된 그랜트/배정/DRX 명령 MAC CE/Long DRX 명령 MAC CE 및 이 절에 명시된 대로 모든 DRX 활성 시간 조건을 평가할 때 심볼 n 이전 4ms까지 수신된 스케줄링 요청을 고려한 활성 시간에 MAC 엔티티가 있지 않을 경우:
3> TS 38.214 [7]에 정의된 주기적 SRS 및 반영구적 SRS를 송신하지 않으며;
3> PUSCH에서 설정된 반영구적 CSI를 보고하지 않고;
3> ps-TransmitPeriodicL1-RSRPtrue 값으로 설정되지 않으면:
4> PUCCH에서 L1-RSRP인 주기적 CSI를 보고하지 않는다.
3> ps-TransmitOtherPeriodicCSItrue 값으로 설정되지 않으면:
4> PUCCH에서 L1-RSRP가 아닌 주기적 CSI를 보고하지 않는다.
1> 그렇지 않다면:
2> 현재 심볼 n에서, 이 절에 명시된 대로 모든 DRX 활성 시간 조건을 평가할 때 DRX 그룹이 이 DRX 그룹의 서빙 셀(들) 상에서 스케줄링된 그랜트/배정 및 수신된 DRX 명령 MAC CE/Long DRX 명령 MAC CE 및 심볼 n에 앞서 4ms까지 전송된 스케줄링 요청을 고려한 활성 시간에 존재하지 않는다면:
3> 이 DRX 그룹에서 TS 38.214 [7]에 정의된 주기적 SRS 및 반영구적 SRS를 전송하지 않고;
3> 이 DRX 그룹에서 PUCCH에서의 CSI 및 PUSCH에서 설정된 반영구적 CSI를 보고하지 않는다.
2> CSI 마스킹 (csi-Mask)이 상위 계층에 의해 설정된 경우:
3> 현재 심볼 n에서, 이 절에 명시된 바와 같이 모든 DRX 활성 시간 조건을 평가할 때 DRX 그룹의 drx-onDurationTimer이 이 DRX 그룹의 서빙 셀(들)에서 스케줄링된 그랜트/배정 및 심볼 n에 앞서 4ms 까지 수신된 DRX 명령 MAC CE/Long DRX 명령 MAC CE를 고려하여 실행 중이 아닐 경우; 및
4> 이 DRX 그룹에 PUCCH에서의 CSI를 보고하지 않는다.
참고 4: TS 38.213 [6]의 9.2.5절에 명시된 절차에 따라 UE가 PUCCH에서 설정된 CSI를 다른 중첩 UCI(들)와 멀티플렉싱하고 다른 UCI(들)과 멀티플렉싱된 이 CSI가 이 PUCCH가 설정된 DRX 그룹의 DRX 활성 시간 외에 PUCCH 리소스에서 보고되는 경우, 다른 UCI(들)과 멀티플렉싱된 이 CSI를 보고할 지 여부는 UE 구현에 달려있다.
MAC 엔티티가 DRX 그룹의 서빙 셀에서 PDCCH를 모니터링하는 지 여부와 관계없이, MAC 엔티티는 예상되는 경우에 DRX 그룹의 서빙 셀을 통해 HARQ 피드백, PUSCH에서 비주기적 CSI, 및 TS 38.214 [7]에 정의된 비주기적 SRS를 전송한다.
MAC 엔티티는, 완전한 PDCCH 기회(occasion)가 아니라면(예를 들어, 활성 시간이 PDCCH 기회의 중간에 시작하거나 끝난다), PDCCH를 모니터링할 필요가 없다.
******************************* 인용 [5] 끝 ************************************
RP-202846 [6]에서, NR 사이드링크 강화에서의 WID를 명시한다.
****************************** 인용 [6] 시작 ***********************************
3 정당성
3GPP는 LTE 이후 다양한 사용 사례에서 요구되는 UE에서 UE로 직접 통신을 위한 도구로서 사이드링크에 대한 표준을 개발해 왔다. NR 사이드링크에 대한 첫번째 표준은 작업 항목 "NR 사이드링크를 가진 5G V2X"에 의해 Rel-16에서 완료되는데, NR 사이드링크를 포함하는 솔루션이 주로 V2X(Vehicle-to-Everything)용으로 명시되어 있으나 서비스 요구 사항이 충족될 수 있는 경우에는 공공 안전을 위해서도 사용될 수 있다.
한편, NR 사이드링크 강화의 필요성이 확인되었다. V2X 및 공공 안전을 위해, 서비스 요구 사항 및 운영 시나리오는 시간 제약으로 인해 Rel-16에서 완전히 지원되지 않으며, SA 작업은 Rel-17의 일부 강화에서 진행 중인데, 예를 들면 상급 V2X 서비스 - 2단계(FS_eV2XARC_Ph2) 및 5GS의 근접 기반 서비스에 대한 시스템 강화(FS_5G_ProSe)의 3GPP 지원을 위한 아키텍처 강화 같은 것이다. 또한 NR 사이드링크와 관련된 다른 상업적 사용 사례는 NCIS(Network Controlled Interactive Service), MONASTERYEND(Gap Analysis for Railways), REFEC(Enhanced Relays for Energy eFficiency and Extensive Coverage), AVPROD(Audio-Visual Service Production) 같은 여러가지 작업/연구 항목들을 통해 SA WG들에서 고려되고 있다. 이들 사용 사례에 대해 NR 사이드링크의 더 넓은 커버리지를 제공하고 SA WG들에서의 진행 상황에 따라 무선 솔루션을 제공할 수 있기 위하여, TSG RAN에서 NR 사이드링크에 대한 강화를 명시할 필요가 있다.
TSG RAN은 Rel-17에서 NR 사이드링크 강화에 대한 상세한 동기 및 작업 영역을 확인하기 위해 RAN#84에서 논의를 시작했다. RP-192745의 최신 요약을 기반으로, 다음을 포함한 여러가지 동기에 대해 의미 있는 관심이 관찰되었다:
전력 절감은 배터리 제약을 가진 UE가 전력에 효율적인 방식으로 사이드링크 동작을 수행할 수 있도록 한다. Rel-16 NR 사이드링크는 UE가 사이드링크를 동작시킬 때 "always-on"의 가정에 기초하여 설계되었다(예를 들어, 충분한 배터리 용량을 가진 차량에 설치된 UE에만 초점을 둠). Rel-17에서 전력 절감에 대한 솔루션은 V2X 사용 사례에서 취약 도로 사용자들(VRUs) 및 UE에서 전력 소비가 최소화될 필요가 있는 공공 안전과 상업적 사용 사례에서 UE들에 대해 요구된다.
향상된 신뢰성과 감소된 지연시간은 더 넓은 동작 시나리오에서 URLLC 유형 사이드링크 사용 사례 지원을 허용한다. 사이드링크의 시스템 수준 신뢰성 및 지연시간 성능은 무선 채널 상태 및 제공된 부하 같은 통신 조건에 의해 영향을 받으며, Rel-16 사이드링크는 일부 조건(예를 들어, 채널이 비교적 바쁜 경우)에서 높은 신뢰성과 낮은 지연시간을 달성하는데 한계가 있을 것으로 예상된다. 신뢰성을 강화하고 지연시간을 줄일 수 있는 솔루션은 이러한 통신 조건 하에서 낮은 지연시간 및 높은 신뢰성을 요구하는 사용 사례를 계속 제공하기 위해 요구된다.
논의에서 여러가지 작업 영역이 확인되었지만, NR 사이드링크에 대한 3GPP 발전과 관련하여 몇몇 중요한 원칙도 토론되었다. NR 사이드링크의 진화에서 다른 사용 사례를 다룰 때, 중복된 솔루션을 피하고 규모의 경제를 최대화하기 위해 사이드링크의 상용, V2X, 및 긴요 통신 사용처(Critical Communication usage) 사이의 최대 공통성을 달성하기 위해 노력해야 한다. 또한, Rel-17에 도입된 강화는, Rel-17에서 근본적 NR 사이드링크 기능성을 다시 설계하는 대신에, Rel-16에서 명시된 기능성을 기반으로 해야 한다.
4 목적
4.1 SI 또는 핵심 부분 WI 또는 테스트 부분 WI의 목적
이 작업 항목의 목적은 V2X, 공공안전 및 상업적 사용 사례에 대한 NR 사이드링크를 강화할 수 있는 무선 솔루션을 명시하는 것이다.
1. 사이드링크 평가 방법 업데이트: TR 36.843 및/또는 TR 38.840을 재사용하여 절전을 위한 평가 가정 및 성능 메트릭을 정의한다 (RAN#89에서 완료 예정) [RAN1]
- 참고: TR 37.885은 다른 평가 가정 및 성능 메트릭에 재사용된다. 차량 낙하 모델 B 및 안테나 옵션 2는 고속도로 및 도시 그리드(grid) 시나리오에 대한 보다 현실적인 기준점이다.
2. 리소스 할당 강화:
- UE의 전력 소모를 줄이기 위해 리소스 할당을 명시한다 [RAN1, RAN2]
기준점은 Rel-16 NR 사이드링크 리소스 할당 모드 2에 Rel-14 LTE 사이드링크 랜덤 리소스 선택 및 부분 센싱의 원리를 도입하는 것이다.
참고: Rel-14를 기준점으로 삼는 것은 기준점이 적절히 작동할 수 없는 경우에 전력 소비를 줄이는 새로운 솔루션을 도입하는 것을 배제하지 않도록 한다.
이 작업은 사이드링크 DRX의 영향을 (있다면) 고려해야 한다.
(RAN#91 기준) TR37.885에 정의된 PRR 및 PIR 모두를 고려하여 강화된 신뢰성 및 줄어든 지연시간을 위한 모드 2에서 강화안(들)에 대한 솔루션(들)의 구현 가능성 및 이점을 연구한다 [RAN1, RAN2]
UE간 조정은 다음과 같다.
리소스 집합은 UE-A에서 결정된다. 이 집합은 모드 2에서 UE-B로 전송되고, UE-B는 자신의 전송을 위한 리소스 선택에서 이것을 고려한다.
참고: 솔루션은 커버리지 내에서, 부분적 커버리지에서, 및 커버리지 밖에서 동작할 수 있어야 하며 모든 커버리지 시나리오에서 연속적인 패킷 손실을 해결할 수 있어야 한다.
참고: RAN2 작업은 RAN#89 후에 시작된다.
3. 브로드캐스트, 그룹캐스트, 및 유니캐스트 용 사이드링크 DRX [RAN2]
사이드링크에서 온/오프 지속시간을 정의하고 해당 UE 절차를 명시한다
상호 통신하는 UE 간의 사이드링크 DRX 웨이크업 시간 정렬을 목표로 하는 메커니즘을 명시한다
커버리지 내 UE에서 사이드링크 DRX 웨이크업 시간을 Uu DRX 웨이크업 시간과 정렬하는 것을 목표로 하는 메커니즘을 명시한다
******************************* 인용 [6] 끝 ************************************
RAN1 #103-e 미팅 [7]에서, RAN1은 NR V2X에 대한 몇몇 합의를 포함한다.
****************************** 인용 [7] 시작 ***********************************
합의:
· 부분 센싱 기반 RA가 절전 RA 스킴으로 지원된다
o 세부사항은 FFS(For Future Study, 미래 연구 항목)
· 랜덤 리소스 선택이 절전 RA 스킴으로 지원된다
o 임의의 변경 또는 강화는 FFS
o 랜덤 리소스 선택 적용 조건에 대한 것은 FFS
합의:
· R17에서, SL 모드 2 Tx 리소스 풀은 전체 센싱만, 부분 센싱만, 랜덤 리소스 선택만, 또는 이들의 임의 조합(들)을 활성화하도록 (사전)설정될 수 있다
o 사용처, 잠재적 제한, 동일 리소스 풀에서 전체 센싱 및 절전 RA 스킴(들)의 공존을 위해 임의의 강화 또는 조건이 요구되는 지 여부/방법 등을 포함한 세부사항은 FFS
합의:
· 절전 RA 스킴을 위한 CBR 및 CR 기반 혼잡 제어를 추가로 연구한다
o 절전 RA 스킴에 적응되고 적용될 수 있는 전송 리소스 선택 및 전송 파라미터를 포함하여, R16 CRB/CR에서 필요한 변화를 (있다면) 확인한다
o 참고: 이것은 모든 UE가 CBR 측정의 목적으로 센싱을 수행하도록 요구하려는 것이 아니다
******************************* 인용 [7] 끝 ************************************
RAN2 #112-e 미팅 [8]에서, RAN2는 NR V2X에 대한 몇 가지 합의를 가진다.
****************************** 인용 [8] 시작 ***********************************
SL DRX에 대한 합의:
1: 사이드링크 DRX는 네트워크의 커버리지 내 및 밖의 시나리오 모두에 대해 사이드링크 통신을 지원해야 한다.
2: RAN2는 Rel-17에서 릴레이 UE 사용 사례를 고려하지 않고 일반 사용 사례를 우선시할 것이다.
3: 모든 캐스팅 유형에 대해 SL DRX를 지원한다.
4: UE가 SL 활성 시간에 있는 경우, UE는 PSCCH를 모니터링해야 한다. PSSCH에서는 FFS, 센싱 영향에 대해서는 FFS
5: RAN2는 SL DRX를 위한 SL 페이징 및 SL PO를 도입하지 않을 것이다.
6: 기준점으로, SL 유니캐스트에 대한 사이드링크 DRX를 위해, Uu DRX에서 사용된 것과 유사한 타이머를 물려받아 사용하는 것을 제안한다. SL 브로드캐스트/그룹캐스트에 대해서는 FFS. 타이머 세부사항은 FFS.
7: 작업 가정: SL DRX가 사용되는 경우, SL DRX는 (데이터 수신에 더하여) 센싱에 대해서도 PSCCH 모니터링을 고려해야 한다.
8: SL 유니캐스트에 대한 Long DRX 사이클의 지원은 기준점으로 가정해야 한다. Short DRX 사이클의 필요에 대해서는 FFS.
9: Rel-17에서 RAN2 관점에서 SL WUS의 우선순위를 낮춘다.
******************************* 인용 [8] 끝 ************************************
R1-2007615 [9]에서, 비주기적 트래픽에 대한 확장된 부분 센싱 윈도우를 제안한다.
****************************** 인용 [9] 시작 ***********************************
2.2.2 비주기적 트래픽
LTE-V 부분 센싱은 단지 주기적 브로드캐스트 트래픽에 대한 P-UE를 처리하는[2] 반면, NR 사이드링크는 상업적 사용 사례에서 비주기적 트래픽도 고려해야 한다. LTE-V 부분 센싱이 PSCCH/PSSCH 전송을 위한 후보 리소스를 결정하기 위해 다른 UE에 의한 주기적 예약을 평가하기 위한 서브프레임의 하위집합에서만 수행된다 것을 감안할 때, PSCCH/PSSCH 전송 전에 발생하는 비주기적 트래픽은, 도 4(도 5)에 도시된 바와 같이, UE에 의해 모니터링 될 수 없다. 이 예에서, 부분 센싱 UE는 비주기적 PSSCH 재전송에 의해 예약된 후보 리소스를 선택할 수 있다.
도 5는 R1-2007615의 도 4를 재현한 것이며, (SCI에 표시된) 비주기적 예약이 모니터링될 수 없음을 보여준다.
관찰 3: NR 사이드링크에 도입된 LTE-V 부분 센싱 메커니즘은 NR의 비주기적 트래픽을 평가할 수 없으므로 리소스 선택 충돌 측면에서 NR 부분 센싱 리소스 할당 성능은 LTE-V에 비해 저하된다.
Rel-16 사이드링크에서, 비주기적 트래픽에 대한 재전송(들)은 SCI를 통해 최대 32 슬롯으로 미리 예약될 수 있으며, 비주기적 트래픽으로 인한 잠재적 리소스 충돌을 극복하기 위해 슬롯 m에서 SCI 전송에 앞서 (슬롯 m-T3에서 트리거된) 재평가 절차가 도입되었다. 하나의 제안은, 도 5(도 6)에 도시된 바와 같이, 선택 윈도우 내 선택된 후보 리소스 집합 중에서 슬롯
Figure pat00267
의 제1후보 리소스 전에 확장된 센싱 윈도우를 도입하는 것이다. TX UE는 슬롯
Figure pat00268
의 제1후보 리소스가
Figure pat00269
에서 제외될 지 여부를 결정하기 위해 확장된 부분 센싱 윈도우 내에서 모니터링되는 슬롯뿐만 아니라 주기적 예약을 위해 모니터링된 부분 센싱 슬롯에 기반하여 센싱 결과를 결합할 수 있다.
도 6은 R1-2007615의 도 5를 재현한 것이며, 비주기적 트래픽에 대한 확장된 부분 센싱 윈도우를 보여준다.
제안 4: LTE-V 메커니즘을 기반으로 하는, NR 부분 센싱은 비주기적 트래픽 예약을 고려하기 위해 첫번째 선택된 후보 리소스 전에 짧은 센싱 윈도우를 도입하여 강화될 수 있다.
Rel-16NR-에 재평가 및 선점 검사가 도입되어 UE에게 리소스 재선택을 허용하여 잠재적 전송 충돌을 피하도록 했으며, 이것은 모드2 동작의 신뢰성을 개선할 것이다. 그러나, 전력 소모 제약을 고려하여, 모든 전송 전에 재평가 및 선점 확인을 수행할 필요는 없다. 위에 설명된 바와 같이, LTE-V에서 부분 센싱을 위한 주기적 예약에 더하여, NR 사이드링크는 선점뿐만 아니라 비주기적 예약도 지원한다. 재평가 및 선점 확인은 리소스 충돌 확률을 줄이는 데 도움이 되며, 이들 동작을 트리거하는 몇몇 조건이 고려될 수 있어서, 절전 UE의 전력 소모를 줄이면서 모드 2 동작의 신뢰성이 보장될 수 있다.
제안 5: 절전을 작동하는 UE에 대한 재평가 및 선점을 지원한다.
******************************* 인용 [9] 끝 ************************************
R1-2007688 [10]에서, 비주기적 트래픽에 대한 추가 센싱 윈도우를 제안한다.
****************************** 인용 [10] 시작 ***********************************
3.1. 부분 센싱 메커니즘 강화
그러나, NR V2X에서, LTE SL과 다른 고려되어야 할 일부 측면이 있는데, 비주기적 예약, 유연한 리소스 예약 기간, 등의 지원 같은 것이다. 다음에서, 우리는 NR SL에서 부분 센싱을 적용할 때 일부 문제점을 확인한다.
- 비주기적 트래픽
LTE V2X에서, 부분 센싱 메커니즘은 주기적 트래픽을 고려하여 설계된다. 그러나, NR V2X에서는, 비주기적 리소스 예약이 비주기적 트래픽을 지원하기 위해 도입된다. 결과적으로, 선택 윈도우 직전의 이웃 UE로부터 비주기적 리소스 할당은 LTE 부분 센싱 메커니즘에 따라 센싱 UE에 의해 미리 검출되지 않을 수 있다. 이 문제를 절충하기 위한 한가지 간단한 접근법은 UE의 선택 윈도우 전에 추가 센싱 윈도우를 추가하는 것이다. 일 예가 도 4(도 7)에 도시되어 있다: 리소스 선택이 UE에 대해 트리거될 때, UE는 단기 센싱 윈도우를 설정하고, 이 단기 센싱 윈도우 후에 선택 윈도우를 결정한다. 이 접근법에 대한 예비 시뮬레이션 결과는 섹션3.2에서 찾을 수 있으며, 이러한 간단한 접근법이 전력 소모를 줄이면서 PRR 성능을 유지할 수 있음을 보여준다.
도 7은 R1-2007688의 도 4를 재현한 것이며, 추가 센싱 윈도우 : 단기 부분 센싱 윈도우를 보여준다.
따라서, 우리는 다음의 제안을 한다:
제안 5: 비주기적 리소스 할당에 의해 야기되는 충돌 확률을 줄이기 위해, 리소스 선택 전에 단기 부분 센싱 윈도우가 NR 부분 센싱 메커니즘에 대해 도입되어야 한다.
******************************* 인용 [10] 끝 ************************************
R1-2008189 [11]에서는, 비주기적 트래픽에 대한 확장된 부분 센싱 윈도우를 제안한다.
****************************** 인용 [11] 시작 ***********************************
2.2 부분 센싱
Rel-14 LTE V2X에서, 부분 센싱은 보행자 UE에 대한 전력 소모 및 충돌 회피의 균형을 유지하는 효과적인 방법이다. 부분 센싱의 원리는 UE가 후보 리소스 집합으로 리소스 선택 윈도우에서 적어도 Y개의 서브프레임으로 구성된 서브프레임 집합을 결정한 다음, 후보 리소스 집합 내 각 서브프레임
Figure pat00270
에 대해 UE가 이전 서브프레임
Figure pat00271
의 하위집합을 센싱하는 것인데, 다른 사이드링크 UE는 주기적 트래픽에 대해 서브프레임
Figure pat00272
에서 리소스를 예약할 수 있다. 그런 다음 UE는 센싱 결과에 따라 후보 리소스 집합 내에서 RSRP 기반 리소스 배제 및 RSSI 기반 랭킹을 수행한다.
해당 리소스 선택 윈도우의 주기적 서브프레임을 모터터링하여 센싱 윈도우를 제한함으로써, LTE 보행자 UE는 잠재적 충돌을 검출하고 리소스 선택 윈도우 내에서 각 리소스의 품질을 추정할 수 있다. 이 원칙은 Rel-17 NR 사이드링크에 유사하게 재사용될 수 있다. NR 사이드링크 UE는 후보 리소스 집합을 생성할 수 있고, 그런 다음 후보 리소스 집합 내 각 슬롯
Figure pat00273
에 대해, NR 사이드링크 UE는 다른 사이드링크 UE가 슬롯
Figure pat00274
에서 리소스를 예약할 수도 있는 이전 슬롯의 집합을 추가로 결정한다. UE는 각 집합에서 센싱을 수행한 다음에 센싱 슬롯 집합에서 디코딩된 SCI에 따라 후보 리소스를 제외한다.
LTE V2X의 전체 또는 부분 센싱 절차의 실행 가능성은 LTE 사이드링크에서 대부분의 트래픽이 주기적이고, 이벤트 트리거 트래픽의 영향이 허용 가능한 것으로 평가되었다는 전제조건에 기반한다. UE는 패킷이 상위 계층으로부터 도착할 때 전송된 것을 예측할 수 있고, 다른 사이드링크 UE로부터 하나의 전송을 수신한 후에, UE는 후속 기간에 다음 전송을 예측할 수도 있다. 따라서, 상위 계층에 의해 설정된 주기성을 갖는 간단한 역추적 솔루션은 모드2에서 PRR 성능을 보호하기에 충분하다.
그러나, NR 사이드링크는 비주기적 전송 시나리오를 중요하게 고려하며 센싱 메커니즘은 주기적 및 비주기적 트래픽 유형 모두를 대상으로 한다. 따라서, LTE 같은 부분 센싱의 성능은 추가 평가가 필요하며 일부 NR 트래픽의 신뢰성 요구 사항을 만족하지 못할 수 있다.
제안 2: LTE 사이드링크에서 부분 센싱의 원리를 재사용하여, 비주기적 및 주기적 트래픽 모두에 해당하는 부분 센싱에 대한 실행 가능성을 고려한다.
도 8은 R1-2008189의 도 1을 재현한 것이며, 기간 내 및 기간 간 예약에 대한 부분 센싱을 보여준다.
NR 사이드링크 시스템에서, 다른 UE에 의한 잠재적 미래 전송은 SCI에 표시된 수신된 리소스 예약에 의해 반영될 수 있다. 도 1(도 8)에서 볼 수 있듯이, 단일 SCI 포맷은 32ms 시간 윈도우 내에서 2개까지의 추가 사이드링크 리소스를 예약할 수 있다. 따라서, 후보 리소스 내 슬롯
Figure pat00275
각각이 비주기적 트래픽을 위한 슬롯
Figure pat00276
에서 리소스를 예약할 수 있는 센싱 슬롯 집합에 해당하며, 센싱 슬롯 집합은 SCI 예약 범위(예를 들어, 슬롯
Figure pat00277
전 최대 31개 슬롯)에 의해 결정될 수 있다.
기간 간 리소스 예약은 Rel-16 사이드링크에 의해서도 지원된다. {0, 100, 200, 300, 400, 500, 600, 700, 800, 900, 1000}의 기간은 후속 기간에서 리소스를 예약하기 위해 SCI에서 시그널링될 수 있다. LTE P2V 사용 사례와 유사하게, NR 부분 센싱의 후보 리소스 내의 각 슬롯
Figure pat00278
에 대해, UE는 설정된 예약 기간 집합으로 이전 기간의
Figure pat00279
에 해당하는 센싱 슬롯을 모니터링해야 한다.
또한, SL에서 충돌을 피하고 PRR을 향상시키기 위해 NR 부분 센싱에 재평가 확인 및 선점 확인 절차를 도입하는 것이 고려될 수 있다.
사이드링크 절전은 HARQ 전송 이후 충돌 회피 방법으로 이점을 얻을 것인데, 간섭이 최소화될 수 있기 때문이다. 따라서, UE는 위의 모든 방법을 사용하여 가능한한 많은 이웃 UE로부터 리소스 예약 정보를 획득하려고 시도할 수 있다. 그러나, 그 방법은 서로 다른 센싱 윈도우들에 해당하고 부분 센싱 절차 동안 전력 소모를 증가시킬 것이다. 따라서, NR 사이드링크의 부분 센싱 강화에 대해서 성능 이득과 전력 소모 사이의 균형이 주의 깊게 분석되어야 한다.
제안 3: NR 사이드링크 부분 센싱에 대해 다음 방법을 추가로 연구한다:
- 기간 내 리소스 예약을 위한 부분 센싱
- 기간 간 리소스 예약을 위한 부분 센싱
- 재평가 및 선점
******************************* 인용 [11] 끝 ************************************
R1-2009072 [12]에서, 비주기적 트래픽에 대한 확장된 부분 센싱 윈도우를 제안한다.
****************************** 인용 [12] 시작 ***********************************
2.1 부분 센싱 정의에 대한 설명
부분 센싱이 사용되는 경우, 절감이 본질적으로 RX 체인을 사용하지 않음으로써 발생한다는 것 즉, UE가 RX 회로를 끄고 임의의 사이드링크 채널을 디코딩하지 않을 수 있다는 것을 사전에 명확히 하는 것이 중요하다. 이전 RAN1 기고에서, 일부 회사는 부분 센싱 메커니즘으로 인한 절전은 센싱 계산을 줄이는 것에서 비롯된다는 의견을 표명했다. 우리의 관점에서, UE가 제어 정보를 디코딩한 후 센싱 동작을 수행하는 에너지 비용은 무시할 수 있다. 즉, RX 체인이 활성화된 경우, 센싱 동작을 실행하지 않음으로써 얻어지는 절전은 아주 적은 양이다.
제안 1 UE가 센싱하지 않는 시간 동안 RX 체인을 끌 확률에서 부분 센싱의 절전이 발생한다고 RAN1은 가정한다
또한, LTE에서, 부분 센싱 메커니즘에 대한 가정은 보행자 UE가 송신기로만 작동한다는 것이었다. RAN1은 풀 설정 이외의 부분 센싱을 위한 TX 및 RX 동작을 정렬하는 메커니즘을 명시하지 않았다. 정렬 문제는 RX UE가 전체 센싱을 수행하고 채널을 연속적으로 모니터링한다는 암묵적 가정으로 해결되었다.
관찰 3 LTE 부분 센싱 메커니즘은 수신기 UE가 항상 청취/수신 중이고, TX/RX 정렬이 명시되지 않는다는 가정에 기반한다.
그러나, NR에서, RX UE(들)가 채널을 연속적으로 센싱하고 모니터링한다는 가정은 모든 시나리오에서 유효하지 않을 수 있다. 따라서, RX UE(들)가 항상 활성 상태가 아닐 수 있다고 즉 RX UE(들)가 채널을 연속적으로 모니터링하지 않을 수 있다고 가정하는 것이 중요하다.
제안 2 NR에서, RX UE(들)가 채널을 연속적으로 모니터링하지 않을 수 있다고 가정한다.
따라서, RAN1에 명시된 부분 센싱 메커니즘과 RAN2에서 명시된 SL DRX 설정의 차이 및 관계를 명확히 하는 것이 중요하다. 우리의 관점에서, 양쪽 메커니즘은 상보적 방식으로 정의되어야 한다, 즉, SL UE 전력 소모에 대한 절감을 최적화하기 위해 상호 조절되어야 한다. 부분 센싱 및 SL DRX 설정 사이의 이러한 조정을 기반으로, 우리의 관점에서, 부분 센싱에 대해 RAN1에 정의된 리소스 할당 메커니즘은 별도 Tx/Rx 정렬을 제공하지 않는다. 다른 말로 하면, Tx/Rx 정렬은 명시된 DRX 절차의 목적 중 하나인 DRX 정렬 절차를 사용함으로써 달성된다.
제안 3 부분 센싱에 대해 RAN1에서 어떠한 별도의 TX/RX 정렬 절차를 명시하지 않는다.
위의 제안의 결과로, SL DRX가 (사전) 설정된 경우, UE에 의해 수행되는 (부분) 센싱은 SL DRX 설정에 의해 정의된 활성 시간 동안에만 가능하다. 유사하게, 리소스 선택 윈도우, 즉, UE가 다음 전송(들)을 위해 리소스를 선택하는 메커니즘도 SL DRX 설정에 의해 정의된 활성 시간 기간으로 제한되어야 한다.
제안 4 UE에 의해 수행되는 (부분) 센싱 동작 및 리소스 선택은, (사전) 설정된 경우, SL DRX 설정에 의해 정의된 활성 시간 을 고려한다.
SL DRX 및 부분 센싱 메커니즘 간의 관계와 연관된 보다 세부적인 사항은 우리의 동반자 기고에 포함되어 있다[3].
2.2 솔루션 설명
LTE SL에 비해 NR SL의 주요 차이 중 하나는 NR SL이 주기적 및 비주기적 트래픽 유형 모두를 고려하여 설계되었다는 것이며, LTE SL은 주기적 성질의 트래픽에만 집중했다. 우리의 관점에서, 어드밴스드 V2X 사용 사례 및 많은 공공 안전 사용 사례에 대한 공통 트래픽 유형인 비주기적 트래픽을 고려하는 것은 LTE 부분 센싱 메커니즘에 비해 일부 절차적 차이를 요구한다. 예를 들어, LTE에서, RRC 파라미터 gapCandidateSensing [4]은 (사전) 설정된 후에 트래픽의 주기적 성질(100ms의 배수)을 가정하여 서브프레임 인덱스를 결정하는데 사용된다.
관찰 4 LTE Rel-14에서 명시된 부분 센싱 메커니즘은 주기적 트래픽 유형에 대해서만 최적화되어 있다.
2.2.1 부분 센싱 윈도우의 정의
위에 기술된 바와 같이, NR SL에서 부분 센싱 절차는 비주기적 트래픽도 고려하여 명시되어야 한다. 이것은 LTE SL에서와 같이 어떤 주기성을 가정하여 센싱 윈도우 내 센싱 기회를 (사전) 설정하는 것이 최적이 아님을 의미한다. 또한, NR SL에서 가능한 주기성은 LTE에 비해 훨씬 더 많고 더 짧다(예를 들어, 1:99, 100, 200, 300, 400, 500, 600, 700, 800, 900, 1000 (밀리초)). 따라서, NR의 모든 가능한 주기성을 고려한 LTE SL과 유사한 부분 센싱 절차를 정의하는 것은 가능하지 않다.
관찰 5 LTE SL의 부분 센싱 절차는 NR SL에서 고려된 트래픽 유형/패턴에 적합하지 않다.
부분 센싱 절차의 세부사항으로 들어가지 전에, Rel.16 및 LTE 부분 센싱 절차에 정의된 정상 센싱 윈도우에 비해 NR SL의 부분 센싱 윈도의 정의를 먼저 명확히 하는 것이 중요하다. Rel.16 센싱 절차에 따라, 센싱 윈도우의 길이는 100ms 또는 1100ms 값으로 (사전) 설정될 수 잇다. 우리의 관점에서, 부분 센싱이 리소스 풀에 대해 (사전) 설정된 경우, 즉 제한된 센싱 기회에 UE는 축소된 센싱을 수행할 수 있다. 그러나, 센싱 기회가, 100ms 단위로 주기적으로 반복하는, 트래픽의 주기적 성질을 고려하여 결정되는 LTE와 대조적으로, NR은 트래픽의 비주기적 성질에 초점을 맞추어 센싱 기회를 결정해야 한다. 이것은 다수의 연속적인 센싱 기회(우리가 아래 도 2(도 9)에서 부분 센싱 윈도우라고도 부르는)가 그것의 길이가 정상 센싱 윈도우보다 작을 수 있도록 정의될 필요가 있고 UE가 패킷 도착 후에 비주기적 트래픽에 대해 센싱 절차를 트리거한다는 것을 의미한다.
제안 5 부분 센싱 절차는 UE가 패킷 도착 후 센싱을 시작하는 것을 지원한다.
제안 6 다수의 연속적인 센싱 기회는 정상 센싱 윈도우보다 작은 부분 센싱 윈도우로 정의된다.
도 9는 R1-2009072의 도 1 및 도 2의 재현이며, 도 1은 LTE 동작을 뒤따르는 부분 센싱을 보여주고 도 2는 (트래픽의 비주기적 성질을 고려한) NR에 대한 부분 센싱을 보여준다.
'부분 센싱 윈도우'의 (사전) 설정을 예시하기 위해, 부분 센싱 윈도우 지속기간은 [n, n+T4)로 정의될 수 있으며, T4 값은 임의의 범위 내에서 UE에 의해 선택되고 T4의 최소값은 0개의 논리 슬롯(즉, 어떠한 센싱도 수행되지 않음)로 (사전) 설정될 수 있다. 또한, 우리의 관점에서, T4의 정확한 값은 아래 섹션 2.1.2에 기술된 바와 같이 부분 센싱 성능을 최적화하기 위해 조정될 수 있다. 그러나, T4의 최대 가능 값은 패킷의 PDB에 의해 제한된다. 즉, T4 값은 항상 T2 값보다 작다. 또한, 도 1(도 9)에 보여지는 주기적 센싱 기회는 비주기적 트래픽에 대해 도 2(도 9)에 기술된 절차 외에도 NR SL에서 사용될 수 있다.
관찰 6 LTE 절차와 유사한 주기적 센싱 기회는 제안 5 및 제안 6에 기술된 바와 같이 비주기적 트래픽에 대한 부분 센싱 절차 외에도 적용될 수 있다.
******************************* 인용 [12] 끝 ************************************
R1-2009272 [13]에서는, 비주기적 트래픽에 대한 확장된 부분 센싱 윈도우를 제안한다.
****************************** 인용 [13] 시작 ***********************************
2.2 리소스 선택 트리거 후 센싱
이 섹션에서, 우리는 전체 센싱을 수행하지 않고 성능을 향상시키기 위해 일부 전력 소모를 절충하고 리소스 선택 트리거를 수신한 후에 센싱을 수행하는 2가지 방법을 제시한다. 첫번째는 랜덤 리소스 선택 후 재평가를 사용하는 것이고 두번째는 리소스 선택 트리거가 수신된 후에 센싱을 수행한 다음 리소스를 선택하는 것이다.
재평가를 통해 UE는 센싱 정보에 기반하여 선택되었지만 아직 시그널링되지 않은 리소스를 변경할 수 있다. 이를 통해 UE는 다른 리소스를 선택하고 충돌을 회피할 수 있어, 성능이 향상된다. 첫번째 제안된 스킴에서, 랜덤 선택을 수행하는 UE는 추가적으로 센싱을 시작하고 리소스 선택 후에 재평가를 수행한다. 그런 다음 재평가에 사용된 센싱 정보는 리소스 선택 트리거에서 시작하며 TB의 마지막 재전송까지 UE는 센싱 및 재평가를 계속 수행한다. 이 프로세스는 도 2(도 10)에 도시되어 있다.
도 10은 R1-2009272의 도 2를 재현한 것이며, 후속 재평가를 포함한 랜덤 선택을 수행하는 것을 보여준다.
두번째 방법에서, UE는 리소스 선택 트리거가 수신된 후에 센싱을 수행한다. 그런 다음 센싱 윈도우 후에 리소스 선택이 수행된다. 이를 통해 UE는 에너지를 보존하면서 센싱이 가져다주는 성능 향상의 이점이 필요할 때만 센싱을 수행할 수 있다. 도 3(도 11)은 이러한 프로세스를 도시하며, 특히 지연시간 허용 전송에 대해, 주기적 및 비주기적 트래픽 모두와 호환된다.
도 11은 R1-2009272의 도 3을 재현한 것이며, 리소스 선택 트리거 후에 센싱을 수행하는 것을 보여준다.
관찰 3: 리소스 선택 트리거 후에 센싱을 수행하면 UE는 필요할 때만 센싱하여 전력 소모를 줄일 수 있다.
******************************* 인용 [13] 끝 ************************************
다음 용어와 가정의 일부 또는 전부가 여기에서 사용될 수 있다.
BS: 하나 또는 여러 셀과 관련된 하나 또는 여러 TRP를 제어하기 위해 사용되는 NR의 네트워크 중앙 디바이스 또는 네트워크 노드. BS와 TRP(들) 사이의 통신은 프런트홀을 통한다. BS는 중앙디바이스(CU), eNB, gNB, 또는 NodeB로 지칭될 수 있다.
TRP: 송수신 포인트는 네트워크 커버리지를 제공하고 UE와 직접 통신한다. TRP는 분산디바이스(DU) 또는 네트워크 노드로 지칭될 수 있다.
Cell: 셀은 하나 또는 여러 개의 연관된 TRP로 구성된다. 즉, 셀의 커버리지는 모든 연관된 TRP(들)의 커버리지로 구성된다. 하나의 셀은 하나의 BS에 의해 제어된다. 셀은 TRP 그룹(TRPG)로 지칭될 수 있다.
Slot: NR의 스케줄링 유닛. 슬롯 지속 시간은 14 OFDM 심볼이다.
네트워크 측:
동일 셀에서 TRP의 다운링크 타이밍은 동기화된다.
네트워크 측의 RRC 계층은 BS에 있다.
UE측:
적어도 2개의 UE(RRC) 상태가 있다: 연결 상태 (또는 활성 상태로 불림) 및 연결되지 않은 상태 (또는 비활성 상태 또는 유휴 상태). 비활성 상태는 추가 상태이거나 연결 상태 또는 연결되지 않은 상태에 속할 수 있다.
문제 및 솔루션:
LTE/LTE-A 사이드링크에서(예를 들어, TS 36.213 V16.4.0 참조), 센싱 기반 리소스 선택 절차는 사이드링크 전송 모드 4에서 지원된다. 도 12에 도시된 예로서, UE는 다수의 후보 리소스를 포함하는 후보 리소스 집합을 갖는다. 사용 가능한 후보 리소스 집합은 시간 간격
Figure pat00280
로 제한되며, 리소스 선택 윈도우로 불릴 수도 있다. (주기적 기반) 부분 센싱이 설정된 경우, UE는, 그 구현에 의해, 시간 간격
Figure pat00281
내에서 적어도 Y개의 서브프레임으로 구성된 서브프레임 집합을 결정하며, 가용 후보 리소스 집합은 서브프레임 집합 내에 있다. 전체 센싱이 수행되는 경우, 예를 들어, 부분 센싱이 설정되지 않은 경우, 가용 후부 리소스 집합은 (전체) 시간 간격
Figure pat00282
내에 있다. 바람직하게는, 후보 리소스는 하나의 후보 단일 서브프레임 리소스를 의미할 수 있다. 하나의 후보 리소스는 하나 또는 다중의 리소스 유닛을 포함할 수 있다. 리소스 유닛은 서브 채널일 수 있다. 바람직하게는, 리소스 유닛은 TTI(Transmission Time Interval)에서 다중 (물리적) 리소스 블록을 포함할 수 있다. TTI는 LTE에서 서브프레임일 수 있다.
센싱 지속기간 내의 센싱 결과에 기초하여, UE는 유효한/식별된 리소스 집합을 생성할 수 있으며, 여기서 유효한/식별된 리소스 집합은 후보 리소스 집합의 하위집합이다. 유효한/식별된 리소스 집합의 생성은 후보 리소스 집합에서 일부 후보 리소스를 제외함으로써 수행될 수 있으며, 예를 들어, 도 12에 도시된 2-1단계 및 2-2단계이다. 유효한/식별된 리소스 집합의 생성은 일부 유효한/식별된 후보 리소스를 선택함으로써 수행될 수 있으며, 예를 들어, 도 12에 도시된 3-1단계이다. 그런 다음, UE는 유효한/식별된 리소스 집합에서 하나 또는 일부 유효한/식별된 리소스를 선택하여 UE로부터 사이드링크 전송을 수행한다. 사이드링크 전송을 위한 리소스 선택은 유효한/식별된 리소스 집합에서 무작위로 선택될 수 있으며, 예를 들어, 도 12에 도시된 3-2단계와 같다.
TS 36.213 V16.4.0에서와 같이, 첫번째 제외 단계는, UE가 TTI z를 모니터링/센싱하지 않는 경우, UE는 TTI "z+P any"에서 후보 리소스가 점유되었는지 여부를 예상할 수 없다는 것이며, 여기서 P any는 임의의 전송 가능 주기성를 의미한다. 예를 들어, 첫번째 제외 단계는 도 12의 2-1단계로 도시된다. P any>=100ms의 경우, UE는 TTI "z+P any"에서의 후보 리소스를 제외하고 TTI "z+P any"에서 UE가 가능한 전송을 발생할 수 있게 하는 후보 리소스를 제외한다. P any <100ms의 경우, UE는 TTI "z+q·P any"에서의 후보 리소스를 제외하고 TTI "z+q·P any"에서 UE가 가능한 전송을 발생할 수 있게 하는 후보 리소스를 제외한다(q =1, 2, ..., 100/P any). 파라미터 q는 UE가 시간 간격 [z, z+100] 내에서 주기 P any를 갖는 다중 후보 리소스를 제외한다는 것을 의미한다. 가능한 전송은 선택된 리소스를 통한 전송을 의미할 수 있다. 가능한 전송은 선택된 리소스를 통한 전송의 주기적 전송을 의미할 수 있다. 또한, P any는 상위 계층에 의해 설정된 모든 가능한 주기성을 의미한다.
두번째 제외 단계는 UE가 TTI m에서 제어 시그널링을 수신/검출하는 경우, UE는 수신된 제어 시그널링에 따라 후보 리소스를 제외할 수 있다. 예를 들어, 두번째 제외 단계는 도 12의 2-2단계로 도시된다. 보다 구체적으로, UE가 TTI m에서 전송을 스케줄링하는 제어 시그널링을 수신/검출하고 스케줄링된 전송 및/또는 제어 신호의 측정 결과가 임계치를 초과하는 경우, UE는 수신된 제어 시그널링에 따라 후보 리소스를 제외할 수 있다. 측정 결과는 RSRP(Reference Signal Received Power)일 수 있다. 보다 구체적으로, 측정 결과는 PSSCH(Physical Sidelink Shared Channel)-RSRP일 수 있다. 제어 시그널링은 스케줄링된 전송의 리소스 및/또는 스케줄링된 전송의 주기성(P RX)을 나타낼 수 있다. 수신된 제어 시그널링에 따라 제외된 후보 리소스는, P RX>=100ms의 경우와 같이, 스케줄링된 전송의 리소스 및 스케줄링된 전송의 주기성에 기반하는 다음 번 하나의 스케줄링된 전송의 리소스이다. 또한, 수신된 제어 시그널링에 따라 제외된 후보 리소스는, P RX <100ms의 경우와 같이, 스케줄링된 전송의 리소스 및 스케줄링된 전송의 주기성에 기반하는 다음 번 다중 스케줄링된 전송의 리소스이다. 다음 반 다중 스케줄링된 전송은 시간 간격 [m, m+100]내에서 주기 P RX를 가질 수 있다. 제어 시그널링이 다음 번 스케줄링된 전송이 없음을 나타내거나, 제어 시그널링이 스케줄링된 전송의 리소스가 다음 번에 유지되지 않음을 나타내거나, 제어 시그널링이 스케줄링된 전송이 제어 시그널링을 전송하는 UE로부터의 마지막 전송임을 나타내거나, 제어 시그널링이 스케줄링된 전송의 주기성이 0로 지시됨을 나타내는 경우, UE는 수신된 제어 시그널링에 따라 후보 리소스를 제외하지 않을 수 있다.
첫번째 제외 단계 및 두번째 제외 단계 후에, UE는 잔여 후보 리소스에서 일부 유효한/식별된 후보 리소스를 선택할 수 있으며, 예를 들어, 도 12의 3-단계에 도시되어 있다. UE는 센싱 지속시간에서 리소스를 측정할 수 있는데, 측정된 리소스는 2-1단계 및 2-2단계 이후의 잔여 후보 리소스와 관련된다. 보다 구체적으로, 잔여 후보 리소스의 경우, 센싱 지속시간에서 연관된 측정된 리소스는 잔여 후보 리소스로부터 여러 배의 시간 주기를 가진 기회 내에 있다. 예를 들어, 시간 주기가 100 TTI이면, TTI n에서 잔여 후보 리소스의 경우 센싱 지속시간에서 연관된 측정된 리소스는 TTI "n-j·100" (j는 양의 정수) 내에 있다. 게다가, 센싱 지속시간에서 연관된 측정된 리소스는 잔여 후보 리소스와 동일한 주파수 리소스를 갖는다. 보다 구체적으로, 측정은 S-RSSI(S-Received Signal Strength Indicator) 측정이다.
측정에 기초하여, UE는 각 잔여 후보 리소스에 대한 메트릭을 유도할 수 있다. 잔여 후보 리소스에 대한 메트릭은 센싱 지속기간에서 연관된 측정된 리소스로부터 측정된 S-RSSI의 선형 평균일 수 있다. 그런 다음, UE는 각 잔여 후보 리소스의 메트릭을 기반으로 유효한/식별된 후보 리소스를 선택할 수 있다. 바람직하게는, 최소 메트릭을 갖는 잔여 후보 리소스가 유효한/식별된 후보 리소스로 선택되고 유효한/식별된 리소스 집합으로 이동되는 동작이다. UE가 유효한 후보 리소스로 다수의 잔여 후보 리소스를 선택하고 해당 다수 잔여 후보 리소스를 유효한/식별된 리소스 집합으로 이동시킬 때까지 그 동작을 반복한다. 예를 들어, 그 수는 전체 후보 리소스의 20% 이상이다. 그 수가 후보 리소스 집합의 원소수의 20% 이상이다.
현재의 (부분적으로) 센싱하는 절차를 기반으로, UE는 유효한/식별된 리소스 집합을 결정할 수 있다. 유효한/식별된 리소스 집합은 UE로부터의 사이드링크 전송을 위해 상위 계층에 보고될 수 있다. UE는 하나 또는 일부 유효한/식별된 리소스를 유효한/식별된 리소스 집합에서 선택하여 UE로부터의 사이드링크 전송을 수행할 수 있다. UE로부터의 사이드링크 전송은 PSSCH 전송일 수 있다. 바람직하게는, UE로부터의 사이드링크 전송은 디바이스 간 전송일 수 있다.
NR 사이드링크 전송의 경우, NR V2X 사이드링크 통신을 위해 정의된 2가지 사이드링크 리소스 할당 모드가 있다 (예를 들어, TS 38.214 V16.4.0 참조):
모드 1은 기지국/네트워크 노드가 사이드링크 리소스(들)를 스케줄링하여 사이드링크 전송(들)을 위해 UE에 의해 사용될 수 있도록 하는 것이며, 이 개념은 LTE/LTE-A의 사이드링크 전송 모드 3과 유사하다(예를 들어, TS36.213 V16.4.0 참조).
모드 2는 UE가 기지국/네트워크 노드에 의해 설정된 사이드링크 리소스 또는 사전 설정된 사이드링크 리소스 내에서 (예를 들어, 기지국/네트워크 노드가 스케줄링하지 않는) 사이드링크 전송 리소스(들)를 결정하는 것이며, 이 개념은 LTE/LTE-A의 사이드링크 전송 모드 4와 유사하다(예를 들어, TS 36.213 V16.4.0 참조).
네트워크 스케줄링 모드, 예를 들어, NR 사이드링크 리소스 할당 모드 1의 경우, 네트워크 노드는 PSCCH 및/또는 PSSCH의 리소스를 스케줄링하기 위해 Uu 인터페이스를 통해 사이드링크(SL) 그랜트를 송신할 수 있다. 수신된 사이드링크 그랜트에 응답하여, V2X UE는 PC5 인터페이스를 통해 PSCCH 및 PSSCH 전송을 수행할 수 있다. Uu 인터페이스는 네트워크 및 UE 사이의 통신을 위한 무선 인터페이스를 의미한다. PC5 인터페이스는 UE/디바이스 간의 (직접) 통신을 위한 무선 인터페이스를 의미한다.
UE (자율) 선택 모드, 예를 들어, NR 사이드링크 리소스 할당 모드 2의 경우, 전송 리소스가 네트워크를 통해 스케줄링되지 않기 때문에, UE는 다른 UE와의 리소스 충돌 및 간섭을 피하기 위해 전송(예를 들어, 센싱 기반 전송)을 위한 리소스 선택 전에 센싱 수행을 요구할 수 있다. 현재, 전체 센싱은 NR 사이드링크에서 지원된다. 부분 센싱은 NR 사이드링크에 대해 지원/설계되지 않는다. 또한, 도 12에 도시된 3-1단계는 NR 사이드링크의 센싱 절차에 적용되지 않는다(예를 들어, TS38.214 V16.4.0 참조). 센싱 절차의 결과에 기반하여, UE는 유효한/식별된 리소스 집합을 결정할 수 있다. 유효한/식별된 리소스 집합은 (UE의) 상위 계층에 보고될 수 있다. UE는 하나 이상의 유효한/식별된 리소스를 유효한/식별된 리소스 집합에서 (무작위로) 선택하여 UE로부터 사이드링크 전송(들)을 수행할 수 있다. UE로부터의 사이드링크 전송(들)은 PSCCH 및/또는 PSSCH 전송일 수 있다.
NR Rel-17 V2X에 대한 작업 항목의 정당성 및 목적에서, 절전은 배터리 제약이 있는 UE가 전력 효율적 방법으로 사이드링크 동작을 수행할 수 있도록 하는 하나의 강화이다. 전력 소모를 줄이기 위해, Rel-17 NR 사이드링크 리소스 할당 모드 2에 부분 센싱을 명시/설계할 수 있다. 따라서, UE는 더 많은 전력 소모를 하는 전체 센싱을 수행하는 대신에 부분 센싱을 수행하여 사이드링크 리소스를 선택할 수 있다. 부분 센싱과 리소스 선택은 UE의 송신기 측면에서 수행된다는 것을 주의하자.
다른 측면에서, NR Rel-17 V2X에 대한 작업 항목은 UE에 대한 사이드링크 불연속 수신(DRX)를 명시/설계하여 전력 소모를 줄이는 것인데, UE가 항상 깨어날 필요가 없기 때문이다. 이것은 UE가 모든 사이드링크 슬롯에서 PSCCH 및/또는 PSSCH를 모니터링/디코딩할 필요가 없음을 의미한다. 바람직하게는, UE는 사이드링크 활성 시간에서 PSCCH 및/또는 PSSCH를 모니터링/디코딩할 수 있다. UE는 사이드링크 비활성 시간에서 PSCCH 및/또는 PSSCH를 모니터링/디코딩하지 않을 수 있다. NR Uu에서 DRX 절차는, 일부 수정을 거쳐, NR 사이드링크에 적용되는 것이 고려될 수 있다. 바람직하게는, 사이드링크에 대한 DRX 사이클이 도입되고/되거나 사이드링크에 대한 DRX 온-듀레이션(on-duration) 타이머가 도입된 경우, UE의 사이드링크 활성 시간은 사이드링크에 대한 DRX 온-듀레이션 타이머가 실행 중인 시간을 포함할 수 있다. 바람직하게는, 사이드링크에 대한 DRX 비활성 타이머가 도입된다면, UE의 사이드링크 활성 시간은 사이드링크에 대한 DRX 비활성 타이머가 실행중인 시간을 포함할 수 있다. 바람직하게는, 사이드링크에 대한 DRX 재전송 타이머가 도입된다면, UE의 사이드링크 활성 시간은 사이드링크에 대한 DRX 재전송 타이머가 실행중인 시간을 포함할 수 있다. 바람직하게는, UE의 사이드링크 활성 시간은 사이드링크에 대한 DRX 온-듀레이션 타이머, 사이드링크에 대한 DRX 비활성 타이머, 또는 사이드링크에 대한 DRX 재전송 타이머 중 어떤 것이 실행 중인 시간을 포함할 수 있다. 사이드링크 DRX는 UE의 수신기 측면에서 수행된다는 것을 주의하자.
사이드링크 DRX가 UE에 대한 전력 소모를 줄일 수 있지만, 이것은 UE가 사이드링크 비활성 시간에 PSCCH를 모니터링/디코딩하지 않음을 의미할 수 있다. 따라서, UE는 사이드링크 비활성 시간에 다른 UE(들)로부터 PSCCH 또는 SCI를 수신하지 않는다; 그러므로, UE는 사이드링크 비활성 시간에 센싱 결과를 획득할 수 없다.
사이드링크 활성 시간에 부분 센싱을 수행하는 한가지 가능한 방법이 도 13에 도시된 사례에서 제공된다. UE가 사이드링크 데이터에 대해, 예를 들어, 슬롯 n에서, 리소스 센싱 (및 선택)을 트리거할 때, 연관된 리소스 선택 윈도우의 후보 리소스는 사이드링크 활성 시간 내로 결정/제한될 수 있다. 예를 들어, 시간 간격 [n+T1, n+T2]에서, 연관된 리소스 선택 윈도우는 잔여 PDB에 기반하여 상한이 정해질 수 있음을 주의하자.
또한, 연관된 리소스 선택 윈도우에서 후보 리소스의 배제 및/또는 유효한/식별된 리소스의 생성은 이전의 하나 이상의 사이드링크 활성 시간에서의 센싱 결과(예를 들어, 도 13에 도시된 부분/주기적 센싱 결과)에 기반하여 수행될 수 있다. 예를 들어, UE는 이전 사이드링크 활성 시간에서 다른 UE로부터 SCI를 수신할 수 있으며, 수신된 SCI는 연관된 리소스 선택 윈도우에 위치한 하나 이상의 사이드링크 리소스를 예약한다. 보다 구체적으로, 수신된 SCI는 하나의 전송 블록(TB)를 전달/전송하기 위해 다른 UE로부터 사이드링크 전송을 스케줄링/나타낼 수 있으며, 수신된 SCI는 하나의 TB와 다른 또 하나의 TB에 대해 하나 이상의 사이드링크 리소스를 예약할 수 있다. 바람직하게는, 수신된 SCI는 "주파수 리소스 배정" 필드 및 "시간 리소스 배정 필드"를 통해 상기 하나의 TB를 전달/전송하기 위해 사이드링크 전송을 스케줄링/나타낼 수 있다. 바람직하게는, 수신된 SCI는 "리소스 예약 기간" 필드 및/또는 "주파수 리소스 배정" 필드 및 "시간 리소스 배정 필드"를 통해 상기 또 하나의 TB에 대한 하나 이상의 사이드링크 리소스를 예약할 수 있다. 이 경우, UE는 이전 사이드링크 활성 시간에서 수신된 SCI에 의해 예약된 하나 이상의 사이드링크 리소스와 (부분적으로 또는 완전히) 중첩되는 후보 리소스(들)를 제외할 수 있다. UE는 이전 사이드링크 활성 시간에서 수신된 SCI에 의해 예약된 하나 이상의 사이드링크 리소스와 (부분적으로 또는 완전히) 중첩되는 유효한/식별된 리소스를 생성하지 않을 수 있다. 마지막으로, UE는 유효한/식별된 리소스에서 하나 이상의 사이드링크 리소스(들)를 선택할 수 있으며, 그런 다음 선택된 하나 이상의 사이드링크 리소스(들)에 대해 사이드링크 전송(들)을 수행할 수 있다.
도 13에 도시된 사례는 주기적 사이드링크 데이터의 리소스 예약 정보와 연관된 센싱 결과를 다룰 수 있다(예를 들어, 다른 UE로부터의 하나의 TB 및 또 하나의 TB). 그러나, UE는 (다른 UE에서 전송된) 비주기적 사이드링크 데이터의 리소스 예약 정보를 획득하지 않을 수 있다. 현재의 NR 사이드링크 tjfrP에서, 슬롯 m에서 하나의 SCI는, 동일 TB에 대해, 슬롯 m+31까지 사이드링크 리소스(들)를 스케줄링/나타낼 수 있다. 그러므로, 비주기적 사이드링크 데이터의 이러한 리소스 예약 정보를 획득하기 위해 추가 센싱을 수행하는 몇 가지 제안이 있다(예를 들어, [9] 내지 [13] 참조). 따라서, 후보 리소스의 배제 및/또는 유효한/식별된 리소스의 생성은 부분/주기적 센싱 결과 및 추가 센싱 결과에 기반하여 수행될 수 있다.
도 14a 및 도 14b의 사례에서 도시된 바와 같이, UE가 사이드링크 데이터에 대해, 예를 들어, 슬롯 n에서, 리소스 센싱 (및 선택)을 트리거하는 경우, UE는 다른 UE들로부터 리소스 예약 정보를 획득하기 위해 추가 센싱 지속시간 동안, 예를 들어, 시간 구간 [n, n+T4] 또는 (n, n+T4]에, 추가 센싱을 수행(을 시작)할 수 있다. 보다 구체적으로, T4는 31일 수 있다. 연관된 리소스 선택 윈도우는, 예를 들어, 도 14a에 도시된 시간 구간 [n+T4+T1, n+T4+T2] 또는 도 14b에 도시된 시간 구간 [n+T4+T1, n+T4+T2]에서 추가 센싱 지속기간 후에 시작할 수 있다. 연관된 리소스 선택 윈도우에서 후보 리소스의 배제 및/또는 유효한/식별된 리소스의 생성은 이전 하나 이상의 사이드링크 활성 시간에서 센싱 결과 및 추가 센싱 지속기간에서 센싱 결과에 기반하여 수행될 수 있다.
예를 들어, UE는 추가 센싱 지속기간에서 다른 UE로부터 SCI를 수신할 수 있으며, 수신된 SCI는 연관된 리소스 선택 윈도우에서 다른 UE로부터 사이드링크 전송(들)을 스케줄링/나타낼 수 있다. 보다 구체적으로, 수신된 SCI는 다른 UE로부터 스케줄링된/표시된 사이드링크 전송(들)에 대해 사이드링크 리소스(들)를 스케줄링/표시할 수 있다. 바람직하게는, 수신된 SCI는 "주파수 리소스 배정" 필드 및 "시간 리소스 배정 필드", 및/또는 "리소스 예약 기간" 필드를 통해 사이드링크 리소스(들)를 스케줄링/표시할 수 있다. 이 경우, UE는 추가 센싱 지속기간에서 수신된 SCI에 의해 스케줄링된/표시된/예약된 사이드링크 리소스(들)과 (부분적으로 또는 완전히) 중첩된 후보 리소스(들)를 제외할 수 있다. UE는 추가 센싱 지속기간에서 수신된 SCI에 의해 스케줄링된/표시된/예약된 사이드링크 리소스(들)과 (부분적으로 또는 완전히) 중첩된 유효한/식별된 리소스(들)를 생성하지 않을 수 있다. 마지막으로, UE는 유효한/식별된 리소스에서 하나 이상의 사이드링크 리소스를 선택할 수 있고 그런 다음 선택된 하나 이상의 사이드링크 리소스에서 사이드링크 전송(들)을 수행할 수 있다.
그러나, 추가 센싱 디자인은 몇몇 문제를 유발할 수 있다.
한가지 문제는 UE가 사이드링크 데이터에 대해 리소스 센싱 및 선택을 트리거할 때, 추가 센싱 지속기간은 사이드링크 데이터를 전달/전송하기 위해 대기시간을, 예를 들어, 추가 31 슬롯을, 유발할 수 있다. 이 문제는 UE가 추가 센싱 지속기간 후에 사이드링크 리소스를 선택할 수 있기 때문이다.
또한, 추가 센싱 지속기간은 각 사이드링크 활성 시간의 시작 32개 슬롯의 사이드링크 리소스는 UE가 사이드링크 전송을 수행하기에는 선택 불가이거나 사용 불가라는 제약을 유발할 수 있는데, UE가 추가 센싱 지속기간 수행 후에 사이드링크 리소스를 선택할 수 있기 때문이다. 이러한 제약은 리소스 활용에 있어 추가 대기시간 및 비효율성을 초래한다.
참조된 문제 및 쟁점을 처리하기위해, 여러가지 실시예, 방법, 시스템, 디바이스, 및 메커니즘이 아래에 제공된다.
제1UE는 사이드링크 DRX를 운용할 수 있다. 제1UE는 사이드링크 활성 시간에 SCI를 수신/모니터링할 수 있다. 사이드링크 활성 시간은 사이드링크 DRX 구성/파라미터에 기초하여 결정/유도될 수 있다. 사이드링크 활성 시간은 주기적으로(예: DRX 주기마다) 발생할 수 있다. 이 방법 b의 개념은 제1UE가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯 세트에 대해 하나 이상의 다른 UE로부터 리소스 예약 정보를 획득하기 위해 추가 센싱을 수행할 수 있다는 것이다. 바람직하게 특정 실시예에서, (연속) 슬롯 세트의 수는 특정 값과 동일할 수 있다.
바람직하게 특정 실시예에서, (연속) 슬롯의 세트는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전의 (연속) 슬롯의 특정 값/을 의미할 수 있다. 특정 실시예에서 바람직하게 또는 대안적으로, (인접한) 슬롯 세트의 수는 특정 값보다 작을 수 있다. 바람직하게는 특정 실시예에서, (연속) 슬롯 세트는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (연속) 슬롯의 특정 값의 (후) 부분일 수 있다.
추가 센싱을 위해 31개의 슬롯이 필요하다고 가정하는 예(예를 들어, 특정 값은 31)에서, UE에 대한 사이드링크 활성 시간이 슬롯 [251, 320]에 있는 경우(이전 사이드링크 활성 시간이 슬롯 [51, 120]), UE는 추가 센싱 구간 [220, 250] 또는 [220, 251)에서 추가 센싱을 수행할 수 있다. 바람직하게는 특정 실시예에서, 제1UE는 도 15a에 도시된 바와 같이 슬롯(220)에서 리소스 센싱 및 선택을 트리거할 수 있다. 바람직하게 또는 대안적으로 특정 실시예에서, 제1UE는 슬롯(210)에서 리소스 센싱 및 선택을 트리거할 수 있는 반면, 제1UE는 도 15b에 도시된 바와 같이 슬롯[210, 219]에서 추가 센싱을 수행하지 않는다.
특정 실시예에서 바람직하게는, 특정 값은 31일 수 있다. 특정 실시예에서 바람직하게 또는 대안적으로, 특정 값은 32일 수 있다.
특정 실시예에서 바람직하게 또는 대안적으로, 특정 값은 (31+T1), 또는 (31+T1)의 천장 함수(ceiling function)일 수 있다.
특정 실시예에서 바람직하게는, 특정 값은 (사전) 설정된 값일 수 있다. 특정 실시예에서 바람직하게는, 특정 값은 명시된 값일 수 있다.
특정 실시예에서 바람직하게는, 제1UE는 사이드링크 리소스 풀에서 사이드링크 DRX 및/또는 추가 센싱을 수행할 수 있다. 특정 실시예에서 바람직하게는, 특정 값은 사이드링크 리소스 풀의 CBR(Channel Busy Ratio)에 기반하여 결정될 수 있다. 예를 들어, 사이드링크 리소스 풀의 CBR이 CBR 임계치 보다 낮다면 특정 값은 더 작은 값으로 결정될 수 있다. 사이드링크 리소스 풀의 CBR이 CBR 임계치 보다 크다면 특정 값은 더 큰 값으로 결정될 수 있다. 대안적으로, 사이드링크 리소스 풀의 CBR이 CBR 임계치 보다 낮다면 특정 값은 더 큰 값으로 결정될 수 있다. 사이드링크 리소스 풀의 CBR이 CBR 임계치 보다 크다면 특정 값은 더 작은 값으로 결정될 수 있다.
바람직하게는 특정 실시예에서, 제1UE는 제1사이드링크 리소스를 결정하기 위한 리소스 센싱(및 선택)를 수행할 수 있고, 그 다음, 제1UE는 사이드링크 데이터를 전달/전송하기 위해 제1사이드링크 리소스에 대해 제1(제어 및/또는 데이터) 사이드링크 전송을 수행한다.
특정 실시예에서 바람직하게는, 특정 값은 사이드링크 데이터의 데이터 우선순위에 기반하여 결정될 수 있다. 예를 들어, 사이드링크 리소스 풀의 데이터 우선순위가 우선순위 임계치 보다 낮다면 특정 값은 더 작은 값으로 결정될 수 있다. 사이드링크 리소스 풀의 데이터 우선순위가 우선순위 임계치 보다 높다면 특정 값은 더 큰 값으로 결정될 수 있다. 대안적으로, 사이드링크 리소스 풀의 데이터 우선순위가 우선순위 임계치 보다 낮다면 특정 값은 더 큰 값으로 결정될 수 있다. 사이드링크 리소스 풀의 데이터 우선순위가 우선순위 임계치 보다 높다면 특정 값은 더 작은 값으로 결정될 수 있다.
특정 실시예에서 바람직하게는, 특정 값은 사이드링크 데이터의 지연시간 요구 또는 (잔여) PDB에 기반하여 결정될 수 있다. 예를 들어, 사이드링크 데이터의 지연시간 요구 또는 (잔여) PDB가 시간 임계치 보다 짧다면 특정 값은 더 작은 값으로 결정될 수 있다. 사이드링크 데이터의 지연시간 요구 또는 (잔여) PDB가 시간 임계치 보다 크다면 특정 값은 더 큰 값으로 결정될 수 있다. 대안적으로, 사이드링크 데이터의 지연시간 요구 또는 (잔여) PDB가 시간 임계치 보다 짧다면 특정 값은 더 큰 값으로 결정될 수 있다. 사이드링크 데이터의 지연시간 요구 또는 (잔여) PDB가 시간 임계치 보다 크다면 특정 값은 더 작은 값으로 결정될 수 있다.
일 실시예에서, 제1UE는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 리소스 센싱(및 선택)을 수행(트리거)할 수 있다. 바람직하게는 특정 실시예에서, 제1UE는 사이드링크 비활성 시간에 리소스 센싱(및 선택)을 수행(트리거)할 수 있다. 바람직하게는 특정 실시예에서, 제1사이드링크 리소스는 하나의 사이드링크 활성 시간에 있다. 사이드링크 비활성 시간의 사이드링크 리소스는 제1사이드링크 리소스로 허용되지 않을 수 있다. 제1UE는 사이드링크 비활성 시간에 사이드링크 리소스를 제1사이드링크 리소스로 선택하는 것을 방지/방지한다.
바람직하게는 특정 실시예에서, 제1UE가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 리소스 센싱(및 선택)을 수행(트리거)하는 경우, 제1UE는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯 세트에 대한 추가 센싱을 수행할 수 있다. 제1UE가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 사이드링크 비활성 시간 내에 리소스 센싱(및 선택)을 수행하지(트리거)하지 않으면, 제1UE는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯 세트에 대한 추가 센싱을 수행하지 않을 수 있다.
바람직하게는 특정 실시예에서, 제1UE가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (연속) 슬롯의 특정 값 이전의 타이밍에서 리소스 센싱(및 선택)을 수행하는 경우(트리거), 제1UE는 다음을 시작한다. (연속) 슬롯의 특정 값에서 추가 센싱을 수행한다. (연속) 슬롯의 집합이 (연속) 슬롯의 특정 값임을 의미할 수 있다. 바람직하게는 특정 실시예에서, 제1UE는 추가 센싱 지속기간 동안 추가 센싱을 수행할 수 있으며, 여기서 추가 센싱 지속기간은 (연속) 슬롯의 특정 값을 포함/포함/구성한다. 바람직하게는 특정 실시예에서, 제1UE는 (연속적인) 슬롯의 특정 값 이전에(제1UE가 (트리거) 리소스 센싱(및 선택)을 수행하는 타이밍 이후에) 추가 센싱을 수행하지 않는다. 그러한 경우가 도 15b에 도시되어 있다. 즉, 자원 센싱(및 선택)을 수행(트리거)하는 시점과 (연속) 슬롯의 특정 값의 제1슬롯 사이의 시간 간격에서 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 제1UE는 추가 센싱을 수행하지 않는다.
바람직하게는 특정 실시예에서, 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에, 제1UE가 (연속적인) 슬롯의 특정 값 내의 타이밍에서 리소스 센싱(및 선택)을 수행하는 경우(트리거), 도 15c에 도시된 바와 같이, 제1UE가 리소스 센싱(및 선택)을 수행(트리거)할 때 제1UE는 추가 센싱을 수행하기 시작할 수 있다. 바람직하게는 특정 실시예에서, (연속) 슬롯의 세트는 (연속) 슬롯의 특정 값의 (후자의) 일부일 수 있다. 바람직하게 특정 실시예에서, 제1UE는 추가 센싱 기간 동안 추가 센싱을 수행할 수 있다. 추가 센싱 기간은 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 적어도 (인접한) 슬롯 세트를 포함/포함할 수 있다. 바람직하게는 특정 실시예에서, 추가 센싱 기간은 하나의 사이드링크 활성 시간의 시작 경계/타이밍에서 시작하는 다른 (연속) 슬롯 세트를 포함/포함할 수 있다. 바람직하게 특정 실시예에서, (인접한) 슬롯 세트의 수와 (인접한) 슬롯의 다른 세트의 수의 합산 값은 특정 값과 동일하다. 바람직하게는 특정 실시예에서, 제1UE는 사이드링크 비활성 시간 내의 타이밍에서 추가 센싱을 수행하지 않으며, 여기서 타이밍은 제1UE가 리소스 센싱(및 선택)을 수행하기(트리거)하기 전이다.
일 실시예에서, (각각) 각 사이드링크 활성 시간의 시작 경계/타이밍 전에 제1UE가 사이드링크 비활성 시간 내의 타이밍에서 리소스 센싱(및 선택)을 수행(트리거)하는지 여부에 관계없이, 제1UE는 (인접한) 슬롯의 특정 값에서 추가 센싱을 수행할 수 있다. 바람직하게는 특정 실시예에서, 제1UE는 추가 센싱 지속기간 동안 추가 센싱을 수행할 수 있고, 여기서 추가 센싱 지속기간은 각 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯의 특정 값을 포함/포함/구성된다.
더 구체적으로, 제1UE가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 사이드링크 비활성 시간 내에 자원 센싱(및 선택)을 수행(트리거)하는 경우, 제1UE는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯의 특정 값에 대한 추가 센싱을 수행할 수 있다. 제1UE가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 사이드링크 비활성 시간 내에 리소스 센싱(및 선택)을 수행하지(트리거)하지 않으면, 제1UE는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯의 특정 값에 대한 추가 센싱을 수행할 수 있다. (연속) 슬롯의 집합이 (연속) 슬롯의 특정 값임을 의미할 수 있다. 그러한 경우가 도 15d에 도시된다. 제1UE는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯의 특정 값에 대해 이미 추가 센싱을 수행한다. 제1UE가 하나의 사이드링크 활성 시간의 시작 시점에서 리소스 센싱(및 선택)을 수행(트리거)하는 경우에도, 제1UE가 자원 센싱(및 선택)을 수행(트리거)한 후 추가 센싱을 수행할 필요가 없을 수 있다. 따라서, 하나의 사이드링크 활성 시간의 초기 슬롯에 있는 사이드링크 리소스는 제1UE가 제1(제어 및/또는 데이터) 사이드링크 전송을 수행하도록 선택 가능하거나 사용 가능한다.
바람직하게 특정 실시예에서, 사이드링크 비활성 시간의 추가 센싱을 위해, 제1UE는 제1스테이지 SCI(만)를 수신/모니터링할 수 있다. 제1UE는 SCI 포맷 1을 수신/모니터링할 수 있다. 제1UE는 PSCCH를 수신/모니터링할 수 있다. 바람직하게 특정 실시예에서, 제1UE는 제2스테이지 SCI를 수신/모니터링하지 않을 수 있다. 제1UE는 SCI 포맷 2-A/2-B를 수신/모니터링하지 않을 수 있다. 제1UE는 PSSCH를 수신/디코딩하지 않을 수 있다.
대안적으로, 사이드링크 비활성 시간에 추가적인 센싱을 위해, 제1UE는 제1스테이지 SCI 및/또는 제2스테이지 SCI를 수신/모니터링할 수 있다. 제1UE는 SCI 포맷 1 및/또는 SCI 포맷 2-A/2-B를 수신/모니터링할 수 있다.
특정 실시예에서 바람직하게는, 사이드링크 활성 시간에서 추가 센싱의 경우, 제1UE는 1단계 SCI 및/또는 2단계 SCI를 수신/모니터링할 수 있다. 제1UE는 SCI 포맷 1 및/또는 SCI 포맷 2-A/2-B를 수신/모니터링할 수 있다. 제1UE는 SCI 포맷 1을 위해 PSCCH를 수신/모니터링할 수 있다. 제1UE는 SCI 포맷 2-A/2-B를 수신하기 위해 PSSCH를 수신/디코딩할 수 있다.
도 16을 참조하면, 본 발명의 이러한 개념 및 방법과 함께, 제1디바이스의 방법(1000)은 적어도 제2디바이스에 대해 사이드링크 통신을 수행하고 단계 1002에서 제1디바이스가 사이드링크 DRX 절차를 수행하는 단계를 포함한다. 단계 1004에서, 제1디바이스는 사이드링크 활성 시간에서 SCI를 수신/모니터링하되, 사이드링크 활성 시간은 사이드링크 DRX 구성/파라미터에 기초하여 결정/유도된다. 제1디바이스는 단계 1006에서 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯 세트에 대한 추가 센싱을 수행한다. 단계 1008에서, 제1디바이스는 적어도 추가 센싱의 센싱 결과에 기초하여 제1사이드링크 리소스를 결정/선택한다. 단계 1010에서, 제1디바이스는 제2디바이스에 사이드링크 데이터를 전송하기 위해 제1사이드링크 리소스에 대해 제1(제어 및/또는 데이터) 사이드링크 전송을 수행한다.
특정 실시예에서, (연속) 슬롯의 세트는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (연속) 슬롯의 특정 값의 (후) 부분이다.
특정 실시예에서, (연속) 슬롯의 세트는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (연속) 슬롯의 특정 값이다.
특정 실시예에서, 방법은: 제1디바이스가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 사이드링크 비활성 시간 내에서 리소스 센싱 및 선택을 수행하도록 트리거하는 경우, 제1디바이스는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯 세트에 대한 추가 센싱를 수행한다.
특정 실시예에서, 방법은: 제1디바이스가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 사이드링크 비활성 시간 내에서 리소스 센싱 및 선택을 수행하도록 트리거하지 않는 경우, 제1디바이스는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯 세트에 대한 추가 센싱을 수행하지 않는다.
특정 실시예에서, 제1디바이스가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯의 특정 값 이전의 타이밍(사이드링크 비활성 시간)에서 리소스 센싱 및 선택을 수행하도록 트리거하면, 제1디바이스는 (인접한) 슬롯의 특정 값에서 추가 센싱을 수행하기 시작하고/하거나, 제1디바이스는 (인접한) 슬롯의 특정 값 전에 추가 센싱를 수행하지 않고/않거나 (연속) 슬롯 세트는 (연속) 슬롯의 특정 값이다.
특정 실시예에서, 제1디바이스가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯의 특정 값 내에서 리소스 센싱 및 선택을 수행하도록 트리거하면, 제1디바이스가 리소스 센싱 및 선택을 수행하도록 트리거할 때 제1디바이스가 추가 센싱을 수행하기 시작하고/하거나, (연속) 슬롯 세트는 (연속) 슬롯의 특정 값의 (후자) 일부이고/이거나, 제1디바이스가 추가 센싱 기간 동안 추가 센싱을 수행하되, 추가 센싱 기간은 하나의 사이드링크 활성 시간의 시작 경계/타이밍에서 시작하는 적어도 (연속) 슬롯 세트 및 다른 (연속) 슬롯 세트를 포함하고/포함하거나, (인접) 슬롯 세트의 수와 다른 (인접) 슬롯 세트의 수의 합산 값은 특정 값과 동일하다.
특정 실시예에서, 방법은 다음을 포함한다: 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 제1디바이스는 사이드링크 비활성 시간 내에 리소스 센싱 및 선택을 수행하도록 트리거하는지 여부에 관계없이, 제1디바이스가 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯 세트에 대한 추가 센싱을 수행하고, 그리고/또는 여기서 (인접) 슬롯의 세트는 하나의 사이드링크 활성 시간의 경계/타이밍을 시작하기 전의 (인접) 슬롯의 특정 값이다.
특정 실시예에서, 제1디바이스는 추가 센싱 지속 기간 동안 추가 센싱을 수행하되, 추가 센싱 지속 기간은 각 사이드링크 활성 시간의 경계/타이밍을 시작하기 전에 (인접한) 슬롯의 특정 값을 포함/포함/구성한다(comprises/includes/consists).
특정 실시예에서, 특정 값은 31 또는 32이다.
특정 실시예에서, 특정 값은 (31+T1), 또는 (31+T1)의 천정 함수이다.
특정 실시예에서, 특정 값은 (사전) 설정되거나 명시된다.
특정 실시예에서, 제1디바이스는 사이드링크 리소스 풀에서 추가 센싱을 수행하고/하거나, 특정 값은 사이드링크 리소스 풀의 CBR에 기반하여 결정된다.
특정 실시예에서, 특정 값은 사이드링크 데이터의 데이터 우선순위에 기반하여 결정된다.
특정 실시예에서, 특정 값은 사이드링크 데이터의 지연시간 요구 또는 (잔여) PBD에 기반하여 결정된다.
특정 실시예에서, 사이드링크 비활성 시간의 추가 센싱을 위해, 제1디바이스는 제1스테이지 SCI를 (만) 수신/모니터링한다.
특정 실시예에서, 사이드링크 비활성 시간의 추가 센싱을 위해, 제1디바이스는 제1스테이지 SCI 및/또는 제2스테이지 SCI를 수신/모니터링한다.
도 3 및 도 4를 다시 참조하면, 하나 이상의 실시예에서, 디바이스(300)는 메모리(310)에 저장된 프로그램 코드(312)를 포함한다. CPU(308)는 다음을 위해 프로그램 코드(312)를 실행할 수 있다: (i) 제1디바이스에서 적어도 제2디바이스에 대한 사이드링크 통신을 수행하고, 제1디바이스는 사이드링크 DRX 절차를 수행하고,(ii) 제1디바이스에서 사이드링크 활성 시간에 SCI를 수신/모니터링하되, 사이드링크 활성 시간은 사이드링크 DRX 구성/파라미터에 기초하여 결정/유도되고, (iii) 제1디바이스에서 하나의 사이드링크 활성 시간의 시작 경계/타이밍 전에 (인접한) 슬롯 세트에 대한 추가 센싱을 수행하고, (iv) 제1디바이스에서, 적어도 추가 센싱의 센싱 결과에 기초하여 제1사이드링크 리소스를 결정/선택하고, (v) 제1디바이스에서, 사이드링크 데이터를 제2디바이스로 전송하기 위해 제1사이드링크 리소스 상에서 제1(제어 및/또는 데이터) 사이드링크 전송을 수행하도록 한다. 또한, CPU(308)는 프로그램 코드(312)를 실행하여 본 명세서에서 위에서, 아래에서, 또는 달리 설명된 설명된 동작, 단계, 및 방법 모두를 수행할 수 있다.
도 17을 참조하면, 본 발명의 이것 및 다른 개념 및 방법과 함께, 제1디바이스의 방법(1020)은 사이드링크 리소스 풀에서 적어도 제2디바이스에 대해 사이드링크 통신을 수행하고 단계 1022에서 제1디바이스가 사이드링크 데이터에 대한 리소스 선택을 수행하도록 트리거하는 단계를 포함한다. 단계 1024에서, 제1디바이스는 제2디바이스의 사이드링크 온-듀레이션 활성 시간 이전에 제1연속 센싱 기간 동안 센싱을 수행한다. 제1디바이스는 단계 1026에서 사이드링크 리소스의 세트로부터 제1사이드링크 리소스를 결정/선택하고, 단계 1028에서 사이드링크 리소스의 세트는 적어도 제1연속 센싱 기간의 센싱 결과에 기초하여 유도되거나 결정된다. 단계 1030에서, 제1디바이스는 제2디바이스에 사이드링크 데이터를 전송하기 위해 제1사이드링크 리소스에 대해 제1사이드링크 전송을 수행한다.
특정 실시예에서, 제2디바이스의 사이드링크 지속 시간 활성 시간은 타이밍 이후 제2디바이스의 가장 최근 사이드링크 지속 시간 활성 시간이고/이거나, 제1연속 센싱 기간은 제2디바이스의 사이드링크 지속 기간 활성 시간(시작 경계/타이밍)에 기초하여 유도되거나 결정된다.
특정 실시예에서, 특정 값은 31, 32이고, (사전)구성되거나 지정되고, 그리고/또는 특정 값은 사이드링크 데이터의 데이터 우선순위에 기초하여 결정되고, 그리고/또는 특정 값은 사이드링크 데이터의 레이턴시 요구사항 또는 (나머지) 패킷 지연 예산(delay budget)에 기초하여 결정되고, 그리고/또는 특정 값은 사이드링크 리소스 풀의 채널 사용 비율(Channel Busy Ratio)에 기초하여 결정된다.
특정 실시예에서, 타이밍은 제2이바이스의 사이드링크 지속 시간 활성 시간(의 시작 경계/타이밍) 전의 (연속) TTI의 특정 값 이전(바로)이고, 그리고/또는 제1디바이스는 리소스 선택 트리거에 응답하여 (연속) TTI의 특정 값에서 센싱을 수행하고, 그리고/또는 제1연속 센싱 기간은 (연속) TTI의 특정 값이거나 이를 포함하고, 그리고/또는 제1디바이스는 리소스 선택을 수행하기 위한 트리거에 응답하여 제1연속 센싱 기간 이전(및 타이밍 이후)에 센싱을 수행하지 않는다.
특정 실시예에서, 타이밍은 제2디바이스의 사이드링크 온-듀레이션 활성 시간(시작 경계/타이밍) 이전의 (연속적인) TTI의 특정 값 내에 있고, 그리고/또는 제1디바이스는 리소스 선택 트리거에 응답하여 센싱을 수행하기 시작하고/하거나 제1연속 센싱 기간은 타이밍 후에 (연속) TTI의 특정 값의 후반부를 포함한다.
특정 실시예에서, 제1디바이스는 제2연속 센싱 기간 동안 센싱을 수행하고, 제2연속 센싱 기간은 제2디바이스의 사이드링크 온-듀레이션 기간 활성 시간(시작 경계/타이밍)부터 시작하고, 그리고/또는 사이드링크 리소스의 세트는 제1연속 센싱 기간의 센싱 결과 및 제2연속 센싱 기간의 센싱 결과에 기초하여 유도되거나 결정되며, 그리고/또는 제1연속 센싱 기간의 TTI 수와 제2연속 센싱 기간의 TTI 수의 합은 특정 값과 동일하다.
특정 실시예에서, 제1디바이스가 리소스 선택을 수행하도록 트리거하는지 여부에 관계없이, 제1디바이스는 제2디바이스의 사이드링크 온-듀레이션 활성 시간 이전에 제1연속 센싱 기간 동안 센싱을 수행하고, 그리고/또는 제1연속 센싱 기간은 제2디바이스의 사이드링크 온-듀레이션 활성 시간(시작 경계/타이밍) 이전의 (연속) TTI의 특정 값이거나 이를 포함한다.
특정 실시예에서, 타이밍은 제2디바이스의 사이드링크 온-듀레이션 활성 시간 밖에 있고, 그리고/또는 제1연속 센싱 기간은 제2디바이스의 사이드링크 온 듀레이션 활성 시간 밖에 있고, 그리고/또는 제1연속 센싱 기간은 제2디바이스의 사이드링크 온 듀레이션 활성 시간의 시작 경계/타이밍에서 종료되며, 그리고/또는 제1연속 센싱 지속 시간은 제2디바이스의 사이드링크 지속 시간 활성 시간 직전이다.
특정 실시예들에서, 제1디바이스는 제2디바이스의 사이드링크 DRX 온-듀레이션 타이머 구성에 기초하여 제2디바이스의 사이드링크 온-듀레이션 활성 시간을 가정하거나 결정하고, 그리고/또는 사이드링크 온 듀레이션 활성 시간에는 연관된 사이드링크 DRX 온 듀레이션 시간 타이머가 실행 중인 시간이 포함된다.
특정 실시예에서, 타이밍은 제1디바이스의 사이드링크 온-듀레이션 활성 시간 밖에 있고 그리고/또는 제1연속 센싱 기간(일부)은 제1디바이스의 사이드링크 온-듀레이션 활성 시간 밖에 있다.
특정 실시예에서, 타이밍은 사이드링크 리소스 풀의 사이드링크 TTI(내)이다. 제1연속 센싱 기간은 사이드링크 리소스 풀의 사이드링크 TTI로 구성되고 그리고/또는 제2연속 센싱 기간은 사이드링크 리소스 풀의 사이드링크 TTI로 구성되며, 그리고/또는 (연속) TTI의 특정 값은 사이드링크 리소스 풀의 사이드링크 TTI로 구성된다. 제1연속 센싱 기간은 사이드링크 리소스 풀의 사이드링크 TTI를 포함하고, 그리고/또는 제2연속 센싱 지속기간은 사이드링크 리소스 풀의 사이드링크 TTI를 포함하고 그리고/또는 (연속) TTI의 특정 값은 사이드링크 리소스 풀의 사이드링크 TTI를 포함한다.
특정 실시예에서, 제1연속 센싱 기간에 대한 센싱은 주기적 기반 부분 센싱을 의미하지 않고 그리고/또는 제1연속 센싱 기간에 대한 센싱은 예약 기간에 기반한 센싱을 의미하지 않는다.
다시 도 3 및 도 4를 참조하면, 하나 이상의 실시예에서, 디바이스(300)는 메모리(310)에 저장된 프로그램 코드(312)를 포함한다. CPU(308)는 다음을 위해 프로그램 코드(312)를 실행할 수 있다: (i) 제1디바이스에서, 사이드링크 리소스 풀의 적어도 제2디바이스에 대한 사이드링크 통신을 수행하고, 제1디바이스는 타이밍에 사이드링크 데이터에 대한 리소스 선택을 수행하도록 트리거하고, (ii) 제1디바이스에서, 제2디바이스의 사이드링크 온-듀레이션 활성 시간 이전에 제1연속 센싱 기간 동안 센싱을 수행하며, (iii) 제1디바이스에서, 사이드링크 리소스 세트로부터 제1사이드링크 리소스를 결정/선택하고, (iv) 제1디바이스에서, 제1연속적인 센싱 지속기간의 적어도 센싱 결과에 기초하여 사이드링크 리소스의 세트를 유도/결정하며, (v) 제1디바이스에서, 사이드링크 데이터를 제2디바이스로 전송하기 위해 제1사이드링크 리소스 상에서 제1사이드링크 전송을 수행한다. 또한, CPU(308)는 프로그램 코드(312)를 실행하여 본 명에서의 위에서, 아래에서, 또는 달리 설명된 설명된 동작, 단계, 및 방법 모두를 수행할 수 있다.
상기 개념 또는 교시의 임의의 조합은 연대적으로 조합되거나 하나 이상의 새로운 실시예로 형성될 수 있다. 아래에 제공된 개시된 세부사항 및 실시예는 적어도 위에서 및 여기에서 언급된 문제를 풀기위해 사용될 수 있다(그러나 이에 국한되지 않는다).
특정 실시예에서 바람직하게는, 하나의 사이드링크 활성 시간의 시작 경계/타이밍은 하나의 사이드링크 활성 시간의 시작 슬롯 경계/시작 슬롯 타이밍일 수 있다.
특정 실시예에서 바람직하게는, 하나의 사이드링크 활성 시간의 시작 경계/타이밍은 하나의 사이드링크 활성 시간의 시작 심볼 경계/시작 심볼 타이밍일 수 있다. 특정 실시예에서 바람직하게는, 심볼은 슬롯에서 사이드링크 전송에 가용한 제1심볼이다.
특정 실시예에서 바람직하게는, 제1UE가 사이드링크 데이터를 전달/전송하기 위해 사이드링크 리소스를 요구할 때/한다면, 제1UE는 리소스 센싱 (및 선택)을 수행(하도록 트리거)할 수 있다. 특정 실시예에서 바람직하게는, 제1사이드링크 (제어 및/또는 데이터) 전송은 사이드링크 데이터의 새로운/최초 사이드링크 전송이다. 특정 실시예에서 바람직하게는, 제1사이드링크 (제어 및/또는 데이터) 전송은 사이드링크 데이터의 사이드링크 전송이다.
특정 실시예에서 바람직하게는, 사이드링크 데이터는 TB를 의미할 수 있다. 특정 실시예에서 바람직하게는, 수송 블록은 MAC PDU를 의미할 수도 있다/MAC PDU일 수도 있다.
특정 실시예에서 바람직하게는, 비주기적 사이드링크 데이터는 수송 블록을 의미할 수 있으며, SCI 스케줄링 수송 블록에서 "리소스 예약 기간" 필드는 예약 기간의 0 값을 표시한다.
특정 실시예에서 바람직하게는, 주기적 사이드링크 데이터는 수송 블록을 의미할 수 있으며, SCI 스케줄링 수송 블록에서 "리소스 예약 기간" 필드는 예약 기간의 0이 아닌 값을 표시한다.
특정 실시예에서 바람직하게는, 추가 센싱 지속기간의 시간 단위는 슬롯일 수 있다.
특정 실시예에서 바람직하게는, (인접) 시간 간격의 시간 단위는 슬롯일 수 있다.
특정 실시예에서 바람직하게는, 슬롯은 사이드링크 슬롯을 의미할 수 있다.
특정 실시예에서 바람직하게는, 제1UE는 사이드링크 리소스 풀에서 리소스 센싱 (및 선택)을 수행할 수 있다. 특정 실시예에서 바람직하게는, 제1UE는 사이드링크 리소스 풀에서 추가 센싱을 수행할 수 있다. 특정 실시예에서 바람직하게는, 제1UE는 사이드링크 리소스 풀에서 사이드링크 DRX를 수행할 수 있다. 특정 실시예에서 바람직하게는, 슬롯은 사이드링크 리소스 풀과 연관된 사이드링크 슬롯을 의미/포함할 수 있다. 특정 실시예에서 바람직하게는, 슬롯은 다른 사이드링크 리소스 풀과 연관된 사이드링크 슬롯을 의미/포함하지 않을 수 있다.
특정 실시예에서 바람직하게는, 사이드링크 리소스 풀에서 인접 슬롯은 물리적 슬롯에서 인접하지 않을 수 있다. 이것은 사이드링크 리소스 풀에서 인접 슬롯은 물리적 슬롯의 측면에서 인접하지 않을 수 있다는 것을 의미한다. 특정 실시예에서 바람직하게는, 사이드링크 리소스 풀에서 인접 슬롯은 캐리어/셀의 사이드링크 슬롯에서 인접하지 않을 수 있다. 이것은 사이드링크 리소스 풀에서 인접 슬롯이 캐리어/셀의 사이드링크 슬롯의 측면에서 인접하지 않을 수 있다는 것을 의미한다. 특정 실시예에서 바람직하게는, 캐리어/셀에 하나 이상의 사이드링크 리소스 풀이 있을 수 있다.
특정 실시예에서 바람직하게는, 추가 센싱은 리소스 선택을 수행하기 전 또는 리소스 선택 윈도우 전 짧은 센싱을 의미/포함할 수 있다. 특정 실시예에서 바람직하게는, 추가 센싱은 리소스 센싱 및 선택을 위한 후보 리소스 이전의 짧은 센싱을 의미/포함할 수 있다.
특정 실시예에서 바람직하게는, 추가 센싱은 리소스 센싱 및 선택을 위한 후보 리소스 이전의 시간 지속기간 동안 센싱을 의미/포함할 수 있다.
특정 실시예에서 바람직하게는, 추가 센싱은 인접 센싱을 의미/포함할 수 있다. 특정 실시예에서 바람직하게는, 추가 센싱 지속기간에서 추가 센싱은 적어도 (인접) 추가 센싱 지속기간에서 인접 센싱을 의미/포함할 수 있다. 특정 실시예에서 바람직하게는, 추가 센싱은 주기적 기반 부분 센싱을 의미하지 않는다. 특정 실시예에서 바람직하게는, 추가 센싱은 예약 기간에 기반한 센싱을 의미하지 않는다.
특정 실시예에서 바람직하게는, 부분 센싱은 주기적 기반의 주기적 센싱 및/또는 추가 센싱을 의미/포함할 수 있다. 특정 실시예에서 바람직하게는, 부분 센싱은 주기적 기반의 주기적 센싱 및/또는 인접 센싱을 의미/포함할 수 있다. 특정 실시예에서 바람직하게는, 주기적 기반의 부분 센싱은 (예약) 기간의 집합에 기반한 센싱을 의미/포함할 수 있다. 특정 실시예에서 바람직하게는, 주기적 기반 부분 센싱은 리소스 센싱 및 선택을 위해 후보 리소스와 관련된 슬롯/리소스에서 센싱을 의미/포함할 수 있는데, 그 관련성은 (예약) 기간의 집합에 기반한다. 특정 실시예에서 바람직하게는, (예약) 기간의 집합은 (사전) 설정된다. 특정 실시예에서 바람직하게는, (예약)기간의 집합은 제1UE에 대해 (사전) 설정된다.
특정 실시예에서 바람직하게는, (예약) 기간의 집합은 사이드링크 리소스 풀을 위해 (사전) 설정된다. 특정 실시예에서 바람직하게는, (예약) 기간의 집합은 명시된다. 특정 실시예에서 바람직하게는, (예약) 기간의 집합은 사이드링크 리소스 풀에서 지원되는 예약 기간의 전체 또는 부분일 수 있다/그것을 포함할 수 있다. 특정 실시예에서 바람직하게는, (예약) 기간의 집합은 특정 값 보다 큰 기간 값을 가진 예약 기간일 수 있다/그것을 포함할 수 있다. 그것은 주기적 기반의 부분 센싱에 대한 (예약) 기간의 집합은, 추가 센싱 (지속기간)에서 커버되지 않는, 일부 예약 기간일 수 있다/그것을 포함할 수 있다는 것을 의미한다. 그것은 특정 값보다 작은 예약 기간 값을 가진 사이드링크 데이터에 대한 리소스 예약 정보는 추가 센싱을 통해 획득될 수 있기 때문이다. 특정 실시예에서 바람직하게는, (예약) 기간 값은 밀리세컨드(ms) 단위일 수 있다. 특정 실시예에서 바람직하게는, 특정 값과 비교하기 위해, (예약) 기간 값은 슬롯 단위로 변환/변경될 수 있다.
특정 실시예에서 바람직하게는, (예약) 기간의 집합은 사이드링크 DRX 설정에 기반하여 결정/유도될 수 있다. 특정 실시예에서 바람직하게는, (예약) 기간의 집합은 사이드링크 DRX 사이클 및/또는 온-듀레이션 타이머에 기반하여 결정/유도될 수 있다.
특정 실시예에서 바람직하게는, 제1UE는 하나 이상의 다른 UE로부터 수신된 SCI를 통해 하나 이상의 다른 UE로부터 리소스 예약 정보를 획득한다. 특정 실시예에서 바람직하게는, 하나 이상의 다른 UE로부터의 SCI는 다른 UE의 리소스 예약 정보를 포함한다.
특정 실시예에서 바람직하게는, 사이드링크 데이터는 제2UE에 대한 것이다. 특정 실시예에서 바람직하게는, 제1UE는 제2UE에 사이드링크 데이터를 전달/전송하기 위해 제1사이드링크 리소스에서 제1(제어 및/또는 데이터) 사이드링크 전송을 수행한다.
특정 실시예에서 바람직하게는, 제1UE는 PC5 인터페이스에서 제2UE와 사이드링크 링크/연결을 보유/유지/확립할 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 DRX는 제1UE 및 제2UE 사이의 사이드링크 통신을 위해 수행/작동된다. 특정 실시예에서 바람직하게는, 사이드링크 DRX 설정은 제1UE 및 제2UE 사이의 사이드링크 링크/연결을 위해 설정된다. 특정 실시예에서 바람직하게는, 사이드링크 DRX 설정은 제1UE를 위해 설정된다. 특정 실시예에서 바람직하게 또는 대안적으로, 사이드링크 DRX 설정은 제2UE를 위해 설정된다.
특정 실시예에서 바람직하게는, 추가 센싱과 관련된, 사이드링크 활성 시간은 제1UE 및 제2UE 사이의 사이드링크 링크/연결을 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 특정 실시예에서 바람직하게는, 추가 센싱과 관련된, 사이드링크 활성 시간은 제2UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 특정 실시예에서 바람직하게 또는 대안적으로, 추가 센싱과 관련된, 사이드링크 활성 시간은 제1UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
특정 실시예에서 바람직하게는, 부분 센싱과 관련된, 사이드링크 활성 시간은 제1UE 및 제2UE 사이의 사이드링크 링크/연결을 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 특정 실시예에서 바람직하게는, 부분 센싱과 관련된, 사이드링크 활성 시간은 제2UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 특정 실시예에서 바람직하게 또는 대안적으로, 부분 센싱과 관련된, 사이드링크 활성 시간은 제1UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
일 실시예에서, 추가 센싱과 관련된, 사이드링크 활성 시간은 제1UE 및 제2UE 사이의 사이드링크 링크/연결을 위해 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 부분 센싱과 관련된, 사이드링크 활성 시간은 제1UE 및 제2UE 사이의 사이드링크 링크/연결을 위해 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
일 실시예에서, 추가 센싱과 관련된, 사이드링크 활성 시간은 제2UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 부분 센싱과 관련된, 사이드링크 활성 시간은 제1UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
일 실시예에서, 추가 센싱과 관련된, 사이드링크 활성 시간은 제2UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 부분 센싱과 관련된, 사이드링크 활성 시간은 제2UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
일 실시예에서, 추가 센싱과 관련된, 사이드링크 활성 시간은 제1UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 부분 센싱과 관련된, 사이드링크 활성 시간은 제1UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
특정 실시예에서 바람직하게는, 제1UE는 PC5 인터페이스에서 사이드링크 그룹과 사이드링크 링크/연결을 보유/유지/확립할 수 있는데, 사이드링크 그룹은 적어도 제1UE와 제2UE를 포함한다. 특정 실시예에서 바람직하게는, 사이드링크 DRX는 사이드링크 그룹의 사이드링크 DRX 통신을 위해 수행/작동된다. 특정 실시예에서 바람직하게는, 사이드링크 DRX 설정은 사이드링크 그룹을 위해 설정된다. 특정 실시예에서 바람직하게는, 사이드링크 DRX 설정은 제1UE를 위해 설정된다.
특정 실시예에서 바람직하게는, 추가 센싱과 관련된, 사이드링크 활성 시간은 사이드링크 그룹을 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 특정 실시예에서 바람직하게 또는 대안적으로, 추가 센싱과 관련된, 사이드링크 활성 시간은 제1UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
특정 실시예에서 바람직하게는, 부분 센싱과 관련된, 사이드링크 활성 시간은 사이드링크 그룹을 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 특정 실시예에서 바람직하게 또는 대안적으로, 부분 센싱과 관련된, 사이드링크 활성 시간은 제1UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
일 실시예에서, 추가 센싱과 관련된, 사이드링크 활성 시간은 사이드링크 그룹을 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 특정 실시예에서 바람직하게는, 부분 센싱과 관련된, 사이드링크 활성 시간은 사이드링크 그룹을 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
일 실시예에서, 부분 센싱과 관련된, 사이드링크 활성 시간은 사이드링크 그룹을 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다. 특정 실시예에서 바람직하게는, 부분 센싱과 관련된, 사이드링크 활성 시간은 제1UE를 위한 사이드링크 DRX 설정에 기반하여 연관/유도/결정된다.
특정 실시예에서 바람직하게는, 제1UE는 제2UE의 사이드링크 활성 시간에 기반한 리소스 선택 윈도우를 결정/유도할 수 있다 - 예를 들어, 리소스 선택 윈도우는 제2UE의 사이드링크 활성 시간 내에(로 제약/제한된다) 있다. 특정 실시예에서 바람직하게는, 제1UE는 제2UE를 위한 사이드링크 DRX 설정에 기반하여 리소스 선택 윈도우를 결정/유도할 수 있다. 특정 실시예에서 바람직하게는, 제1UE는 제1UE를 위한 사이드링크 DRX 설정에 기반하여 리소스 선택 윈도우를 결정/유도할 수 있다. 특정 실시예에서 바람직하게는, 제1UE는 제1UE 및 제2UE 사이의 사이드링크 링크/연결을 위한 사이드링크 DRX 설정에 기반하여 리소스 선택 윈도우를 결정/유도할 수 있다. 특정 실시예에서 바람직하게는, 제1UE는 사이드링크 그룹을 위한 사이드링크 DRX 설정에 기반하여 리소스 선택 윈도우를 결정/유도할 수 있다.
특정 실시예에서 바람직하게는, 제1UE는 PC5 인터페이스에서 다중 사이드링크 링크/연결을 보유/유지/확립할 수 있다. 서로 다른 사이드링크 링크/연결에 대해, 제1UE는 서로 다른 페어링된 UE로/로부터 사이드링크 전송/수신을 수행할 수 있다.
특정 실시예에서 바람직하게는, 제1UE는 제1사이드링크 링크/연결 및 제2사이드링크 링크/연결을 보유/유지/확립할 수 있다. 제1사이드링크 링크/연결의 페어링된 UE는 제2사이드링크 링크/연결의 페어링된 UE와 다를 수 있다. 특정 실시예에서 바람직하게는, 제1사이드링크 링크/연결(의 페어링된 UE)와 연관된 하나 이상의 사이드링크 논리 채널은 제2사이드링크 링크/연결(의 페어링된 UE)와 연관된 하나 이상의 사이드링크 논리 채널과 별개/독립적이다.
특정 실시예에서 바람직하게는, 데이터 패킷은 적어도 사이드링크 논리 채널과 연관된다. 특정 실시예에서 바람직하게는, 사이드링크 데이터는 적어도 사이드링크 논리 채널로부터 온다.
특정 실시예에서 바람직하게는, 사이드링크 데이터 전송은 PSSCH 전송일 수 있다/을 의미할 수 있다.
특정 실시예에서 바람직하게는, 사이드링크 데이터 전송은 PSCCH 전송일 수 있다/을 의미할 수 있다.
특정 실시예에서 바람직하게는, SCI는 적어도 PSCCH에서 전달될 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 제어 정보는 1단계 SCI를 포함할 수 있다. 특정 실시예에서 바람직하게는, 1단계 SCI는 PSCCH를 통해 전송될 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 제어 정보는 2단계 SCI를 포함할 수 있다. 특정 실시예에서 바람직하게는, 2단계 SCI는 PSSCH와 멀티플렉싱되어 전송될 수 있다. 특정 실시예에서 바람직하게는, SCI 포맷 1은 1단계 SCI이다. 특정 실시예에서 바람직하게는, SCI 포맷 2-A는 2단계 SCI이다. 특정 실시예에서 바람직하게는, SCI 포맷 2-B는 2단계 SCI이다.
특정 실시예에서 바람직하게는, 사이드링크 슬롯은 사이드링크용 슬롯을 의미할 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 슬롯은 TTI로 표현될 수 있다. 특정 실시예에서 바람직하게는, TTI는 (사이드링크용) 서브프레임일 수 있다. 특정 실시예에서 바람직하게는, TTI는 다중 심볼을, 예를 들어 12개 또는 14개 심볼을, 포함한다. 특정 실시예에서 바람직하게는, TTI는 사이드링크 심볼을 (완전히/부분적으로) 포함하는 슬롯일 수 있다. 특정 실시예에서 바람직하게는, TTI는 사이드링크 (데이터) 전송을 위한 전송 시간 간격을 의미할 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 슬롯 또는 사이드링크용 슬롯은 사이드링크 전송에 가용한 모든 OFDM 심볼을 포함할 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 슬롯 또는 사이드링크용 슬롯은 사이드링크 전송에 가용한 연속 번호 심볼을 포함할 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 슬롯 또는 사이드링크용 슬롯은 슬롯이 사이드링크 리소스 풀에 포함되어 있다는 것을 의미한다.
특정 실시예에서 바람직하게는, 심볼은 사이드링크용으로 표시된/설정된 심볼을 의미할 수 있다.
특정 실시예에서 바람직하게는, 서브 채널은 (PSSCH용) 사이드링크 리소스 할당/스케줄링을 위한 단위이다. 특정 실시예에서 바람직하게는, 서브 채널은 주파수 영역에서 다중 인접 PRB(Physical Resource Block)을 포함할 수 있다. 특정 실시예에서 바람직하게는, 각 서브 채널에 대한 PRB 개수는 사이드링크 리소스 풀에 대해 (사전) 설정될 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 리소스 풀 (사전) 설정은 각 서브 채널에 대한 PRB 개수를 표시/설정할 수 있다. 특정 실시예에서 바람직하게는, 각 서브 채널의 PRB 개수는 4, 5, 6, 8, 9, 10, 12, 15, 16, 18, 20, 25, 30, 48, 50, 72, 75, 96, 100 중 어떤 것일 수 있다. 특정 실시예에서 바람직하게는, 서브 채널은 사이드링크 리소스 할당/스케줄링을 위한 단위로 표현될 수 있다. 특정 실시예에서 바람직하게는, 서브 채널은 PRB를 의미할 수 있다. 특정 실시예에서 바람직하게는, 서브 채널은 주파수 영역에서 연속 PRB의 집합을 의미할 수 있다. 특정 실시예에서 바람직하게는, 서브 채널은 주파수 영역에서 연속적인 리소스 요소들의 집합을 의미할 수 있다.
특정 실시예에서 바람직하게는, UE는 디바이스이다/의미/포함/대체할 수 있다.
특정 실시예에서 바람직하게는, 사이드링크 전송/수신은 UE와 UE 간의 전송/수신일 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 전송/수신은 디바이스와 디바이스 간의 전송/수신일 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 전송/수신은 V2X 전송/수신일 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 전송/수신은 P2X(Pedestrian-to-Everything) 전송/수신일 수 있다. 특정 실시예에서 바람직하게는, 사이드링크 전송/수신은 PC5 인터페이스를 통할 수 있다.
특정 실시예에서 바람직하게는, PC5 인터페이스는 디바이스와 디바이스 간의 통신을 위한 무선 인터페이스일 수 있다. 특정 실시예에서 바람직하게는, PC5 인터페이스는 디바이스들 간의 통신을 위한 무선 인터페이스일 수 있다. 특정 실시예에서 바람직하게는, PC5 인터페이스는 UE들 간의 통신을 위한 무선 인터페이스일 수 있다. 특정 실시예에서 바람직하게는, PC5 인터페이스는 V2X 또는 P2X 통신을 위한 무선 인터페이스일 수 있다. 특정 실시예에서 바람직하게는, Uu 인터페이스는 네트워크 노드와 디바이스 간의 통신을 위한 무선 인터페이스일 수 있다. 특정 실시예에서 바람직하게는, Uu 인터페이스는 네트워크 노드와 UE 간의 통신을 위한 무선 인터페이스일 수 있다.
특정 실시예에서 바람직하게는, 제1UE는 제1디바이스일 수 있다. 특정 실시예에서 바람직하게는, 제1디바이스는 차량 UE일 수 있다. 특정 실시예에서 바람직하게는, 제1디바이스는 V2X UE일 수 있다.
특정 실시예에서 바람직하게는, 제2UE는 제2디바이스일 수 있다. 특정 실시예에서 바람직하게는, 제2디바이스는 차량 UE일 수 있다. 특정 실시예에서 바람직하게는, 제2디바이스는 V2X UE일 수 있다.
특정 실시예에서 바람직하게는, 제1UE와 제2디바이스는 서로 다른 디바이스이다.
상기 개념 또는 교시의 임의의 조합은 연대적으로 조합되거나 새로운 실시예로 형성될 수 있다. 개시된 세부사항 및 실시예는 적어도 위에서 및 여기에서 언급된 문제를 풀기위해 사용될 수 있다(그러나 이에 국한되지 않는다).
여기에서 제안된 방법, 대안, 단계, 예제, 및 실시예 중 임의의 것은 독립적으로, 개별적으로, 및/또는 같이 조합된 다수의 방법, 대안, 단계, 예제, 및 실시예와 함께 적용될 수 있음에 유의한다.
본 개시의 다양한 측면이 위에서 기술되었다. 여기의 교시는 다양한 형태로 구현될 수 있으며 본 명세서에 개시된 임의의 특정 구조, 기능, 또는 두가지 모두 단지 전형적인 사례이라는 것은 명백하다. 본 명세서의 교시에 기반하여, 당업자는 여기에 개시된 측면이 임의의 다른 측면과 독립적으로 구현될 수 있고 이들 측면 중 2개 이상이 다양한 방법으로 조합될 수 있음을 인식해야 한다. 예를 들어, 여기에 제시된 임의의 측면들을 사용하여 디바이스가 구현되거나 방법이 실행될 수 있다. 또한, 여기에 제시된 하나 이상의 측면에 더하여 또는 다른 구조, 기능성, 또는 구조 및 기능성을 사용하여 이러한 디바이스가 구현되거나 이러한 방법이 실행될 수 있다. 상기 개념들 중 일부의 일 예로서, 일부 측면에서, 펄스 반복 주파수들에 기반하여 동시 채널이 설치될 수 있다. 일부 측면에서, 펄스 위치 또는 오프셋들에 기반하여 동시 채널이 설치될 수 있다. 일부 측면에서, 시간 호핑 시퀀스들에 기반하여 동시 채널이 설치될 수 있다. 일부 측면에서, 펄스 반복 주파수들, 펄스 위치들 또는 오프셋들, 그리고 시간 호핑 시퀀스들에 기반하여 동시 채널이 설치될 수 있다.
당업자는 정보 및 신호는 다양한 다른 기술 및 기법 중 임의의 것을 사용하여 대변될 수 있음을 이해할 것이다. 예를 들어, 위의 기술 전체에서 참조될 수 있는 데이터, 지시, 명령, 정보, 신호, 비트, 심볼, 및 칩은 전압, 전류, 전자기파, 자기장 또는 자기입자, 광학장(optical fields) 또는 광입자, 또는 상기의 임의의 조합에 의해 표현될 수 있다.
여기에 개시된 측면들과 관련하여 기술된 다양한 예시적인 논리 블록, 모듈, 프로세서, 수단, 회로, 및 알고리듬 단계는 전자 하드웨어(예를 들어, 디지털 구현, 아날로그 구현, 또는 두가지의 조합, 이들은 소스 코딩 및 일부 다른 기법을 사용하여 디자인될 수 있다), (편의상, "소프트웨어" 또는 "소프트웨어 모듈"로 여기에서 지칭될 수 있는) 명령을 포함하는 다양한 형태의 프로그램 또는 디자인 코드, 또는 그 둘의 조합으로 구현될 수 있음을 당업자는 추가로 인식할 것이다. 하드웨어와 소프트웨어의 이러한 상호교환가능성을 명료하게 예시하기 위해, 다양한 예시적인 컴포넌트, 블록, 모듈, 회로, 및 단계가 대체로 그들의 기능성과 관련하여 위에 기술되었다. 그러한 기능성이 하드웨어 또는 소프트웨어로 구현되는지 여부는 전체 시스템에 부과되는 특정 응용 및 설계 제약에 달려있다. 숙련된 기술자는 각각의 특정 응용에 대해 다양한 방법으로 기술된 기능성을 구현할 수 있으나, 그러한 구현 결정이 본 개시의 범주로부터 벗어나는 것을 야기하는 것으로 해석되어서는 안 된다.
또한, 여기에 개시된 측면들과 관련하여 기술된 다양한 예시적인 논리 블록, 모듈, 및 회로는 직접회로("IC"), AT, 또는 액세스 포인트 내에서 구현되거나 그에 의해 수행될 수 있다. IC는 여기에 기술된 기능들을 수행하도록 설계된 범용 프로세서, DSP(digital signal processor), ASIC(application specific integrated circuit), FPGA(field programmable gate array) 또는 다른 프로그래밍 가능 로직 디바이스, 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트, 전기적 컴포넌트, 광학 컴포넌트, 기계적 컴포넌트, 또는 이들의 임의의 조합을 포함할 수 있으며, IC 내부에, IC 외부에, 또는 둘 모두에 상주하는 코드들 또는 명령어들을 실행시킬 수 있다. 범용 프로세서는 마이크로프로세서일 수 있지만, 대안예에서, 프로세서는 임의의 종래의 프로세서, 컨트롤러, 마이크로컨트롤러, 또는 상태 머신일 수 있다. 프로세서는 또한 컴퓨팅 디바이스의 조합(예를 들어, DSP 및 마이크로프로세서, 복수의 마이크로프로세서, DSP 코어(core)와 함께 하나 이상의 마이크로프로세서, 또는 임의의 다른 이러한 구성)으로 구현될 수 있다.
임의의 개시된 프로세스에서의 단계들의 임의의 특정 순서 또는 계층구조는 샘플 접근 방식의 일례라고 이해된다. 디자인 선호도에 기반하여, 상기 프로세스 내에서 단계의 특정 순서 또는 계층은 본 개시의 범위 내에 남아 있으면서 재배열될 수 있음이 이해된다. 동반된 방법 클레임들은 샘플 순서에서 다양한 단계의 요소들을 제시하며, 제시된 특정 순서 또는 계층구조로 제한되는 것으로 의도되지 않는다.
여기에 개시된 측면들과 관련하여 기술된 방법 또는 알고리즘의 단계들은 하드웨어로, 프로세서에 의해 실행되는 소프트웨어 모듈로, 또는 둘의 조합으로 직접 구현될 수 있다. 소프트웨어 모듈(예를 들어, 실행 가능한 명령어 및 관련 데이터를 포함함) 및 다른 데이터는 RAM 메모리, 플래시 메모리, ROM 메모리, EPROM 메모리, EEPROM 메모리, 레지스터, 하드 디스크, 착탈식 디스크, CD-ROM, 또는 해당 기술분야에 알려진 컴퓨터 판독가능한 임의의 다른 형태의 저장매체와 같은 데이터 메모리에 상주할 수 있다. 샘플 저장 매체는, 예를 들어, (편의상, 여기에서 "프로세서"로 지칭될 수 있는) 컴퓨터/프로세서와 같은 머신에 결합되어, 프로세서가 저장매체로부터 정보(예를 들어, 코드)를 읽고 저장 매체에 정보를 기록할 수 있게 할 수 있다. 샘플 저장 매체는 프로세서에 통합될 수 있다. 프로세서 및 저장 매체는 ASIC에 상주할 수 있다. ASIC는 UE 내에 상주할 수 있다. 대안예에서, 프로세서 및 저장 매체는 UE 내 개별 구성요소로 존재할 수 있다. 또한, 일부 측면에서, 임의의 적절한 컴퓨터 프로그램 제품은 본 개시의 하나 이상의 측면에 관련된 코드를 포함하는 컴퓨터 판독 가능 매체를 포함할 수 있다. 일부 측면에서, 컴퓨터 프로그램 제품은 포장재(packaging materials)를 포함할 수 있다.
본 발명이 여러가지 측면들 및 예제들과 관련하여 기술되었지만, 본 발명은 추가 수정 가능하다는 것이 이해될 것이다. 본 출원은, 일반적으로, 본 발명의 원칙을 따르고, 본 발명이 속하는 업계에서 공지되고 관례적인 실시범위 내에서 본 개시로부터의 그러한 이탈을 포함하는, 임의의 변형, 사용 또는 적응을 망라(cover)하도록 의도된다.

Claims (20)

  1. 사이드링크 리소스 풀에서 적어도 제2디바이스에 대한 사이드링크 통신을 수행하는 제1디바이스의 방법으로서,
    타이밍에 사이드링크 데이터에 대한 리소스 선택을 수행하도록 트리거링하는 단계;
    상기 제2디바이스의 사이드링크 온-듀레이션 활성 시간 이전에 제1연속 센싱 기간 동안 센싱을 수행하는 단계;
    사이드링크 리소스들의 세트로부터 제1사이드링크 리소스를 결정 또는 선택하는 단계 - 상기 사이드링크 리소스들의 세트는 상기 제1연속 센싱 기간의 센싱 결과에 적어도 기초하여 유도되거나 결정됨 -; 및
    상기 사이드링크 데이터를 상기 제2디바이스로 전송하기 위해 상기 제1사이드링크 리소스 상에서 제1사이드링크 전송을 수행하는 단계를 포함하는, 방법.
  2. 제1항에 있어서,
    상기 제2디바이스의 사이드링크 온-듀레이션 활성 시간은 타이밍 이후 상기 제2디바이스의 가장 최근 사이드링크 온-듀레이션 활성 시간이고, 그리고/또는
    상기 제1연속 센싱 기간은 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍에 기초하여 도출되거나 결정되고, 그리고/또는
    상기 제1디바이스는 상기 제2디바이스의 사이드링크 DRX 온-듀레이션 타이머 구성에 기초하여 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간을 가정하거나 결정하고, 그리고/또는
    상기 사이드링크 온-듀레이션 활성 시간은 상기 사이드링크 DRX 온-듀레이션 타이머가 실행되는 시간을 포함하는, 방법.
  3. 제1항에 있어서,
    특정 값은 31, 32, (사전) 구성 또는 지정되고, 그리고/또는
    상기 특정 값은 상기 사이드링크 데이터의 데이터 우선 순위에 따라 결정되고, 그리고/또는
    상기 특정 값은 레이턴시 요구사항(latency requirement) 또는 상기 사이드링크 데이터의 남은 패킷 지연 예산(delay budget)에 따라 결정되고, 그리고/또는
    상기 특정 값은 상기 사이드링크 리소스 풀의 CBR(Channel Busy Ratio)을 기반으로 결정되는, 방법.
  4. 제3항에 있어서,
    상기 타이밍이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍 직전의 연속적인 TTI들(Transmission Time Intervals)의 특정 값 이전이고, 그리고/또는
    상기 제1디바이스는 리소스 선택을 수행하기 위한 트리거에 응답하여 상기 연속적인 TTI들의 특정 값에서 센싱을 수행하고, 그리고/또는
    상기 제1연속 센싱 기간은 상기 연속적인 TTI의 특정 값을 포함하고, 그리고/또는
    상기 제1디바이스는 제1연속 센싱 기간 이전 및 리소스 선택을 수행하기 위한 트리거에 응답하는 상기 타이밍 이후에 센싱을 수행하지 않는, 방법.
  5. 제3항에 있어서,
    상기 타이밍은 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍 직전에 상기 연속적인 TTI들의 특정 값 내에 있고, 그리고/또는
    상기 제1디바이스는 리소스 선택을 수행하기 위한 트리거에 응답하여 상기 센싱을 수행하기 시작하고, 그리고/또는
    상기 제1연속 센싱 기간은 상기 타이밍 이후의 상기 연속적인 TTI들의 특정 값의 후반 부분을 포함하는, 방법.
  6. 제5항에 있어서,
    상기 제1디바이스는 제2연속 센싱 기간 동안 센싱을 수행하되, 상기 제2연속 센싱 기간은 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍으로부터 시작하고, 그리고/또는
    상기 사이드링크 리소스들의 세트는 상기 제1연속 센싱 기간의 센싱 결과 및 상기 제2연속 센싱 기간의 센싱 결과에 기초하여 유도되거나 결정되고, 그리고/또는
    상기 제1연속 센싱 기간의 TTI 수와 상기 제2연속 센싱 기간의 TTI 수의 합은 특정 값과 동일한, 방법.
  7. 제3항에 있어서,
    상기 제1디바이스가 상기 리소스 선택을 수행하도록 트리거하는지 여부에 상관없이, 상기 제1디바이스는 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간 이전에 상기 제1연속 센싱 기간 동안 센싱을 수행하고, 그리고/또는
    상기 제1연속 센싱 기간은 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍 직전에 상기 연속적인 TTI들의 특정 값 또는 상기 연속적인 TTI들의 특정 값을 포함하는, 방법.
  8. 제1항에 있어서,
    상기 타이밍이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간 밖에 있고, 그리고/또는
    상기 제1연속 센싱 기간이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간 밖에 있고, 그리고/또는
    상기 제1연속 센싱 기간이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍에서 종료되고, 그리고/또는
    상기 제1연속 센싱 기간이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간 직전인, 방법.
  9. 제1항에 있어서,
    상기 타이밍은 상기 제1디바이스의 사이드링크 온-듀레이션 활성 시간 밖에 있고, 그리고/또는
    상기 제1연속 센싱 기간의 적어도 일부는 상기 제1디바이스의 상기 사이드링크 온-듀레이션 활성 시간 밖에 있는, 방법.
  10. 제1항에 있어서,
    상기 타이밍은 상기 사이드링크 리소스 풀의 사이드링크 TTI에 있고, 그리고/또는
    상기 제1연속 센싱 기간은 상기 사이드링크 리소스 풀의 사이드링크 TTI를 포함하고, 그리고/또는
    상기 제2연속 센싱 기간은 상기 사이드링크 리소스 풀의 사이드링크 TTI를 포함하고, 그리고/또는
    연속적인 TTI들의 특정 값은 상기 사이드링크 리소스 풀의 사이드링크 TTI를 포함하는, 방법.
  11. 제1항에 있어서,
    상기 제1연속 센싱 기간에 대한 센싱은 주기적 기반 부분 센싱을 의미하지 않고, 그리고/또는
    상기 제1연속 센싱 기간 동안의 상기 센싱은 예약 기간에 따른 센싱을 의미하지 않는, 방법.
  12. 사이드링크 리소스 풀에서 적어도 제2디바이스에 대해 사이드링크 통신을 수행하도록 구성된 제1디바이스에 있어서,
    메모리; 및
    상기 메모리와 동작 가능하게 결합된 프로세서로서, 상기 프로세서는 프로그램 코드를 실행하도록 구성되어:
    타이밍에 사이드링크 데이터에 대한 리소스 선택을 수행하도록 트리거하고;
    상기 제2디바이스의 사이드링크 온-듀레이션 활성 시간 이전에 제1연속 센싱 기간 동안 센싱을 수행하고;
    사이드링크 리소스들의 세트로부터 제1사이드링크 리소스를 결정 또는 선택하고 - 상기 사이드링크 리소스들의 세트는 상기 제1연속 센싱 기간의 센싱 결과에 적어도 기초하여 유도되거나 결정됨 -;
    상기 사이드링크 데이터를 상기 제2디바이스로 전송하기 위해 상기 제1사이드링크 리소스 상에서 제1사이드링크 전송을 수행하는, 제1디바이스.
  13. 제12항에 있어서,
    상기 제2디바이스의 사이드링크 온-듀레이션 활성 시간은 타이밍 이후 상기 제2디바이스의 가장 최근 사이드링크 온-듀레이션 활성 시간이고, 그리고/또는
    상기 제1연속 센싱 기간은 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍에 기초하여 도출되거나 결정되고, 그리고/또는
    상기 제1디바이스는 상기 제2디바이스의 사이드링크 DRX 온-듀레이션 타이머 구성에 기초하여 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간을 가정하거나 결정하고, 그리고/또는
    상기 사이드링크 온-듀레이션 활성 시간은 상기 사이드링크 DRX 온-듀레이션 타이머가 실행되는 시간을 포함하는, 제1디바이스.
  14. 제12항에 있어서,
    특정 값은 31, 32, (사전) 구성 또는 지정되고, 그리고/또는
    상기 특정 값은 상기 사이드링크 데이터의 데이터 우선 순위에 따라 결정되고, 그리고/또는
    상기 특정 값은 레이턴시 요구사항(latency requirement) 또는 상기 사이드링크 데이터의 남은 패킷 지연 예산(delay budget)에 따라 결정되고, 그리고/또는
    상기 특정 값은 상기 사이드링크 리소스 풀의 CBR(Channel Busy Ratio)을 기반으로 결정되는, 제1디바이스.
  15. 제14항에 있어서,
    상기 타이밍이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍 직전의 연속적인 TTI들(Transmission Time Intervals)의 특정 값 이전이고, 그리고/또는
    상기 제1디바이스는 리소스 선택을 수행하기 위한 트리거에 응답하여 상기 연속적인 TTI들의 특정 값에서 센싱을 수행하고, 그리고/또는
    상기 제1연속 센싱 기간은 상기 연속적인 TTI의 특정 값을 포함하고, 그리고/또는
    상기 제1디바이스는 제1연속 센싱 기간 이전 및 리소스 선택을 수행하기 위한 트리거에 응답하는 상기 타이밍 이후에 센싱을 수행하지 않는, 제1디바이스.
  16. 제14항에 있어서,
    상기 타이밍은 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍 직전에 상기 연속적인 TTI들의 특정 값 내에 있고, 그리고/또는
    상기 제1디바이스는 리소스 선택을 수행하기 위한 트리거에 응답하여 상기 센싱을 수행하기 시작하고, 그리고/또는
    상기 제1연속 센싱 기간은 상기 타이밍 이후의 상기 연속적인 TTI들의 특정 값의 후반 부분을 포함하는, 제1디바이스.
  17. 제16항에 있어서,
    상기 제1디바이스는 제2연속 센싱 기간 동안 센싱을 수행하되, 상기 제2연속 센싱 기간은 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍으로부터 시작하고, 그리고/또는
    상기 사이드링크 리소스들의 세트는 상기 제1연속 센싱 기간의 센싱 결과 및 상기 제2연속 센싱 기간의 센싱 결과에 기초하여 유도되거나 결정되고, 그리고/또는
    상기 제1연속 센싱 기간의 TTI 수와 상기 제2연속 센싱 기간의 TTI 수의 합은 특정 값과 동일한, 제1디바이스.
  18. 제12항에 있어서,
    상기 타이밍이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간 밖에 있고, 그리고/또는
    상기 제1연속 센싱 기간이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간 밖에 있고, 그리고/또는
    상기 제1연속 센싱 기간이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간의 시작 경계 또는 타이밍에서 종료되고, 그리고/또는
    상기 제1연속 센싱 기간이 상기 제2디바이스의 상기 사이드링크 온-듀레이션 활성 시간 직전인, 제1디바이스.
  19. 제12항에 있어서,
    상기 타이밍은 상기 사이드링크 리소스 풀의 사이드링크 TTI에 있고, 그리고/또는
    상기 제1연속 센싱 기간은 상기 사이드링크 리소스 풀의 사이드링크 TTI를 포함하고, 그리고/또는
    상기 제2연속 센싱 기간은 상기 사이드링크 리소스 풀의 사이드링크 TTI를 포함하고, 그리고/또는
    연속적인 TTI들의 특정 값은 상기 사이드링크 리소스 풀의 사이드링크 TTI를 포함하는, 제1디바이스.
  20. 제12항에 있어서,
    상기 제1연속 센싱 기간에 대한 센싱은 주기적 기반 부분 센싱을 의미하지 않고, 그리고/또는
    상기 제1연속 센싱 기간 동안의 상기 센싱은 예약 기간에 따른 센싱을 의미하지 않는, 제1디바이스.
KR1020220003903A 2021-01-13 2022-01-11 무선 통신 시스템에서 사이드링크 통신을 위한 불연속 수신 및 부분 감지 처리 방법 및 장치 KR20220102584A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US202163137103P 2021-01-13 2021-01-13
US63/137,103 2021-01-13

Publications (1)

Publication Number Publication Date
KR20220102584A true KR20220102584A (ko) 2022-07-20

Family

ID=82322181

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220003903A KR20220102584A (ko) 2021-01-13 2022-01-11 무선 통신 시스템에서 사이드링크 통신을 위한 불연속 수신 및 부분 감지 처리 방법 및 장치

Country Status (3)

Country Link
US (1) US20220224497A1 (ko)
KR (1) KR20220102584A (ko)
CN (1) CN114765887A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024058542A1 (ko) * 2022-09-14 2024-03-21 엘지전자 주식회사 Sl-u에서 공유 cot와 관련된 정보 수신 시 sl drx 타이머 동작 방법 및 장치

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022191647A1 (en) * 2021-03-12 2022-09-15 Samsung Electronics Co., Ltd. Method and device for supporting sidelink discontinuous reception in wireless communication system
US11838950B2 (en) * 2021-04-28 2023-12-05 Qualcomm Incorporated Multi-opportunity grant and HARQ codebook for sidelink operations
US20220377668A1 (en) * 2021-05-18 2022-11-24 Qualcomm Incorporated Signal monitoring during discontinuous reception
WO2024093902A1 (en) * 2022-10-31 2024-05-10 Guangdong Oppo Mobile Telecommunications Corp., Ltd. User equipment and method for channel access and occupancy in shared spectrum
WO2024092795A1 (en) * 2022-11-04 2024-05-10 Guangdong Oppo Mobile Telecommunications Corp., Ltd. User equipment and resource selection method for back-to-back transmissions in sidelink communication

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021096244A1 (ko) * 2019-11-12 2021-05-20 엘지전자 주식회사 무선통신시스템에서 사이드링크 drx에 관련된 ue의 동작 방법
US20230066448A1 (en) * 2020-01-21 2023-03-02 FG Innovation Company Limited Method and user equipment for sidelink packet exchange operation
US20230050353A1 (en) * 2020-01-22 2023-02-16 Nec Corporation Methods for communication, terminal device, network device, and computer readable media
CN115462172A (zh) * 2020-03-28 2022-12-09 弗劳恩霍夫应用研究促进协会 用于侧链路通信的节能自适应部分感测
KR20220011409A (ko) * 2020-07-21 2022-01-28 주식회사 아이티엘 무선 통신 시스템에서 단말간 통신을 위한 부분 센싱 방법 및 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024058542A1 (ko) * 2022-09-14 2024-03-21 엘지전자 주식회사 Sl-u에서 공유 cot와 관련된 정보 수신 시 sl drx 타이머 동작 방법 및 장치

Also Published As

Publication number Publication date
CN114765887A (zh) 2022-07-19
US20220224497A1 (en) 2022-07-14

Similar Documents

Publication Publication Date Title
US11729843B2 (en) Method and apparatus of handling device-to-device resource selection with consideration on discontinuous reception operation in a wireless communication system
KR102626617B1 (ko) 무선 통신 시스템에서 디바이스 대 디바이스 사이드 링크 제어 신호를 모니터링하기 위한 방법 및 장치
KR102627842B1 (ko) 웨이크업 신호를 사용하는 제어 채널 모니터링을 위한 기법들 및 장치들
EP3855862B1 (en) Method and apparatus for handling logical channel prioritization regarding sidelink discontinuous reception in a wireless communication system
KR102443862B1 (ko) 무선 통신 시스템에서 주기적 송신에 관한 사이드링크 불연속 수신을 핸들링하기 위한 방법 및 장치
JP7125521B2 (ja) 無線通信システムにおけるデバイス・ツー・デバイスサイドリンクリソース選択のための方法および装置
KR20220102583A (ko) 무선 통신 시스템에서 사이드링크 통신을 위한 부분 감지 및 불연속 수신 처리 방법 및 장치
KR20220102584A (ko) 무선 통신 시스템에서 사이드링크 통신을 위한 불연속 수신 및 부분 감지 처리 방법 및 장치
CN112312526A (zh) 无线通信系统装置到装置通信监测功率节省的方法和设备
KR20200078346A (ko) 무선 통신 시스템에서 사이드링크 피드백 및 사이드링크 데이터 간의 충돌을 핸들링하는 방법 및 장치
EP2879458A1 (en) Method and apparatus for supporting device-to-device (d2d) discovery in a wireless communication system
JP2021532620A (ja) アンライセンスセルにおける改良された不連続受信に関与するユーザ機器および基地局
KR20220082765A (ko) 무선 통신 시스템에서 사이드링크 불연속 수신을 구성하기 위한 방법 및 장치
US11659521B2 (en) Long physical sidelink shared channel format for sidelink communication
US20220400469A1 (en) Method and apparatus of handling partial sensing for sidelink communication in a wireless communication system
US20220295514A1 (en) Method and device for supporting sidelink discontinuous reception in wireless communication system
KR20220131195A (ko) 무선 통신 시스템에서 사이드링크 통신을 위한 주기적인 사이드링크 리소스 및 불연속 수신을 처리하는 방법 및 장치
KR20220082771A (ko) 무선 통신 시스템에서 사이드링크 불연속 수신을 구성하기 위한 방법 및 장치
CN112534881A (zh) 节电信号及过程设计
US20230276526A1 (en) Method and device for supporting sidelink discontinuous reception in wireless communication system
CN114205863B (zh) 无线通信系统中处置侧链路通信装置间协调的方法和设备
US20230224927A1 (en) Method and device for resource allocation in v2x system
CN116998200A (zh) 无线通信系统中支持侧链路不连续接收的方法和设备
CN117063601A (zh) 用于侧行链路通信的方法及装置
KR20230108187A (ko) V2x 시스템에서 자원을 할당하는 방법 및 장치

Legal Events

Date Code Title Description
A302 Request for accelerated examination