KR20220126330A - 표시 장치 및 그 구동 방법 - Google Patents

표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR20220126330A
KR20220126330A KR1020210030415A KR20210030415A KR20220126330A KR 20220126330 A KR20220126330 A KR 20220126330A KR 1020210030415 A KR1020210030415 A KR 1020210030415A KR 20210030415 A KR20210030415 A KR 20210030415A KR 20220126330 A KR20220126330 A KR 20220126330A
Authority
KR
South Korea
Prior art keywords
period
power
voltage
display device
control signal
Prior art date
Application number
KR1020210030415A
Other languages
English (en)
Inventor
강병두
김정택
양성모
은동기
김윤섭
김윤주
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210030415A priority Critical patent/KR20220126330A/ko
Priority to US17/475,627 priority patent/US11488534B2/en
Priority to CN202210019560.6A priority patent/CN115050320A/zh
Publication of KR20220126330A publication Critical patent/KR20220126330A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 표시 장치 및 그 구동 방법에 관한 것으로서, 한 프레임의 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 제공하는 LDO 레귤레이터, 한 프레임의 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 제공하는 벅 컨버터 및 제1 전원 라인을 통해서 LDO 레귤레이터 및 벅 컨버터에 공통적으로 연결된 화소를 포함하고, 제2 전원 전압의 전압 레벨은 제1 전원 전압의 전압 레벨과 동일하다.

Description

표시 장치 및 그 구동 방법{DISPLAY DEVICE AND DRIVING METHOD OF THE SAME}
본 발명은 표시 장치 및 그 구동 방법에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보 간의 연결매체인 표시 장치의 중요성이 부각되고 있다. 이에 부응하여 액정 표시 장치(Liquid Crystal Display Device), 유기 발광 표시 장치(Organic Light Emitting Display Device) 등과 같은 표시 장치의 사용이 증가하고 있다.
유기 발광 표시 장치는 스스로 발광하는 유기 발광 다이오드를 이용함으로써 응답속도가 빠르고 발광효율 및 휘도 등이 크다는 장점이 있으나, 구동 시간이 길어짐에 따라 각 화소에 포함되어 있는 유기 발광 다이오드 및 트랜지스터 등의 회로 소자에 대한 열화(Degradation)가 발생할 수 있다. 그리고 열화가 발생함에 따라 유기 발광 다이오드 및 트랜지스터 등의 회로 소자가 갖는 고유한 특성치가 변할 수 있다.
이를 위해 유기 발광 표시 장치는 각 화소의 특성치 혹은 특성변화량을 센싱하고 보상하는 회로를 더 포함할 수 있다. 그러나 화소의 특성치를 센싱하는 과정에서 노이즈가 발생하여 특성치의 센싱 정확도가 감소할 수 있다.
본 발명이 해결하고자 하는 기술적 과제는, 외부 보상을 위한 픽셀 센싱 회로의 ELVDD 전원을 벅 컨버터(Buck converter) 및 LD0 레귤레이터에 동시에 연결하는 표시 장치 및 그 구동 방법을 제공하는 데 있다.
또한, 본 발명이 해결하고자 하는 기술적 과제는, 디스플레이 화면 구동 시에는 벅 컨버터의 출력이 ELVDD 전원으로 공급하고, 디스플레이의 온/오프 시에는 LDO(Low drop-out) 레귤레이터의 출력이 ELVDD 전원에 공급하는 표시 장치 및 그 구동 방법을 제공하는 데 있다.
또한, 실시예가 이루고자 하는 기술적 과제들은 이상에서 언급한 기술적 과제들로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 실시 예의 기재로부터 당해 분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 발명의 일 실시예에 따른 표시 장치는 한 프레임의 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 제공하는 LDO 레귤레이터, 상기 한 프레임의 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 제공하는 벅 컨버터 및 상기 제1 전원 라인을 통해서 상기 LDO 레귤레이터 및 상기 벅 컨버터에 공통적으로 연결된 화소를 포함하고, 상기 제2 전원 전압의 전압 레벨은 상기 제1 전원 전압의 전압 레벨과 동일하다.
본 발명의 일 실시예에 따른 상기 LDO 레귤레이터는 제2 스위치를 통해서 상기 제1 전원 라인과 연결되고, 상기 벅 컨버터는 제1 스위치를 통해서 상기 제1 전원 라인과 연결된다.
본 발명의 일 실시예에 따른 상기 제1 기간에 상기 제2 스위치를 턴 온 시키는 제2 제어 신호를 공급하고, 상기 제3 기간에 상기 제1 스위치를 턴 온 시키는 제1 제어 신호를 공급하는 타이밍 제어부를 더 포함한다.
본 발명의 일 실시예에 따른 상기 한 프레임에서 상기 제1 기간 및 상기 제3 기간의 사이의 제2 기간에 상기 제1 스위치 및 상기 제2 스위치는 턴 오프 되고, 상기 타이밍 제어부는, 상기 제2 기간에 상기 제1 제어 신호 및 상기 제2 제어 신호를 공급하지 않는다.
본 발명의 일 실시예에 따른 상기 제3 기간은 상기 한 프레임 내의 표시 기간에 해당하고, 상기 제1 기간은 상기 한 프레임 내의 표시 기간을 제외한 센싱 기간에 해당한다.
본 발명의 일 실시예에 따른 상기 LDO 레귤레이터는 제2 라인을 통해서 타이밍 제어부와 연결되고, 상기 벅 컨버터는 제1 라인을 통해서 상기 타이밍 제어부와 연결된다.
본 발명의 일 실시예에 따른 상기 타이밍 제어부는, 상기 제1 기간에 상기 LDO 레귤레이터에 상기 제2 라인을 통해서 제4 제어 신호를 공급하고, 상기 제3 기간에 상기 벅 컨버터에 상기 제1 라인을 통해서 제3 제어 신호를 공급한다.
본 발명의 일 실시예에 따른 상기 LDO 레귤레이터는 상기 제4 제어 신호를 공급받은 경우, 상기 제1 기간 동안 상기 제2 전원 전압을 제공하고, 상기 벅 컨버터는 상기 제3 제어 신호를 공급받은 경우, 상기 제3 기간 동안 상기 제1 전원 전압을 제공한다.
본 발명의 일 실시예에 따른 상기 타이밍 제어부는, 상기 한 프레임의 제2 기간에 상기 제3 제어 신호 및 상기 제4 제어 신호를 공급하지 않고, 상기 제2 기간은 상기 제1 기간과 상기 제3 기간의 사이 기간이다.
본 발명의 일 실시예에 따른 상기 제3 기간은 상기 한 프레임 내의 표시 기간에 해당하고, 상기 제1 기간은 상기 한 프레임 내의 표시 기간을 제외한 센싱 기간에 해당한다.
본 발명의 일 실시예에 따른 LDO 레귤레이터, 벅 컨버터 및 화소를 포함하는 표시 장치의 구동 방법에 있어서, 상기 LDO 레귤레이터가 한 프레임의 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 공급하는 단계, 상기 벅 컨버터가 상기 한 프레임의 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 공급하는 단계 및 상기 화소는 상기 제1 전원 라인을 통해서 상기 제1 전원 전압 또는 상기 제2 전원 전압을 공급받는 단계를 포함하고, 상기 제2 전원 전압의 전압 레벨은 상기 제1 전원 전압의 레벨과 동일하다.
본 발명의 일 실시예에 따른 상기 LDO 레귤레이터는 제2 스위치를 통해서 상기 제1 전원 라인과 연결되고, 상기 벅 컨버터는 제1 스위치를 통해서 상기 제1 전원 라인과 연결된다.
본 발명의 일 실시예에 따른 상기 표시 장치는 타이밍 제어부를 더 포함하고, 상기 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 공급하는 단계는, 상기 타이밍 제어부가 상기 제1 기간 동안 상기 제2 스위치를 턴 온 시키는 제2 제어 신호를 공급하는 단계를 포함한다.
본 발명의 일 실시예에 따른 상기 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 공급하는 단계는, 상기 타이밍 제어부가 상기 제3 기간 동안 상기 제1 스위치를 턴 온 시키는 제1 제어 신호를 공급하는 단계를 포함한다.
본 발명의 일 실시예에 따른 상기 한 프레임에서 상기 제1 기간 및 상기 제3 기간 사이의 제2 기간 동안 상기 제1 스위치 및 상기 제2 스위치는 턴 오프되고, 상기 표시 장치의 구동 방법은, 상기 타이밍 제어부가 상기 제2 기간 동안 상기 제1 제어 신호 및 상기 제2 제어 신호를 공급하지 않는 단계를 더 포함한다.
본 발명의 일 실시예에 따른 상기 LDO 레귤레이터는 제2 라인을 통해서 타이밍 제어부와 연결되고, 상기 벅 컨버터는 제1 라인을 통해서 상기 타이밍 제어부와 연결된다.
본 발명의 일 실시예에 따른 상기 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 공급하는 단계는, 상기 타이밍 제어부가 상기 제1 기간 동안 상기 LDO 레귤레이터에 제4 제어 신호를 공급하는 단계를 포함한다.
본 발명의 일 실시예에 따른 상기 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 공급하는 단계는, 상기 타이밍 제어부가 상기 제3 기간 동안 상기 벅 컨버터에 제3 제어 신호를 공급하는 단계를 포함한다.
본 발명의 일 실시예에 따른 상기 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 공급하는 단계는, 상기 LDO 레귤레이터가 상기 제4 제어 신호를 공급받은 경우, 상기 제1 기간 동안 상기 제2 전원 전압을 공급하는 단계를 포함한다.
본 발명의 일 실시예에 따른 상기 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 공급하는 단계는, 상기 벅 컨버터가 상기 제3 제어 신호를 공급받은 경우, 상기 제3 기간 동안 상기 제1 전원 전압을 공급하는 단계를 포함한다.
본 발명에 따른 표시 장치 및 그 구동 방법은 외부 보상을 위한 픽셀 센싱 회로의 ELVDD 전원에 벅 컨버터(Buck converter) 및 LDO 레귤레이터를 동시에 연결할 수 있다.
또한, 본 발명에 따른 표시 장치 및 그 구동 방법은 디스플레이 화면 구동 시에는 벅 컨버터의 출력을 ELVDD 전원으로 공급하고, 디스플레이 온/오프 시에는 LDO 레귤레이터의 출력을 ELVDD 전원에 공급하여 노이즈의 영향을 최소화하고 화소의 특성 센싱 정확도를 증가시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 2는 본 발명의 일 실시예에 따른 화소를 설명하기 위한 도면이다.
도 3은 본 발명의 일 실시예에 따른 화소의 구동 방법을 설명하기 위한 도면이다.
도 4는 본 발명의 일 실시예에 따른 제1 전원 및 타이밍 제어부를 설명하기 위한 도면이다.
도 5는 본 발명의 일 실시예에 따른 제1 기간 내지 제3 기간에서 벅 컨버터 및 LDO 레귤레이터의 구동 방법을 설명하기 위한 도면이다.
도 6은 본 발명의 다른 실시예에 따른 제1 전원 및 타이밍 제어부를 설명하기 위한 도면이다.
도 7은 본 발명의 다른 실시예에 따른 제4 기간 내지 제6 기간에서 벅 컨버터 및 LDO 레귤레이터의 구동 방법을 설명하기 위한 도면이다.
이하, 첨부된 도면을 참조하여 바람직한 실시예들을 상세히 설명한다. 실시 예의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예들은 발명의 개시가 완전하도록 하고, 실시 예가 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 실시 예는 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 실시 예가 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않는 한 이상적으로 또는 과도하게 해석되지 않는다. 본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 실시예를 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다.
이하, 도 1을 참조하여 본 발명의 일 실시예에 따른 표시 장치를 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 1을 참조하면 본 발명의 일 실시예에 따른 표시 장치(10)는 타이밍 제어부(11), 데이터 구동부(12), 주사 구동부(13), 화소부(14), 센싱부(15) 및 전원부(16)를 포함할 수 있다.
타이밍 제어부(11)는 외부 프로세서로부터 각각의 영상 프레임에 대한 계조 값들 및 제어 신호들을 수신할 수 있다. 타이밍 제어부(11)는 표시 장치(10)의 사양(specification)에 대응하도록 계조 값들을 렌더링(rendering)할 수 있다.
예를 들어, 외부 프로 세서는 각각의 단위 도트(unit dot)에 대해서 적색 계조 값, 녹색 계조 값 및 청색 계조 값을 제공할 수 있다. 하지만 화소부(14)가 펜타일(pentile) 구조인 경우 인접한 단위 도트끼리 화소를 공유할 수 있고, 따라서 각각의 계조 값에 화소가 1대 1 대응하지 않을 수 있다. 이러한 경우, 계조 값들의 렌더링이 필요하다. 각각의 계조 값에 화소가 1대 1 대응하는 경우, 계조 값들의 렌더링이 불필요할 수도 있다.
렌더링되거나 렌더링되지 않은 계조 값들은 데이터 구동부(12)로 제공될 수 있다. 또한, 타이밍 제어부(11)는 프레임 표시를 위하여 데이터 구동부(12), 주사 구동부(13), 센싱부(15) 및 전원부(16) 등에 각각의 사양에 적합한 제어 신호들을 제공할 수 있다.
데이터 구동부(12)는 계조 값들 및 제어 신호들을 이용하여 데이터 라인들(D1, D2, D3,…,Dm)로 제공할 데이터 전압들을 생성할 수 있다. 예를 들어, 데이터 구동부(12)는 클록 신호를 이용하여 계조 값들을 샘플링하고, 계조 값들에 대응하는 데이터 전압들을 화소행 단위로 데이터 라인들(D1, D2, D3,…,Dm)에 인가할 수 있다. m은 0보다 큰 정수일 수 있다. 화소행들은 동일한 주사 라인에 연결된 화소들을 의미할 수 있다.
주사 구동부(13)는 타이밍 제어부(11)로부터 클록 신호, 주사 시작 신호 등을 수신하여 제1 주사 라인들(S11, S12,…,S1n)에 제공할 제1 주사 신호들 및 제2 주사 라인들(S21, S22,…,S2n)에 제공할 제2 주사 신호들을 생성할 수 있다. n은 0보다 큰 정수일 수 있다.
주사 구동부(13)는 제1 주사 라인들(S11, S12,…,S1n)에 턴-온 레벨의 펄스를 갖는 제1 주사 신호들을 순차적으로 공급할 수 있다. 또한, 주사 구동부(13)는 제2 주사 라인들(S21, S22,…,S2n)에 턴-온 레벨의 펄스를 갖는 제2 주사 신호들을 순차적으로 공급할 수 있다.
예를 들어, 주사 구동부(13)는 제1 주사 라인들(S11, S12,…,S1n)에 연결된 제1 주사 구동부 및 제2 주사 라인들(S21, S22,…,S2n)에 연결된 제2 주사 구동부를 포함할 수도 있다. 각각의 제1 주사 구동부 및 제2 주사 구동부는 시프트 레지스터(shift register) 형태로 구성된 주사 스테이지들을 포함할 수 있다. 각각의 제1 주사 구동부 및 제2 주사 구동부는 클록 신호의 제어에 따라 턴-온 레벨의 펄스 형태인 주사 시작 신호를 다음 주사 스테이지로 순차적으로 전달하는 방식으로 주사 신호들을 생성할 수 있다.
실시예에 따라, 제1 주사 신호들 및 제2 주사 신호들이 동일할 수 있다. 이러한 경우, 각 화소(PXij)에 연결되는 제1 주사 라인 및 제2 주사 라인은 서로 동일한 노드에 연결될 수 있다. 이러한 경우, 주사 구동부(13)는 제1 주사 구동부 및 제2 주사 구동부를 나뉘어지지 않고 단일(single) 주사 구동부로 구성될 수도 있다.
센싱부(15)는 센싱 라인들(I1, I2, I3,…,Ip)에 연결된 센싱 채널들을 포함할 수 있다. 예를 들어, 센싱 라인들(I1, I2, I3,…,Ip)과 센싱 채널들은 1대 1로 대응할 수 있다.
전원부(16)는 제1 전원(16a) 및 제2 전원(16b)을 포함할 수 있다. 제1 전원(16a) 및 제2 전원(16b)은 서로 다른 IC(integrated chip)로 구성될 수도 있고, 한 IC 내에 집적될 수도 있다. 제1 전원(16a)은 제1 전원 라인(ELVDD)을 통해서 화소들과 공통적으로 연결될 수 있다. 제2 전원(16b)은 제2 전원 라인(ELVSS)을 통해 화소들과 공통적으로 연결될 수 있다. 제1 전원(16a)은 제1 전원 라인(ELVDD)을 통해서 전원 전압을 공급할 수 있다. 제2 전원(16b)은 제2 전원 라인(ELVSS)을 통해서 전원 전압을 공급할 수 있다. 화소부(14)의 표시 기간 중 제1 전원 라인(ELVDD)을 통해서 공급되는 전원 전압은 제2 전원 라인(ELVSS)을 통해서 공급되는 전원 전압보다 클 수 있다. 화소부(14)의 표시 기간 중 제1 전원(16a), 제1 전원 라인(ELVDD), 화소부(14), 제2 전원 라인(ELVSS) 및 제2 전원(16b)을 경유하는 전류 경로가 형성될 수 있다.
이하, 도 2를 참조하여 본 발명의 일 실시예에 따른 화소를 설명한다.
도 2는 본 발명의 일 실시예에 따른 화소를 설명하기 위한 도면이다.
도 2를 참조하면 화소(PXij)는 트랜지스터들(T1, T2, T3), 스토리지 커패시터(Cst) 및 발광 다이오드(LD)를 포함할 수 있다.
트랜지스터들(T1, T2, T3)은 N형 트랜지스터로 구성될 수 있다. 다른 실시예에서 트랜지스터들(T1, T2, T3)은 P형 트랜지스터로 구성될 수 있다. 또 다른 실시예에서 트랜지스터들(T1, T2, T3)은 N형 트랜지스터 및 P형 트랜지스터의 조합으로 구성될 수도 있다. P형 트랜지스터란 게이트 전극과 소스 전극 간의 전압 차가 음의 방향으로 증가할 때 흐르는 전류량이 증가하는 트랜지스터를 통칭한다. N형 트랜지스터란 게이트 전극과 소스 전극 간의 전압 차가 양의 방향으로 증가할 때 흐르는 전류량이 증가하는 트랜지스터를 통칭한다. 트랜지스터는 TFT(thin film transistor), FET(field effect transistor), BJT(bipolar junction transistor), MOS(metal oxide semiconductor transistor)등 다양한 형태로 구성될 수 있다.
제1 트랜지스터(T1)는 게이트 전극이 제1 노드(N1)에 연결되고 제1 전극이 제1 전원 라인(ELVDD)에 연결되고 제2 전극이 제2 노드(N2)에 연결될 수 있다. 제1 트랜지스터(T1)는 구동 트랜지스터로 명명될 수 있다.
제2 트랜지스터(T2)는 게이트 전극이 제1 주사 라인(S1i)에 연결되고 제1 전극이 데이터 라인(Dj)에 연결되고 제2 전극이 제1 노드(N1)에 연결될 수 있다. 제2 트랜지스터(T2)는 스캐닝 트랜지스터로 명명될 수 있다.
제3 트랜지스터(T3)는 게이트 전극이 제2 주사 라인(S2i)에 연결되고 제1 전극이 제2 노드(N2)에 연결되고 제2 전극이 센싱 라인(Ik)에 연결될 수 있다. 제3 트랜지스터(T3)는 센싱 트랜지스터로 명명될 수 있다.
스토리지 커패시터(Cst)는 제1 전극이 제1 노드(N1)에 연결되고 제2 전극이 제2 노드(N2)에 연결될 수 있다.
발광 다이오드(LD)는 애노드가 제2 노드(N2)에 연결되고 캐소드가 제2 전원 라인(ELVSS)에 연결될 수 있다. 발광 다이오드(LD)는 유기 발광 다이오드(organic light emitting diode), 무기 발광 다이오드(inorganic light emitting diode), 퀸 텀 닷/웰 발광 다이오드(quantum dot/well light emitting diode) 등으로 구성될 수 있다. 또한, 발광 다이오드(LD)는 직렬, 병렬, 또는 직병렬로 연결된 복수의 발광 다이오드들로 구성될 수도 있다.
표시 기간 중 제1 전원 라인(ELVDD)을 통해 공급되는 전원 전압의 전압 레벨은 제2 전원 라인(ELVSS)을 통해 공급되는 전원 전압의 전압 레벨보다 클 수 있다. 다만, 발광 다이오드(LD)의 발광을 방지하는 등의 특수한 상황에서는 제2 전원 라인(ELVSS)을 통해 공급되는 전원 전압의 전압 레벨이 제1 전원 라인(ELVDD)을 통해 공급되는 전원 전압의 전압 레벨보다 크게 설정될 수도 있다.
이하, 도 3을 참조하여 본 발명의 일 실시예에 따른 화소의 구동 방법을 설명한다.
도 3은 본 발명의 일 실시예에 따른 화소의 구동 방법을 설명하기 위한 도면이다.
도 3을 참조하면, 주사 라인들(S1i, S2i)에 대응하는 수평 기간(horizontal period) 동안 화소(PXij)에 연결된 주사 라인들(S1i, S2i), 데이터 라인(Dj) 및 센싱 라인(Ik)에 인가된 신호들의 예시적인 파형이 도시된다. k는 0보다 큰 정수 일 수 있다. 하나의 프레임 기간은 화소행들에 대응하는 복수의 수평 기간들을 포함할 수 있다.
센싱 라인(Ik)에는 초기화 전압(VINT)이 인가될 수 있다.
데이터 라인(Dj)에는 수평 기간 단위로 순차적으로 데이터 전압들(DS(i-1)j, DSij, DS(i+1)j)이 인가될 수 있다. 제1 주사 라인(S1i)에는 해당하는 수평 기간에 턴-온 레벨(로직 하이 레벨)의 제1 주사 신호가 인가될 수 있다. 또한, 제1 주사 라인(S1i)과 동기화되어, 제2 주사 라인(S2i)에도 턴-온 레벨의 제2 주사 신호가 인가될 수 있다.
예를 들어, 제1 주사 라인(S1i) 및 제2 주사 라인(S2i)에 턴-온 레벨의 주사 신호들이 인가되면 제2 트랜지스터(T2) 및 제3 트랜지스터(T3)가 턴-온 상태가 될 수 있다. 따라서 화소(PXij)의 스토리지 커패시터(Cst)에는 데이터 전압(DSij) 및 초기화 전압(VINT)의 차이에 해당하는 전압이 기입된다.
화소(PXij)에서 제1 트랜지스터(T1)의 게이트 전극 및 소스 전극 간의 전압 차에 따라 제1 전원 라인(ELVDD), 제1 트랜지스터(T1), 발광 다이오드(LD) 및 제2 전원 라인(ELVSS)을 연결하는 구동 경로로 흐르는 구동 전류량이 결정된다. 구동 전류량에 따라 발광 다이오드(LD)의 발광 휘도가 결정될 수 있다.
이후, 제1 주사 라인(S1i) 및 제2 주사 라인(S2i)에 턴-오프 레벨(로직 로우 레벨)의 주사 신호가 인가되면, 제2 트랜지스터(T2) 및 제3 트랜지스터(T3)가 턴-오프 상태가 될 수 있다. 따라서 데이터 라인(Dj)의 전압 변화에 무관하게 스토리지 커패시터(Cst)에 의해서 제1 트랜지스터(T1)의 게이트 전극 및 소스 전극 간의 전압차가 유지되고 발광 다이오드(LD)의 발광 휘도가 유지될 수 있다.
이하, 도 4를 참조하여 본 발명의 일 실시예에 따른 제1 전원 및 타이밍 제어부를 설명한다.
도 4는 본 발명의 일 실시예에 따른 제1 전원 및 타이밍 제어부를 설명하기 위한 도면이다.
도 4를 참조하면 본 발명의 일 실시예에 따른 제1 전원(16a)은 벅 컨버터(Buck converter)(160), LDO(Low drop-out) 레귤레이터(161), 제1 스위치(SW1) 및 제2 스위치(SW2)를 포함할 수 있다.
벅 컨버터(160)는 제1 스위치(SW1)를 통해서 제1 전원 라인(ELVDD)과 연결 될 수 있다.
구체적으로 타이밍 제어부(11)의 제1 제어 신호에 의해서 제1 스위치(SW1)가 턴 온 상태가 되는 경우 벅 컨버터(160)는 제1 레벨의 전압을 제1 전원 라인(ELVDD)에 인가할 수 있다. 제1 레벨의 전압은 표시 기간 중 화소(PXij)에서 필요로 하는 제1 전원 전압일 수 있다.
LDO 레귤레이터(161)는 제2 스위치(SW2)를 통해서 제1 전원 라인(ELVDD)과 연결될 수 있다.
구체적으로 타이밍 제어부(11)의 제2 제어 신호에 의해서 제2 스위치(SW2)가 온 상태가 되는 경우 LDO 레귤레이터(161)는 제2 레벨의 전압을 제1 전원 라인(ELVDD)에 인가할 수 있다. 제2 레벨의 전압은 표시 기간을 제외한 센싱 기간 중 화소(PXij)에서 필요로 하는 제2 전원 전압일 수 있다.
이때, 표시 기간을 제외한 센싱 기간은 표시 장치(10)가 턴 온 또는 턴 오프 되는 순간 외부 보상을 통해서 화소(PXij)에 포함된 회로 소자들이 갖는 고유한 특성치를 센싱하는 기간을 의미한다.
구체적으로, 표시 장치(10)가 턴 온 또는 턴 오프 되는 순간 LDO 레귤레이터(161)에서 출력되는 제2 전원 전압을 제1 전원 라인(ELVDD)을 통하여 화소(PXij)에 공급하고, 이를 이용하여 센싱부(15)는 화소(PXij)에 포함된 회로 소자들이 갖는 고유한 특성치를 센싱할 수 있다.
표시 기간에서 화소(PXij)에서 필요로 하는 전압의 전압 레벨은 표시 기간을 제외한 센싱 기간에서 화소(PXij)에서 필요로 하는 전압 레벨과 동일하므로, 제1 전원 전압의 전압 레벨은 제2 전원 전압의 전압 레벨과 동일하다.
본 발명의 일 실시예에서 제1 스위치(SW1)와 제2 스위치(SW2)는 동시에 온 상태가 될 수 없으며, 타이밍 제어부(11)의 제어 신호(제1 제어 신호 또는 제2 제어 신호)에 의해서 제1 스위치(SW1) 또는 제2 스위치(SW2) 중 어느 하나가 턴 온 상태로 전환될 수 있다.
구체적으로 표시 기간에서 화소(PXij)에서 필요로 하는 제1 전원 전압을 제1 전원 라인(ELVDD)을 통해서 화소(PXij)에 공급하기 위해서, 타이밍 제어부(11)는 제1 스위치(SW1)를 턴 온 상태로 전환시키는 제1 제어 신호를 제1 스위치(SW1)에 공급할 수 있다. 또한, 표시 기간을 제외한 센싱 기간에서 화소(PXij)에서 필요로 하는 제2 전원 전압을 제1 전원 라인(ELVDD)을 통해서 화소(PXij)에 공급하기 위해서 타이밍 제어부(11)는 제2 스위치(SW2)를 턴 온 상태로 전환시키는 제2 제어 신호를 제2 스위치(SW2)에 공급할 수 있다.
이하, 도 5를 참조하여 본 발명의 일 실시예에 따른 제1 기간 내지 제3 기간에서 벅 컨버터 및 LDO 레귤레이터의 구동 방법을 설명한다.
도 5는 본 발명의 일 실시예에 따른 제1 기간 내지 제3 기간에서의 벅 컨버터 및 LDO 레귤레이터의 구동 방법을 설명하기 위한 도면이다.
제1 기간은 시점(t1a)에서 시점(t2a)까지의 기간으로서 표시 기간을 제외한 센싱 기간을 의미한다. 제3 기간은 시점(t3a) 이후의 기간으로서 표시 기간을 의미 한다. 제2 기간은 시점(t2a)에서 시점(t3a)까지의 기간으로서 표시 기간을 제외한 센싱 기간과 표시 기간 사이의 기간을 의미한다.
제1 기간에서 타이밍 제어부(11)는 제2 스위치(SW2)를 턴 온 상태로 전환시키기 위한 제2 제어 신호를 제2 스위치(SW2)에 인가한다. 이때, 시점(t1a)에서 시점(t2a)까지는 제2 스위치(SW2)는 턴 온 상태로 지속된다. 그리고 제1 스위치(SW1)에는 타이밍 제어부(11)로부터 턴 온 상태로 전환시키기 위한 제어 신호가 인가되지 않으므로 시점(t1a)에서 시점(t2a)까지는 제1 스위치(SW1)는 턴 오프 상태로 지속된다.
제1 기간에서 LDO 레귤레이터(161)는 제2 스위치(SW2)를 통해서 제1 전원 라인(ELVDD)과 연결될 수 있다. 이때, LDO 레귤레이터(161)는 제2 레벨의 전압을 제1 전원 라인(ELVDD)에 인가할 수 있다. 이때, 제2 레벨의 전압은 제2 전원 전압일 수 있다.
시점(t2a)에서 시점(t3a)까지의 기간인 제2 기간은 데드 타임(dead time)에 해당하며, 표시 기간을 제외한 센싱 기간과 표시 기간이 시작하는 시점 사이의 기간이다. 데드 타임에는 표시 장치(10)가 턴 오프된 상태를 의미한다.
이때, 제1 스위치(SW1)와 제2 스위치(SW2)에는 타이밍 제어부(11)로부터 턴 온 상태로 전환시키기 위한 제어 신호(제1 제어 신호 또는 제2 제어 신호)가 인가되지 않으므로 시점(t2a)에서 시점(t3a)까지는 제1 스위치(SW1) 및 제2 스위치(SW2)는 턴 오프 상태로 지속된다.
제3 기간에서 타이밍 제어부(11)는 제1 스위치(SW1)를 턴 온 상태로 전환시키기 위한 제1 제어 신호를 제1 스위치(SW1)에 인가한다. 이때, 시점(t3a) 이후에는 제1 스위치(SW1)는 턴 온 상태로 지속된다. 그리고 제2 스위치(SW2)에는 타이밍 제어부(11)로부터 턴 온 상태로 전환시키기 위한 제2 제어 신호가 인가되지 않으므로 시점(t3a) 이후에는 제2 스위치(SW2)는 턴 오프 상태로 지속된다.
제3 기간에서 벅 컨버터(160)는 제1 스위치(SW1)를 통해서 제1 전원 라인(ELVDD)과 연결될 수 있다. 이때, 벅 컨버터(160)는 제1 레벨의 전압을 제1 전원 라인(ELVDD)에 인가할 수 있다. 이때, 제1 레벨의 전압은 제1 전원 전압일 수 있다.
도 5의 표시 기간에 해당하는 제3 기간은 센싱 기간에 해당하는 제1 기간보다 길 수 있다. 그리고 표시 기간에 해당하는 제3 기간에는 제1 스위치(SW1)가 턴 온 상태가 되며, 벅 컨버터(160)로부터 제2 전원 전압과 동일한 전압 레벨을 가지는 제1 전원 전압을 제1 전원 라인(ELVDD)으로 출력하여 화소(PXij)에 인가할 수 있다. 표시 기간을 제외한 센싱 기간에 해당하는 제1 기간에는 제2 스위치(SW2)가 턴 온 상태가 되며, LDO 레귤레이터(161)가 제1 전원 전압과 동일한 전압 레벨을 가지는 제2 전원 전압을 제1 전원 라인(ELVDD)으로 출력하여 화소(PXij)에 인가할 수 있다.
본 발명의 일 실시예에 따르면 표시 기간이 아닌 센싱 기간에서 LDO 레귤레이터(161)를 사용하여 제1 전원 라인(ELVDD)에 제2 전원 전압을 제공하고 이를 이용하여 화소(PXij)를 구동할 수 있다. 이때 LDO 레귤레이터(161)에서 출력되는 제2 전원 전압은 벅 컨버터(160)에서 출력되어 제1 전원 라인(ELVDD)에 인가되는 제1 전원 전압에 비해 노이즈가 적으므로 표시 기간이 아닌 센싱 기간에서 제1 전원 라인(ELVDD)을 통해서 안정적으로 화소(PXij)를 구동시킬 수 있다.
보다 구체적으로 설명하면, 벅 컨버터(160)는 스위칭 동작을 이용하여 전원을 생성하고, 이에 따라 전원에서 리플이 발생된다. 즉, 벅 컨버터(160)에서 출력되는 전원 전압에 노이즈가 발생할 수 있다. 따라서, 센싱 기간 중 전압(또는 전류)이 센싱되는 시점에 따라서 화소(PXij)의 제1 전원(ELVDD)에 인가되는 전압이 다르게 설정될 수 있고, 이에 따라 센싱의 정확도가 낮아진다.
반면에, LDO 레귤레이터는 벅 컨버터(160)에 비해서 전력 손실이 크고, 전원을 생성하는 효율이 적으나, 스위칭 동작없이 전원을 생성한다. 따라서, 전원의 리플이 최소화되어 센싱 기간 중 전압(또는 전류)이 센싱되는 시점에 따라서 화소(PXij)의 제1 전원(ELVDD)에 인가되는 전압이 일정하게 설정될 수 있으므로, 이에 따라 센싱의 정확도가 증가할 수 있다.
이하, 도 6을 참조하여 본 발명의 다른 실시예에 따른 제1 전원 및 타이밍 제어부를 설명한다.
도 6은 본 발명의 다른 실시예에 따른 제1 전원 및 타이밍 제어부를 설명하기 위한 도면이다.
벅 컨버터(160')는 일단이 타이밍 제어부(11)와 제1 라인(ELVDD_EN1)을 통해서 연결되고 타단은 제1 전원 라인(ELVDD)에 연결될 수 있다.
구체적으로 타이밍 제어부(11)가 제1 라인(ELVDD_EN1)을 통해서 제3 제어 신호를 벅 컨버터(160')에 인가하는 경우, 벅 컨버터(160')는 제1 레벨의 전압을 제1 전원 라인(ELVDD)에 인가할 수 있다. 이때, 제1 레벨의 전압은 도 4와 마찬가지로 표시 기간 중 화소(PXij)에서 필요로 하는 제1 전원 전압일 수 있다.
LDO 레귤레이터(161')는 일단이 타이밍 제어부(11)와 제2 라인(ELVDD_EN2)을 통해서 연결되고 타단은 제1 전원 라인(EVLDD)에 연결될 수 있다.
구체적으로 타이밍 제어부(11)가 제2 라인(ELVDD_EN2)을 통해서 제4 제어 신호를 LDO 레귤레이터(161')에 인가하는 경우, LDO 레귤레이터(161')는 제2 레벨의 전압을 제1 전원 라인(ELVDD)에 인가할 수 있다. 이때, 제2 레벨의 전압은 도 4와 마찬가지로 표시 기간을 제외한 센싱 기간 중 화소(PXij)에서 필요로 하는 제2 전원 전압일 수 있다.
이때, 표시 기간에서 화소(PXij)에서 필요로 하는 전압의 전압 레벨은 표시 기간을 제외한 센싱 기간에서 화소(PXij)에서 필요로 하는 전압의 전압 레벨과 동일하므로, 제1 전원 전압의 전압 레벨은 제2 전압의 전압 레벨과 동일할 수 있다.
본 발명의 일 실시예에서 벅 컨버터(160')에 공급되는 제3 제어 신호와 LDO 레귤레이터(161')에 공급되는 제4 제어 신호는 타이밍 제어부(11)로부터 동시에 출력될 수 없다.
구체적으로 타이밍 제어부(11)로부터 출력되는 제3 제어 신호 또는 제4 제어 신호에 의해서 벅 컨버터(160') 또는 LDO 레귤레이터(161')에서 제1 전원 전압 또는 제2 전원 전압 중 어느 하나가 제1 전원 라인(ELVDD)에 인가될 수 있다.
구체적으로, 타이밍 제어부(11)는 표시 기간에서 화소(PXij)에서 필요로 하는 제1 전원 전압을 공급하기 위해서 제3 제어 신호를 벅 컨버터(160')에 공급할 수 있다. 또한, 타이밍 제어부(11)는 표시 기간을 제외한 센싱 기간에서 화소(PXij)에서 필요로 하는 제2 전원 전압을 공급하기 위해서 제4 제어 신호를 LDO 레귤레이터(161')에 공급할 수 있다.
이하, 도 7을 참조하여 본 발명의 다른 실시예에 따른 제4 기간 내지 제6 기간에서의 벅 컨버터 및 LDO 레귤레이터의 구동 방법을 설명한다.
도 7은 본 발명의 다른 실시예에 따른 제4 기간 내지 제6 기간에서의 벅 컨버터 및 LDO 레귤레이터의 구동 방법을 설명하기 위한 도면이다.
제4 기간은 시점(t1a')에서 시점(t2a')까지의 기간으로서 표시 기간을 제외한 센싱 기간을 의미한다. 제6 기간은 시점(t3a') 이후의 기간으로서 표시 기간을 의미한다. 제5 기간은 시점(t2a')에서 시점(t3a')까지의 기간으로서 표시 기간을 제외한 센싱 기간과 표시 기간 사이의 기간을 의미한다.
제4 기간에서 타이밍 제어부(11)는 제2 라인(ELVDD_EN2)을 통해서 제4 제어 신호를 LDO 레귤레이터(161')에 인가한다. 이때, 시점(t1a')에서 시점(t2a')까지 타이밍 제어부(11)는 제2 라인(ELVDD_EN2)을 통해서 제4 제어 신호를 지속적으로 공급한다. 그리고 타이밍 제어부(11)는 제1 라인(ELVDD_EN1)을 통해서 제3 제어 신호를 벅 컨버터(160')에 인가하지 않는다.
제4 기간에서 제4 제어 신호가 인가된 LDO 레귤레이터(161')는 제1 전원 라인(ELVDD)에 제2 레벨의 전압을 인가할 수 있다. 이때, 제2 레벨의 전압은 제2 전원 전압일 수 있다.
시점(t2a')에서 시점(t3a')까지의 기간인 제5 기간은 데드 타임(dead time)에 해당하며, 표시 기간을 제외한 센싱 기간과 표시 기간이 시작하는 시점 사이의 기간이다. 제5 기간 동안 벅 컨버터(160') 및 LDO 레귤레이터(161')에는 타이밍 제어부(11)로부터 제3 제어 신호 및 제4 제어 신호가 인가되지 않으므로 벅 컨버터(160') 및 LDO 레귤레이터(161')는 제1 전원 라인(ELVDD)에 제1 전원 전압 및 제2 전원 전압을 인가하지 않는다.
제6 기간에서 타이밍 제어부(11)는 제1 라인(ELVDD_EN1)을 통해서 제3 제어 신호를 벅 컨버터(160')에 인가한다. 이때, 시점(t3a') 이후에는 타이밍 제어부(11)가 제1 라인(ELVDD_EN1)을 통해서 제3 제어 신호를 지속적으로 공급한다. 그리고 타이밍 제어부(11)는 제2 라인(ELVDD_EN2)을 통해서 제4 제어 신호를 LDO 레귤레이터(161')에 인가하지 않는다.
제6 기간에서 제3 제어 신호가 인가된 벅 컨버터(160')는 제1 전원 라인(ELVDD)에 제1 레벨의 전압을 인가할 수 있다. 이때, 제1 레벨의 전압은 제1 전원 전압일 수 있다.
도 7의 표시 기간에 해당하는 제6 기간은 센싱 기간에 해당하는 제4 기간보다 길 수 있다. 표시 기간에 해당하는 제6 기간에는 제1 라인(ELVDD_EN1)을 통해서 벅 컨버터(160')에 제3 제어 신호를 공급하며, 벅 컨버터(160')가 제2 전원 전압과 동일한 전압 레벨을 가지는 제1 전원 전압을 제1 전원 라인(ELVDD)으로 출력하여 화소(PXij)에 인가할 수 있다. 표시 기간을 제외한 센싱 기간에 해당하는 제4 기간에는 제2 라인(ELVDD_EN2)을 통해서 LDO 레귤레이터(161')에 제4 제어 신호를 공급하며, LDO 레귤레이터(161')는 제1 전원 전압과 동일한 전압 레벨을 가지는 제2 전원 전압을 제1 전원 라인(ELVDD)으로 출력하여 화소(PXij)에 인가할 수 있다.
본 발명의 일 실시예인 도 6 및 도 7에 따르면 도 4 및 도 5에 비해서 제1 스위치(SW1) 및 제2 스위치(SW2)를 포함하지 않으므로 전력 소모를 감소시킬 수 있다. 또한 표시 구간이 아닌 센싱 기간에서 제1 전원 전압에 비해 노이즈가 적은 제2 전원 전압을 제1 전원 라인(ELVDD)을 통해서 화소(PXij)에 인가함으로서 안정적으로 화소(PXij)를 구동시킬 수 있다.
이상 첨부된 도면을 참조하여 실시예들을 설명하였지만, 실시 예가 속하는 기술분야에서 통상의 지식을 가진 자는 실시 예가 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다.
10: 표시 장치 11: 타이밍 제어부
12: 데이터 구동부 13: 주사 구동부
14: 화소부 15: 센싱부
16: 전원부

Claims (20)

  1. 한 프레임의 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 제공하는 LDO 레귤레이터;
    상기 한 프레임의 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 제공하는 벅 컨버터; 및
    상기 제1 전원 라인을 통해서 상기 LDO 레귤레이터 및 상기 벅 컨버터에 공통적으로 연결된 화소를 포함하고,
    상기 제2 전원 전압의 전압 레벨은 상기 제1 전원 전압의 전압 레벨과 동일한,
    표시 장치.
  2. 제1 항에 있어서,
    상기 LDO 레귤레이터는 제2 스위치를 통해서 상기 제1 전원 라인과 연결되고,
    상기 벅 컨버터는 제1 스위치를 통해서 상기 제1 전원 라인과 연결되는,
    표시 장치.
  3. 제2 항에 있어서,
    상기 제1 기간에 상기 제2 스위치를 턴 온 시키는 제2 제어 신호를 공급하고, 상기 제3 기간에 상기 제1 스위치를 턴 온 시키는 제1 제어 신호를 공급하는 타이밍 제어부를 더 포함하는,
    표시 장치.
  4. 제3 항에 있어서,
    상기 한 프레임에서 상기 제1 기간 및 상기 제3 기간의 사이의 제2 기간에 상기 제1 스위치 및 상기 제2 스위치는 턴 오프 되고,
    상기 타이밍 제어부는,
    상기 제2 기간에 상기 제1 제어 신호 및 상기 제2 제어 신호를 공급하지 않는,
    표시 장치.
  5. 제4 항에 있어서,
    상기 제3 기간은 상기 한 프레임 내의 표시 기간에 해당하고,
    상기 제1 기간은 상기 한 프레임 내의 표시 기간을 제외한 센싱 기간에 해당하는,
    표시 장치.
  6. 제1 항에 있어서,
    상기 LDO 레귤레이터는 제2 라인을 통해서 타이밍 제어부와 연결되고,
    상기 벅 컨버터는 제1 라인을 통해서 상기 타이밍 제어부와 연결되는,
    표시 장치.
  7. 제6 항에 있어서,
    상기 타이밍 제어부는,
    상기 제1 기간에 상기 LDO 레귤레이터에 상기 제2 라인을 통해서 제4 제어 신호를 공급하고, 상기 제3 기간에 상기 벅 컨버터에 상기 제1 라인을 통해서 제3 제어 신호를 공급하는,
    표시 장치.
  8. 제7 항에 있어서,
    상기 LDO 레귤레이터는 상기 제4 제어 신호를 공급받은 경우, 상기 제1 기간 동안 상기 제2 전원 전압을 제공하고,
    상기 벅 컨버터는 상기 제3 제어 신호를 공급받은 경우, 상기 제3 기간 동안 상기 제1 전원 전압을 제공하는,
    표시 장치.
  9. 제8 항에 있어서,
    상기 타이밍 제어부는, 상기 한 프레임의 제2 기간에 상기 제3 제어 신호 및 상기 제4 제어 신호를 공급하지 않고,
    상기 제2 기간은 상기 제1 기간과 상기 제3 기간의 사이 기간인,
    표시 장치.
  10. 제9 항에 있어서,
    상기 제3 기간은 상기 한 프레임 내의 표시 기간에 해당하고,
    상기 제1 기간은 상기 한 프레임 내의 표시 기간을 제외한 센싱 기간에 해당하는,
    표시 장치.
  11. LDO 레귤레이터, 벅 컨버터 및 화소를 포함하는 표시 장치의 구동 방법에 있어서,
    상기 LDO 레귤레이터가 한 프레임의 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 공급하는 단계;
    상기 벅 컨버터가 상기 한 프레임의 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 공급하는 단계; 및
    상기 화소는 상기 제1 전원 라인을 통해서 상기 제1 전원 전압 또는 상기 제2 전원 전압을 공급받는 단계를 포함하고,
    상기 제2 전원 전압의 전압 레벨은 상기 제1 전원 전압의 레벨과 동일한,
    표시 장치의 구동 방법.
  12. 제11 항에 있어서,
    상기 LDO 레귤레이터는 제2 스위치를 통해서 상기 제1 전원 라인과 연결되고,
    상기 벅 컨버터는 제1 스위치를 통해서 상기 제1 전원 라인과 연결되는,
    표시 장치의 구동 방법.
  13. 제12 항에 있어서,
    상기 표시 장치는 타이밍 제어부를 더 포함하고,
    상기 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 공급하는 단계는,
    상기 타이밍 제어부가 상기 제1 기간 동안 상기 제2 스위치를 턴 온 시키는 제2 제어 신호를 공급하는 단계를 포함하는,
    표시 장치의 구동 방법.
  14. 제13 항에 있어서,
    상기 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 공급하는 단계는,
    상기 타이밍 제어부가 상기 제3 기간 동안 상기 제1 스위치를 턴 온 시키는 제1 제어 신호를 공급하는 단계를 포함하는,
    표시 장치의 구동 방법.
  15. 제14 항에 있어서,
    상기 한 프레임에서 상기 제1 기간 및 상기 제3 기간 사이의 제2 기간 동안 상기 제1 스위치 및 상기 제2 스위치는 턴 오프되고,
    상기 표시 장치의 구동 방법은,
    상기 타이밍 제어부가 상기 제2 기간 동안 상기 제1 제어 신호 및 상기 제2 제어 신호를 공급하지 않는 단계를 더 포함하는,
    표시 장치의 구동 방법.
  16. 제11 항에 있어서,
    상기 LDO 레귤레이터는 제2 라인을 통해서 타이밍 제어부와 연결되고,
    상기 벅 컨버터는 제1 라인을 통해서 상기 타이밍 제어부와 연결되는,
    표시 장치의 구동 방법.
  17. 제16 항에 있어서,
    상기 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 공급하는 단계는,
    상기 타이밍 제어부가 상기 제1 기간 동안 상기 LDO 레귤레이터에 제4 제어 신호를 공급하는 단계를 포함하는,
    표시 장치의 구동 방법.
  18. 제17 항에 있어서,
    상기 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 공급하는 단계는,
    상기 타이밍 제어부가 상기 제3 기간 동안 상기 벅 컨버터에 제3 제어 신호를 공급하는 단계를 포함하는,
    표시 장치의 구동 방법.
  19. 제18 항에 있어서,
    상기 제1 기간 동안 제1 전원 라인에 제2 전원 전압을 공급하는 단계는,
    상기 LDO 레귤레이터가 상기 제4 제어 신호를 공급받은 경우, 상기 제1 기간 동안 상기 제2 전원 전압을 공급하는 단계를 포함하는,
    표시 장치의 구동 방법.
  20. 제19 항에 있어서,
    상기 제3 기간 동안 상기 제1 전원 라인에 제1 전원 전압을 공급하는 단계는,
    상기 벅 컨버터가 상기 제3 제어 신호를 공급받은 경우, 상기 제3 기간 동안 상기 제1 전원 전압을 공급하는 단계를 포함하는,
    표시 장치의 구동 방법.
KR1020210030415A 2021-03-08 2021-03-08 표시 장치 및 그 구동 방법 KR20220126330A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020210030415A KR20220126330A (ko) 2021-03-08 2021-03-08 표시 장치 및 그 구동 방법
US17/475,627 US11488534B2 (en) 2021-03-08 2021-09-15 Display device and driving method of the same
CN202210019560.6A CN115050320A (zh) 2021-03-08 2022-01-10 显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210030415A KR20220126330A (ko) 2021-03-08 2021-03-08 표시 장치 및 그 구동 방법

Publications (1)

Publication Number Publication Date
KR20220126330A true KR20220126330A (ko) 2022-09-16

Family

ID=83117277

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210030415A KR20220126330A (ko) 2021-03-08 2021-03-08 표시 장치 및 그 구동 방법

Country Status (3)

Country Link
US (1) US11488534B2 (ko)
KR (1) KR20220126330A (ko)
CN (1) CN115050320A (ko)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101908513B1 (ko) 2011-08-30 2018-10-17 엘지디스플레이 주식회사 화소 전류 측정을 위한 유기 발광 다이오드 표시 장치 및 그의 화소 전류 측정 방법
US9236011B2 (en) 2011-08-30 2016-01-12 Lg Display Co., Ltd. Organic light emitting diode display device for pixel current sensing in the sensing mode and pixel current sensing method thereof
KR101992904B1 (ko) 2012-12-21 2019-06-26 엘지디스플레이 주식회사 Oled 표시 장치 및 그의 구동 방법
US9983604B2 (en) * 2015-10-05 2018-05-29 Samsung Electronics Co., Ltd. Low drop-out regulator and display device including the same
US11521298B2 (en) * 2018-09-10 2022-12-06 Lumileds Llc Large LED array with reduced data management
US10932336B2 (en) * 2018-09-10 2021-02-23 Lumileds Llc High speed image refresh system
US11464099B2 (en) * 2020-02-06 2022-10-04 Lumileds Llc Universal asynchronous receiver/transmitter interface for light emitting diode system

Also Published As

Publication number Publication date
US20220284855A1 (en) 2022-09-08
CN115050320A (zh) 2022-09-13
US11488534B2 (en) 2022-11-01

Similar Documents

Publication Publication Date Title
US20210201760A1 (en) Pixel circuit and driving method thereof, display panel and driving method thereof, and display device
US10490136B2 (en) Pixel circuit and display device
US11688342B2 (en) Pixel and organic light emitting display device having the pixel
US11551606B2 (en) LED driving circuit, display panel, and pixel driving device
US11961461B2 (en) Pixel circuit
US11538415B2 (en) Clock and voltage generation circuit and display device including the same
KR101719187B1 (ko) 발광제어 구동부 및 그를 이용한 유기전계발광 표시장치
US10665163B2 (en) Pixel circuit, driving method thereof, array substrate and display device
US20220270552A1 (en) Display device
US11462172B2 (en) Display device and driving method thereof
KR20180117761A (ko) 유기발광 표시장치
KR20180085121A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US11171564B2 (en) Power provider and driving method thereof
US10977997B2 (en) Pixel and organic light emitting display device including pixel
US20060001616A1 (en) Active matrix organic light emitting diode (AMOLED) display, a pixel driving circuit, and a driving method thereof
US11211003B2 (en) Display device having at least two emission enable periods per image frame and method of driving the same
KR20230099171A (ko) 화소 회로 및 이를 포함하는 표시 장치
KR20220126330A (ko) 표시 장치 및 그 구동 방법
KR20210134163A (ko) 표시 장치
CN111986614A (zh) 显示设备
US11270641B1 (en) Display device and driving method thereof
US11823608B2 (en) Display device and driving method thereof
US20240153444A1 (en) Pixel driving circuit and display device
US20230306916A1 (en) Display device
US20210327365A1 (en) Power source voltage application circuit, power source voltage application method, display substrate and display device

Legal Events

Date Code Title Description
A201 Request for examination