KR20220026001A - 표시 장치 및 이를 이용한 표시 패널의 영상 보상 방법 - Google Patents
표시 장치 및 이를 이용한 표시 패널의 영상 보상 방법 Download PDFInfo
- Publication number
- KR20220026001A KR20220026001A KR1020200106426A KR20200106426A KR20220026001A KR 20220026001 A KR20220026001 A KR 20220026001A KR 1020200106426 A KR1020200106426 A KR 1020200106426A KR 20200106426 A KR20200106426 A KR 20200106426A KR 20220026001 A KR20220026001 A KR 20220026001A
- Authority
- KR
- South Korea
- Prior art keywords
- compensation coefficient
- grayscale
- sensing
- data
- compensation
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 22
- 230000004913 activation Effects 0.000 claims description 9
- 230000004044 response Effects 0.000 claims description 9
- 238000004519 manufacturing process Methods 0.000 claims description 8
- 239000003990 capacitor Substances 0.000 claims description 7
- 230000009849 deactivation Effects 0.000 claims description 3
- 241001270131 Agaricus moelleri Species 0.000 abstract description 10
- 238000010586 diagram Methods 0.000 description 14
- 230000006870 function Effects 0.000 description 12
- 238000005259 measurement Methods 0.000 description 12
- 230000003287 optical effect Effects 0.000 description 8
- 238000003384 imaging method Methods 0.000 description 5
- 101150071665 img2 gene Proteins 0.000 description 4
- 230000007423 decrease Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/60—OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
- H10K59/65—OLEDs integrated with inorganic image sensors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
- G09G2320/0276—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/029—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0673—Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0693—Calibration of display systems
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/026—Arrangements or methods related to booting a display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/027—Arrangements or methods related to powering off a display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/14—Detecting light within display terminals, e.g. using a single or a plurality of photosensors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/14—Detecting light within display terminals, e.g. using a single or a plurality of photosensors
- G09G2360/145—Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/14—Detecting light within display terminals, e.g. using a single or a plurality of photosensors
- G09G2360/145—Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
- G09G2360/147—Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Geometry (AREA)
- Inorganic Chemistry (AREA)
- Crystallography & Structural Chemistry (AREA)
- Sustainable Development (AREA)
- Life Sciences & Earth Sciences (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
표시 장치는 제1 보상부, 제2 보상부 및 표시 패널을 포함한다. 상기 제1 보상부는 제1 계조에서 측정된 픽셀의 센싱 데이터를 기초로 제1 보상 계수를 생성하고, 상기 제1 계조보다 큰 제2 계조에서 촬상된 카메라 촬상 데이터를 기초로 제2 보상 계수를 생성하며, 상기 제1 보상 계수 및 상기 제2 보상 계수를 기초로 영상 데이터를 보상한다. 상기 제2 보상부는 제3 계조 및 제4 계조에서 측정된 상기 픽셀의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상한다. 상기 표시 패널은 상기 제1 보상부 및 상기 제2 보상부에 의해 보상된 영상 데이터를 기초로 영상을 표시한다.
Description
본 발명은 표시 장치 및 이를 이용한 표시 패널의 영상 보상 방법에 관한 것으로, 보다 상세하게는 저계조 영역에서의 보상 정확도를 향상시킬 수 있는 표시 장치 및 이를 이용한 표시 패널의 영상 보상 방법에 관한 것이다.
일반적으로, 표시 장치는 표시 패널 및 표시 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들, 복수의 데이터 라인들 및 복수의 픽셀들을 포함한다. 상기 표시 패널 구동부는 상기 복수의 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부 및 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부를 포함한다.
상기 표시 장치는 표시 패널의 얼룩을 보상하기 위해 상기 표시 패널을 카메라로 촬상하고, 상기 촬상된 이미지를 기초로 얼룩을 보상하는 광학 보상의 기능을 포함할 수 있다.
또한, 상기 표시 장치는 상기 표시 패널의 픽셀들의 스위칭 소자들의 쓰레스홀드 전압 및 모빌리티를 보상하기 위해 상기 픽셀들로부터 센싱 신호를 수신하고, 상기 센싱 신호를 기초로 상기 픽셀들의 스위칭 소자들의 쓰레스홀드 전압 및 모빌리티의 편차를 보상하는 외부 보상의 기능을 포함할 수 있다.
상기 외부 보상의 경우, 특정 계조 영역에서의 센싱값을 이용하여 상기 쓰레스홀드 전압 및 모빌리티를 얻고, 이를 기초로 상기 전체 계조 영역의 쓰레스홀드 전압 및 모빌리티를 모델링하여 외부 보상을 수행할 수 있다. 그러나, 상기 특정 계조 영역이 저계조 영역인 경우, 고계조 영역에서의 보상 정확도가 감소하며, 상기 특정 계조 영역이 고계조 영역인 경우, 저계조 영역에서의 보상 정확도가 감소하는 문제가 있다.
또한, 상기 광학 보상의 경우 저계조 영역에서의 카메라 촬상을 위해서는 수십초 이상의 시간이 소요되며 보상 정확도도 감소하는 문제가 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 광학 보상 방식과 외부 보상 방식을 조합하여 저계조 영역에서의 보상 정확도를 향상시킬 수 있는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치를 이용한 표시 패널의 영상 보상 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 제1 보상부, 제2 보상부 및 표시 패널을 포함한다. 상기 제1 보상부는 제1 계조에서 측정된 픽셀의 센싱 데이터를 기초로 제1 보상 계수를 생성하고, 상기 제1 계조보다 큰 제2 계조에서 촬상된 카메라 촬상 데이터를 기초로 제2 보상 계수를 생성하며, 상기 제1 보상 계수 및 상기 제2 보상 계수를 기초로 영상 데이터를 보상한다. 상기 제2 보상부는 제3 계조 및 제4 계조에서 측정된 상기 픽셀의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상한다. 상기 표시 패널은 상기 제1 보상부 및 상기 제2 보상부에 의해 보상된 영상 데이터를 기초로 영상을 표시한다.
본 발명의 일 실시예에 있어서, 상기 표시 패널의 상기 픽셀 중 적어도 하나는 제1 노드에 연결되는 제어 전극, 제1 전원 전압이 인가되는 입력 전극 및 제2 노드에 연결되는 출력 전극을 포함하는 제1 스위칭 소자, 제1 스위칭 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 입력 전극 및 상기 제1 노드에 연결되는 출력 전극을 포함하는 제2 스위칭 소자, 제2 스위칭 신호가 인가되는 제어 전극, 상기 제2 노드에 연결되는 입력 전극 및 센싱 라인에 연결되는 출력 전극을 포함하는 제3 스위칭 소자 및 상기 제2 노드에 연결되는 애노드 전극 및 제2 전원 전압이 인가되는 캐소드 전극을 포함하는 발광 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 제3 스위칭 신호에 응답하여 상기 센싱 라인에 초기화 전압을 인가하거나 센싱 전압을 독출하는 제1 스위치를 더 포함할 수 있다. 센싱 구간에서, 상기 제1 스위칭 신호는 활성화 레벨을 갖고, 상기 제2 스위칭 신호는 활성화 레벨을 가지며, 상기 제3 스위칭 신호는 상기 제1 스위치를 통해 상기 센싱 라인을 센싱 회로에 연결하는 제1 레벨을 가질 수 있다.
본 발명의 일 실시예에 있어서, 초기화 구간에서, 상기 제1 스위칭 신호는 비활성화 레벨을 갖고, 상기 제2 스위칭 신호는 활성화 레벨을 가지며, 상기 제3 스위칭 신호는 상기 제1 스위치를 통해 상기 센싱 라인에 상기 초기화 전압을 인가하는 제2 레벨을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 센싱 회로는 상기 센싱 전압이 인가되는 제1 입력 전극, 기준 전압이 인가되는 제2 입력 전극 및 아날로그 디지털 컨버터에 연결되는 출력 전극을 포함하는 연산기 및 상기 연산기의 상기 제1 입력 전극 및 상기 연산기의 상기 출력 전극 사이에 연결되는 캐패시터를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 연산기의 상기 출력 전극으로 출력되는 센싱 신호는 센싱 전류일 수 있다. 상기 제2 스위칭 소자에 인가되는 상기 데이터 전압이 Vgs이고, 상기 센싱 전류가 I이며, 상기 제1 스위칭 소자의 쓰레스홀드 전압이 Vth이고, 상기 제1 스위칭 소자의 모빌리티가 β라고 할 때, 상기 센싱 전류는 를 만족할 수 있다.
본 발명의 일 실시예에 있어서, 상기 센싱 회로는 상기 제3 계조에 대응하는 제3 데이터 전압을 상기 픽셀에 인가하여 제3 센싱 전류를 센싱하고, 상기 제4 계조에 대응하는 제4 데이터 전압을 상기 픽셀에 인가하여 제4 센싱 전류를 센싱할 수 있다.
상기 제2 보상부는 상기 제3 데이터 전압, 상기 제4 데이터 전압, 상기 제3 센싱 전류 및 상기 제4 센싱 전류를 이용하여 상기 제1 스위칭 소자의 상기 쓰레스홀드 전압(Vth) 및 상기 제1 스위칭 소자의 모빌리티(β)를 얻을 수 있다.
본 발명의 일 실시예에 있어서, 상기 제3 계조 및 상기 제4 계조는 상기 제1 계조보다 클 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널의 상기 픽셀 중 적어도 하나는 제1 노드에 연결되는 제어 전극, 제4 스위칭 소자의 출력 전극에 연결되는 입력 전극 및 제2 노드에 연결되는 출력 전극을 포함하는 제1 스위칭 소자, 제1 스위칭 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 입력 전극 및 상기 제1 노드에 연결되는 출력 전극을 포함하는 제2 스위칭 소자, 제2 스위칭 신호가 인가되는 제어 전극, 상기 제2 노드에 연결되는 입력 전극 및 센싱 라인에 연결되는 출력 전극을 포함하는 제3 스위칭 소자, 발광 신호가 인가되는 제어 전극, 제1 전원 전압이 인가되는 입력 전극 및 상기 제1 스위칭 소자의 상기 입력 전극에 연결되는 출력 전극을 포함하는 제4 스위칭 소자 및 상기 제2 노드에 연결되는 애노드 전극 및 제2 전원 전압이 인가되는 캐소드 전극을 포함하는 발광 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 스위칭 소자, 상기 제2 스위칭 소자 및 상기 제3 스위칭 소자는 N형 트랜지스터이고, 상기 제4 스위칭 소자는 P형 트랜지스터일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 계조와 상기 제2 계조 사이의 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제2 보상 계수를 인터폴레이션하여 생성될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 계조보다 작은 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성될 수 있다. 상기 제2 계조보다 큰 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 보상부는 상기 제1 계조와 상기 제2 계조 사이의 제5 계조에서 촬상된 카메라 촬상 데이터를 기초로 제5 보상 계수를 생성할 수 있다. 상기 제1 보상부는 상기 제1 보상 계수, 상기 제2 보상 계수 및 상기 제5 보상 계수를 기초로 상기 영상 데이터를 보상할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 계조와 상기 제5 계조 사이의 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제5 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제5 계조와 상기 제2 계조 사이의 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제1 계조보다 작은 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제5 보상 계수를 엑스트라폴레이션하여 생성될 수 있다. 상기 제2 계조보다 큰 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 보상부는 상기 제1 계조와 상기 제2 계조 사이의 제5 계조에서 촬상된 카메라 촬상 데이터를 기초로 제5 보상 계수를 생성할 수 있다. 상기 제1 보상부는 상기 제1 계조보다 작은 제6 계조에서 픽셀의 센싱 데이터를 기초로 제6 보상 계수를 생성할 수 있다. 상기 제1 보상부는 상기 제1 보상 계수, 상기 제2 보상 계수, 상기 제5 보상 계수 및 상기 제6 보상 계수를 기초로 상기 영상 데이터를 보상할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제6 계조와 상기 제1 계조 사이의 계조 영역의 보상 계수는 상기 제6 보상 계수 및 상기 제1 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제1 계조와 상기 제5 계조 사이의 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제5 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제5 계조와 상기 제2 계조 사이의 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제6 계조보다 작은 계조 영역의 보상 계수는 상기 제6 보상 계수 및 상기 제1 보상 계수를 엑스트라폴레이션하여 생성될 수 있다. 상기 제2 계조보다 큰 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 제1 보상 계수, 상기 제2 보상 계수 및 상기 센싱 데이터를 저장하는 메모리를 더 포함할 수 있다. 상기 제1 보상부는 상기 표시 장치의 제조 단계에서 계산되어 상기 메모리에 기저장된 상기 제1 보상 계수 및 상기 제2 보상 계수를 이용하여 상기 영상 데이터를 보상할 수 있다. 상기 제2 보상부는 파워 오프 구간 및 파워 온 구간 중 적어도 어느 하나에서 실시간으로 센싱되는 상기 센싱 데이터를 기초로 상기 영상 데이터를 보상할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 영상 보상 방법은 제1 계조에서 측정된 픽셀의 센싱 데이터를 기초로 제1 보상 계수를 생성하고, 상기 제1 계조보다 큰 제2 계조에서 촬상된 카메라 촬상 데이터를 기초로 제2 보상 계수를 생성하며, 상기 제1 보상 계수 및 상기 제2 보상 계수를 기초로 영상 데이터를 보상하는 단계 및 제3 계조 및 제4 계조에서 측정된 상기 픽셀의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 표시 패널의 상기 픽셀 중 적어도 하나는 제1 노드에 연결되는 제어 전극, 제1 전원 전압이 인가되는 입력 전극 및 제2 노드에 연결되는 출력 전극을 포함하는 제1 스위칭 소자, 제1 스위칭 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 입력 전극 및 상기 제1 노드에 연결되는 출력 전극을 포함하는 제2 스위칭 소자, 제2 스위칭 신호가 인가되는 제어 전극, 상기 제2 노드에 연결되는 입력 전극 및 센싱 라인에 연결되는 출력 전극을 포함하는 제3 스위칭 소자 및 상기 제2 노드에 연결되는 애노드 전극 및 제2 전원 전압이 인가되는 캐소드 전극을 포함하는 발광 소자를 포함할 수 있다.
상기 센싱 라인에 연결되는 센싱 회로는 센싱 전압이 인가되는 제1 입력 전극, 기준 전압이 인가되는 제2 입력 전극 및 아날로그 디지털 컨버터에 연결되는 출력 전극을 포함하는 연산기 및 상기 연산기의 상기 제1 입력 전극 및 상기 연산기의 상기 출력 전극 사이에 연결되는 캐패시터를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 보상 계수 및 상기 제2 보상 계수를 기초로 영상 데이터를 보상하는 단계는 표시 장치의 제조 단계에서 계산되어 메모리에 기저장된 상기 제1 보상 계수 및 상기 제2 보상 계수를 이용하여 상기 영상 데이터를 보상할 수 있다. 상기 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 단계는 파워 오프 구간 및 파워 온 구간 중 적어도 어느 하나에서 실시간으로 센싱되는 상기 센싱 데이터를 기초로 상기 영상 데이터를 보상할 수 있다.
이와 같은 표시 장치 및 이를 이용한 표시 패널의 영상 보상 방법에 따르면, 제1 계조에서 측정된 픽셀의 센싱 데이터 및 상기 제1 계조보다 큰 제2 계조에서 촬상된 카메라 촬상 데이터를 기초로 영상 데이터를 보상하는 광학 보상 기능과 제3 계조 및 제4 계조에서 측정된 상기 픽셀의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 외부 보상 기능을 포함하므로, 저계조 영역에서의 보상 정확도를 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 통합 구동부를 나타내는 블록도이다.
도 3은 도 1의 표시 패널의 픽셀을 나타내는 회로도이다.
도 4는 초기화 구간에서 도 3의 픽셀의 입력 신호를 나타내는 타이밍도이다.
도 5는 센싱 구간에서 도 3의 픽셀의 입력 신호를 나타내는 타이밍도이다.
도 6은 도 2의 센싱부를 나타내는 회로도이다.
도 7 내지 도 11은 도 2의 제2 보상부의 동작을 나타내는 그래프이다.
도 12는 도 2의 제1 보상부의 동작을 나타내는 그래프이다.
도 13은 본 발명의 일 실시예에 따른 표시 장치의 제1 보상부의 동작을 나타내는 그래프이다.
도 14는 본 발명의 일 실시예에 따른 표시 장치의 제1 보상부의 동작을 나타내는 그래프이다.
도 15는 일 실시예에 따른 표시 장치의 표시 패널의 픽셀을 나타내는 회로도이다.
도 2는 도 1의 통합 구동부를 나타내는 블록도이다.
도 3은 도 1의 표시 패널의 픽셀을 나타내는 회로도이다.
도 4는 초기화 구간에서 도 3의 픽셀의 입력 신호를 나타내는 타이밍도이다.
도 5는 센싱 구간에서 도 3의 픽셀의 입력 신호를 나타내는 타이밍도이다.
도 6은 도 2의 센싱부를 나타내는 회로도이다.
도 7 내지 도 11은 도 2의 제2 보상부의 동작을 나타내는 그래프이다.
도 12는 도 2의 제1 보상부의 동작을 나타내는 그래프이다.
도 13은 본 발명의 일 실시예에 따른 표시 장치의 제1 보상부의 동작을 나타내는 그래프이다.
도 14는 본 발명의 일 실시예에 따른 표시 장치의 제1 보상부의 동작을 나타내는 그래프이다.
도 15는 일 실시예에 따른 표시 장치의 표시 패널의 픽셀을 나타내는 회로도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
예를 들어, 상기 구동 제어부(200) 및 상기 데이터 구동부(500)는 일체로 형성될 수 있다. 예를 들어, 상기 구동 제어부(200), 상기 감마 기준 전압 생성부(400) 및 상기 데이터 구동부(500)는 일체로 형성될 수 있다. 적어도 상기 구동 제어부(200) 및 상기 데이터 구동부(500)가 일체로 형성된 구동 모듈을 타이밍 컨트롤러 임베디드 데이터 구동부(Timing Controller Embedded Data Driver, TED)로 명명할 수 있다. 적어도 상기 구동 제어부(200) 및 상기 데이터 구동부(500)가 일체로 형성된 구동 모듈을 통합 구동부(TED)로 명명할 수 있다.
상기 표시 패널(100)은 영상을 표시하는 표시부(AA) 및 상기 표시부에 이웃하여 배치되는 주변부(PA)를 포함한다.
예를 들어, 본 실시예에서, 상기 표시 패널(100)은 유기 발광 다이오드를 포함하는 유기 발광 다이오드 표시 패널일 수 있다. 이와는 달리, 상기 표시 패널(100)은 액정층을 포함하는 액정 표시 패널일 수도 있다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들(P)을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
본 실시예에서, 상기 표시 패널(100)은 상기 픽셀들(P)에 연결되는 복수의 센싱 라인들(SL)을 더 포함할 수 있다. 상기 센싱 라인들(SL)은 상기 제2 방향(D2)으로 연장될 수 있다.
본 실시예에서, 상기 표시 패널 구동부는 상기 표시 패널(100)의 상기 픽셀들(P)로부터 상기 센싱 라인들(SL)을 통해 센싱 신호를 수신하는 센싱 회로를 포함할 수 있다. 상기 센싱 회로는 상기 데이터 구동부(500) 또는 상기 통합 구동부(TED) 내에 배치될 수 있다. 이와는 달리, 상기 센싱 회로는 상기 데이터 구동부(500) 또는 상기 통합 구동부(TED)와 독립적으로 형성될 수 있다. 본 발명은 상기 센싱 회로의 특정한 위치에 한정되지 않는다.
상기 구동 제어부(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(IMG) 및 입력 제어 신호(CONT)를 수신한다. 예를 들어, 상기 입력 영상 데이터(IMG)는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 백색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 마젠타색(magenta) 영상 데이터, 황색(yellow) 영상 데이터 및 시안색(cyan) 영상 데이터를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG)를 근거로 데이터 신호(DATA)를 생성한다. 상기 구동 제어부(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 게이트 구동부(300)는 상기 구동 제어부(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 출력한다. 예를 들어, 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 순차적으로 출력할 수 있다.
본 실시예에서, 상기 게이트 구동부(300)는 상기 표시 패널의 상기 주변부(PA) 상에 집적될 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다. 상기 감마 기준 전압 생성부(400)는 상기 통합 구동부(TED) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 구동 제어부(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
도 2는 도 1의 통합 구동부(TED)를 나타내는 블록도이다.
상기 통합 구동부(TED)는 영상 보상부(10), 감마 변환부(20), 제1 보상부(30), 메모리(40), 제2 보상부(50), 센싱부(60) 및 디더링부(70)를 포함할 수 있다.
상기 영상 보상부(10)는 입력 영상 데이터(IMG)를 수신하여 상기 입력 영상 데이터(IMG)의 화질 보상을 수행할 수 있다.
예를 들어, 상기 영상 보상부(10)는 상기 입력 영상 데이터(IMG) 내의 사람의 피부를 인식하여 피부톤을 보정할 수 있다.
또한, 상기 영상 보상부(10)는 이전 프레임 데이터와 현재 프레임 데이터를 이용하여 상기 현재 프레임 데이터의 계조 데이터를 보정하는 동영상 화질 끌림을 보정할 수 있다.
또한, 상기 영상 보상부(10)는 오버 드라이빙 보상을 수행할 수 있다. 상기 오버 드라이빙 보상은 상기 현재 프레임 데이터의 계조 데이터의 타겟 계조보다 큰 계조값으로 변환하여 상기 픽셀의 충전율을 향상시킬 수 있다.
또한, 상기 영상 보상부(10)는 발광 소자의 열화 정도를 판단하여 상기 발광 소자의 열화를 보상할 수 있다.
예를 들어, 상기 영상 보상부(10)의 출력은 제2 영상 데이터(IMG2)일 수 있다.
상기 감마 변환부(20)는 상기 제2 영상 데이터(IMG2)를 수신하여 기설정된 감마 곡선에 따라 상기 제2 영상 데이터(IMG2)를 감마 변환할 수 있다.
상기 감마 변환부(20)의 입력(IMG2)은 디지털 신호일 수 있고, 상기 감마 변환부(20)의 출력은 아날로그 전압(VIMG)일 수 있다. 상기 감마 변환부(20)의 출력은 제1 영상 전압(VIMG)일 수 있다.
상기 제1 보상부(30)는 상기 제1 영상 전압(VIMG)을 수신할 수 있다. 상기 제1 보상부(30)는 제1 계조에서 측정된 픽셀의 센싱 데이터를 기초로 제1 보상 계수를 생성하고, 상기 제1 계조보다 큰 제2 계조에서 촬상된 카메라 촬상 데이터를 기초로 제2 보상 계수를 생성하며, 상기 제1 보상 계수 및 상기 제2 보상 계수를 기초로 상기 제1 영상 전압(VIMG)을 보상할 수 있다. 상기 제1 보상부(30)의 출력은 제2 영상 전압(VIMG2)일 수 있다. 상기 제1 보상부(30)는 상기 표시 패널(100)의 상기 픽셀들의 휘도 불균일성을 보상하기 위한 얼룩 보상부일 수 있다.
상기 제2 보상부(50)는 상기 제2 영상 전압(VIMG2)을 수신할 수 있다. 상기 제2 보상부(50)는 제3 계조 및 제4 계조에서 측정된 상기 픽셀의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 제2 영상 전압(VIMG2)을 보상할 수 있다. 상기 제2 보상부(50)의 출력은 제3 영상 전압(VIMG3)일 수 있다. 상기 제2 보상부(50)는 상기 표시 패널(100)의 상기 픽셀들의 스위칭 소자들의 쓰레스홀드 전압 및 모빌리티의 불균일성을 보상하기 위한 외부 보상부일 수 있다.
도 2에서는 상기 제1 보상부(30)가 상기 제2 보상부(50)의 전단에 배치되는 것으로 도시하였으나, 본 발명은 이에 한정되지 않는다. 예를 들어, 상기 제2 보상부(50)가 상기 제1 보상부(30)의 전단에 배치될 수 있다.
상기 메모리(40)는 상기 제1 보상부(30) 및 상기 제2 보상부(50)에 연결되며, 상기 제1 보상부(30) 및 상기 제2 보상부(50)에 필요한 값을 저장할 수 있다. 예를 들어, 상기 메모리(40)는 상기 제1 보상 계수, 상기 제2 보상 계수 및 상기 센싱 데이터를 저장할 수 있다.
상기 제1 보상부(30)는 상기 표시 장치의 제조 단계에서 계산되어 상기 메모리(40)에 기저장된 상기 제1 보상 계수 및 상기 제2 보상 계수를 이용하여 상기 영상 데이터를 보상할 수 있다. 즉, 상기 제1 보상 계수 및 상기 제2 보상 계수는 상기 표시 장치의 제조 단계에서 상기 메모리(40)에 저장된 이후에 그 값이 변경되지 않을 수 있다.
상기 제2 보상부(50)는 상기 표시 장치의 제조 단계에서 계산되어 상기 메모리(40)에 기저장된 상기 센싱 데이터를 이용하여 상기 영상 데이터를 보상할 수 있다. 또한, 상기 제2 보상부(50)는 파워 오프 구간 및 파워 온 구간 중 적어도 어느 하나에서 실시간으로 센싱되는 상기 센싱 데이터를 기초로 상기 영상 데이터를 보상할 수도 있다. 또한, 상기 제2 보상부(50)는 상기 파워 오프 구간 및 파워 온 구간 외에도 상기 표시 장치의 구동 중에 배치되는 블랭크 구간에 실시간으로 센싱되는 상기 센싱 데이터를 기초로 상기 영상 데이터를 보상할 수도 있다. 즉, 상기 센싱 데이터는 상기 표시 장치의 제조 단계에서 상기 메모리(40)에 저장된 이후에 계속하여 업데이트될 수 있다.
상기 센싱부(60)는 상기 표시 패널(100)로부터 상기 픽셀의 센싱 신호를 수신할 수 있다. 상기 센싱부(60)는 상기 표시 패널(100)의 상기 센싱 라인(SL)을 통해 상기 센싱 신호를 수신할 수 있다.
상기 통합 구동부(TED)는 상기 센싱부(60)에서 수신된 상기 센싱 신호를 기초로 상기 센싱 데이터를 연산하고, 상기 센싱 데이터는 상기 메모리(40)에 저장되어, 상기 제2 보상부(50)의 보상 동작에 이용될 수 있다.
상기 디더링부(70)는 상기 제2 보상부(50)로부터 상기 제2 보상부(50)로부터 상기 제3 영상 전압(VIMG3)을 수신할 수 있다. 상기 디더링부(70)는 상기 제3 영상 전압(VIMG3)의 비트수를 감소시키기 위해 디더링을 수행할 수 있다. 예를 들어, 상기 제3 영상 전압(VIMG3)은 12비트에 대응하는 레졸루션을 가질 수 있고, 상기 디더링부(70)의 출력인 상기 데이터 전압(VDATA)은 10비트에 대응하는 레졸루션을 가질 수 있다.
도 2에서 상기 제1 보상부(30), 상기 제2 보상부(50), 상기 디더링부(70)는 아날로그 레벨에서 동작하며, 상기 디더링부(70)의 출력은 아날로그 데이터 전압일 수 있다. 이와는 달리, 상기 제1 보상부(30), 상기 제2 보상부(50), 상기 디더링부(70)는 디지털 레벨에서 동작하며, 상기 디더링부(70)의 출력은 디지털 데이터 전압일 수 있다. 이 때, 상기 디더링부(70)의 출력은 디지털 데이터 전압인 경우, 상기 표시 장치는 상기 디더링부(70)의 출력을 아날로그 레벨로 변환하는 디지털 투 아날로그 컨버터를 더 포함할 수 있다.
도 3은 도 1의 픽셀(P)을 나타내는 회로도이다. 도 4는 초기화 구간(TI)에서 도 3의 픽셀(P)의 입력 신호를 나타내는 타이밍도이다. 도 5는 센싱 구간(TS)에서 도 3의 픽셀(P)의 입력 신호를 나타내는 타이밍도이다.
도 1 내지 도 5를 참조하면, 상기 픽셀(P) 중 적어도 하나는 제1 노드(N1)의 신호에 응답하여 제1 전원 전압(ELVDD)을 제2 노드(N2)로 인가하는 제1 스위칭 소자(T1), 제1 스위칭 신호(S1)에 응답하여 상기 데이터 전압(VDATA)을 상기 제1 노드(N1)에 출력하는 제2 스위칭 소자(T2), 제2 스위칭 신호(S2)에 응답하여 상기 제2 노드(N2)의 신호를 센싱 노드로 출력하는 제3 스위칭 소자(T3), 상기 제1 노드(N1)에 연결되는 제1 단 및 상기 제2 노드(N2)에 연결되는 제2 단을 포함하는 저장 캐패시터(CS) 및 상기 제2 노드(N2)에 연결되는 제1 전극 및 제2 전원 전압(ELVSS)이 인가되는 제2 전극을 포함하는 발광 소자(EE)를 포함할 수 있다.
예를 들어, 상기 픽셀(P) 중 적어도 하나는 상기 제1 노드(N1)에 연결되는 제어 전극, 상기 제1 전원 전압(ELVDD)이 인가되는 입력 전극 및 상기 제2 노드(N2)에 연결되는 출력 전극을 포함하는 제1 스위칭 소자(T1), 제1 스위칭 신호(S1)가 인가되는 제어 전극, 데이터 전압(VDATA)이 인가되는 입력 전극 및 상기 제1 노드(N1)에 연결되는 출력 전극을 포함하는 제2 스위칭 소자(T2), 제2 스위칭 신호(S2)가 인가되는 제어 전극, 상기 제2 노드(N2)에 연결되는 입력 전극 및 상기 센싱 라인(SL)에 연결되는 출력 전극을 포함하는 제3 스위칭 소자(T3) 및 상기 제2 노드(N2)에 연결되는 애노드 전극 및 제2 전원 전압(ELVSS)이 인가되는 캐소드 전극을 포함하는 발광 소자(EE)를 포함할 수 있다.
여기서, 상기 제2 전원 전압(ELVSS)은 상기 제1 전원 전압(ELVDD)보다 작을 수 있다. 예를 들어, 상기 발광 소자(EE)는 유기 발광 다이오드일 수 있다.
여기서, 상기 제1 스위칭 소자(T1), 상기 제2 스위칭 소자(T2) 및 상기 제3 스위칭 소자(T3)는 N형 트랜지스터일 수 있다.
상기 표시 장치는 제3 스위칭 신호(S3)에 응답하여 상기 센싱 라인(SL)에 초기화 전압(VSIN)을 인가하거나 센싱 전압(VSENSE)을 독출하는 제1 스위치(SW)를 더 포함할 수 있다. 상기 센싱 구간(TS)에서, 상기 제1 스위칭 신호(S1)는 활성화 레벨을 갖고, 상기 제2 스위칭 신호(S2)는 활성화 레벨을 가지며, 상기 제3 스위칭 신호(S3)는 상기 제1 스위치(SW)를 통해 상기 센싱 라인(SL)을 센싱 회로에 연결하는 제1 레벨을 가질 수 있다.
상기 초기화 구간(TI)에서, 상기 제1 스위칭 신호(S1)는 비활성화 레벨을 갖고, 상기 제2 스위칭 신호(S2)는 활성화 레벨을 가지며, 상기 제3 스위칭 신호는 상기 제1 스위치를 통해 상기 센싱 라인(SL)에 상기 초기화 전압(VSIN)을 인가하는 제2 레벨을 가질 수 있다.
도 4에서 보듯이, 상기 센싱 구간(TS)에서는 상기 제1 스위칭 신호(S1)가 활성화 되어, 상기 제2 스위칭 소자(T2)를 통해 상기 제1 노드(N1)에 데이터 전압(VDATA)이 인가될 수 있다. 이 때, 상기 데이터 전압(VDATA)은 상기 제1 스위칭 소자(T1)의 쓰레스홀드 전압을 센싱하기 위한 센싱 데이터 전압일 수 있다.
상기 센싱 구간(TS)에서 상기 제1 노드(N1)에 인가된 상기 센싱 데이터 전압 및 상기 초기화 구간(TI)에서 상기 제2 노드(N2)에 인가된 상기 초기화 전압(VSIN)에 의해 상기 제1 스위칭 소자(T1)는 턴 온될 수 있다.
또한, 상기 센싱 구간(TS)에서 상기 제2 스위칭 신호(S2)도 활성화 되므로, 상기 제3 스위칭 소자(T3)가 턴 온되며, 상기 제3 스위칭 소자(T3)를 통해 상기 제2 노드(N2)의 전압(VSENSE)을 상기 센싱 라인(SL)으로 출력한다.
도 6은 도 2의 센싱부(60)를 나타내는 회로도이다.
도 1 내지 도 6을 참조하면, 상기 센싱 라인(SL)은 상기 센싱부(60)의 센싱 회로에 연결될 수 있다. 상기 센싱 회로는 상기 센싱 전압(VSENSE)이 인가되는 제1 입력 전극, 기준 전압(VSET)이 인가되는 제2 입력 전극 및 아날로그 디지털 컨버터(ADC)에 연결되는 출력 전극을 포함하는 연산기(AMP) 및 상기 연산기(AMP)의 상기 제1 입력 전극 및 상기 연산기(AMP)의 상기 출력 전극 사이에 연결되는 캐패시터(CG)를 포함할 수 있다. 상기 연산기(AMP)는 적분기로 동작할 수 있고, 상기 제1 입력 전극에 인가되는 상기 센싱 전압(VSENSE)은 상기 출력 전극에서 센싱 전류의 형태로 출력될 수 있다.
상기 센싱 회로는 상기 연산기(AMP)의 상기 제1 입력 전극 및 상기 연산기(AMP)의 상기 출력 전극 사이에 연결되는 리셋 스위치(SWS)를 더 포함할 수 있다.
상기 아날로그 디지털 컨버터(ADC)는 상기 연산기(AMP)에서 출력되는 상기 센싱 전류를 디지털 센싱 신호로 변환할 수 있다.
상기 초기화 구간(TI) 및 상기 센싱 구간(TS)에서 상기 제2 전원 전압(ELVSS)은 하이 레벨을 가지므로, 상기 픽셀(P)은 발광하지 않을 수 있다.
상기 통합 구동부(TED)는 라이팅 모드 및 센싱 모드로 동작할 수 있다. 상기 라이팅 모드는 영상을 표시하기 위한 데이터 전압(VDATA)을 상기 표시 패널(100)의 픽셀들(P)에 기입하는 모드이고, 상기 센싱 모드는 상기 픽셀(P)의 상기 쓰레스홀드 전압 및 모빌리티를 센싱하는 모드이다. 상기 라이팅 모드에서 상기 통합 구동부(TED)는 입력 영상 데이터의 계조에 대응하는 데이터 전압을 상기 데이터 라인(DL)에 출력할 수 있다. 반면, 상기 센싱 모드에서 상기 통합 구동부(TED)는 상기 제1 스위칭 소자(T1)의 쓰레스홀드 전압 및 모빌리티를 센싱하기 위한 센싱 데이터 전압을 상기 데이터 라인(DL)에 출력할 수 있다.
상기 센싱 모드는 표시 장치가 턴 온되는 파워 온 구간, 상기 표시 패널(100)이 영상을 표시하는 액티브 구간들의 사이의 블랭크 구간 및 상기 표시 장치가 턴 오프되는 파워 오프 구간 등에서 활성화될 수 있다. 상기 통합 구동부(TED)의 상기 제2 보상부(50)는 상기 센싱된 상기 픽셀(P)의 상기 쓰레스홀드 전압 및 상기 모빌리티에 따라 상기 픽셀(P)에 인가되는 데이터를 보상할 수 있다. 상기 통합 구동부(TED)는 상기 센싱 신호를 기초로 보상된 데이터 전압(VDATA)을 상기 액티브 구간에 상기 데이터 라인(DL)에 출력할 수 있다.
도 7 내지 도 11은 도 2의 제2 보상부(50)의 동작을 나타내는 그래프이다.
도 7을 보면, 상기 제2 보상부(50)는 상기 쓰레스홀드 전압 및 상기 모빌리티를 얻기 위해, 상기 픽셀(P)의 상기 제1 스위칭 소자(T1)의 전류-전압 곡선을 이용할 수 있다. 도 7에서 전압(V)은 상기 제1 스위칭 소자(T1)의 게이트-소스 전압(Vgs)일 수 있고, 전류(I)는 상기 제1 스위칭 소자(T1)의 소스-드레인 전류일 수 있다. 설명의 편의 상, 상기 제1 스위칭 소자(T1)의 게이트-소스 전압(Vgs)을 상기 제2 스위칭 소자(T2)에 인가되는 데이터 전압(VDATA)으로 가정할 수 있다.
상기 제2 스위칭 소자(T2)에 인가되는 상기 데이터 전압이 Vgs이고, 상기 센싱 전류가 I이며, 상기 제1 스위칭 소자(T1)의 쓰레스홀드 전압이 Vth이고, 상기 제1 스위칭 소자(T1)의 모빌리티가 β라고 할 때, 상기 센싱 전류는 수학식 1을 만족할 수 있다.
[수학식 1]
상기 센싱 회로는 상기 제3 계조에 대응하는 제3 데이터 전압(예컨대, Vgs1)을 상기 픽셀(P)에 인가하여 제3 센싱 전류(예컨대, I1)를 센싱하고, 상기 제4 계조에 대응하는 제4 데이터 전압(예컨대, Vgs2)을 상기 픽셀(P)에 인가하여 제4 센싱 전류(예컨대, I2)를 센싱할 수 있다. 예를 들어, 상기 센싱 회로는 제1 센싱 프레임에 상기 제3 계조에 대응하는 제3 데이터 전압(예컨대, Vgs1)을 상기 픽셀(P)에 인가하여 제3 센싱 전류(예컨대, I1)를 센싱하고, 상기 제1 센싱 프레임에 인접한 제2 센싱 프레임에 상기 제4 계조에 대응하는 제4 데이터 전압(예컨대, Vgs2)을 상기 픽셀(P)에 인가하여 제4 센싱 전류(예컨대, I2)를 센싱할 수 있다. 이와는 달리, 상기 센싱 회로는 임의의 제1 시간에 상기 제3 센싱 전류(예컨대, I1)를 센싱하고, 상기 제1 시간과 상이한 제2 시간에 상기 제4 센싱 전류(예컨대, I2)를 센싱할 수 있다. 상기 수학식 1의 미지수는 상기 제1 스위칭 소자(T1)의 쓰레스홀드 전압 Vth과 상기 제1 스위칭 소자(T1)의 모빌리티 β이므로, 이와 같이 2개의 계조(예컨대, 제3 계조 및 제4 계조)에서 데이터 전압을 인가하고 센싱 전류를 측정하면, 상기 2개의 미지수인 Vth와 β를 얻을 수 있다.
상기 제2 보상부(50)는 상기 제3 데이터 전압, 상기 제4 데이터 전압, 상기 제3 센싱 전류 및 상기 제4 센싱 전류를 이용하여 상기 제1 스위칭 소자의 상기 쓰레스홀드 전압(Vth) 및 상기 제1 스위칭 소자의 모빌리티(β)를 얻을 수 있다.
예를 들어, 상기 센싱 회로는 상기 표시 패널(100)의 모든 픽셀에 연결되어 상기 제2 보상부(50)는 상기 픽셀 단위로 Vth와 β를 얻을 수 있다.
도 8을 보면, 제1 곡선(C1)이 제1 픽셀에서의 전류-전압 곡선이고, 제2 곡선(CT)이 타겟 픽셀에서의 전류-전압 곡선이라고 할 때, 상기 제2 보상부(50)는 상기 제1 픽셀의 입력 데이터 전압(VDATA1)에 의한 전류가 상기 타겟 픽셀의 전류와 일치하도록 상기 제1 픽셀의 입력 데이터 전압(VDATA1)을 보상 데이터 전압(VDATA2)로 보상할 수 있다.
상기 설명한 바와 같이, 상기 제2 보상부(50)는 상기 제1 스위칭 소자(T1)의 쓰레스홀드 전압 Vth과 상기 제1 스위칭 소자(T1)의 모빌리티 β를 얻기 위해, 2개의 측정 포인트에서 상기 센싱 전류를 측정할 수 있다. 상기 2개의 계조에서 얻은 상기 센싱 전류를 이용하여, 상기 Vth와 β를 얻을 수 있고, 상기 Vth와 β를 이용하여 도 8과 같이 각 픽셀에 대한 상기 전류-전압 곡선(C1)을 얻을 수 있다.
도 9를 보면, 상기 2개의 측정 포인트(Vgs1, Vgs2)를 저계조 영역에서 설정한 경우를 예시한다. CM1 곡선은 상기 2개의 측정 포인트(Vgs1, Vgs2)를 이용하여 전체 계조 영역을 모델링한 곡선을 의미하고, CS 곡선은 상기 전체 계조 영역에서 실제로 측정된 센싱 전류 곡선(CS)을 의미한다. 상기 CS 곡선을 이용하여 상기 영상 데이터를 보정한다면 가장 정확한 보정 결과를 얻을 수 있다. 그러나, 이와 같이 전체 계조 영역에서 센싱 전류를 각각 측정하여 메모리(40)에 저장하는 경우 메모리(40)의 로드가 급격하게 증가하므로 현실적으로는 불가능한 방법이다.
따라서, 상기 제2 보상부(50)는 2개의 측정 포인트(Vgs1, Vgs2)에서 얻은 Vth, β값으로 전체 계조 영역을 모델링한 CM1 곡선을 이용하여 보상을 수행할 수 있다.
도 9와 같이, 상기 2개의 측정 포인트(Vgs1, Vgs2)를 저계조 영역에서 설정하면, 고계조 영역에서 CM1 곡선과 CS 곡선의 차이가 크며 이러한 차이는 상기 제2 보상부(50)의 보상 오차를 발생시키게 된다.
도 10을 보면, 상기 2개의 측정 포인트(Vgs1, Vgs2)를 중간 계조 영역에서 설정한 경우를 예시한다. CM2 곡선은 상기 2개의 측정 포인트(Vgs1, Vgs2)를 이용하여 전체 계조 영역을 모델링한 곡선을 의미하고, CS 곡선은 상기 전체 계조 영역에서 실제로 측정된 센싱 전류 곡선(CS)을 의미한다.
도 10과 같이, 상기 2개의 측정 포인트(Vgs1, Vgs2)를 중간 계조 영역에서 설정하면, 도 9에서보다는 보상 오차가 적으나, 여전히 저계조 영역과 고계조 영역에서 보상 오차를 발생시키며, 고계조 영역에서의 보상 오차는 사용자에게 잘 시인되지 않는 반면 저계조 영역에서의 보상 오차는 사용자에게 잘 시인되는 문제가 있다.
도 11을 보면, 상기 2개의 측정 포인트(Vgs1, Vgs2)를 고계조 영역에서 설정한 경우를 예시한다. CM3 곡선은 상기 2개의 측정 포인트(Vgs1, Vgs2)를 이용하여 전체 계조 영역을 모델링한 곡선을 의미하고, CS 곡선은 상기 전체 계조 영역에서 실제로 측정된 센싱 전류 곡선(CS)을 의미한다.
도 11과 같이, 상기 2개의 측정 포인트(Vgs1, Vgs2)를 고계조 영역에서 설정하면, 저계조 영역에서 보상 오차가 크게 나타나며, 상기한 바와 같이, 저계조 영역에서의 보상 오차는 사용자에게 잘 시인되는 문제가 있다.
본 실시예에서는 도 10과 같이 중간 계조 영역에서 상기 2개의 측정 포인트(Vgs1, Vgs2)를 설정할 수 있다. 예를 들어, 상기 제2 보상부(50)에서 사용하는 상기 2개의 측정 포인트인 상기 제3 계조 및 상기 제4 계조는 상기 제1 보상부(30)에서 사용하는 상기 제1 계조보다 클 수 있다.
도 12는 도 2의 제1 보상부(30)의 동작을 나타내는 그래프이다.
도 1 내지 도 12를 참조하면, 상기 제1 보상부(30)는 제1 계조(GR1)에서 측정된 픽셀(P)의 센싱 데이터를 기초로 제1 보상 계수를 생성하고, 상기 제1 계조(GR1)보다 큰 제2 계조(GR2)에서 촬상된 카메라 촬상 데이터를 기초로 제2 보상 계수를 생성하며, 상기 제1 보상 계수 및 상기 제2 보상 계수를 기초로 영상 데이터를 보상할 수 있다. 즉, 상기 제1 보상부(30)는 저계조 영역에서는 촬상 데이터의 정확도가 떨어지므로, 상기 저계조 영역(예컨대, 제1 계조(GR1))에서 상기 센싱 회로의 센싱 전류를 이용하여 상기 제1 보상 계수를 생성할 수 있다.
도 12에서 상기 제1 보상 계수가 1이면, 타겟 휘도에 가까운 것을 의미하고, 상기 제1 보상 계수가 1보다 크면 타겟 휘도보다 어두워 휘도가 증가되는 방향으로 보상됨을 의미하고, 상기 제1 보상 계수가 1보다 작으면 타겟 휘도보다 밝아 휘도가 감소되는 방향으로 보상됨을 의미한다.
본 실시예에서는 제1 계조(GR1)와 상기 제2 계조(GR2) 사이의 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제2 보상 계수를 인터폴레이션하여 생성될 수 있다.
상기 제1 계조(GR1)보다 작은 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성되고, 상기 제2 계조(GR2)보다 큰 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성될 수 있다.
P11, P12는 제1 픽셀의 제1 보상 계수 및 제2 보상 계수를 의미하고, P21, P22는 제2 픽셀의 제1 보상 계수 및 제2 보상 계수를 의미하고, P31, P32는 제3 픽셀의 제1 보상 계수 및 제2 보상 계수를 의미하고, P41, P42는 제4 픽셀의 제1 보상 계수 및 제2 보상 계수를 의미할 수 있다.
본 실시예에서는 상기 제1 보상부(30)가 하나의 계조(GR1)에서 측정된 센싱 데이터 및 하나의 계조(GR2)에서 촬상된 촬상 데이터를 이용하여 보상 계수를 생성하는 것을 예시한다.
본 실시예에서는 설명의 편의 상 상기 픽셀의 색과 무관하게 하나의 계조(GR1)에서 측정된 센싱 데이터 및 하나의 계조(GR2)에서 촬상된 촬상 데이터만을 예시하였다. 상기 제1 보상부(30)는 제1 컬러 서브 픽셀에 대해 하나의 계조(GR1)에서 측정된 센싱 데이터 및 하나의 계조(GR2)에서 촬상된 촬상 데이터를 이용하여 제1 컬러 보상 계수를 생성하고, 제2 컬러 서브 픽셀에 대해 하나의 계조(GR1)에서 측정된 센싱 데이터 및 하나의 계조(GR2)에서 촬상된 촬상 데이터를 이용하여 제2 컬러 보상 계수를 생성하며, 제3 컬러 서브 픽셀에 대해 하나의 계조(GR1)에서 측정된 센싱 데이터 및 하나의 계조(GR2)에서 촬상된 촬상 데이터를 이용하여 제3 컬러 보상 계수를 생성할 수 있다. 이와는 달리, 상기 픽셀의 색에 따라 센싱 데이터를 얻는 계조 및 촬상 데이터를 얻는 계조를 다르게 설정할 수도 있다.
본 실시예에 따르면, 제1 계조(GR1)에서 측정된 픽셀(P)의 센싱 데이터 및 상기 제1 계조(GR1)보다 큰 제2 계조(GR2)에서 촬상된 카메라 촬상 데이터를 기초로 영상 데이터를 보상하는 광학 보상 기능과 제3 계조(Vgs1에 대응하는 계조) 및 제4 계조(Vgs2에 대응하는 계조)에서 측정된 상기 픽셀(P)의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 외부 보상 기능을 포함하므로, 저계조 영역에서의 보상 정확도를 향상시킬 수 있다.
도 13은 본 발명의 일 실시예에 따른 표시 장치의 제1 보상부의 동작을 나타내는 그래프이다.
본 실시예에 따른 표시 장치는 보상 계조의 개수를 제외하면 도 1 내지 도 12의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 13을 참조하면, 상기 제1 보상부(30)는 제1 계조(GR1)에서 측정된 픽셀(P)의 센싱 데이터를 기초로 제1 보상 계수를 생성하고, 상기 제1 계조(GR1)보다 큰 제2 계조(GR2)에서 촬상된 카메라 촬상 데이터를 기초로 제2 보상 계수를 생성하며, 상기 제1 계조(GR1)와 상기 제2 계조(GR2) 사이의 제5 계조(GR5)에서 촬상된 카메라 촬상 데이터를 기초로 제5 보상 계수를 생성하며, 상기 제1 보상 계수, 상기 제2 보상 계수 및 상기 제5 보상 계수를 기초로 영상 데이터를 보상할 수 있다. 즉, 상기 제1 보상부(30)는 저계조 영역에서는 촬상 데이터의 정확도가 떨어지므로, 상기 저계조 영역(예컨대, 제1 계조(GR1))에서 상기 센싱 회로의 센싱 전류를 이용하여 상기 제1 보상 계수를 생성할 수 있다.
본 실시예에서는 상기 제1 계조(GR1)와 상기 제5 계조(GR5) 사이의 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제5 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제5 계조(GR5)와 상기 제2 계조(GR2) 사이의 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제1 계조(GR1)보다 작은 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제5 보상 계수를 엑스트라폴레이션하여 생성될 수 있다. 상기 제2 계조(GR2)보다 큰 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성될 수 있다.
P11, P15, P12는 제1 픽셀의 제1 보상 계수, 제5 보상 계수 및 제2 보상 계수를 의미하고, P21, P25, P22는 제2 픽셀의 제1 보상 계수, 제5 보상 계수 및 제2 보상 계수를 의미하고, P31, P35, P32는 제3 픽셀의 제1 보상 계수, 제5 보상 계수 및 제2 보상 계수를 의미하고, P41, P45, P42는 제4 픽셀의 제1 보상 계수, 제5 보상 계수 및 제2 보상 계수를 의미할 수 있다.
본 실시예에서는 상기 제1 보상부(30)가 하나의 계조(GR1)에서 측정된 센싱 데이터 및 두 개의 계조(GR5, GR2)에서 촬상된 촬상 데이터를 이용하여 보상 계수를 생성하는 것을 예시한다.
본 실시예에 따르면, 제1 계조(GR1)에서 측정된 픽셀(P)의 센싱 데이터 및 상기 제1 계조(GR1)보다 큰 제5 계조(GR5) 및 제2 계조(GR2)에서 촬상된 카메라 촬상 데이터를 기초로 영상 데이터를 보상하는 광학 보상 기능과 제3 계조(Vgs1에 대응하는 계조) 및 제4 계조(Vgs2에 대응하는 계조)에서 측정된 상기 픽셀(P)의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 외부 보상 기능을 포함하므로, 저계조 영역에서의 보상 정확도를 향상시킬 수 있다.
도 14는 본 발명의 일 실시예에 따른 표시 장치의 제1 보상부의 동작을 나타내는 그래프이다.
본 실시예에 따른 표시 장치는 보상 계조의 개수를 제외하면 도 1 내지 도 12의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 14를 참조하면, 상기 제1 보상부(30)는 제1 계조(GR1)에서 측정된 픽셀(P)의 센싱 데이터를 기초로 제1 보상 계수를 생성하고, 상기 제1 계조(GR1)보다 큰 제2 계조(GR2)에서 촬상된 카메라 촬상 데이터를 기초로 제2 보상 계수를 생성하며, 상기 제1 계조(GR1)와 상기 제2 계조(GR2) 사이의 제5 계조(GR5)에서 촬상된 카메라 촬상 데이터를 기초로 제5 보상 계수(GR5)를 생성하며, 상기 제1 계조(GR1)보다 작은 제6 계조(GR6)에서 픽셀(P)의 센싱 데이터를 기초로 제6 보상 계수를 생성하며, 상기 제1 보상 계수, 상기 제2 보상 계수, 상기 제5 보상 계수 및 제6 보상 계수를 기초로 영상 데이터를 보상할 수 있다. 즉, 상기 제1 보상부(30)는 저계조 영역에서는 촬상 데이터의 정확도가 떨어지므로, 상기 저계조 영역(예컨대, 제6 계조(GR6) 및 제1 계조(GR1))에서 상기 센싱 회로의 센싱 전류를 이용하여 상기 보상 계수를 생성할 수 있다.
본 실시예에서는 상기 제6 계조(GR6)와 상기 제1 계조(GR1) 사이의 계조 영역의 보상 계수는 상기 제6 보상 계수 및 상기 제1 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제1 계조(GR1)와 상기 제5 계조(GR5) 사이의 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제5 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제5 계조(GR5)와 상기 제2 계조(GR2) 사이의 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 인터폴레이션하여 생성될 수 있다. 상기 제6 계조(GR6)보다 작은 계조 영역의 보상 계수는 상기 제6 보상 계수 및 상기 제1 보상 계수를 엑스트라폴레이션하여 생성될 수 있다. 상기 제2 계조(GR2)보다 큰 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성될 수 있다.
P16, P11, P15, P12는 제1 픽셀의 제6 보상 계수, 제1 보상 계수, 제5 보상 계수 및 제2 보상 계수를 의미하고, P26, P21, P25, P22는 제2 픽셀의 제6 보상 계수, 제1 보상 계수, 제5 보상 계수 및 제2 보상 계수를 의미하고, P36, P31, P35, P32는 제3 픽셀의 제6 보상 계수, 제1 보상 계수, 제5 보상 계수 및 제2 보상 계수를 의미하고, P46, P41, P45, P42는 제4 픽셀의 제6 보상 계수, 제1 보상 계수, 제5 보상 계수 및 제2 보상 계수를 의미할 수 있다.
본 실시예에서는 상기 제1 보상부(30)가 두 개의 계조(GR6, GR1)에서 측정된 센싱 데이터 및 두 개의 계조(GR5, GR2)에서 촬상된 촬상 데이터를 이용하여 보상 계수를 생성하는 것을 예시한다.
본 실시예에 따르면, 제6 계조(GR6) 및 제1 계조(GR1)에서 측정된 픽셀(P)의 센싱 데이터 및 상기 제1 계조(GR1)보다 큰 제5 계조(GR5) 및 제2 계조(GR2)에서 촬상된 카메라 촬상 데이터를 기초로 영상 데이터를 보상하는 광학 보상 기능과 제3 계조(Vgs1에 대응하는 계조) 및 제4 계조(Vgs2에 대응하는 계조)에서 측정된 상기 픽셀(P)의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 외부 보상 기능을 포함하므로, 저계조 영역에서의 보상 정확도를 향상시킬 수 있다.
도 15는 일 실시예에 따른 표시 장치의 표시 패널의 픽셀을 나타내는 회로도이다.
본 실시예에 따른 표시 장치는 표시 패널의 픽셀을 제외하면 도 1 내지 도 12의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 15를 참조하면, 상기 표시 패널(100)의 상기 픽셀(P) 중 적어도 하나는 제1 노드(N1)에 연결되는 제어 전극, 제4 스위칭 소자(T4)의 출력 전극에 연결되는 입력 전극 및 제2 노드(N2)에 연결되는 출력 전극을 포함하는 제1 스위칭 소자(T1), 제1 스위칭 신호(S1)가 인가되는 제어 전극, 데이터 전압(VDATA)이 인가되는 입력 전극 및 상기 제1 노드(N1)에 연결되는 출력 전극을 포함하는 제2 스위칭 소자(T2), 제2 스위칭 신호(S2)가 인가되는 제어 전극, 상기 제2 노드(N2)에 연결되는 입력 전극 및 센싱 라인(SL)에 연결되는 출력 전극을 포함하는 제3 스위칭 소자(T3), 발광 신호(EM)가 인가되는 제어 전극, 제1 전원 전압(ELVDD)이 인가되는 입력 전극 및 상기 제1 스위칭 소자(T1)의 상기 입력 전극에 연결되는 출력 전극을 포함하는 제4 스위칭 소자(T4) 및 상기 제2 노드(N2)에 연결되는 애노드 전극 및 제2 전원 전압(ELVSS)이 인가되는 캐소드 전극을 포함하는 발광 소자(EE)를 포함할 수 있다.
예를 들어, 상기 제1 스위칭 소자(T1), 상기 제2 스위칭 소자(T2) 및 상기 제3 스위칭 소자(T3)는 N형 트랜지스터이고, 상기 제4 스위칭 소자(T4)는 P형 트랜지스터일 수 있다.
상기 표시 장치는 제3 스위칭 신호(S3)에 응답하여 상기 센싱 라인(SL)에 초기화 전압(VSIN)을 인가하거나 센싱 전압(VSENSE)을 독출하는 제1 스위치(SW)를 더 포함할 수 있다.
본 실시예에 따르면, 제1 계조(GR1)에서 측정된 픽셀의 센싱 데이터 및 상기 제1 계조(GR1)보다 및 제2 계조(GR2)에서 촬상된 카메라 촬상 데이터를 기초로 영상 데이터를 보상하는 광학 보상 기능과 제3 계조(Vgs1에 대응하는 계조) 및 제4 계조(Vgs2에 대응하는 계조)에서 측정된 상기 픽셀(P)의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 외부 보상 기능을 포함하므로, 저계조 영역에서의 보상 정확도를 향상시킬 수 있다.
이상에서 설명한 본 발명에 따른 표시 장치에 따르면, 표시 패널의 표시 품질을 향상시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
10: 영상 보상부
20: 감마 변환부
30: 제1 보상부 40: 메모리
50: 제2 보상부 60: 센싱부
70: 디더링부 100: 표시 패널
200: 구동 제어부 300: 게이트 구동부
400: 감마 기준 전압 생성부 500: 데이터 구동부
30: 제1 보상부 40: 메모리
50: 제2 보상부 60: 센싱부
70: 디더링부 100: 표시 패널
200: 구동 제어부 300: 게이트 구동부
400: 감마 기준 전압 생성부 500: 데이터 구동부
Claims (20)
- 제1 계조에서 측정된 픽셀의 센싱 데이터를 기초로 제1 보상 계수를 생성하고, 상기 제1 계조보다 큰 제2 계조에서 촬상된 카메라 촬상 데이터를 기초로 제2 보상 계수를 생성하며, 상기 제1 보상 계수 및 상기 제2 보상 계수를 기초로 영상 데이터를 보상하는 제1 보상부;
제3 계조 및 제4 계조에서 측정된 상기 픽셀의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 제2 보상부; 및
상기 제1 보상부 및 상기 제2 보상부에 의해 보상된 영상 데이터를 기초로 영상을 표시하는 표시 패널을 포함하는 표시 장치. - 제1항에 있어서, 상기 표시 패널의 상기 픽셀 중 적어도 하나는
제1 노드에 연결되는 제어 전극, 제1 전원 전압이 인가되는 입력 전극 및 제2 노드에 연결되는 출력 전극을 포함하는 제1 스위칭 소자;
제1 스위칭 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 입력 전극 및 상기 제1 노드에 연결되는 출력 전극을 포함하는 제2 스위칭 소자;
제2 스위칭 신호가 인가되는 제어 전극, 상기 제2 노드에 연결되는 입력 전극 및 센싱 라인에 연결되는 출력 전극을 포함하는 제3 스위칭 소자; 및
상기 제2 노드에 연결되는 애노드 전극 및 제2 전원 전압이 인가되는 캐소드 전극을 포함하는 발광 소자를 포함하는 것을 특징으로 하는 표시 장치. - 제2항에 있어서, 제3 스위칭 신호에 응답하여 상기 센싱 라인에 초기화 전압을 인가하거나 센싱 전압을 독출하는 제1 스위치를 더 포함하고,
센싱 구간에서, 상기 제1 스위칭 신호는 활성화 레벨을 갖고, 상기 제2 스위칭 신호는 활성화 레벨을 가지며, 상기 제3 스위칭 신호는 상기 제1 스위치를 통해 상기 센싱 라인을 센싱 회로에 연결하는 제1 레벨을 갖는 것을 특징으로 하는 표시 장치. - 제3항에 있어서, 초기화 구간에서, 상기 제1 스위칭 신호는 비활성화 레벨을 갖고, 상기 제2 스위칭 신호는 활성화 레벨을 가지며, 상기 제3 스위칭 신호는 상기 제1 스위치를 통해 상기 센싱 라인에 상기 초기화 전압을 인가하는 제2 레벨을 갖는 것을 특징으로 하는 표시 장치.
- 제3항에 있어서, 상기 센싱 회로는
상기 센싱 전압이 인가되는 제1 입력 전극, 기준 전압이 인가되는 제2 입력 전극 및 아날로그 디지털 컨버터에 연결되는 출력 전극을 포함하는 연산기; 및
상기 연산기의 상기 제1 입력 전극 및 상기 연산기의 상기 출력 전극 사이에 연결되는 캐패시터를 포함하는 것을 특징으로 하는 표시 장치. - 제6항에 있어서, 상기 센싱 회로는 상기 제3 계조에 대응하는 제3 데이터 전압을 상기 픽셀에 인가하여 제3 센싱 전류를 센싱하고, 상기 제4 계조에 대응하는 제4 데이터 전압을 상기 픽셀에 인가하여 제4 센싱 전류를 센싱하며,
상기 제2 보상부는 상기 제3 데이터 전압, 상기 제4 데이터 전압, 상기 제3 센싱 전류 및 상기 제4 센싱 전류를 이용하여 상기 제1 스위칭 소자의 상기 쓰레스홀드 전압(Vth) 및 상기 제1 스위칭 소자의 모빌리티(β)를 얻는 것을 특징으로 하는 표시 장치. - 제7항에 있어서, 상기 제3 계조 및 상기 제4 계조는 상기 제1 계조보다 큰 것을 특징으로 하는 표시 장치.
- 제1항에 있어서, 상기 표시 패널의 상기 픽셀 중 적어도 하나는
제1 노드에 연결되는 제어 전극, 제4 스위칭 소자의 출력 전극에 연결되는 입력 전극 및 제2 노드에 연결되는 출력 전극을 포함하는 제1 스위칭 소자;
제1 스위칭 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 입력 전극 및 상기 제1 노드에 연결되는 출력 전극을 포함하는 제2 스위칭 소자;
제2 스위칭 신호가 인가되는 제어 전극, 상기 제2 노드에 연결되는 입력 전극 및 센싱 라인에 연결되는 출력 전극을 포함하는 제3 스위칭 소자;
발광 신호가 인가되는 제어 전극, 제1 전원 전압이 인가되는 입력 전극 및 상기 제1 스위칭 소자의 상기 입력 전극에 연결되는 출력 전극을 포함하는 제4 스위칭 소자; 및
상기 제2 노드에 연결되는 애노드 전극 및 제2 전원 전압이 인가되는 캐소드 전극을 포함하는 발광 소자를 포함하는 것을 특징으로 하는 표시 장치. - 제9항에 있어서, 상기 제1 스위칭 소자, 상기 제2 스위칭 소자 및 상기 제3 스위칭 소자는 N형 트랜지스터이고,
상기 제4 스위칭 소자는 P형 트랜지스터인 것을 특징으로 하는 표시 장치. - 제1항에 있어서, 상기 제1 계조와 상기 제2 계조 사이의 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제2 보상 계수를 인터폴레이션하여 생성되는 것을 특징으로 하는 표시 장치.
- 제11항에 있어서, 상기 제1 계조보다 작은 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성되고,
상기 제2 계조보다 큰 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성되는 것을 특징으로 하는 표시 장치. - 제1항에 있어서, 상기 제1 보상부는 상기 제1 계조와 상기 제2 계조 사이의 제5 계조에서 촬상된 카메라 촬상 데이터를 기초로 제5 보상 계수를 생성하고,
상기 제1 보상부는 상기 제1 보상 계수, 상기 제2 보상 계수 및 상기 제5 보상 계수를 기초로 상기 영상 데이터를 보상하는 것을 특징으로 하는 표시 장치. - 제13항에 있어서, 상기 제1 계조와 상기 제5 계조 사이의 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제5 보상 계수를 인터폴레이션하여 생성되고,
상기 제5 계조와 상기 제2 계조 사이의 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 인터폴레이션하여 생성되며,
상기 제1 계조보다 작은 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제5 보상 계수를 엑스트라폴레이션하여 생성되고,
상기 제2 계조보다 큰 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성되는 것을 특징으로 하는 표시 장치. - 제1항에 있어서, 상기 제1 보상부는 상기 제1 계조와 상기 제2 계조 사이의 제5 계조에서 촬상된 카메라 촬상 데이터를 기초로 제5 보상 계수를 생성하고,
상기 제1 보상부는 상기 제1 계조보다 작은 제6 계조에서 픽셀의 센싱 데이터를 기초로 제6 보상 계수를 생성하며,
상기 제1 보상부는 상기 제1 보상 계수, 상기 제2 보상 계수, 상기 제5 보상 계수 및 상기 제6 보상 계수를 기초로 상기 영상 데이터를 보상하는 것을 특징으로 하는 표시 장치. - 제15항에 있어서, 상기 제6 계조와 상기 제1 계조 사이의 계조 영역의 보상 계수는 상기 제6 보상 계수 및 상기 제1 보상 계수를 인터폴레이션하여 생성되고,
상기 제1 계조와 상기 제5 계조 사이의 계조 영역의 보상 계수는 상기 제1 보상 계수 및 상기 제5 보상 계수를 인터폴레이션하여 생성되며,
상기 제5 계조와 상기 제2 계조 사이의 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 인터폴레이션하여 생성되고,
상기 제6 계조보다 작은 계조 영역의 보상 계수는 상기 제6 보상 계수 및 상기 제1 보상 계수를 엑스트라폴레이션하여 생성되며,
상기 제2 계조보다 큰 계조 영역의 보상 계수는 상기 제5 보상 계수 및 상기 제2 보상 계수를 엑스트라폴레이션하여 생성되는 것을 특징으로 하는 표시 장치. - 제1항에 있어서, 상기 제1 보상 계수, 상기 제2 보상 계수 및 상기 센싱 데이터를 저장하는 메모리를 더 포함하고,
상기 제1 보상부는 상기 표시 장치의 제조 단계에서 계산되어 상기 메모리에 기저장된 상기 제1 보상 계수 및 상기 제2 보상 계수를 이용하여 상기 영상 데이터를 보상하고,
상기 제2 보상부는 파워 오프 구간 및 파워 온 구간 중 적어도 어느 하나에서 실시간으로 센싱되는 상기 센싱 데이터를 기초로 상기 영상 데이터를 보상하는 것을 특징으로 하는 표시 장치. - 제1 계조에서 측정된 픽셀의 센싱 데이터를 기초로 제1 보상 계수를 생성하고, 상기 제1 계조보다 큰 제2 계조에서 촬상된 카메라 촬상 데이터를 기초로 제2 보상 계수를 생성하며, 상기 제1 보상 계수 및 상기 제2 보상 계수를 기초로 영상 데이터를 보상하는 단계; 및
제3 계조 및 제4 계조에서 측정된 상기 픽셀의 센싱 데이터를 기초로 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 단계를 포함하는 표시 패널의 영상 보상 방법. - 제18항에 있어서, 상기 표시 패널의 상기 픽셀 중 적어도 하나는
제1 노드에 연결되는 제어 전극, 제1 전원 전압이 인가되는 입력 전극 및 제2 노드에 연결되는 출력 전극을 포함하는 제1 스위칭 소자;
제1 스위칭 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 입력 전극 및 상기 제1 노드에 연결되는 출력 전극을 포함하는 제2 스위칭 소자;
제2 스위칭 신호가 인가되는 제어 전극, 상기 제2 노드에 연결되는 입력 전극 및 센싱 라인에 연결되는 출력 전극을 포함하는 제3 스위칭 소자; 및
상기 제2 노드에 연결되는 애노드 전극 및 제2 전원 전압이 인가되는 캐소드 전극을 포함하는 발광 소자를 포함하고,
상기 센싱 라인에 연결되는 센싱 회로는
센싱 전압이 인가되는 제1 입력 전극, 기준 전압이 인가되는 제2 입력 전극 및 아날로그 디지털 컨버터에 연결되는 출력 전극을 포함하는 연산기; 및
상기 연산기의 상기 제1 입력 전극 및 상기 연산기의 상기 출력 전극 사이에 연결되는 캐패시터를 포함하는 것을 특징으로 하는 표시 패널의 영상 보상 방법. - 제18항에 있어서,
상기 제1 보상 계수 및 상기 제2 보상 계수를 기초로 영상 데이터를 보상하는 단계는 표시 장치의 제조 단계에서 계산되어 메모리에 기저장된 상기 제1 보상 계수 및 상기 제2 보상 계수를 이용하여 상기 영상 데이터를 보상하고,
상기 전체 계조 영역의 센싱 데이터를 모델링하여 상기 영상 데이터를 보상하는 단계는 파워 오프 구간 및 파워 온 구간 중 적어도 어느 하나에서 실시간으로 센싱되는 상기 센싱 데이터를 기초로 상기 영상 데이터를 보상하는 것을 특징으로 하는 표시 패널의 영상 보상 방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020200106426A KR20220026001A (ko) | 2020-08-24 | 2020-08-24 | 표시 장치 및 이를 이용한 표시 패널의 영상 보상 방법 |
US17/223,282 US11475848B2 (en) | 2020-08-24 | 2021-04-06 | Display apparatus and method of compensating image of display panel using the same |
CN202110760485.4A CN114093317A (zh) | 2020-08-24 | 2021-07-06 | 显示装置以及使用其补偿显示面板的图像的方法 |
EP21190344.8A EP3961612A1 (en) | 2020-08-24 | 2021-08-09 | Display apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020200106426A KR20220026001A (ko) | 2020-08-24 | 2020-08-24 | 표시 장치 및 이를 이용한 표시 패널의 영상 보상 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20220026001A true KR20220026001A (ko) | 2022-03-04 |
Family
ID=77264986
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020200106426A KR20220026001A (ko) | 2020-08-24 | 2020-08-24 | 표시 장치 및 이를 이용한 표시 패널의 영상 보상 방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11475848B2 (ko) |
EP (1) | EP3961612A1 (ko) |
KR (1) | KR20220026001A (ko) |
CN (1) | CN114093317A (ko) |
Family Cites Families (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080042943A1 (en) * | 2006-06-16 | 2008-02-21 | Cok Ronald S | Method and apparatus for averaged luminance and uniformity correction in an am-el display |
TW200923873A (en) * | 2007-11-26 | 2009-06-01 | Tpo Displays Corp | Image displaying system and method of elimitating mura defect |
KR101784216B1 (ko) * | 2011-02-14 | 2017-10-12 | 삼성디스플레이 주식회사 | 보상 테이블 생성 시스템, 휘도 보상 테이블을 갖는 표시 장치 및 보상 테이블 생성방법 |
KR101964427B1 (ko) * | 2011-11-10 | 2019-04-02 | 삼성디스플레이 주식회사 | 표시 장치의 감마 보정 시스템 및 방법 |
KR101958634B1 (ko) * | 2012-12-13 | 2019-03-15 | 엘지디스플레이 주식회사 | 디스플레이 장치의 무라 검출 장치 및 방법 |
KR102027169B1 (ko) | 2012-12-21 | 2019-10-01 | 엘지디스플레이 주식회사 | 유기 발광 디스플레이 장치와 이의 구동 방법 |
US9142190B2 (en) * | 2013-03-11 | 2015-09-22 | Shenzhen China Star Optoelectronics Technology Co., Ltd | Method for compensating large view angle mura area of flat display panel |
TWI600000B (zh) * | 2013-05-23 | 2017-09-21 | Joled Inc | Image signal processing circuit, image signal processing method and display device |
KR102070375B1 (ko) * | 2013-08-12 | 2020-03-03 | 삼성디스플레이 주식회사 | 유기 전계 발광 표시 장치 및 이의 구동 방법 |
KR20150048394A (ko) * | 2013-10-28 | 2015-05-07 | 삼성디스플레이 주식회사 | 휘도 보정 시스템 |
KR102255299B1 (ko) * | 2014-11-03 | 2021-05-24 | 엘지디스플레이 주식회사 | 타이밍 컨트롤러, 표시장치 및 구동방법 |
KR20160072344A (ko) * | 2014-12-12 | 2016-06-23 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 구동 방법 |
KR101789602B1 (ko) * | 2014-12-31 | 2017-10-26 | 엘지디스플레이 주식회사 | 유기발광 표시장치 및 그의 구동 방법 |
KR102339649B1 (ko) * | 2015-08-31 | 2021-12-16 | 엘지디스플레이 주식회사 | 유기 발광 표시장치와 그 구동 방법 |
KR102435932B1 (ko) * | 2015-09-21 | 2022-08-25 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 이의 구동 방법 |
KR102650046B1 (ko) * | 2016-01-19 | 2024-03-22 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 광학 보상 방법 |
CN105741763B (zh) * | 2016-03-31 | 2018-01-30 | 深圳市华星光电技术有限公司 | 消除OLED显示面板Mura的方法 |
CN105913815B (zh) * | 2016-04-15 | 2018-06-05 | 深圳市华星光电技术有限公司 | 显示面板Mura现象补偿方法 |
US10798373B2 (en) * | 2016-07-22 | 2020-10-06 | Sharp Kabushiki Kaisha | Display correction apparatus, program, and display correction system |
KR102603596B1 (ko) * | 2016-08-31 | 2023-11-21 | 엘지디스플레이 주식회사 | 유기발광 표시장치와 그의 열화 센싱 방법 |
KR102609508B1 (ko) | 2016-11-11 | 2023-12-04 | 엘지디스플레이 주식회사 | 외부 보상용 드라이버 집적회로와 그를 포함한 표시장치 |
KR102617966B1 (ko) * | 2016-12-28 | 2023-12-28 | 엘지디스플레이 주식회사 | 전계 발광 표시 장치와 그 구동 방법 |
KR102565753B1 (ko) | 2016-12-28 | 2023-08-11 | 엘지디스플레이 주식회사 | 전계 발광 표시장치와 그 구동 장치 |
US10276111B2 (en) * | 2017-05-03 | 2019-04-30 | Shenzhen China Star Optoelectronics Technology Co., Ltd | Mura compensation method for display panel and display panel |
KR102330866B1 (ko) * | 2017-08-23 | 2021-11-24 | 엘지디스플레이 주식회사 | 표시장치의 휘도 보상 시스템 및 그 휘도 보상 방법 |
KR102417070B1 (ko) * | 2017-11-06 | 2022-07-06 | 삼성디스플레이 주식회사 | 휘도 불균일 보상 방법 및 이를 채용한 표시 장치 |
JP7054577B2 (ja) * | 2017-11-20 | 2022-04-14 | シナプティクス インコーポレイテッド | 表示ドライバ、表示装置及びムラ補正方法 |
CN107909965B (zh) * | 2017-12-07 | 2019-08-13 | 京东方科技集团股份有限公司 | 用于显示面板的补偿方法和装置 |
KR102582631B1 (ko) * | 2018-01-11 | 2023-09-26 | 삼성디스플레이 주식회사 | 표시 패널 구동 방법 및 이를 채용한 유기 발광 표시 장치 |
CN109599060B (zh) * | 2019-01-11 | 2020-12-18 | 京东方科技集团股份有限公司 | 像素补偿方法、像素补偿系统及显示装置 |
KR20210082855A (ko) * | 2019-12-26 | 2021-07-06 | 주식회사 실리콘웍스 | 무라 보상 회로 및 그를 채용한 디스플레이를 위한 구동 장치 |
KR20210122607A (ko) * | 2020-04-01 | 2021-10-12 | 엘지디스플레이 주식회사 | 휘도 편차 보상 방법 및 장치 |
JP2021173901A (ja) * | 2020-04-27 | 2021-11-01 | キヤノン株式会社 | 表示制御装置、表示制御方法およびプログラム |
KR20220023177A (ko) * | 2020-08-20 | 2022-03-02 | 엘지디스플레이 주식회사 | 휘도 편차 보상 방법 및 장치와 이를 이용한 표시장치 |
-
2020
- 2020-08-24 KR KR1020200106426A patent/KR20220026001A/ko unknown
-
2021
- 2021-04-06 US US17/223,282 patent/US11475848B2/en active Active
- 2021-07-06 CN CN202110760485.4A patent/CN114093317A/zh active Pending
- 2021-08-09 EP EP21190344.8A patent/EP3961612A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US11475848B2 (en) | 2022-10-18 |
CN114093317A (zh) | 2022-02-25 |
EP3961612A1 (en) | 2022-03-02 |
US20220059037A1 (en) | 2022-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109599060B (zh) | 像素补偿方法、像素补偿系统及显示装置 | |
JP5240581B2 (ja) | 画素駆動装置、発光装置及びその駆動制御方法、並びに、電子機器 | |
JP5552117B2 (ja) | 有機el表示装置の表示方法および有機el表示装置 | |
KR101961424B1 (ko) | 표시 장치 및 그 구동 방법 | |
US20190012948A1 (en) | Pixel circuit, and display device and driving method therefor | |
KR20200134584A (ko) | 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치 | |
KR20100046500A (ko) | 유기 발광 표시 장치, 그 보정 정보 생성 장치 및 방법 | |
KR101602340B1 (ko) | 디스플레이 디바이스 | |
JP2009180765A (ja) | 表示駆動装置、表示装置及びその駆動方法 | |
US10127857B2 (en) | Temperature estimating apparatus, a method of estimating a temperature, and a display system including the temperature estimating apparatus | |
KR20120068682A (ko) | 표시 구동 장치, 표시 장치, 및 그 구동 제어 방법과 전자 기기 | |
KR20150064787A (ko) | 유기발광 표시장치 및 그 열화 보상 방법 | |
KR20140119980A (ko) | 유기발광 표시장치의 화질 보상 장치 및 방법 | |
KR20210085301A (ko) | 표시 장치 및 표시 장치의 구동 방법 | |
KR20200100230A (ko) | 표시 장치 및 표시 장치의 구동 방법 | |
KR20170072994A (ko) | 유기 발광 표시장치와 그 구동 장치 및 방법 | |
KR20210116791A (ko) | 표시장치 및 표시장치의 구동방법 | |
US11189232B2 (en) | Organic light emitting display device and driving method thereof | |
KR20150078839A (ko) | 유기 발광 디스플레이 장치와 이의 구동 방법 | |
KR20200042038A (ko) | 유기 발광 표시 장치 및 이의 구동 방법 | |
KR102126548B1 (ko) | 유기 발광 다이오드 표시 장치 및 그의 보상 방법 | |
KR20080000222A (ko) | 결함 화소의 휘도특성을 보정하는 유기전계발광장치의구동방법 및 이에 사용되는 유기전계발광장치 | |
KR20210153179A (ko) | 휘도 보상 장치, 이를 포함하는 디스플레이 시스템 및 휘도 보상 방법 | |
KR20150033156A (ko) | 표시 장치 및 그 구동 방법 | |
KR20150033903A (ko) | Oled 표시 장치 및 그의 구동 방법 |