KR20210149132A - Fec 모드의 동기화 방법, 시스템, 프라이머리 노드 및 슬레이브 노드 - Google Patents

Fec 모드의 동기화 방법, 시스템, 프라이머리 노드 및 슬레이브 노드 Download PDF

Info

Publication number
KR20210149132A
KR20210149132A KR1020217035843A KR20217035843A KR20210149132A KR 20210149132 A KR20210149132 A KR 20210149132A KR 1020217035843 A KR1020217035843 A KR 1020217035843A KR 20217035843 A KR20217035843 A KR 20217035843A KR 20210149132 A KR20210149132 A KR 20210149132A
Authority
KR
South Korea
Prior art keywords
data packet
slave node
fec
synchronization
node
Prior art date
Application number
KR1020217035843A
Other languages
English (en)
Inventor
지후이 장
Original Assignee
지티이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 지티이 코포레이션 filed Critical 지티이 코포레이션
Publication of KR20210149132A publication Critical patent/KR20210149132A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/048Speed or phase control by synchronisation signals using the properties of error detecting or error correcting codes, e.g. parity as synchronisation signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0075Transmission of coding parameters to receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40039Details regarding the setting of the power status of a node according to activity on the bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0075Arrangements for synchronising receiver with transmitter with photonic or optical means

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Small-Scale Networks (AREA)

Abstract

본 출원은 FEC 모드의 동기화 방법, 시스템, 프라이머리 노드 및 슬레이브 노드를 개시한다. 상기 방법은 슬레이브 노드가 프라이머리 노드가 발송한, 상기 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 수신하는 단계; 및 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계;를 포함한다.

Description

FEC 모드의 동기화 방법, 시스템, 프라이머리 노드 및 슬레이브 노드
교차인용
본 발명은 2019년 4월 12일에 중국 특허국에 제출된 출원번호가 201910298537.3이고, 발명의 명칭이 "FEC 모드의 동기화 방법, 시스템, 프라이머리 노드 및 슬레이브 노드"인 중국 특허 출원의 우선권을 청구하며, 상기 출원의 모든 내용은 인용을 통해 본 발명에 통합되었다.
기술분야
본 발명은 광 네트워크 통신분야에 관한 것으로, 특히 FEC (Forward Error Correction, 순방향 오류 정정) 모드의 동기화 방법, 프라이머리 노드, 슬레이브 노드 및 시스템에 관한 것이다.
고속 이더넷의 MAC(Media Access Control Address, 매체 접근 제어)와 PHY(Port Physical Layer, 포트 물리 계층)간의 인터페이스는 기존의 XGMII(10 Gigabit Media Independent Interface, 10Gb 미디어 독립 인터페이스) 인터페이스에서 CGMII(100 Gigabit Media Independent Interface, 10Gb 미디어 독립 인터페이스)로 진화하였고, 동시에 PHY의 계층 구조에 더 많은 FEC 기능 계층이 생겨났다. 여기서 PCS(Physical Coding Sublayer, 물리 코딩 부계층)과 PMA(Physical Medium Attachment, 물리 매체 접속층) 부계층 사이에 위치하는 FEC 부계층은 신호가 전송되기 전에 특정 포맷으로 처리되고, 슬레이브 노드에서는 규정된 알고리즘에 따라 디코딩하여 에러코드를 찾아내어 수정하는 목적을 달성한다. 고속 이더넷의 FEC 모드는 서비스와 관련될 뿐만 아니라 각기 다른 광 모듈에는 FEC 모드를 활성화하기 위한 각기 다른 기본 설정이 있다. 만약 송신 및 수신단 FEC 모드가 불일치하면 이더넷 서비스가 정상적으로 출력될 수 없게 된다. 현재의 FEC 모드 동기화는 두 가지 종류가 있다: 1)강제 방식을 사용하여, 모드가 일치되도록 프라이머리/슬레이브 노드를 수동 강제로 설정하는 것; 또는 2)슬레이브 노드 교대 배치 방식을 사용하여, 프라이머리 노드 모드가 변하지 않도록 유지하고, 슬레이브 노드를 FEC 모드와 비 FEC 모드 순으로 배치한다. 그러나 수동 조작이 번거롭고, 복잡한 현장 적용 상황에서 많은 인력과 시간을 소모하여 인건비가 낭비된다. 또한 슬레이브 노드를 교대로 배치하는 방식을 사용하면, 비 FEC 모드 동기화 문제로 인해 서비스를 사용할 수 없는 경우, 이 때의 교대 배치 방식은 효과가 없을 수 있다.
본 발명의 적어도 일 실시예는 FEC 모드의 동기화 방법, 프라이머리 노드, 슬레이브 노드 및 시스템을 제공하며, 슬레이브 노드의 FEC 모드가 프라이머리 노드와 자동으로 동기화되도록 동기화 데이터 패킷을 구성함으로써, 신호 전달의 효율 및 안정성을 향상시킨다.
본 발명의 목적을 달성하기 위하여, 본 발명의 적어도 일 실시예는 상기 프라이머리 노드가 발송한, 상기 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 수신하는 단계; 및 상기 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계를 포함하는 FEC 모드의 동기화 방법을 제공한다.
본 발명의 실시예는 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 구성하는 단계; 및 상기 동기화 데이터 패킷을 슬레이브 노드에 발송하는 단계로서, 상기 슬레이브 노드는 상기 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계를 포함하는 FEC 모드의 동기화 방법을 더 제공한다.
본 발명의 실시예는 상기 프라이머리 노드가 발송한, 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 수신하는 수신 모듈; 및 상기 프라이머리 노드의 FEC 전송 모드에 따라 자신의 FEC 전송 모드를 조정하는 조정 모듈을 포함하는 슬레이브 노드를 더 제공한다.
본 발명의 실시예는 프라이머리 노드로서, 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 구성하는 구성 모듈; 및 상기 동기화 데이터 패킷을, 상기 프라이머리 노드의 FEC 전송 모드에 따라 자신의 FEC 전송 모드를 조정하는 슬레이브 노드에 발송하는 발송 모듈;을 포함하는 프라이머리 노드를 더 제공한다.
본 발명의 실시예는 프라이머리 노드와 슬레이브 노드를 포함하는 FEC 모드 동기화 시스템을 더 제공하되, 여기서 프라이머리 노드가 해당 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 구성하는 단계; 상기 프라이머리 노드가 상기 동기화 데이터 패킷을 슬레이브 노드로 발송하는 단계; 상기 슬레이브 노드가 상기 동기화 데이터 패킷을 수신하여 상기 프라이머리 노드의 FEC 전송 모드를 획득하고, 획득한 FEC 전송 모드에 따라 자신의 FEC 전송 모드를 조정하는 단계;가 수행된다.
첨부도면은 본 발명의 기술 방안에 대한 추가적인 이해를 제공하기 위한 것이고, 명세서의 일부를 구성하며, 본 출원의 실시예와 함께 본 발명의 기술 방안을 해석하며, 본 발명의 기술 방안에 대한 한정을 구성하지 않는다.
도 1은 본 발명의 실시예의 FEC 모드의 동기화 방법의 흐름도이다.
도 2는 본 발명의 다른 일 실시예의 FEC 모드의 동기화 방법의 흐름도이다.
도 3은 동기화 데이터 패킷 구조 설명도이다.
도 4는 본 발명의 실시예의 슬레이브 노드의 설명도이다.
도 5는 본 발명의 실시예의 프라이머리 노드의 설명도이다.
도 6은 본 발명의 실시예의 FEC 모드 동기화의 시스템 블록도이다.
도 7은 본 발명의 다른 실시예의 FEC 모드 동기화의 시스템 블록도이다.
도 8은 본 발명의 실시예의 FEC 모드 동기화 과정 원 스텝 방법의 흐름도이다.
도 9는 본 발명의 실시예의 FEC 모드 동기화 과정 투 스텝 방법의 흐름도이다.
본 발명의 목적, 기술 방안 및 이점을 더 명백하게 하기 위해, 아래에서는 첨부된 도면을 참조하여 본 발명의 실시예에 대해 상세히 설명한다. 설명하여야 할 것은, 모순되지 않을 경우 본 출원의 실시예 및 실시예 중의 특징들은 서로 임의로 결합될 수 있다.
첨부 도면의 흐름도에 도시된 단계들은 컴퓨터 실행 가능 명령 세트와 같은 컴퓨터 시스템에서 실행될 수 있다. 또한, 흐름도에 논리적 순서가 도시되어 있지만, 어떤 경우에는 도시되거나 기술된 단계를 여기서 설명한 순서와 다른 순서로 수행할 수 있다.
종래 기술에서 서비스 데이터 패킷을 사용하여 프라이머리 노드의 FEC 전송 모드를 휴대하는데, 서비스 끊김이 발생 시, 슬레이브 노드의 FEC 모드가 프라이머리 노드의 FEC 모드와 동기화되지 않는 문제가 생길 수 있다.
본 발명의 실시예는 FEC 모드의 동기화 방법, 프라이머리 노드, 슬레이브 노드 및 시스템을 제공하여, 서비스 끊김로 인해 슬레이브 노드의 FEC 모드가 프라이머리 노드의 FEC 모드와 동기화되지 않는 문제를 해결한다.
도 1에 도시된 바와 같이, 본 발명의 실시예의 FEC 모드의 동기화 방법은 다음의 단계를 포함한다.
단계 101: 도 3에 도시된 바와 같은, 프라이머리 노드가 발송한, 적어도 목적지 어드레스, 소스 어드레스, 프라이머리 노드의 이더넷 속도, 프라이머리 노드의 광 모듈 유형, 프라이머리 노드의 FEC 모드, 동기화 상태를 포함하는 동기화 데이터 패킷을 수신하는 단계.
단계 102: 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계.
단계 102는 구체적으로 이하의 단계를 포함한다.
단계 1021: 동기화 데이터 패킷의 동기화 상태를 검증하는 단계.
여기서 슬레이브 노드는 프라이머리 노드가 발송한, 동기화 데이터 패킷의 목적지 어드레스, 소스 어드레스, 프라이머리 노드의 이더넷 속도, 프라이머리 노드의 광 모듈 유형, 프라이머리 노드의 FEC 모드 및 데이터 패킷의 동기화 상태를 검증한다. 상기 동기화 데이터 패킷은 그밖에 미래에 필요할 수 있는 정보를 전송하기 위한 예비 비트를 더 포함할 수 있다.
단계 1022: 데이터 패킷의 동기화 상태가 비 동기화 상태일 때, 슬레이브 노드의 어드레스와 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 슬레이브 노드의 이더넷 속도가 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있고, 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 동기화 데이터 패킷의 FEC 모드에 따라 슬레이브 노드의 FEC 모드를 조정하는 단계.
슬레이브 노드의 어드레스가 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나, 슬레이브 노드의 이더넷 속도가 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내 있지 않거나, 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것 중 어느 하나가 확인되면, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계.
동기화 데이터 패킷의 동기화 상태가 정상 동기화 상태일 때, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계.
여기서 만약 상기 데이터 패킷의 동기화 상태가 정상 동기화 상태(예를 들어, Sync)이면 처리하지 않고, 만약 상기 데이터 패킷의 동기화 상태가 비 동기화 상태이면, 슬레이브 노드의 어드레스와 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 프라이머리 노드의 이더넷 속도와 슬레이브 노드의 이더넷 속도가 ±100ppm 주파수 편이 범위 내에 있고, 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 상기 동기화 데이터 패킷의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 수정하고, 프라이머리 노드 상태 기계의 상태 응답 메시지를 보낸다. 만약 슬레이브 노드의 어드레스와 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나 프라이머리 노드의 이더넷 속도와 슬레이브 노드의 이더넷 속도 ±100ppm 주파수 편이 범위 내에 있지 않거나 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 불일치한 것이 확인되면, 슬레이브 노드의 FEC 모드는 변경되지 않고, 프라이머리 노드 상태 기계의 상태 응답 메시지를 보낸다.
여기서 서로 다른 광 모듈은 서로 다른 FEC 모드를 지원하고, 광 모듈 호환성 테이블은 슬레이브 노드가 그 광 모듈 유형이 FEC 모드를 지원하도록 구성되었는지 여부를 검증하는 데 사용된다.
프라이머리 노드의 상태 기계는 현재 FEC 모드 동기화 상태를 기록하고, 상태 기계의 몇 가지 상태, 예를 들어 초기 상태(예: Initial), 오류 상태(예: Error), 동기화 상태(Sync) 등을 정의하는데, 이에 한정되지는 않는다.
일 실시예에서, 단계 102 이후에 슬레이브 노드의 FEC 전송 모드의 동기화 상태를 프라이머리 노드로 발송하는 단계를 더 포함한다.
여기서 상기 데이터 패킷의 동기화 상태가 비 동기화 상태일 때, 슬레이브 노드의 FEC 모드를 조정한 후, 프라이머리 노드 상태 기계 상태 응답 메시지를 보낸다. 상기 응답 메시지는 동기화 상태(예를 들어, Sync), 오류 상태(예를 들어, Error)를 포함한다.
도 2에 도시된 바와 같이, 본 발명의 실시예의 FEC 모드의 동기화 방법은 다음의 단계를 포함한다.
단계 201: 프라이머리 노드가 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 구성하는 단계.
단계 202: 동기화 데이터 패킷을 슬레이브 노드에 발송하는 단계로서, 슬레이브 노드가 상기 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계.
단계 202는 구체적으로 이하의 단계를 포함한다.
단계 2021: 동기화 데이터 패킷의 동기화 상태를 검증하는 단계.
여기서 슬레이브 노드는 프라이머리 노드가 발송한 동기화 데이터 패킷의 목적지 어드레스, 소스 어드레스, 프라이머리 노드의 이더넷 속도, 프라이머리 노드의 광 모듈 유형, 프라이머리 노드의 FEC 모드 및 데이터 패킷의 동기화 상태를 검증한다. 상기 동기화 데이터 패킷은 그밖에 미래에 필요할 수 있는 정보를 전송하기 위한 예비 비트를 더 포함할 수 있다.
단계 2022: 데이터 패킷의 동기화 상태가 비 동기화 상태일 때, 슬레이브 노드의 어드레스와 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 슬레이브 노드의 이더넷 속도가 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있고, 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 동기화 데이터 패킷의 FEC 모드에 따라 슬레이브 노드의 FEC 모드를 조정하는 단계.
슬레이브 노드의 어드레스가 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나, 슬레이브 노드의 이더넷 속도가 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내 있지 않거나, 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것 중 어느 하나가 확인되면, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계.
동기화 데이터 패킷의 동기화 상태가 정상 동기화 상태일 때, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계.
여기서 만약 상기 데이터 패킷의 동기화 상태가 정상 동기화 상태(예를 들어, Sync)이면 처리하지 않고, 만약 상기 데이터 패킷의 동기화 상태가 비 동기화 상태이면, 슬레이브 노드의 어드레스와 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 프라이머리 노드의 이더넷 속도와 슬레이브 노드의 이더넷 속도가 ±100ppm 주파수 편이 범위 내에 있고, 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 상기 동기화 데이터 패킷의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 수정하고, 프라이머리 노드 상태 기계의 상태 응답 메시지를 보낸다. 만약 슬레이브 노드의 어드레스와 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나 프라이머리 노드의 이더넷 속도와 슬레이브 노드의 이더넷 속도 ±100ppm 주파수 편이 범위 내에 있지 않거나 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 불일치한 것이 확인될 경우, 슬레이브 노드의 FEC 모드는 변경되지 않고, 프라이머리 노드 상태 기계의 상태 응답 메시지를 보낸다.
여기서 서로 다른 광 모듈은 서로 다른 FEC 모드를 지원하고, 광 모듈 호환성 테이블은 슬레이브 노드가 그 광 모듈 유형이 FEC 모드를 지원하도록 구성되었는지 여부를 검증하는 데 사용된다.
프라이머리 노드의 상태 기계는 현재 FEC 모드 동기화 상태를 기록하고, 상태 기계의 몇 가지 상태, 예를 들어 초기 상태(예: Initial), 오류 상태(예: Error), 동기화 상태(Sync) 등을 정의하는데, 이에 한정되지는 않는다.
상기 방법은 프라이머리 노드의 FEC 전송 모드를 변경할 경우, 동기화 데이터 패킷의 프라이머리 노드의 FEC 전송 모드를 갱신하는 단계 204를 더 포함한다.
여기서, 프라이머리 노드의 FEC 전송 모드에 변동이 있는지를 판단하여 만약 변동이 있으면 새로운 FEC 전송 모드에 따라 설정하고, 현재 프라이머리 노드의 FEC 전송 모드를 갱신하고, 상태 기계 상태(Sync)를 프라이머리 노드에 응답하여 프라이머리/슬레이브 노드의 FEC 전송 모드를 동기화한다.
만약 변동이 없으면, 처리하지 않고 기존의 FEC 동작 모드에 따라 운영하고, 상태 기계의 상태(Error)를 프라이머리 노드에 응답하여 프라이머리/슬레이브 노드의 FEC 전송 모드를 동기화한다.
도 4에 도시된 바와 같이, 본 발명의 실시예의 슬레이브 노드는 구체적으로 다음을 포함한다.
프라이머리 노드가 발송한, 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 수신하는 수신 모듈(41).
프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 조정 모듈(42).
상기 조정 모듈(42)은 구체적으로 다음을 포함한다.
동기화 데이터 패킷의 동기화 상태를 검증하는 검증 유닛(4201).
상기 동기화 데이터 패킷의 동기화 상태가 비 동기화 상태일 때, 상기 슬레이브 노드의 어드레스와 상기 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있고, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 상기 동기화 데이터 패킷의 FEC 모드에 따라 상기 슬레이브 노드의 FEC 모드를 조정하는 제1 조정 유닛(4202).
상기 슬레이브 노드의 어드레스가 상기 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있지 않거나, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것 중 어느 하나가 확인되면, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 제2 조정 유닛(4204).
상기 동기화 데이터 패킷의 동기화 상태가 정상 동기화 상태일 때, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 제3 조정 유닛(4206).
여기서 만약 상기 데이터 패킷의 동기화 상태가 정상 동기화 상태(예를 들어, Sync)이면 처리하지 않고, 만약 상기 데이터 패킷의 동기화 상태가 비 동기화 상태이면, 슬레이브 노드의 어드레스와 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 프라이머리 노드의 이더넷 속도와 슬레이브 노드의 이더넷 속도가 ±100ppm 주파수 편이 범위 내에 있고, 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 상기 동기화 데이터 패킷의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 수정하고, 프라이머리 노드 상태 기계의 상태 응답 메시지를 보낸다. 만약 슬레이브 노드의 어드레스와 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나 프라이머리 노드의 이더넷 속도와 슬레이브 노드의 이더넷 속도 ±100ppm 주파수 편이 범위 내에 있지 않거나 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 불일치한 것이 확인되면, 슬레이브 노드의 FEC 모드는 변경되지 않고, 프라이머리 노드 상태 기계의 상태 응답 메시지를 보낸다.
여기서 서로 다른 광 모듈은 서로 다른 FEC 모드를 지원하고, 광 모듈 호환성 테이블은 슬레이브 노드가 그 광 모듈 유형이 FEC 모드를 지원하도록 구성되었는지 여부를 검증하는 데 사용된다.
프라이머리 노드의 상태 기계는 현재 FEC 모드 동기화 상태를 기록하고, 상태 기계의 몇 가지 상태, 예를 들어 초기 상태(예: Initial), 오류 상태(예: Error), 동기화 상태(Sync) 등을 정의하는데, 이에 한정되지는 않는다.
일 실시예에서, 슬레이브 노드의 FEC 전송 모드의 동기화 상태를 프라이머리 노드에 발송하는 동기화 모듈(44)을 더 포함한다.
상기 데이터 패킷의 동기화 상태가 비 동기화 상태 일 때, 슬레이브 노드의 FEC 모드를 조정한 후, 프라이머리 노드 상태 기계 상태 응답 메시지를 보낸다. 상기 응답 메시지는 동기화 상태(예를 들어, Sync), 오류 상태(예를 들어, Error)를 포함한다.
도 5에 도시된 바와 같이, 본 발명의 실시예의 프라이머리 노드는 구체적으로 다음을 포함한다.
프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 구성하는 구성 모듈(51).
상기 동기화 데이터 패킷을 상기 프라이머리 노드의 FEC 전송 모드에 따라 자신의 FEC 전송 모드를 조정하는 슬레이브 노드에 발송하는 발송 모듈(52).
상기 프라이머리 노드는 프라이머리 노드의 FEC 전송 모드가 변경될 때, 동기화 데이터 패킷의 프라이머리 노드의 FEC 전송 모드를 갱신하는 갱신 모듈(53)을 더 포함한다.
여기서, 프라이머리 노드의 FEC 전송 모드에 변동이 있는지를 판단하여 만약 변동이 있으면 새로운 FEC 전송 모드에 따라 설정하고, 현재 프라이머리 노드의 FEC 전송 모드를 갱신하고, 상태 기계 상태(Sync)를 프라이머리 노드에 응답하여 프라이머리/슬레이브 노드의 FEC 전송 모드를 동기화한다.
만약 변동이 없으면, 처리하지 않고 기존의 FEC 동작 모드에 따라 운영하고, 상태 기계 상태(Error)를 프라이머리 노드에 응답하여 프라이머리/슬레이브 노드의 FEC 전송 모드를 동기화한다.
도 6에 도시된 바와 같이, 본 발명의 실시예의 FEC 모드 동기화 시스템은 구체적으로 프라이머리 노드(61)와 슬레이브 노드(62)를 포함하고, 상기 프라이머리 노드가 해당 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 구성하는 단계; 상기 프라이머리 노드가 상기 동기화 데이터 패킷을 슬레이브 노드로 발송하는 단계; 상기 슬레이브 노드가 상기 동기화 데이터 패킷을 수신하여 상기 프라이머리 노드의 FEC 전송 모드를 획득하고, 획득한 FEC 전송 모드에 따라 자체 FEC 전송 모드를 조정하는 단계;가 수행된다. 구체적으로 다음과 같은 단계를 포함한다. 상기 슬레이브 노드가 상기 동기화 데이터 패킷의 동기화 상태를 검증하는 단계; 상기 동기화 데이터 패킷의 동기화 상태가 비 동기화 상태일 때, 상기 슬레이브 노드의 어드레스와 상기 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있고, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 상기 동기화 데이터 패킷의 FEC 모드에 따라 상기 슬레이브 노드의 FEC 모드를 조정하는 단계. 상기 슬레이브 노드의 어드레스가 상기 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있지 않거나, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것 중 어느 하나가 확인되면, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계.
상기 동기화 데이터 패킷의 동기화 상태가 정상 동기화 상태일 때, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계.
또 다른 실시예에서, 도 7에 도시된 바와 같이, 상기 시스템은 슬레이브 노드의 FEC 전송 모드의 동기화 상태를 프라이머리 노드에 발송하는 상태 기계(71)와 제어 유닛(72)을 더 포함한다.
상기 제어 유닛은 상기 프라이머리 노드의 FEC 전송 모드를 변경할 경우, 상기 동기화 데이터 패킷의 프라이머리 노드의 FEC 전송 모드를 갱신한다.
아래에서는 구체적인 응용예를 통해 본 출원을 더 설명한다.
응용예 1
본 응용예에서 네트워크에서 특정 FEC 노드 모드 동기화를 선택하는 동작 과정은 구체적으로 다음과 같다.
(1) 제어 유닛은 네트워크에서 특정 FEC 노드의 프라이머리 노드의 FEC 전송 모드를 설정한다.
(2) 제어 유닛이 상태 기계의 상태를 검출한다.
(3) 상태 기계가 Error 상태인지 여부를 검출하여, Error 상태일 경우 (1)로 돌아가서 실행하고, Error 상태가 아니면 계속해서 (4)를 실행한다.
(4)슬레이브 노드는 FEC 동작 모드 동기화 데이터 패킷을 수신하고, 수신한 동기화 데이터 패킷의 목적지 어드레스, 소스 어드레스, 프라이머리 노드의 이더넷 속도, 프라이머리 노드의 광 모듈 유형, 프라이머리 노드의 FEC 모드 및 데이터 패킷의 동기화 상태를 검증한다. 슬레이브 노드의 어드레스와 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 프라이머리 노드의 이더넷 속도와 슬레이브 노드의 이더넷 속도가 ±100ppm 주파수 편이 범위 내에 있고, 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 계속해서 (5)를 실행하고, 그렇지 않으면 Error를 프라이머리 노드에 응답한 다음 (1)로 돌아간다.
(5) 새로 설정된 FEC 전송 모드에 변동이 있는지 여부를 판단하여; 변동이 있으면 계속해서 (6)을 실행하고, 변동이 없으면 처리하지 않고 기존의 FEC 동작 모드에 따라 운영하고 상태 기계 상태(Error)를 프라이머리 노드에 응답한 후 (1)로 돌아간다.
(6) 새로운 FEC 전송 모드에 따라 설정하고, 현재 FEC 노드, 즉 FEC 전송 모드를 갱신하고, 상태 기계 상태(Sync)를 프라이머리 노드에 응답한 후 (1)로 돌아간다.
(7) 프라이머리/슬레이브 모드의 FEC 전송 모드 동기화를 완성한다.
응용예 2
구성된 FEC 전송 모드 동기화 데이터 패킷을 광 모니터링 채널 대역 외로 전송한다.
응용 상황에서, 구성된 FEC 전송 모드 동기화 데이터 패킷은 광 모니터링 대역 외 방식을 통해 슬레이브 노드에 전송될 수 있다. 슬레이브 노드가 특정 FEC 모드 동기화 데이터 패킷을 수신한 후 프라이머리/슬레이브 노드의 FEC 모드 동기화 과정이 시작된다.
응용예 3
구성된 FEC 전송 모드 동기화 데이터 패킷을 전기 모니터링 채널의 대역 내로 전송한다. 응용 상황에서, 구성된 FEC 전송 모드 동기화 데이터 패킷은 서비스 전기 모니터링 대역 내 방식을 통해 슬레이브 노드에 전송될 수 있다. 슬레이브 노드가 특정 FEC 모드 동기화 데이터 패킷을 수신한 후 프라이머리/슬레이브 노드의 FEC 모드 동기화 과정이 시작된다.
응용예 4
FEC 모드 동기화 과정 원 스텝 방법은 도 8에 도시된 바와 같다.
프라이머리 노드와 슬레이브 노드 간의 FEC 전송 모드 동기화 과정에서, 슬레이브 노드는 목적지 어드레스, 소스 어드레스, 프라이머리 노드의 이더넷 속도, 프라이머리 노드의 광 모듈 유형, 프라이머리 노드의 FEC 모드 및 데이터 패킷의 동기화 상태를 검증한 후, 프라이머리 노드에 통지할 필요없이 직접 조정하여, 즉 수정 요구를 수령한 즉시 슬레이브 노드의 FEC 전송 모드를 수정하며, 이러한 방식은 실행 효율성이 비교적 높다.
응용예 5
FEC 모드 동기화 과정 투 스텝 방법은 도 9에 도시된 바와 같다.
실제 응용 상황에서, FEC 전송 간에는 서로 상호작용이 일어난다. 슬레이브 노드가 마스터 노드의 시간 전송 모드를 자동으로 동기화할 때, 투 스텝 방법을 사용할 수 있다. 즉 슬레이브 노드는 목적지 어드레스, 소스 어드레스, 프라이머리 노드의 이더넷 속도, 프라이머리 노드의 광 모듈 유형, 프라이머리 노드의 FEC 모드 및 데이터 패킷의 동기화 상태에 대해 검증을 거친 후, 획득한 FEC 전송 모드가 합법적으로 사용 가능하며 동기화 패킷 데이터가 일치하는지 확인한 후, 프라이머리 노드의 FEC 전송 모드의 검증 상태를 동기화 알림해야 하며, 프라이머리 노드가 이 확인 메시지를 수령한 후에 다시 슬레이브 노드에 피드백하고, 슬레이브 노드는 프라이머리 노드가 피드백한 확인 메시지를 수령한 후에야 FEC 전송 모드를 동기화한다. 이러한 방식은 안전성과 안정성이 비교적 좋다.
본 발명은, 운행 시에 상기 어느 한 방법을 실행하는 컴퓨터 프로그램을 저장하고 있는 저장 매체를 더 제공한다.
본 발명은, 컴퓨터 프로그램을 저장하고 있는 메모리와 상기 컴퓨터 프로그램을 운행하여 상기 어느 한 방법을 실행하는 프로세서를 포함하는 전자 장치를 더 제공한다.
그 밖에, 본 발명의 실시예는 비일시적인 컴퓨터 판독가능 저장 매체에 저장되고 컴퓨터에 의해 실행될 때 상기 컴퓨터가 상기 임의의 방법 실시예 중의 방법을 실행하도록 하는 프로그램 명령어를 포함하는 컴퓨터 프로그램을 포함하는 컴퓨터 프로그램 제품을 더 제공한다.
당업자라면, 본 명세서에 개시되는 방법에서 전체 또는 일부의 단계, 시스템, 장치 중의 기능 모듈/유닛은 소프트웨어, 펌웨어, 하드웨어 및 이들의 적당한 조합으로 구현될 수 있음을 이해할 수 있다. 하드웨어의 구현 방식에서, 위의 설명에서 언급된 기능 모듈/유닛 사이의 구획은 반드시 물리적인 컴포넌트의 구획에 대응되는 것은 아닌바, 예를 들어, 하나의 물리적인 컴포넌트가 복수의 기능을 구비할 수도 있고 하나의 기능 또는 단계가 몇개의 물리적인 컴포넌트의 협동으로 수행될 수도 있다. 일부 물리적인 컴포넌트 또는 모든 물리적인 컴포넌트는 프로세서, 예를 들면 디지털 신호 프로세서 또는 마이크로프로세서에 의하여 실행되는 소프트웨어로 구현될 수도 있고, 하드웨어로 구현될 수도 있고, 집적회로, 예를 들면 주문형 집적회로로 구현될 수도 있다. 이러한 소프트웨어는 컴퓨터 판독가능 매체에 분포될 수 있고, 컴퓨터 판독가능 매체는 컴퓨터 저장 매체(또는 비일시적 매체)와 통신 매체(또는 일시적 매체)를 포함할 수 있다. 예를 들면, 당업자에게 공지된 용어 컴퓨터 저장 매체는, 정보(예를 들어 컴퓨터 판독가능 명령어, 데이터 구조, 프로그램 모듈 또는 기타 데이터)를 저장하는 임의의 방법 또는 기술에서 구현되는 휘발성 및 비휘발성, 분리형 및 비분리형 매체를 포함한다. 컴퓨터 저장 매체는 RAM, ROM, EEPROM, 플래시 메모리 또는 기타의 메모리 기술, CD-ROM, 디지털 다기능 디스크(DVD) 또는 기타의 광디스크 저장; 자기 카트리지, 자기 테이프, 자기 디스크 저장 또는 기타의 자기 저장 장치, 또는 원하는 정보를 저장하고 컴퓨터에 의하여 액세스 가능한 임의의 다른 매체를 포함하나 이에 한정되지 않는다. 또한, 당업자에게 공지된 바로는, 통신 매체는 통상적으로 컴퓨터 판독가능 명령어, 데이터 구조, 프로그램 모듈 또는 예를 들어 반송파나 기타 전송 매커니즘 등의 변조 데이터 신호 중의 기타 데이터를 포함하고, 또한 임의의 정보 전달 매체를 포함할 수 있다.

Claims (13)

  1. 프라이머리 노드가 발송한, 상기 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 수신하는 단계; 및 상기 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계를 포함하는, FEC 모드의 동기화 방법.
  2. 제1항에 있어서,
    상기 동기화 데이터 패킷은 목적지 어드레스, 소스 어드레스, 프라이머리 노드의 이더넷 속도, 프라이머리 노드의 광 모듈 유형, 프라이머리 노드의 FEC 모드, 동기화 상태를 포함하는 것인, 방법.
  3. 제2항에 있어서,
    상기 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계는 구체적으로,
    상기 동기화 데이터 패킷의 동기화 상태를 검증하는 단계;
    상기 동기화 데이터 패킷의 동기화 상태가 비 동기화 상태일 때, 상기 슬레이브 노드의 어드레스와 상기 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있고, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치한 것으로 확인되면, 상기 동기화 데이터 패킷의 FEC 모드에 따라 상기 슬레이브 노드의 FEC모드를 조정하는 단계;
    상기 슬레이브 노드의 어드레스가 상기 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있지 않거나, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것 중 어느 하나가 확인되면, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계; 및
    상기 동기화 데이터 패킷의 동기화 상태가 정상 동기화 상태일 때, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계를 포함하는, 방법.
  4. 제1항에 있어서,
    상기 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계 이후, 상기 슬레이브 노드의 FEC 전송 모드의 동기화 상태를 상기 프라이머리 노드에 발송하는 단계를 더 포함하는, 방법.
  5. 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 구성하는 단계; 및
    상기 동기화 데이터 패킷을 슬레이브 노드에 발송하고, 여기서 상기 슬레이브 노드가 상기 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계를 포함하는, FEC 모드의 동기화 방법.
  6. 제5항에 있어서,
    상기 슬레이브 노드가 상기 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 단계는 구체적으로,
    상기 동기화 데이터 패킷의 동기화 상태를 검증하는 단계;
    상기 동기화 데이터 패킷의 동기화 상태가 비 동기화 상태일 때, 상기 슬레이브 노드의 어드레스와 상기 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있고, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치한 것으로 확인되면, 상기 동기화 데이터 패킷의 FEC 모드에 따라 상기 슬레이브 노드의 FEC 모드를 조정하는 단계;
    상기 슬레이브 노드의 어드레스가 상기 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있지 않거나, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것 중 어느 하나가 확인되면, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계; 및
    상기 동기화 데이터 패킷의 동기화 상태가 정상 동기화 상태일 때, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계를 포함하는, 방법.
  7. 제5항에 있어서,
    상기 프라이머리 노드의 FEC 전송 모드를 변경할 경우, 상기 동기화 데이터 패킷의 프라이머리 노드의 FEC 전송 모드를 갱신하는 단계를 더 포함하는, 방법.
  8. 슬레이브 노드로서,
    프라이머리 노드가 발송한, 상기 프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 수신하는 수신 모듈; 및
    상기 프라이머리 노드의 FEC 전송 모드에 따라 슬레이브 노드의 FEC 전송 모드를 조정하는 조정 모듈을 포함하는, 슬레이브 노드.
  9. 제8항에 있어서,
    상기 조정 모듈은 구체적으로,
    상기 동기화 데이터 패킷의 동기화 상태를 검증하는 검증 유닛;
    상기 동기화 데이터 패킷의 동기화 상태가 비 동기화 상태일 때, 상기 슬레이브 노드의 어드레스와 상기 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있고, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 상기 동기화 데이터 패킷의 FEC 모드에 따라 상기 슬레이브 노드의 FEC 모드를 조정하는 제1 조정 유닛;
    상기 슬레이브 노드의 어드레스가 상기 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있지 않거나, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것 중 어느 하나가 확인되면, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 제2 조정 유닛; 및
    상기 동기화 데이터 패킷의 동기화 상태가 정상 동기화 상태일 때, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 제3 조정 유닛을 포함하는, 슬레이브 노드.
  10. 프라이머리 노드로서,
    프라이머리 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 구성하는 구성 모듈; 및
    상기 동기화 데이터 패킷을, 상기 프라이머리 노드의 FEC 전송 모드에 따라 자신의 FEC 전송 모드를 조정하는 슬레이브 노드에 발송하는 발송 모듈을 포함하는, 프라이머리 노드.
  11. 프라이머리 노드와 슬레이브 노드를 포함하는 FEC 모드 동기화 시스템으로서,
    상기 프라이머리 노드가 해당 노드의 FEC 전송 모드를 포함하는 동기화 데이터 패킷을 구성하는 단계;
    상기 프라이머리 노드가 상기 동기화 데이터 패킷을 슬레이브 노드로 발송하는 단계;
    상기 슬레이브 노드가 상기 동기화 데이터 패킷을 수신하여 상기 프라이머리 노드의 FEC 전송 모드를 획득하고, 획득한 FEC 전송 모드에 따라 자신의 FEC 전송 모드를 조정하는 단계가 수행되는, 시스템.
  12. 제11항에 있어서,
    상기 획득한 FEC 전송 모드에 따라 자신의 FEC 전송 모드를 조정하는 단계는 구체적으로,
    상기 슬레이브 노드가 상기 동기화 데이터 패킷의 동기화 상태를 검증하는 단계;
    상기 동기화 데이터 패킷의 동기화 상태가 비 동기화 상태일 때, 상기 슬레이브 노드의 어드레스와 상기 동기화 데이터 패킷의 목적지 어드레스가 일치하고, 슬레이브 노드의 이더넷 속도가 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있고, 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것으로 확인되면, 상기 동기화 데이터 패킷의 FEC 모드에 따라 상기 슬레이브 노드의 FEC 모드를 조정하는 단계;
    상기 슬레이브 노드의 어드레스가 상기 동기화 데이터 패킷의 목적지 어드레스와 불일치하거나, 상기 슬레이브 노드의 이더넷 속도가 상기 동기화 데이터 패킷의 이더넷 속도 주파수 편이 범위 내에 있지 않거나, 상기 슬레이브 노드의 광 모듈 유형이 광 모듈 호환성 테이블과 일치하는 것 중 어느 하나가 확인되면, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계; 및
    상기 동기화 데이터 패킷의 동기화 상태가 정상 동기화 상태일 때, 상기 슬레이브 노드의 FEC 모드를 조정하지 않는 단계를 포함하는, 시스템.
  13. 제11항에 있어서,
    상기 슬레이브 노드의 FEC 전송 모드의 동기화 상태를 상기 프라이머리 노드에 발송하는 상태 조정 유닛; 또는
    상기 프라이머리 노드의 FEC 전송 모드를 변경할 경우, 상기 동기화 데이터 패킷의 프라이머리 노드의 FEC 전송 모드를 갱신하는 제어 유닛; 중 적어도 하나를 더 포함하는, 시스템.
KR1020217035843A 2019-04-12 2020-03-17 Fec 모드의 동기화 방법, 시스템, 프라이머리 노드 및 슬레이브 노드 KR20210149132A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201910298537.3 2019-04-12
CN201910298537.3A CN111817819B (zh) 2019-04-12 2019-04-12 一种fec模式的同步方法、系统、主节点及从节点
PCT/CN2020/079741 WO2020207210A1 (zh) 2019-04-12 2020-03-17 一种fec模式的同步方法、系统、主节点及从节点

Publications (1)

Publication Number Publication Date
KR20210149132A true KR20210149132A (ko) 2021-12-08

Family

ID=72751916

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020217035843A KR20210149132A (ko) 2019-04-12 2020-03-17 Fec 모드의 동기화 방법, 시스템, 프라이머리 노드 및 슬레이브 노드

Country Status (4)

Country Link
EP (1) EP3955484A4 (ko)
KR (1) KR20210149132A (ko)
CN (1) CN111817819B (ko)
WO (1) WO2020207210A1 (ko)

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4080397B2 (ja) * 2003-08-27 2008-04-23 三菱電機株式会社 並列計算機
KR101080970B1 (ko) * 2004-12-27 2011-11-09 엘지전자 주식회사 광대역 무선접속 시스템에 적용되는 디코드 정보 전송 방법
US7649912B2 (en) * 2005-04-27 2010-01-19 Rockwell Automation Technologies, Inc. Time synchronization, deterministic data delivery and redundancy for cascaded nodes on full duplex ethernet networks
CN102292983B (zh) * 2009-03-09 2014-04-23 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
CN101594206A (zh) * 2009-06-23 2009-12-02 中兴通讯股份有限公司 前向纠错编解码模式的同步方法及装置
CN101795174A (zh) * 2010-01-20 2010-08-04 华为技术有限公司 10g epon系统中的数据传输方法、装置及系统
CN102195738B (zh) * 2010-03-02 2015-06-10 中兴通讯股份有限公司 用于吉比特无源光网络系统下行帧同步的处理方法及装置
US8433969B1 (en) * 2010-11-18 2013-04-30 Applied Micro Circuits Corporation Forward error correction (FEC) auto negotiation for an optical transport network (OTN)
US9654250B2 (en) * 2014-11-10 2017-05-16 Futurewei Technologies, Inc. Adding operations, administration, and maintenance (OAM) information in 66-bit code
CN104507156B (zh) * 2014-12-17 2018-10-30 西南大学 针对无线网络的基于ieee 1588ptp机制的时间同步改进方法
CN106330372B (zh) * 2015-06-29 2019-02-22 中兴通讯股份有限公司 一种光传送网络中时钟时间传送模式同步的方法及装置
US9820248B2 (en) * 2015-06-30 2017-11-14 Globalfoundries Inc. Network clock synchronization
CN109428676B (zh) * 2017-08-30 2021-06-22 深圳市中兴微电子技术有限公司 一种前向纠错编解码模式的同步方法及装置
JP2019033504A (ja) * 2018-10-01 2019-02-28 Necプラットフォームズ株式会社 受信装置、送受信装置、受信方法及び送受信方法

Also Published As

Publication number Publication date
EP3955484A4 (en) 2023-01-11
EP3955484A1 (en) 2022-02-16
CN111817819B (zh) 2023-06-02
CN111817819A (zh) 2020-10-23
WO2020207210A1 (zh) 2020-10-15

Similar Documents

Publication Publication Date Title
US7620074B2 (en) Communication system, master communication device, and slave communication device
WO2020064027A2 (zh) 传输定时方法及装置、基站、计算机可读存储介质
US9749073B2 (en) Clock recovery in a packet based network
US10862612B2 (en) Data transmission method, data receiving method, and data sending and receiving system
EP2688240A1 (en) Method, system and device for switching and selecting clock source device
WO2017157170A1 (zh) 更新时钟同步拓扑的方法、确定时钟同步路径的方法及设备
CN103916950A (zh) 时间同步方法及系统
EP2597821B1 (en) Method and system for auto-configuration, and network node
TWI728514B (zh) 時刻同步系統、時間主局、管理主局及時刻同步方法
US20100329284A1 (en) Centralized node clock auto reconfiguration
JP2015181271A (ja) タイミング・アドバンス・グループおよび/または時間調整タイマーの値を構成する方法
CN112929199A (zh) 灵活以太网组的管理方法、设备及计算机可读存储介质
CN102195996B (zh) 一种堆叠系统的时间同步方法、堆叠系统和成员设备
CN107959537B (zh) 一种状态同步方法及装置
CN113098645A (zh) 同步信息的配置方法、装置、网络设备和存储介质
WO2018223962A1 (zh) 聚合链路时钟控制方法及系统
CN103117846A (zh) 传输数据的方法、设备和系统
KR20210149132A (ko) Fec 모드의 동기화 방법, 시스템, 프라이머리 노드 및 슬레이브 노드
CN102724599A (zh) 一种控制平面带宽调整处理方法
JP5506651B2 (ja) スタートポロジを有する無線ネットワーク及びその無線ネットワークを動作させる方法
CN111327418B (zh) 一种基于G.hn的域名及密码更新方法及系统
CN105099646A (zh) 同步链路确定方法及装置
CN106533597B (zh) 一种时间源的选择方法及网元节点
JP6274918B2 (ja) 通信システム
JP6326468B2 (ja) 受動光ネットワークの時刻同期化方法

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
X091 Application refused [patent]
E902 Notification of reason for refusal