KR20210099972A - 표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치 - Google Patents

표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치 Download PDF

Info

Publication number
KR20210099972A
KR20210099972A KR1020200013978A KR20200013978A KR20210099972A KR 20210099972 A KR20210099972 A KR 20210099972A KR 1020200013978 A KR1020200013978 A KR 1020200013978A KR 20200013978 A KR20200013978 A KR 20200013978A KR 20210099972 A KR20210099972 A KR 20210099972A
Authority
KR
South Korea
Prior art keywords
display area
gamma
display
disposed
signal
Prior art date
Application number
KR1020200013978A
Other languages
English (en)
Inventor
배종곤
이재성
이태웅
김동휘
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020200013978A priority Critical patent/KR20210099972A/ko
Priority to PCT/KR2021/000540 priority patent/WO2021157894A1/ko
Publication of KR20210099972A publication Critical patent/KR20210099972A/ko
Priority to US17/878,358 priority patent/US20220366832A1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06VIMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
    • G06V40/00Recognition of biometric, human-related or animal-related patterns in image or video data
    • G06V40/10Human or animal bodies, e.g. vehicle occupants or pedestrians; Body parts, e.g. hands
    • G06V40/12Fingerprints or palmprints
    • G06V40/13Sensors therefor
    • G06V40/1318Sensors therefor using electro-optical elements or layers, e.g. electroluminescent sensing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0666Adjustment of display parameters for control of colour parameters, e.g. colour temperature
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0686Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Human Computer Interaction (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 문서에 개시된 실시 예는 디스플레이 구동 회로가 프로세서로부터 표시 데이터를 수신하는 단계, 상기 디스플레이 구동 회로가 디스플레이 패널에서 제1 픽셀 배치 밀도로 배치된 제1 표시 영역에 제1 크기의 휘도를 표시하도록 설정된 제1 감마 신호를 공급하는 동안, 상기 제1 픽셀 배치 밀도보다 낮은 제2 픽셀 배치 밀도를 가지는 제2 표시 영역에 상기 제1 크기보다 큰 제2 크기의 휘도를 표시하도록 설정된 제2 감마 신호를 공급하는 단계를 포함하는 장치 운용 방법 및 이를 지원하는 전자 장치를 개시한다. 이 외에도 명세서를 통해 파악되는 다양한 실시 예가 가능하다.

Description

표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치{Operating Method for Gamma Voltage corresponding to display area and electronic device supporting the same}
본 명세서의 다양한 실시 예들은 표시 영역에 따른 감마 전압 운용에 관한 것이다.
전자 장치는 정보를 표시 하기 위한 디스플레이를 포함하고 있다. 최근에는 디스플레이 영역을 확대하는 방안에 대해 집중하고 있다. 이에 따라, 전면에 배치된 카메라 또는 센서가 디스플레이 하부에 배치되는 방안에 대해 연구되고 있다. 그런데, 카메라의 경우 디스플레이 하부에 배치될 경우, 디스플레이를 관통하는 신호의 손실이 발생하여 일정 크기 이상의 해상도를 제공하지 못하는 문제가 있다. 이를 해소하기 위하여, 카메라가 배치된 영역의 픽셀 배치 밀도를 다른 영역과 다르게 구성하는 방안이 적용되고 있다.
카메라와 같은 센서가 디스플레이 아래에 배치된 표시 영역의 픽셀 배치 밀도가 인접 영역의 픽셀 배치 밀도와 다른 경우, 동일한 영상을 표시할 때 시각적인 차이가 발생하는 문제가 있다.
이에 따라, 본 명세서의 다양한 실시 예들은, 표시 영역에 따라 적용되는 감마 전압을 다르게 함으로써 픽셀 배치 밀도가 다르더라도 동일 또는 유사한 이미지를 표시할 수 있는 표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치를 제공할 수 있다.
다양한 실시 예에 따른 전자 장치는 제1 표시 영역 및 제2 표시 영역을 포함하는 디스플레이 패널, 상기 제1 표시 영역은 제1 밀도로 분포된 서브 픽셀들을 포함하고, 상기 제2 표시 영역은 상기 제1 밀도보다 낮은 제2 밀도로 분포된 서브 픽셀들을 포함함, 상기 디스플레이 패널 구동과 관련한 디스플레이 구동 회로를 포함하고, 상기 디스플레이 구동 회로는 상기 제1 표시 영역에 배치된 소스 라인들에 감마 신호를 공급하는 일반 감마 생성부, 상기 제2 표시 영역 및 상기 제1 표시 영역에 공통으로 배치된 소스 라인들에 감마 신호를 공급하는 추가 감마 생성부를 포함하고, 상기 추가 감마 생성부는 상기 제1 표시 영역에 공급되는 감마 신호에 비하여 상대적으로 높은 휘도 값을 내도록 설정된 감마 신호를 상기 제2 표시 영역에 공급하도록 설정될 수 있다.
상술한 다양한 실시 예에 따르면, 한 실시 예에 따른 표시 영역에 따른 감마 전압 운용 방법은 디스플레이 구동 회로가 프로세서로부터 표시 데이터를 수신하는 단계, 상기 디스플레이 구동 회로가 디스플레이 패널에서 제1 픽셀 배치 밀도로 배치된 제1 표시 영역에 제1 크기의 휘도를 표시하도록 설정된 제1 감마 신호를 공급하는 동안, 상기 제1 픽셀 배치 밀도보다 낮은 제2 픽셀 배치 밀도를 가지는 제2 표시 영역에 상기 제1 크기보다 큰 제2 크기의 휘도를 표시하도록 설정된 제2 감마 신호를 공급하는 단계를 포함할 수 있다.
본 발명의 다양한 실시 예에 따르면, 다양한 실시 예는 표시 영역에 따라 선택적으로 감마 전압을 운용함으로써, 이미지 표시를 적절하게 수행할 수 있다.
기타, 다른 발명의 효과는 발명의 상세한 설명과 함께 예시될 수 있다.
도 1은 한 실시 예에 따른 디스플레이 구동 회로를 포함하는 전자 장치 구성을 개략적으로 나타낸 도면이다.
도 2는 한 실시 예에 따른 디스플레이 패널의 표시 영역들의 픽셀 배치 형태를 예시한 것이다.
도 3은 한 실시 예에 따른 디스플레이 구동 회로를 나타낸 도면이다.
도 4는 한 실시 예에 따른 디스플레이 패널 및 디스플레이 구동 회로의 일부 구성의 한 예를 나타낸 도면이다.
도 5는 한 실시 예에 따른 디스플레이 패널 및 디스플레이 구동 회로의 일부 구성의 한 예를 나타낸 도면이다.
도 6은 한 실시 예에 따른 디스플레이 패널 및 디스플레이 구동 회로의 일부 구성의 한 예를 나타낸 도면이다.
도 7은 한 실시 예에 따른 디스플레이 구동 회로의 일부 구성의 한 예를 나타낸 도면이다.
도 8은 한 실시 예에 따른 디스플레이 구동 회로의 일부 구성의 다른 예를 나타낸 도면이다.
도 9는 한 실시 예에 다른 소스 드라이버의 출력의 한 예를 나타낸 도면이다.
도 10은 한 실시 예에 따른 제2 표시 영역의 다양한 형태를 포함하는 디스플레이 패널의 예를 나타낸 도면이다.
도 11은 한 실시 예에 따른 디스플레이 구동 회로에서의 추가 감마 구동부가 좌측에 배치되는 예를 나타낸 도면이다.
도 12는 한 실시 예에 따른 디스플레이 구동 회로에서의 추가 감마 구동부가 중앙에 배치되는 예를 나타낸 도면이다.
도 13은 한 실시 예에 따른 디스플레이 구동 회로에서의 추가 감마 구동부가 우측에 배치되는 예를 나타낸 도면이다.
도 14는 한 실시 예에 따른 디스플레이 구동 회로에서의 추가 감마 구동부가 다양한 위치에 배치된 예를 나타낸 도면이다.
도 15는 한 실시 예에 따른 디스플레이 패널의 구동의 한 예를 나타낸 도면이다.
도 16은, 다양한 실시예들에 따른, 네트워크 환경(1600) 내의 전자 장치(1601)의 블럭도이다.
이하, 본 문서의 다양한 실시 예가 첨부된 도면을 참조하여 기재된다. 그러나, 이는 본 문서에 기재된 기술을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 본 문서의 실시 예의 다양한 변경(modifications), 균등물(equivalents), 및/또는 대체물(alternatives)을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다.
본 문서에서, "가진다," "가질 수 있다," "포함한다," 또는 "포함할 수 있다" 등의 표현은 해당 특징(예: 수치, 기능, 동작, 또는 부품 등의 구성요소)의 존재를 가리키며, 추가적인 특징의 존재를 배제하지 않는다.
본 문서에서, "A 또는 B," "A 또는/및 B 중 적어도 하나," 또는 "A 또는/및 B 중 하나 또는 그 이상"등의 표현은 함께 나열된 항목들의 모든 가능한 조합을 포함할 수 있다. 예를 들면, "A 또는 B," "A 및 B 중 적어도 하나," 또는 "A 또는 B 중 적어도 하나"는, (1) 적어도 하나의 A를 포함, (2) 적어도 하나의 B를 포함, 또는 (3) 적어도 하나의 A 및 적어도 하나의 B 모두를 포함하는 경우를 모두 지칭할 수 있다.
본 문서에서 사용된 "제 1," "제 2," "첫째," 또는 "둘째,"등의 표현들은 다양한 구성요소들을, 순서 및/또는 중요도에 상관없이 수식할 수 있고, 한 구성요소를 다른 구성요소와 구분하기 위해 사용될 뿐 해당 구성요소들을 한정하지 않는다. 예를 들면, 제 1 사용자 기기와 제 2 사용자 기기는, 순서 또는 중요도와 무관하게, 서로 다른 사용자 기기를 나타낼 수 있다. 예를 들면, 본 문서에 기재된 권리 범위를 벗어나지 않으면서 제 1 구성요소는 제 2 구성요소로 명명될 수 있고, 유사하게 제 2 구성요소도 제 1 구성요소로 바꾸어 명명될 수 있다.
어떤 구성요소(예: 제 1 구성요소)가 다른 구성요소(예: 제 2 구성요소)에 "(기능적으로 또는 통신적으로) 연결되어((operatively or communicatively) coupled with/to)" 있다거나 "접속되어(connected to)" 있다고 언급된 때에는, 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로 연결되거나, 다른 구성요소(예: 제 3 구성요소)를 통하여 연결될 수 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소(예: 제 1 구성요소)가 다른 구성요소(예: 제 2 구성요소)에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 상기 어떤 구성요소와 상기 다른 구성요소 사이에 다른 구성요소(예: 제 3 구성요소)가 존재하지 않는 것으로 이해될 수 있다.
본 문서에서 사용된 표현 "~하도록 구성된(또는 설정된)(configured to)"은 상황에 따라, 예를 들면, "~에 적합한(suitable for)," "~하는 능력을 가지는(having the capacity to)," "~하도록 설계된(designed to)," "~하도록 변경된(adapted to)," "~하도록 만들어진(made to)," 또는 "~를 할 수 있는(capable of)"과 바꾸어 사용될 수 있다. 용어 "~하도록 구성된(또는 설정된)"은 하드웨어적으로 "특별히 설계된(specifically designed to)" 것만을 반드시 의미하지 않을 수 있다. 대신, 어떤 상황에서는, "~하도록 구성된 장치"라는 표현은, 그 장치가 다른 장치 또는 부품들과 함께 "~할 수 있는" 것을 의미할 수 있다. 예를 들면, 문구 "A, B, 및 C를 수행하도록 구성된(또는 설정된) 프로세서"는 해당 동작을 수행하기 위한 전용 프로세서(예: 임베디드 프로세서), 또는 메모리 장치에 저장된 하나 이상의 소프트웨어 프로그램들을 실행함으로써, 해당 동작들을 수행할 수 있는 범용 프로세서(generic-purpose processor)(예: CPU 또는 application processor)를 의미할 수 있다.
본 문서에서 사용된 용어들은 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 다른 실시 예의 범위를 한정하려는 의도가 아닐 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함할 수 있다. 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 용어들은 본 문서에 기재된 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가질 수 있다. 본 문서에 사용된 용어들 중 일반적인 사전에 정의된 용어들은, 관련 기술의 문맥상 가지는 의미와 동일 또는 유사한 의미로 해석될 수 있으며, 본 문서에서 명백하게 정의되지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다. 경우에 따라서, 본 문서에서 정의된 용어일지라도 본 문서의 실시 예들을 배제하도록 해석될 수 없다.
본 문서의 다양한 실시 예들에 따른 전자 장치는, 예를 들면, 스마트폰(smartphone), 태블릿 PC(tablet personal computer), 이동 전화기(mobile phone), 영상 전화기, 전자책 리더기(e-book reader), 데스크탑 PC(desktop personal computer), 랩탑 PC(laptop personal computer), 넷북 컴퓨터(netbook computer), 워크스테이션(workstation), 서버, PDA(personal digital assistant), PMP(portable multimedia player), MP3 플레이어, 모바일 의료기기, 카메라(camera), 또는 웨어러블 장치(wearable device) 중 적어도 하나를 포함할 수 있다. 다양한 실시 예에 따르면, 웨어러블 장치는 액세서리형(예: 시계, 반지, 팔찌, 발찌, 목걸이, 안경, 콘택트 렌즈, 또는 머리 착용형 장치(head-mounted-device(HMD)), 직물 또는 의류 일체형(예: 전자 의복), 신체 부착형(예: 스킨 패드(skin pad) 또는 문신), 또는 생체 이식형(예: implantable circuit) 중 적어도 하나를 포함할 수 있다.
어떤 실시 예들에서, 전자 장치는 가전 제품(home appliance)일 수 있다. 가전 제품은, 예를 들면, 텔레비전, DVD(digital video disk) 플레이어, 오디오, 냉장고, 에어컨, 청소기, 오븐, 전자레인지, 세탁기, 공기 청정기, 셋톱 박스(set-top box), 홈 오토매이션 컨트롤 패널(home automation control panel), 보안 컨트롤 패널(security control panel), TV 박스(예: 삼성 HomeSyncTM, 애플TVTM, 또는 구글 TVTM), 게임 콘솔(예: XboxTM, PlayStationTM), 전자 사전, 전자 키, 캠코더(camcorder), 또는 전자 액자 중 적어도 하나를 포함할 수 있다.
다른 실시 예에서, 전자 장치는, 각종 의료기기(예: 각종 휴대용 의료측정기기(혈당 측정기, 심박 측정기, 혈압 측정기, 또는 체온 측정기 등), MRA(magnetic resonance angiography), MRI(magnetic resonance imaging), CT(computed tomography), 촬영기, 또는 초음파기 등), 네비게이션(navigation) 장치, 위성 항법 시스템(GNSS(global navigation satellite system)), EDR(event data recorder), FDR(flight data recorder), 자동차 인포테인먼트(infotainment) 장치, 선박용 전자 장비(예: 선박용 항법 장치, 자이로 콤파스 등), 항공 전자기기(avionics), 보안 기기, 차량용 헤드 유닛(head unit), 산업용 또는 가정용 로봇, 금융 기관의 ATM(automatic teller's machine), 상점의 POS(point of sales), 또는 사물 인터넷 장치(internet of things)(예: 전구, 각종 센서, 전기 또는 가스 미터기, 스프링클러 장치, 화재경보기, 온도조절기(thermostat), 가로등, 토스터(toaster), 운동기구, 온수탱크, 히터, 보일러 등) 중 적어도 하나를 포함할 수 있다.
어떤 실시 예에 따르면, 전자 장치는 가구(furniture) 또는 건물/구조물의 일부, 전자 보드(electronic board), 전자 사인 수신 장치(electronic signature receiving device), 프로젝터(projector), 또는 각종 계측 기기(예: 수도, 전기, 가스, 또는 전파 계측 기기 등) 중 적어도 하나를 포함할 수 있다. 다양한 실시 예에서, 전자 장치는 전술한 다양한 장치들 중 하나 또는 그 이상의 조합일 수 있다. 어떤 실시 예에 따른 전자 장치는 플렉서블 전자 장치일 수 있다. 또한, 본 문서의 실시 예에 따른 전자 장치는 전술한 기기들에 한정되지 않으며, 기술 발전에 따른 새로운 전자 장치를 포함할 수 있다.
이하, 첨부 도면을 참조하여, 다양한 실시 예에 따른 전자 장치가 설명된다. 본 문서에서, 사용자라는 용어는 전자 장치를 사용하는 사람 또는 전자 장치를 사용하는 장치(예: 인공지능 전자 장치)를 지칭할 수 있다.
도 1은 한 실시 예에 따른 디스플레이 구동 회로를 포함하는 전자 장치 구성을 개략적으로 나타낸 도면이며, 도 2는 한 실시 예에 따른 디스플레이 패널의 표시 영역들의 픽셀 배치 형태를 예시한 것이다.
도 1을 참조하면, 전자 장치(100)는 프로세서(140)(예: 어플리케이션 프로세서(application processor(AP))), 디스플레이 구동 회로(display driver IC(DDI), 200), 및 디스플레이 패널(160)(display panel)을 포함할 수 있다. 상기 전자 장치(100)는 예컨대, 휴대용 전자 장치로 구현될 수 있다. 다양한 실시 예에 따르면, 디스플레이 구동 회로(200)와 디스플레이 패널(160)은 프로세서(140)를 제외한 별도의(또는 외부) 디스플레이 장치(또는 디스플레이 모듈)로 구현될 수도 있다. 상술한 구성의 전자 장치(100)는 디스플레이 패널(160)이 픽셀(또는 화소) 배치 밀도가 다른 표시 영역들을 포함하고, 표시 영역에 따라 서로 다른 감마 전압을(또는 감마 탭 전압)을 공급함으로써, 픽셀 배치 밀도가 다르더라도 인접된 영역과 동일 색상 또는 동일 휘도의 이미지를 표시할 수 있도록 지원할 수 있다.
디스플레이 패널(160)은 디스플레이 구동 회로(200)에 의해 표시 데이터를 표시할 수 있다. 실시 예들에 따라, 디스플레이 패널(160)은 TFT-LCD(thin film transistor-liquid crystal display) 패널, LED(light emitting diode) 디스플레이 패널, OLED(organic LED) 디스플레이 패널, AMOLED(active matrix OLED) 디스플레이 패널, 또는 플렉서블(flexible) 디스플레이 패널로 구현될 수 있다.
상기 디스플레이 패널(160)은 예컨대, 게이트 라인들과 소스 라인들이 매트릭스 형태로 교차 배치될 수 있다. 상기 게이트 라인들에는 게이트 신호가 공급될 수 있다. 한 실시 예에 따르면, 게이트 라인들에 순차적으로 게이트 신호가 공급될 수 있다. 다양한 실시 예에 따르면, 게이트 라인들 중 홀수 게이트 라인들에 제1 게이트 신호가 공급되고, 짝수 게이트 라인들에 제2 게이트 신호가 공급될 수 있다. 제1 게이트 신호와 제2 게이트 신호는 서로 교번되게 공급되는 신호를 포함할 수 있다. 또는, 제1 게이트 신호가 홀수 게이트 라인들의 시작 라인부터 끝 라인까지 순차적으로 공급된 이후, 제2 게이트 신호가 짝수 게이트 라인들의 시작 라인부터 끝 라인까지 순차적으로 공급될 수 있다. 상기 소스 라인들에는 표시 데이터에 대응하는 신호가 공급될 수 있다. 상기 표시 데이터에 대응하는 신호는 로직 회로의 타이밍 컨트롤러의 제어에 따라 소스 드라이버로부터 공급될 수 있다.
도 2를 참조하면, 상기 디스플레이 패널(160)은 픽셀 배치 밀도가 다른 제1 표시 영역(161) 및 제2 표시 영역(162)을 포함할 수 있다. 예컨대, 상기 제1 표시 영역(161)은 이웃하는 픽셀 배치 영역에 픽셀들이 연속적으로 배치된 영역을 포함할 수 있다. 상기 제1 표시 영역(161)은 디스플레이 패널(160) 특성에 따라 펜타일(Pentile) 형태의 서브 픽셀들이 하나의 픽셀 배치 영역에 배치되거나 또는 RGB Layout 형태의 서브 픽셀들이 하나의 픽셀 배치 영역에 배치될 수 있다. 제2 표시 영역(162)은 제1 표시 영역(161)과 다른 픽셀 배치 밀도를 가질 수 있다. 예컨대, 제2 표시 영역(162)은 매트릭스 형태의 픽셀 배치 영역들에 일정 거리를 가지며 픽셀들이 배치될 수 있다. 예컨대, 4개의 픽셀 배치 영역마다 하나의 픽셀 배치 영역에 픽셀(예: RGBG 또는 RGB(Red, Green, Blue))가 배치되고 나머지 3개의 픽셀 배치 영역에는 픽셀이 배치되지 않고 비어 있을 수 있다. 다양한 실시 예에 따르면, 제2 표시 영역(162)은 복수개의 픽셀 배치 영역들을 포함하고, 상기 복수개의 픽셀 배치 영역에는 불규칙하게 또는 지정된 패턴에 따라 픽셀들이 간헐적으로 배치될 수 있다. 상기 제2 표시 영역(162)은 예컨대, 전자 장치(100)의 전면에 배치되는 적어도 하나의 센서 영역에 대응되는 영역을 포함할 수 있다. 한 실시 예에 따르면, 제2 표시 영역(162)은 디스플레이 패널(160) 하부에 카메라가 배치된 영역을 포함할 수 있다. 또는, 제2 표시 영역(162)은 디스플레이 패널(160) 하부에 지문 센서 또는 홍채 센서, 마이크, 스피커와 같은 구조물이 배치된 영역을 포함할 수도 있다. 상기 제2 표시 영역(162)은 디스플레이 패널(160)의 다양한 영역에 존재할 수 있다. 예컨대, 제2 표시 영역(162)은 디스플레이 패널(160)의 우상측, 상측 중앙, 좌상측, 우하측, 하측 중앙, 좌하측과 같은 영역에 형성될 수 있다. 다양한 실시 예에 따르면, 상기 제1 표시 영역(161)과 제2 표시 영역(162)에 배치되는 서브 픽셀들의 패턴은 동일하게 구성될 수 있으나, 서로 다르게 구성될 수도 있다. 예컨대, 제1 표시 영역(161)에 서브픽셀들이 RGBG 패턴으로 배치된 경우, 제2 표시 영역(162)에도 서브픽셀들이 RGBG 패턴으로 배치되데 복수의 픽셀 배치 영역들 중 일부 픽셀 배치 영역에 서브 픽셀들이 배치될 수 있다. 또는, 제1 표시 영역(161)에 서브픽셀들이 RGBG(또는 RGB) 패턴으로 배치된 경우, 제2 표시 영역(162)에도 서브픽셀들이 RGB(또는 RGBG) 패턴으로 배치되데 복수의 픽셀 배치 영역들 중 일부 픽셀 배치 영역에 서브 픽셀들이 배치될 수 있다.
프로세서(140)는 전자 장치(100)의 전반적인 동작을 제어할 수 있다. 한 실시 예에 따르면, 프로세서(140)는 집적 회로, 시스템 온 칩, 또는 모바일 AP로 구현될 수 있다. 상기 프로세서(140)는 표시하고자 하는 데이터(예컨대, 표시 데이터로서, 이미지 데이터, 동영상 데이터, 또는 정지 영상 데이터)를 디스플레이 구동 회로(200)로 전송할 수 있다. 한 실시 예에 따르면, 상기 표시 데이터는 디스플레이 패널(160)의 수평 라인(또는 수직 라인)에 상응하는 라인 데이터 단위로 구분될 수 있다. 상기 프로세서(140)는 표시 영역에 따라 디스플레이 패널(160)의 감마 생성부의 운용 형태를 다르게 제어하는 제어 신호를 디스플레이 구동 회로(200)에 전달할 수 있다. 또는, 상기 프로세서(140)는 표시 영역에 다른 감마 전압을 공급하도록 설계된 감마 생성부들의 운용을 표시 영역별로 제어하는 제어 신호를 디스플레이 구동 회로(200)에 전달할 수 있다.
다양한 실시 예에 따르면, 상기 프로세서(140)는 디스플레이 패널(160)의 제1 표시 영역(161)(예: 픽셀들이 이웃하면서 매트릭스 형태로 배치된 영역) 및 제2 표시 영역(162)에 공급될 감마 전압(또는 감마 탭 전압)의 공급을 제어할 수 있다. 예컨대, 프로세서(140)는 제1 표시 영역(161) 및 제2 표시 영역(162)에 출력된 컨텐츠의 표시 데이터와 관련하여, 상대적으로 픽셀 배치 밀도가 낮은 제2 표시 영역(162)에서의 화면 표시가 제1 표시 영역(161)과 동일하게 수행되도록 제어할 수 있다. 예를 들어, 동일한 색상 및 휘도의 컨텐츠(또는 이미지, 또는 객체)가 제1 표시 영역(161)과 제2 표시 영역(162)에 걸쳐 표시되어야 하는 경우, 픽셀 배치 밀도가 다르기 때문에, 제1 표시 영역(161)에 출력되는 컨텐츠의 표시 형태와 제2 표시 영역(162)에 출력되는 컨텐츠의 표시 형태가 다를 수 있다. 프로세서(140)는 제1 표시 영역(161)과 제2 표시 영역(162)의 픽셀 배치 밀도를 고려하여, 동일한 색상 및 휘도의 컨텐츠(또는 이미지, 또는 객체)가 제1 표시 영역(161)과 제2 표시 영역(162)에 걸쳐 표시되도록, 제2 표시 영역(162)에 출력된 컨텐츠에 대응하는 표시 데이터의 감마 신호(예: 아날로그 감마 전압 및 디지털 감마 전압 중 적어도 하나)의 조절을 제어할 수 있다. 여기서, 상기 프로세서(140)는 제2 표시 영역(162)에 출력될 컨텐츠의 계조 레벨에 따라 감마 신호를 조절(예: 아날로그 감마 전압만을 조절하거나 또는 아날로그 감마 전압과 디지털 감마 전압을 함께 조절)하도록 제어할 수 있다.
디스플레이 구동 회로(200)는 프로세서(140)로부터 전송된 데이터를 디스플레이 패널(160)에 전송할 수 있는 형태로 변경하고, 변경된 데이터를 디스플레이 패널(160)로 전송할 수 있다. 변경 데이터는 픽셀 단위(또는 서브 픽셀 단위)로 공급될 수 있다. 여기서 픽셀은 지정된 색 표시와 관련하여, 서브 픽셀 Red, Green, Blue가 인접 배치된 구조로서, 하나의 픽셀은 RGB 서브 픽셀을 포함하거나(RGB stripe layout 구조) 또는 RGBG 서브 픽셀들을 포함(Pentile layout 구조)할 수 있다. 여기서 RGBG 서브 픽셀들의 배치 구조는, RGGB 서브 픽셀 배치 구조로 대체될 수 있다. 또는, 상기 픽셀은 RGBW 서브 픽셀 배치 구조로 대체될 수 있다.
한 실시 예에 따르면, 디스플레이 구동 회로(200)는 표시 영역에 따라, 디스플레이 패널(160)에 공급되는 표시 데이터들을 픽셀 단위로 처리할 수 있다. 예컨대, 상기 디스플레이 구동 회로(200)는 프로세서(140)의 제어에 대응하여 제1 표시 영역(161)에 감마 탭 전압을 공급할 일반 감마 생성부 및 제2 표시 영역(162)에 감마 탭 전압을 공급할 추가 감마 생성부를 포함하고, 각 감마 생성부의 신호 생성을 제어할 수 있다.
다양한 실시 예에 따르면, 디스플레이 구동 회로(200)는 제1 표시 영역(161)에 감마 탭 전압을 공급하는 일반 감마 생성부 중 일부 감마 생성부를 이용하여 제2 표시 영역(162)에 배치된 서브 픽셀들에 공급할 감마 전압(또는 감마 탭 전압)을 생성할 수 있다. 이 경우, 디스플레이 구동 회로(200)는 일반 감마 생성부 중 특정 감마 생성부의 감마 전압 생성을 다르게 제어할 수 있다.
도 3은 한 실시 예에 따른 디스플레이 구동 회로를 나타낸 도면이다.
도 1 내지 도 3을 참조하면, 디스플레이 구동 회로(200)는 인터페이스 회로(201)(interface circuit), 로직 회로(202)(logic circuit), 그래픽 메모리(203)(graphic memory), 데이터 래치(205)(data latch)(또는 shift register), 소스 드라이버(206)(source driver), 게이트 드라이버(207)(gate driver), 일반 감마 생성부(208)(Gamma generator) 및 추가 감마 생성부(209)를 포함할 수 있다.
상기 인터페이스 회로(201)는 프로세서(140)와 디스플레이 구동 회로(200) 사이에 주고받는 신호들 또는 데이터를 인터페이싱(interfacing)할 수 있다. 인터페이스 회로(201)는 프로세서(140) 로부터 전송된 라인 데이터(line data)를 인터페이싱하여 로직 회로(202)의 그래픽 메모리 라이트 컨트롤러(graphic memory write controller)로 전송할 수 있다. 한 실시 예에 따르면, 인터페이스 회로(201)는 MIPI(mobile industry processor interface(MIPI®)), MDDI(mobile display digital interface), 디스플레이포트 (displayport), 또는 임베디드 디스플레이포트(embedded displayPort(eDP))와 같은 직렬 인터페이스(serial interface)와 관련한 인터페이스일 수 있다.
상기 로직 회로(202)는 그래픽 메모리 라이트 컨트롤러(graphic memory write controller), 타이밍 컨트롤러(timing controller), 그래픽 메모리 리드 컨트롤러(graphic memory read controller), 이미지 프로세싱 유닛(image processing unit), 소스 쉬프트 레지스터 컨트롤러(source shift register controller), 데이터 쉬프트 레지스터(data shift register)를 포함할 수 있다.
상기 로직 회로(202)의 그래픽 메모리 라이트 컨트롤러는 인터페이스 회로(201)로부터 전송된 라인 데이터를 수신하고, 수신된 라인 데이터를 그래픽 메모리(203)에 쓰는 동작을 제어할 수 있다.
타이밍 컨트롤러는 디스플레이 구동 회로(200)의 각 구성 요소(예컨대, 그래픽 메모리 리드 컨트롤러)로 동기 신호(synchronizing signal) 및/또는 클럭 신호(clock signal)를 공급할 수 있다. 또한, 타이밍 컨트롤러는 그래픽 메모리(203)의 리드 동작을 제어하기 위한 리드 명령(read command(RCMD))를 그래픽 메모리 리드 컨트롤러로 전송할 수 있다. 상기 타이밍 컨트롤러는 상기 소스 드라이버(206)의 표시 데이터 공급을 제어할 수 있다. 또한, 상기 타이밍 컨트롤러는 상기 게이트 드라이버(207)의 게이트 신호 출력을 제어할 수 있다. 예컨대, 상기 타이밍 컨트롤러는 디스플레이 패널(160)의 게이트 신호라인들에 순차적으로 게이트 신호를 공급하도록 게이트 드라이버(207)를 제어할 수 있다. 또는 상기 타이밍 컨트롤러는 디스플레이 패널(160)의 게이트 신호라인들 중 홀수 라인들과 짝수 라인들을 구분하여 게이트 신호를 출력하도록 게이트 드라이버(207)를 제어할 수 있다.
한 실시 예에 따르면, 타이밍 컨트롤러는 표시 영역에 따라 디지털 감마 전압 생성 및 전달을 제어할 수 있다. 예컨대, 타이밍 컨트롤러는 제1 표시 영역(161)에 공급할 감마 전압 생성을 위해 일반 감마 생성부(208)의 신호 생성을 제어할 수 있다. 또는, 타이밍 컨트롤러는 제2 표시 영역(162)에 공급할 감마 전압(또는 감마 탭 전압) 생성을 위해 추가 감마 생성부(209)의 신호 생성을 제어할 수 있다. 상술한 동작에서, 타이밍 컨트롤러는 소스 증폭기 및 일반 감마 생성부(208) 및 추가 감마 생성부(209)를 제어하고, 해당 서브 픽셀에 공급되어야 할 감마 전압이 해당 서브 픽셀과 관련한 디코더에 공급되도록 소스 증폭기의 출력 타이밍을 제어(예: 시분할 구동)할 수 있다.
한 실시 예에 따르면, 상기 프로세서(140) 또는 타이밍 컨트롤러는 상기 일반 감마 생성부(208)에서 지정된 서브 픽셀에 대응하는 회로 소자들을 기반으로 감마 전압을 생성하고, 생성된 감마 전압을 디코더에 전달하는 과정에서, 각 서브 픽셀들과 관련한 디지털 감마 전압들의 공급 타이밍을 제어할 수 있다. 또는, 상기 프로세서(140) 또는 타이밍 컨트롤러는 지정된 타이밍에 지정된 서브 픽셀에 대응하여 생성된 감마 전압을 각각의 디코더들을 통해 소스 증폭기들에 전달되도록 제어할 수 있다. 이 동작에서, 타이밍 컨트롤러는 소스 증폭기의 출력 타이밍을 시분할로 제어함으로써, 서브 픽셀 별 표시 데이터에 해당하는 디지털 감마 전압을 기반으로, 소스 증폭기의 출력을 생성하고, 생성된 출력이 해당 서브 픽셀에 공급되도록 제어할 수 있다.
그래픽 메모리 리드 컨트롤러는 그래픽 메모리(203)에 저장된 라인 데이터에 대해 리드(read) 동작을 수행할 수 있다. 한 실시 예에 따르면, 그래픽 메모리 리드 컨트롤러는, 라인 데이터에 대한 리드 명령(RCMD)에 기초하여, 그래픽 메모리(203)에 저장된 상기 라인 데이터의 전부 또는 일부에 대한 리드 동작을 수행할 수 있다. 그래픽 메모리 리드 컨트롤러는 그래픽 메모리(203)로부터 리드된 라인 데이터의 전부 또는 라인 데이터의 일부를 이미지 프로세싱 유닛으로 전송할 수 있다. 그래픽 메모리 라이트 컨트롤러와 그래픽 메모리 리드 컨트롤러는 설명의 편의를 위해 구분해서 설명하지만, 하나의 그래픽 메모리 컨트롤러로 구현될 수 있다.
이미지 프로세싱 유닛은 그래픽 메모리 리드 컨트롤러로부터 전송된 라인 데이터의 전부 또는 라인 데이터의 일부를 처리하여 화질(image quality)을 개선할 수 있다. 화질이 개선된 표시 데이터는 타이밍 컨트롤러에 전달되고, 타이밍 컨트롤러는 상기 표시 데이터를 데이터 래치(205)를 통해 소스 드라이버(206)에 전달할 수 있다. 상기 이미지 프로세싱 유닛은 제1 표시 영역(161) 구동을 위한 제1 감마 전압 테이블, 제2 표시 영역(162) 구동을 위한 제2 감마 전압 테이블을 포함할 수 있다. 또는, 상기 타이밍 컨트롤러는 제1 표시 영역(161) 구동을 위한 제1 감마 전압 테이블, 제2 표시 영역(162) 구동을 위한 제2 감마 전압 테이블을 포함할 수 있다.
소스 쉬프트 레지스터 컨트롤러는 데이터 쉬프트 레지스터의 데이터 쉬프팅(data shifting) 동작을 제어할 수 있다. 한 실시 예에 따르면, 소스 쉬프트 레지스터 컨트롤러는 프로세서(140)로부터 수신된 명령어에 대응하여 그래픽 메모리(203)의 라인 데이터 쓰기, 이미지 프로세싱 유닛의 영상 전처리 등의 제어를 수행할 수 있다.
데이터 쉬프트 레지스터는, 소스 쉬프트 레지스터 컨트롤러의 제어에 따라, 소스 쉬프트 레지스터 컨트롤러를 통하여 전송된 표시 데이터를 쉬프팅할 수 있다. 데이터 쉬프트 레지스터는 쉬프트된 표시 데이터를 순차적으로 데이터 래치(205)로 전송할 수 있다.
그래픽 메모리(203)는, 그래픽 메모리 라이트 컨트롤러의 제어에 따라, 그래픽 메모리 라이트 컨트롤러를 통해 입력된 라인 데이터를 저장할 수 있다. 그래픽 메모리(203)는 디스플레이 구동 회로(200) 내에서 버퍼 메모리(buffer memory)로써 동작할 수 있다. 한 실시 예에 따르면, 그래픽 메모리(203)는 GRAM(graphic random access memory)을 포함할 수 있다.
데이터 래치(205)는 데이터 쉬프트 레지스터로부터 순차적으로 전송된 표시 데이터를 저장할 수 있다. 데이터 래치(205)는 저장된 표시 데이터를 디스플레이 패널(160)의 수평 라인 단위로 소스 드라이버(206)으로 전송할 수 있다.
소스 드라이버(206)는 데이터 래치(205)로부터 전송된 라인 데이터를 디스플레이 패널(160)로 전송할 수 있다. 한 실시 예에 따르면, 소스 드라이버(206)는 서브 픽셀들(또는 서브 픽셀에 대응하는 채널별)로 연결된 복수의 소스 증폭기를 포함할 수 있다. 소스 드라이버(206)에 포함된 소스 증폭기들은 각각의 서브 픽셀들에 신호를 공급하기 위해 시분할로 동작할 수 있다. 한 실시 예에 따르면, 소스 드라이버(206)에 포함된 소스 증폭기들은 동일 또는 다른 종류의 복수의 서브 픽셀들과 연결될 수 있다. RGB 픽셀을 포함하는 디스플레이 패널(160) 구조에서, 소스 드라이버(206)는 각 서브 픽셀(예: R 서브 픽셀, G 서브 픽셀, B 서브 픽셀)별로 연결된 소스 증폭기들을 포함할 수 있다.
상기 소스 드라이버(206)는 서브 픽셀들이 연결된 소스 증폭기들의 입력단과 연결되는 복수개의 디코더를 포함할 수 있다. 상기 디코더는 일반 감마 생성부(208) 및 추가 감마 생성부(209)와 로직 회로(202)의 출력단에 연결되고, 로직 회로(202)로부터 전달된 표시 데이터와 일반 감마 생성부(208) 및 추가 감마 생성부(209)가 제공한 감마 전압을 디코딩(또는 곱셈)할 수 있다. 각각의 디코더 출력은 각각의 소스 증폭기들에 연결될 수 있다. 상기 소스 드라이버(206)에 포함된 복수개의 디코더 중 제1 표시 영역(161)에 할당된 소스 증폭기들과 연결되는 디코더는 제1 개수(예: 표시 데이터가 8비트로 구성된 경우, 256개)의 계조 값들 중 하나의 계조 값에 해당하는 감마 전압을 선택할 수 있다.
상기 소스 드라이버(206)에 포함된 복수개의 디코더 중 제2 표시 영역(162)에 신호를 공급하도록 배치된 소스 증폭기들과 연결되는 디코더는 제2 개수(예: 상기 제1 개수보다 많은 개수)의 계조 값들 중 하나의 계조 값에 해당하는 감마 전압을 선택할 수 있다. 예를 들어, 제2 표시 영역(162)에 신호를 공급하도록 배치된 소스 증폭기들과 연결되는 디코더는 상기 제2 표시 영역(162)과 같은 평면 상에서 아래에 배치된 제1 표시 영역(161)에 공급될 수 있는 256 계조 값들 및 제2 표시 영역(162)에 공급될 일정 개수의 계조 값들 중 하나를 선택할 수 있다.
상기 제2 표시 영역(162)에 공급될 일정 개수의 계조 값들은 예컨대, 256 개의 계조 값들보다 작은 개수의 계조 값들을 가지되, 상기 제1 표시 영역(161)에 공급될 256 계조 값들과 다른 크기의 감마 전압을 가질 수 있다. 예를 들어, 제1 표시 영역(161)에 공급할 신호(예: R, G, B 중 어느 하나)의 최고 밝기 값인 256 계조의 제1 감마 전압 크기와 제2 표시 영역(162)에 공급할 신호(예: R, G, B 중 어느 하나)의 최고 밝기 값인 256 계조의 제2 감마 전압 크기는 서로 다를 수 있다. 한 실시 예에 따르면, 제2 감마 전압 크기는 제1 감마 전압 크기의 N배(상기 N은 실수, float)일 수 있다. 또는 제2 표시 영역(162)의 픽셀 배치 밀도와 제1 표시 영역(161)의 픽셀 배치 밀도의 차이에 따라 상기 제1 감마 전압 크기와 제2 감마 전압 크기는 다를 수 있다.
다양한 실시 예에 따르면, 상대적으로 낮은 저계조 영역(예: 1~100 계조 값)에서의 제1 표시 영역(161)에 공급할 제1 감마 전압 크기와 제2 표시 영역(162)에 공급할 제2 감마 전압 크기는 동일 또는 유사할 수 있다. 한 실시 예에 따르면, 상대적으로 높은 고계조 영역(예: 101 이상의 계조 값)에서의 제1 표시 영역(161)에 공급할 제1 감마 전압 크기와 제2 표시 영역(162)에 공급할 제2 감마 전압 크기는 다르게 설정(예: 고계조 영역에서의 제2 감마 전압 크기가 제1 감마 전압 크기보다 크게 설정)될 수 있다.
다양한 실시 예에 따르면, 주변 조도에 따라, 상기 제1 감마 전압의 크기와 상기 제2 감마 전압 크기의 차이가 다를 수 있다. 이와 관련하여, 상기 타이밍 컨트롤러 또는 이미지 프로세싱 유닛 중 적어도 하나에 배치되는 감마 전압 곡선에 해당하는 룩업 테이블 또는 감마 전압 테이블(기본적으로 제1 표시 영역(161)에 적용할 제1 감마 전압 테이블과, 제2 표시 영역(162)에 적용할 제2 감마 전압 테이블을 포함하며)은 일정 외부 조도 단위로 복수개(예: 각 표시 영역별 및 외부 조도 별로 다른 감마 전압 곡선에 해당하는 테이블들)가 저장될 수 있다. 프로세서(140)는 외부 조도에 따라, 어떠한 감마 전압 테이블을 사용할지를 결정하고, 그에 따른 제어 신호를 디스플레이 구동 회로(200)에 공급할 수 있다.
게이트 드라이버(207)는 디스플레이 패널(160)의 게이트 라인들을 구동할 수 있다. 상기 게이트 드라이버(207)는 로직 회로(202)의 제어에 따라 디스플레이 패널(160)의 게이트 라인들에 순차적으로 게이트 신호를 공급할 수 있다. 또는, 상기 게이트 드라이버(207)는 로직 회로(202)의 제어에 따라 디스플레이 패널(160)의 게이트 라인들을 홀수 라인들 또는 짝수 라인들로 구분하고, 구분된 라인들에 게이트 신호를 각각 공급할 수 있다. 이와 관련하여, 상기 게이트 드라이버(207)는 복수개의 게이트 드라이버(예: 좌측 게이트 드라이버 및 우측 게이트 드라이버)를 포함할 수 있다. 상술한 바와 같이, 소스 드라이버(206)와 게이트 드라이버(207)에 의해 디스플레이 패널(160)에 구현된 픽셀들의 동작이 제어됨에 따라, 프로세서(140)로부터 입력된 표시 데이터(또는, 표시 데이터에 상응하는 이미지)가 디스플레이 패널(160)에 표시될 수 있다.
상기 일반 감마 생성부(208)는 서브 픽셀별 회로 소자들을 기반으로 디스플레이 패널(160)의 휘도 조절과 관련한 감마 전압(또는 감마 탭 전압)을 생성하여 공급할 수 있다. 상기 일반 감마 생성부(208)는 제1 색상(예: Red), 제2 색상(예: Green), 제3 색상(예: Blue) 중 적어도 하나에 대응하는 감마 신호 예컨대, 아날로그 감마 전압을 생성하고, 이를 소스 드라이버(206)에 공급할 수 있다. 아날로그 감마 전압은 지정된 색상에 대응하여 저장된 제1 감마 전압 곡선을 기반으로 생성될 수 있다. 한 실시 예에 따르면, 일반 감마 생성부(208)는 제1 표시 영역(161)에 공급할 아날로그 감마 전압을 제1 감마 전압 곡선을 기반으로 생성하고, 생성된 아날로그 감마 전압을 디코더들에 공급할 수 있다. 이와 관련하여, 상기 일반 감마 생성부(208)는 로직 회로(202)의 제어에 대응하여 시분할 형태로 제1 표시 영역(161)에 공급할 각 서브 픽셀별 감마 전압을 생성하여 소스 드라이버(206)에 공급할 수 있다. 예컨대, 상기 일반 감마 생성부(208)는 하나의 수평 동기화(Hsync) 주기마다 제1 표시 영역(161)에 배치된 각 서브 픽셀에 공급할 감마 전압을 생성하고, 생성된 감마 전압을 소스 드라이버(206)에 공급할 수 있다. 하나의 수평 동기화(Hsync) 주기의 길이는 디스플레이 패널의 구동 주파수 값에 따라 달라질 수 있다.
상기 추가 감마 생성부(209)는 제2 표시 영역(162)에 배치된 서브 픽셀별 회로 소자들을 기반으로 디스플레이 패널(160)의 휘도 조절과 관련한 감마 전압(또는 감마 탭 전압)을 생성하여 공급할 수 있다. 또는, 상기 추가 감마 생성부(209)는 색상에 관계 없이 제2 표시 영역(162)에 공급할 공통 아날로그 감마 전압을 생성하고, 이를 소스 드라이버(206)에 공급할 수 있다. 이때, 추가 감마 생성부(209)에 의해 생성되는 아날로그 감마 전압은 지정된 색상에 대응하여 저장된 제2 감마 전압 곡선을 기반으로 생성될 수 있다. 한 실시 예에 따르면, 추가 감마 생성부(209)는 제2 표시 영역(162)에 공급할 아날로그 감마 전압을 제2 감마 전압 곡선을 기반으로 생성하고, 생성된 아날로그 감마 전압을 디코더들에 공급할 수 있다. 이 과정에서, 추가 감마 생성부(209)는 로직 회로(202)의 제어에 대응하여 시분할 형태로 제2 표시 영역(162)에 공급할 각 서브 픽셀별 감마 전압을 생성하여 소스 드라이버(206)에 공급할 수 있다. 다양한 실시 예에 따르면, 제2 표시 영역(162)에 공급할 아날로그 감마 전압은 상기 일반 감마 생성부(208) 중 어느 하나의 서브 픽셀과 관련한 감마 생성부가 생성하여 공급하도록 구성될 수도 있다.
도 4는 한 실시 예에 따른 디스플레이 패널 및 디스플레이 구동 회로의 일부 구성의 한 예를 나타낸 도면이다.
도 4를 참조하면, 전자 장치(100)의 일부 구성은 팬타일 레이아웃(또는 타입)의 제1 표시 영역(161) 및 제2 표시 영역(162), 소스 드라이버(206), 일반 감마 생성부(208), 추가 감마 생성부(209), 제1 로직 회로(202a) 및 제2 로직 회로(202b)를 포함할 수 있다.
상기 팬타일 타입의 제1 표시 영역(161)은 예컨대, 복수개의 게이트 라인들(Gn, Gn+1, Gn+2)과 4개의 소스 라인들(Sn, Sn+1, Sn+2, Sn+3)이 교차 배치되는 표시 영역을 포함할 수 있다. 상기 디스플레이 패널(160)은 상기 게이트 라인들(Gn, Gn+1, Gn+2) 및 소스 라인들(Sn, Sn+1, Sn+2, Sn+3)에 표시 데이터를 공급하는 제1 소스 드라이버(206a) 및 게이트 신호를 공급하는 게이트 드라이버(207)가 실장되는 비표시 영역을 더 포함할 수 있다. 또는, 상기 디스플레이 패널(160)의 비표시 영역에는 상술한 디스플레이 구동 회로(200)가 배치될 수도 있다.
상기 제1 표시 영역(161)의 상기 게이트 라인들(Gn, Gn+1, Gn+2)은 예컨대, 홀수 게이트 라인들(Gn, Gn+2) 및 짝수 게이트 라인들(Gn+1)을 포함할 수 있다. 홀수 게이트 라인들(Gn, Gn+2) 및 짝수 게이트 라인들(Gn+1)은 교번적으로 게이트 신호가 공급될 수 있다. 한 실시 예에 따르면, 상기 홀수 게이트 라인들(Gn, Gn+2)에는 RGBG 서브 픽셀들이 하나의 픽셀을 형성하며 반복적으로 배치될 수 있다. 상기 짝수 게이트 라인들(Gn+1)에는 BGRG 서브 픽셀들이 하나의 픽셀을 형성하며 반복적으로 배치될 수 있다. 상술한 RGBG 순서는 실질적으로 BGRG와 동일한 패턴을 가지되, 시작 순서 또는 마지막 순서가 다르게 배치될 수 있다.
상기 소스 라인들(Sn, Sn+1, Sn+2, Sn+3)은 Red 서브 픽셀과 Blue 서브 픽셀이 교번적으로 배치되는 제1 채널(Sn), 제1 Green 서브 픽셀들이 배치되는 제2 채널(Sn+1), Blue 서브 픽셀과 Red 서브 픽셀이 교번적으로 배치되는 제3 채널(Sn+2), 제2 Green 서브 픽셀들이 배치되는 제4 채널(Sn+3)을 포함할 수 있다. 상술한 소스 라인들(Sn, Sn+1, Sn+2, Sn+3)은 하나의 픽셀에 포함되는 4개의 서브 픽셀들의 그룹을 포함할 수 있다. 상기 제1 표시 영역(161)의 일측 예컨대, 소스 라인들(Sn, Sn+1, Sn+2, Sn+3)의 각 채널 끝단에는 제1 소스 드라이버(206a)의 증폭기들의 출력단과 연결되는 패드들이 배치될 수 있다.
상기 소스 드라이버(206)는 제1 표시 영역(161)의 채널들에 신호를 공급하는 제1 소스 드라이버(206a) 및 제2 표시 영역(162)의 채널들에 신호를 공급하는 제2 소스 드라이버(206b)를 포함할 수 있다. 여기서, 상기 제1 소스 드라이버(206a) 및 제2 소스 드라이버(206b)는 하나의 소스 드라이버(206) 내에 집적되는 것으로, 하나의 몸체에 배치되데 소스 신호를 공급하는 영역에 따라 다르게 구분될 수 있다. 예컨대, 제1 소스 드라이버(206a)는 제1 표시 영역(161)에만 소스 신호를 공급하는 소스 드라이버 요소들을 포함할 수 있으며, 제2 소스 드라이버(206b)는 제1 표시 영역(161)과 제2 표시 영역(162)에 소스 신호를 공급하는 소스 드라이버 요소들을 포함할 수 있다.
상기 제1 소스 드라이버(206a)는 예컨대, 소스 라인들(Sn, Sn+1, Sn+2, Sn+3) 중 제1 채널(Sn)에 신호를 공급하는 제1 증폭기(311), 제2 채널(Sn+1)에 신호를 공급하는 제2 증폭기(312), 제3 채널(Sn+2)에 신호를 공급하는 제3 증폭기(313), 제4 채널(Sn+3)에 신호를 공급하는 제4 증폭기(314)를 포함할 수 있다. 또한, 상기 제1 소스 드라이버(206a)는 상기 제1 증폭기(311)의 출력단에 연결되는 제1 스위치(301), 제2 증폭기(312)의 출력단에 연결되는 제2 스위치(302), 제3 증폭기(313)의 출력단에 연결되는 제3 스위치(303), 제4 증폭기(314)의 출력단에 연결되는 제4 스위치(304)를 포함할 수 있다. 각각의 스위치들의 제어 신호는 예컨대, 프로세서(140)의 제어 신호를 수신한 타이밍 컨트롤러로부터 제공될 수 있다. 상기 제1 소스 드라이버(206a)는 상기 제1 증폭기(311)의 입력단에 배치되는 제1 디코더(321), 제2 증폭기(312)의 입력단에 배치되는 제2 디코더(322), 제3 증폭기(313)의 입력단에 배치되는 제3 디코더(323), 제4 증폭기(314)의 입력단에 배치되는 제4 디코더(324)를 포함할 수 있다.
상기 제1 디코더 내지 제4 디코더들(321, 322, 323, 324)은 제1 로직 회로(202a)로부터 표시 데이터 및 제1 표시 영역(161) 구동과 관련한 디지털 감마 값을 수신할 수 있다. 또한, 상기 제1 디코더 내지 제4 디코더들(321, 322, 323, 324)은 일반 감마 생성부(208)의 출력을 수신할 수 있다.
상기 일반 감마 생성부(208)는 예컨대, 제1 서브 픽셀(예: Red 서브 픽셀)의 색상과 관련한 아날로그 감마 값을 생성하여 제1 디코더(321)에 공급하는 제1 감마 생성부(208a), 제2 서브 픽셀 및 제4 서브 픽셀(예: Green 서브 픽셀)의 색상과 관련한 아날로그 감마 값을 생성하여 제2 디코더(322) 및 제4 디코더(324)에 공급하는 제2 감마 생성부(208c), 제3 서브 픽셀(예: Blue 서브 픽셀)의 색상과 관련한 아날로그 감마 값을 생성하여 제3 디코더(323)에 공급하는 제3 감마 생성부(208b)를 포함할 수 있다.
로직 회로(202)는 제1 로직 회로(202a) 및 제2 로직 회로(202b)를 포함할 수 있다. 한편, 상기 제1 로직 회로(202a) 및 제2 로직 회로(202b)는 표시 데이터 및 디지털 감마 값을 공급하는 제1 표시 영역(161) 및 제2 표시 영역(162) 별로 구분한 것으로, 하나의 집적 회로로 구성되거나, 2개의 로직 회로로 구성될 수도 있다. 상기 제1 로직 회로(202a)는 각각의 소스 라인들(Sn, Sn+1, Sn+2, Sn+3)에 공급할 표시 데이터를 채널별로 배치된 제1 디코더 내지 제4 디코더들(321, 322, 323, 324)에 공급할 수 있다. 상술한 설명에서는 하나의 픽셀(예: RGBG 서브 픽셀들의 그룹)을 예시하여 설명한 것으로, 복수개의 픽셀들이 배치된 제1 표시 영역(161)에서, 제1 로직 회로(202a)는 각 픽셀들에 대응하는 소스 라인들에 표시 데이터를 공급할 수 있다.
상기 제2 표시 영역(162)은 예컨대, 복수개의 게이트 라인들(Gn, Gn+1, Gn+2)과 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)이 교차 배치되는 표시 영역을 포함할 수 있다. 상기 디스플레이 패널(160)은 상기 게이트 라인들(Gn, Gn+1, Gn+2) 및 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)에 표시 데이터를 공급하는 제2 소스 드라이버(206b) 및 게이트 신호를 공급하는 게이트 드라이버(207)가 실장되는 비표시 영역을 더 포함할 수 있다. 또는, 상기 디스플레이 패널(160)의 비표시 영역에는 상술한 디스플레이 구동 회로(200)가 배치될 수도 있다. 상기 디스플레이 패널(160)의 비표시 영역에는 상기 제1 소스 드라이버(206a)와 상기 제2 소스 드라이버(206b)가 통합된 하나의 로직 회로가 배치될 수 있다. 또한, 상기 디스플레이 패널(160)의 비표시 영역에는 홀수 번째 게이트 라인들 구동을 위한 제1 게이트 드라이버와, 짝수 번째 게이트 라인들 구동을 위한 제2 게이트 드라이버가 배치될 수도 있다.
상기 제2 표시 영역(162)의 상기 게이트 라인들(Gn, Gn+1, Gn+2)은 제1 표시 영역(161)과 동일하게 예컨대, 홀수 게이트 라인들(Gn) 및 짝수 게이트 라인들(Gn+1)을 포함할 수 있다. 제1 표시 영역(161)과 동일하게 홀수 게이트 라인들(Gn) 및 짝수 게이트 라인들(Gn+1)은 교번적으로 게이트 신호가 공급될 수 있다. 한 실시 예에 따르면, 제2 표시 영역(162)에는 상기 홀수 게이트 라인들(Gn)(또는 짝수번째 게이트 라인들(Gn+1))에 RGBG 서브 픽셀들이 하나의 픽셀을 형성하며 반복적으로 배치될 수 있다. 즉, 제2 표시 영역(162)에는 일부 게이트 라인들에는 별도의 픽셀이 배치되지 않을 수 있다. 다양한 실시 예에 따르면, 제2 표시 영역(162)에서, 일부 소스 라인들에는 별도의 픽셀이 배치되지 않을 수 있다. 다양한 실시 예에 따르면, 제2 표시 영역(162)에서 일부 소스 라인들 및 일부 게이트 라인들에는 교번적으로 픽셀에 배치지 않은 영역이 포함될 수 있다.
상기 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)은 Red 서브 픽셀이 교번적으로 배치되는 제5 채널(Sm), 제1 Green 서브 픽셀들이 배치되는 제6 채널(Sm+1), Blue 서브 픽셀이 배치되는 제7 채널(Sm+2), 제2 Green 서브 픽셀들이 배치되는 제8 채널(Sm+3)을 포함할 수 있다. 여기서, 상기 소스 라인들(Sm, Sm+1, Sm+2, Sm+3) 중 제2 표시 영역(162)에는 일부 서브 픽셀들이 배치되지 않을 수 있으며, 제2 표시 영역(162) 아래(또는 위에) 배치된 제1 표시 영역(161)에는 서브 픽셀들이 매트릭스 형태로 배치될 수 있다. 상기 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)의 각 채널 끝단에는 제2 소스 드라이버(206b)의 증폭기들의 출력단과 연결되는 패드들이 배치될 수 있다. 상기 소스 라인들(Sm, Sm+1, Sm+2, Sm+3) 중 일부는 제2 표시 영역(162)에 배치되고, 나머지 일부는 제1 표시 영역(161)에 배치될 수 있다.
상기 제2 소스 드라이버(206b)는 예컨대, 소스 라인들(Sm, Sm+1, Sm+2, Sm+3) 중 제5 채널(Sm)에 신호를 공급하는 제5 증폭기(315), 제6 채널(Sm+1)에 신호를 공급하는 제6 증폭기(316), 제7 채널(Sm+2)에 신호를 공급하는 제7 증폭기(317), 제8 채널(Sm+3)에 신호를 공급하는 제8 증폭기(318)를 포함할 수 있다. 또한, 상기 제2 소스 드라이버(206b)는 상기 제5 증폭기(315)의 출력단에 연결되는 제5 스위치(305), 제6 증폭기(316)의 출력단에 연결되는 제6 스위치(306), 제7 증폭기(317)의 출력단에 연결되는 제7 스위치(307), 제8 증폭기(318)의 출력단에 연결되는 제8 스위치(308)를 포함할 수 있다. 각각의 스위치들의 제어 신호는 예컨대, 프로세서(140)의 제어 신호를 수신한 타이밍 컨트롤러로부터 제공될 수 있다. 상기 제2 소스 드라이버(206b)는 상기 제5 증폭기(315)의 입력단에 배치되는 제5 디코더(325), 제6 증폭기(316)의 입력단에 배치되는 제6 디코더(326), 제7 증폭기(317)의 입력단에 배치되는 제7 디코더(327), 제8 증폭기(318)의 입력단에 배치되는 제8 디코더(328)를 포함할 수 있다.
상기 제5 디코더 내지 제8 디코더들(325, 326, 327, 328)은 제2 로직 회로(202b)로부터 표시 데이터 및 제1 표시 영역(161)과 제2 표시 영역(162) 구동과 관련한 디지털 감마 값을 수신할 수 있다. 또한, 상기 제5 디코더 내지 제8 디코더들(325, 326, 327, 328)은 일반 감마 생성부(208)의 출력 및 추가 감마 생성부(209)의 출력을 수신할 수 있다.
상기 추가 감마 생성부(209)는 예컨대, 제2 표시 영역(162)에 배치된 서브 픽셀들의 색상과 관련한 아날로그 감마 값(또는 아날로그 감마 전압)을 생성하여 공통으로 제5 내지 제8 디코더들(325, 326, 327, 328)에 공급한다. 상기 추가 감마 생성부(209)가 공급하는 아날로그 감마 값은 제2 표시 영역(162)의 밝기가 주변 제1 표시 영역(161)의 밝기와 동일 또는 유사한 밝기를 가지도록 설정된 감마 값을 포함할 수 있다.
상기 제2 로직 회로(202b)는 각각의 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)에 공급할 표시 데이터 및 디지털 감마 값을 채널별로 배치된 제5 디코더 내지 제8 디코더들(325, 326, 327, 328)에 공급할 수 있다. 예컨대, 제2 로직 회로(202b)는 제2 표시 영역(162) 구동과 관련한 게이트 신호가 공급되는 타이밍에 제2 표시 영역(162)에 공급할 표시 데이터 및 디지털 감마 값을 채널별로 배치된 제5 디코더 내지 제8 디코더들(325, 326, 327, 328)에 공급할 수 있다. 제2 로직 회로(202b)는 제2 표시 영역(162) 하부에 배치된 제1 표시 영역(161) 구동과 관련한 게이트 신호가 공급되는 타이밍에는 제2 표시 영역(162) 하부에 배치된 제1 표시 영역(161) 구동을 위한 표시 데이터 및 디지털 감마 값을 채널별로 배치된 제5 내지 제8 디코더들(325, 326, 327, 328)에 공급할 수 있다. 제2 표시 영역(162) 구동과 관련한 디지털 감마 값과 제1 표시 영역(161) 구동과 관련한 디지털 감마 값은 동일 소스 채널들이라 하더라도 다를 수 있다.
상기 제5 디코더 내지 제8 디코더들(325, 326, 327, 328)은 일반 감마 생성부(208)로부터 공급되는 8비트 계조 값들을 수신할 수 있는 입력단과, 추가 감마 생성부(209)로부터 공급되는 일정 개수의 계조 값들을 수신할 수 있는 입력단을 가지며, 수신된 계조 값들 중 하나를 증폭기들에 출력할 수 있다. 상기 추가 감마 생성부(209)는 예컨대, 일반 감마 생성부(208)와 동일하게 256개의 계조 값들을 제5 디코더 내지 제8 디코더들(325, 326, 327, 328)에 공통으로 공급할 수 있다. 또는, 일반 감마 생성부(208)는 일정 개수 예컨대, 128개수의 계조 값들만을 제5 디코더 내지 제8 디코더들(325, 326, 327, 328)에 공통으로 공급할 수 있다. 일반 감마 생성부(208)에서 생성되는 아날로그 감마 값은 도시된 그래프 중 제1 감마 곡선 영역(G1)에 기반하여 생성될 수 있다. 추가 감마 생성부(209)에서 생성되는 아날로그 감마 값은 도시된 그래프 중 제2 감마 곡선 영역(G2)에 기반하여 생성될 수 있다.
다양한 실시 예에 따르면, 일반 감마 생성부(208)의 출력단에는 스위치들이 배치될 수 있다. 예컨대, 각 제1 감마 생성부 내지 제3 감마 생성부(208a, 208b, 208c)의 출력단에 각각 제1 내지 제3 감마 출력 제어 스위치들(331, 332, 333)이 배치될 수 있다. 추가 감마 생성부(209)의 출력단에는 제4 감마 출력 제어 스위치(334)가 배치될 수 있다. 상기 제1 내지 제4 감마 출력 제어 스위치들(331, 332, 333, 334)은 타이밍 컨트롤러에 의해 제어될 수 있다. 예컨대, 제2 표시 영역(162) 구동 시에 제1 내지 제3 감마 출력 제어 스위치들(331, 332, 333)이 턴-오프되고, 제4 감마 출력 제어 스위치(334)가 턴온될 수 있다. 제1 표시 영역(161) 구동 시에 제1 내지 제3 감마 출력 제어 스위치들(331, 332, 333)이 턴-온되고, 제4 감마 출력 제어 스위치(334)는 턴-오프될 수 있다.
도 5는 한 실시 예에 따른 디스플레이 패널 및 디스플레이 구동 회로의 일부 구성의 한 예를 나타낸 도면이다.
도 5를 참조하면, 한 실시 예에 따른 전자 장치(100)의 일부 구성은 제1 표시 영역(161) 및 제2 표시 영역(162), 소스 드라이버(206), 일반 감마 생성부(208), 추가 감마 생성부(209), 제1 로직 회로(202a) 및 제2 로직 회로(202b)를 포함할 수 있다. 상술한 구성에서, 제1 표시 영역(161), 제2 표시 영역(162), 소스 드라이버(206), 일반 감마 생성부(208), 제1 로직 회로(202a), 제2 로직 회로(202b)는 도 4에서 설명한 각 구성들과 실질적으로 동일한 구성일 수 있다. 소스 드라이버(206)는 제1 로직 회로(202a)로부터 표시 데이터 및 디지털 감마 값을 수신하는 제1 소스 드라이버(206a) 및 제2 로직 회로(202b)로부터 표시 데이터 및 디지털 감마 값을 수신하는 제2 소스 드라이버(206b)를 포함할 수 있다. 또는, 제1 소스 드라이버(206a)는 제1 표시 영역(161)에만 배치된 소스 라인들에 신호를 공급하는 디코더들과 증폭기들을 포함하고, 제2 소스 드라이버(206b)는 제2 표시 영역(162) 및 제1 표시 영역(161)에 배치된 소스 라인들에 신호를 공급하는 디코더들과 증폭들을 포함할 수 있다.
상기 전자 장치(100)의 디스플레이 패널(160)은 예컨대, 제1 픽셀 배치 밀도를 가지는 제1 표시 영역(161)과, 제2 픽셀 배치 밀도를 가지는 제2 표시 영역(162)을 포함할 수 있다. 상기 제1 표시 영역(161)은 예컨대, 상기 제2 표시 영역(162)의 인접된 영역에 배치될 수 있다. 한 실시 예에 따르면, 제2 표시 영역(162)에 배치된 적어도 하나의 게이트 라인 및 적어도 하나의 소스 라인은 제1 표시 영역(161)에 배치된 게이트 라인들 및 소스 라인들 중 일부 게이트 라인 및 일부 소스 라인과 연결될 수 있다. 예를 들어, 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)에는 제2 표시 영역(162)과 제1 표시 영역(161)이 배치될 수 있다.
상기 추가 감마 생성부(209)는 제2 표시 영역(162)에 배치된 소스 라인들(Sm, Sm+1, Sm+2, Sm+3) 중 Red 서브 픽셀이 배치되는 제5 채널(Sm)에 연결된 제5 디코더(325)에 아날로그 감마 값을 공급하는 제1 추가 감마 생성부(209a), 제1 Green 서브 픽셀들이 배치되는 제6 채널(Sm+1) 및 제2 Green 서브 픽셀들이 배치되는 제8 채널(Sm+3)에 각각 연결된 제6 디코더(326) 및 제8 디코더(328)에 아날로그 감마 값을 공급하는 제2 추가 감마 생성부(209c), Blue 서브 픽셀이 배치되는 제7 채널(Sm+2)에 연결된 제7 디코더(327)에 아날로그 감마 값을 공급하는 제3 추가 감마 생성부(209b)를 포함할 수 있다. 여기서, 상기 소스 라인들(Sm, Sm+1, Sm+2, Sm+3) 중 제2 표시 영역(162)에는 일부 서브 픽셀들이 배치되지 않을 수 있으며, 제2 표시 영역(162) 아래(또는 위에) 배치된 제1 표시 영역(161)에는 서브 픽셀들이 매트릭스 형태로 배치될 수 있다. 상기 소스 라인들(또는 소스 채널들)(Sm, Sm+1, Sm+2, Sm+3)의 각 채널 끝단에는 제2 소스 드라이버(206b)의 증폭기들의 출력단과 연결되는 패드들이 배치될 수 있다.
상기 제1 추가 감마 생성부(209a)는 제5 채널(Sm) 중 제2 표시 영역(162)에 배치된 서브 픽셀들의 구동과 관련한 아날로그 감마 값을 생성하고, 제2 표시 영역(162)이 구동되는 타이밍 예컨대, 제2 표시 영역(162)에 게이트 신호가 공급되는 타이밍에 상기 아날로그 감마 값을 제5 디코더(325)에 공급할 수 있다. 상기 제2 추가 감마 생성부(209c)는 제6 채널(Sm+1) 및 제8 채널(Sm+3) 중 제2 표시 영역(162)에 배치된 서브 픽셀들의 구동과 관련한 아날로그 감마 값을 생성하고, 제2 표시 영역(162)에 게이트 신호가 공급되는 타이밍에 생성된 아날로그 감마 값을 제6 디코더(326) 및 제8 디코더(328)에 공급할 수 있다. 상기 제3 추가 감마 생성부(209b)는 제7 채널(Sm+2) 중 제2 표시 영역(162)에 배치된 서브 픽셀들의 구동과 관련한 아날로그 감마 값을 생성하고, 제2 표시 영역(162)에 게이트 신호가 공급되는 타이밍에 생성된 아날로그 감마 값을 제7 디코더(327)에 공급할 수 있다. 제1 내지 제3 추가 감마 생성부들(209a, 209c, 209b)에서 생성된 아날로그 감마 값들은 제1 내지 제3 감마 생성부들(208a, 208c, 208b)에서 생성된 아날로그 감마 값들에 비하여, 특정 픽셀이 상대적으로 높은 휘도를 낼 수 있는 값을 생성할 수 있다. 예컨대, 상기 추가 감마 생성부(209)가 공급하는 아날로그 감마 값은, 동일 컨텐츠를 표시하는 영역 제2 표시 영역(162)의 밝기가 주변 제1 표시 영역(161)의 밝기와 동일 또는 유사한 밝기를 가지도록 설정된 감마 값을 포함할 수 있다.
상기 제5 디코더(325)에는 일반 감마 생성부(208) 중 제1 감마 생성부(208a) 및 제1 추가 감마 생성부(209a)의 출력이 공급될 수 있다. 또한, 제2 로직 회로(202b)는 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)에 공급할 표시 데이터를 제5 내지 제8 디코더들(325, 326, 327, 328)에 공급하며, 제5 채널(Sm)의 제2 표시 영역(162) 구동을 위한 디지털 감마 값, 제6 채널(Sm+1) 및 제8 채널(Sm+3)의 제2 표시 영역(162) 구동을 위한 디지털 감마 값, 제7 채널(Sm+2)의 제2 표시 영역(162) 구동을 위한 디지털 감마 값을 각각 제5 내지 제8 디코더들(325, 326, 327, 328)에 공급할 수 있다. 또한, 상기 제2 로직 회로(202b)는 제5 채널(Sm)의 제1 표시 영역(161) 구동을 위한 디지털 감마 값, 제6 채널(Sm+1) 및 제8 채널(Sm+3)의 제1 표시 영역(161) 구동을 위한 디지털 감마 값, 제7 채널(Sm+2)의 제1 표시 영역(161) 구동을 위한 디지털 감마 값을 각각 제5 내지 제8 디코더들(325, 326, 327, 328)에 공급할 수 있다. 여기서, 제2 표시 영역(162)의 각 채널에 공급되는 디지털 감마 값과, 제1 표시 영역(161)의 각 채널에 공급되는 디지털 감마 값은 동일 컨텐츠에 대해서 다른 값으로 설정될 수 있다. 예컨대, 제2 표시 영역(162)의 각 채널에 공급되는 디지털 감마 값이, 제1 표시 영역(161)의 각 채널에 공급되는 디지털 감마 값에 비하여 상대적으로 동일 컨텐츠에 대해 더 밝게 표시하도록 설정된 값을 포함할 수 있다.
한편, 상술한 설명에서는 제1 표시 영역(161)만 배치된 디스플레이 패널 구동을 위한 제1 로직 회로(202a)와, 제1 표시 영역(161) 및 제2 표시 영역(162)이 배치된 디스플레이 패널 구동을 위한 제2 로직 회로(202b)가 각각 분리된 형태를 예로 하여 설명하였으나, 본 발명이 이에 한정되는 것은 아니다. 예컨대, 로직 회로는 물리적으로 하나의 구성으로 마련되고, 각 디스플레이 패널(160)의 영역별로 요구되는 신호들을 생성하여 공급할 수도 있다. 제2 표시 영역(162) 구동과 관련한 디지털 감마 값과 제1 표시 영역(161) 구동과 관련한 디지털 감마 값은 동일 소스 채널들이라 하더라도 다를 수 있다.
다양한 실시 예에 따르면, 추가적으로 또는 대체적으로, 제1 내지 제3 추가 감마 생성부들(209a, 209c, 209b)의 출력단과 제5 내지 제8 디코더들(325, 326, 327, 328) 사이에는 스위치들이 배치될 수 있다. 또한, 일반 감마 생성부(208)의 출력단과 제5 내지 제8 디코더들(325, 326, 327, 328) 사이에도 스위치들이 배치될 수 있다. 상기 감마 생성부들과 디코더들 사이에 배치된 스위치들은 제1 표시 영역(161) 구동 및 제2 표시 영역(162) 구동과 관련하여 구분되게 동작할 수 있다. 예컨대, 제2 표시 영역(162) 구동과 관련하여, 타이밍 컨트롤러 제어에 따라 일반 감마 생성부(208)의 출력단과 제5 내지 제8 디코더들(325, 326, 327, 328) 사이에 배치된 스위치들은 턴-오프 상태를 가지며, 추가 감마 생성부(209)의 출력단과 제5 내지 제8 디코더들(325, 326, 327, 328) 사이에 배치된 스위치들은 턴-온 상태를 가질 수 있다. 제1 표시 영역(161) 구동과 관련하여, 타이밍 컨트롤러 제어에 따라 일반 감마 생성부(208)의 출력단과 제5 내지 제8 디코더들(325, 326, 327, 328) 사이에 배치된 스위치들은 턴-온 상태를 가지며, 추가 감마 생성부(209)의 출력단과 제5 내지 제8 디코더들(325, 326, 327, 328) 사이에 배치된 스위치들은 턴-오프 상태를 가질 수 있다.
도 6은 한 실시 예에 따른 디스플레이 패널 및 디스플레이 구동 회로의 일부 구성의 한 예를 나타낸 도면이다.
도 6을 참조하면, 한 실시 예에 따른 전자 장치(100)의 일부 구성은 제1 표시 영역(161) 및 제2 표시 영역(162), 소스 드라이버(206), 감마 생성부(208_1), 제1 로직 회로(202a) 및 제2 로직 회로(202b)를 포함할 수 있다. 상술한 구성에서, 제1 표시 영역(161), 제2 표시 영역(162), 소스 드라이버(206), 제1 로직 회로(202a), 제2 로직 회로(202b)는 도 4에서 설명한 각 구성들과 실질적으로 동일한 구성일 수 있다. 상기 소스 드라이버(206)는 제1 표시 영역(161) 및 제1 로직 회로(202a) 사이에 배치되는 제1 소스 드라이버(206a) 및 제2 표시 영역(162)과 제1 표시 영역(161) 및 제2 로직 회로(202b) 사이에 배치되는 제2 소스 드라이버(206b)를 포함할 수 있다. 한편, 상기 제1 소스 드라이버(206a) 및 제2 소스 드라이버(206b)는 영역별로 구분한 것으로, 하나의 소스 드라이버에 통합되어 구현될 수 있다.
상기 전자 장치(100)의 디스플레이 패널(160)은 예컨대, 제1 픽셀 배치 밀도를 가지는 제1 표시 영역(161)과, 제2 픽셀 배치 밀도를 가지는 제2 표시 영역(162)을 포함할 수 있다. 예컨대, 제1 표시 영역(161)에는 소스 라인들(Sn, Sn+1, Sn+2, Sn+3)이 배치되고, 제2 표시 영역(162) 및 제1 표시 영역(161)이 상하로 배치된 영역(디스플레이 패널(160)의 y축을 기준으로 상기 제1 표시 영역(161)은 제2 표시 영역(162) 하부에 배치되며, 상기 제2 표시 영역(162)은 상기 제1 표시 영역(161)보다 상부에 배치될 수 있으며, 제1 표시 영역(161) 및 제2 표시 영역(162)은 동일 평면 상에 배치됨)은 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)이 배치될 수 있다.
상기 감마 생성부(208_1)는 제1 감마 생성부(208a), 제2 감마 생성부(208c) 및 추가 감마 생성부(208E)를 포함할 수 있다.
제1 감마 생성부(208a) 및 제2 감마 생성부(208c)는 제1 표시 영역(161)에 배치된 소스 라인들(Sn, Sn+1, Sn+2, Sn+3) 및 제2 표시 영역(162)과 제1 표시 영역(161)에 배치된 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)에 각각 아날로그 감마 전압을 공급할 수 있다. 예를 들어, 제1 감마 생성부(208a)는 제1 표시 영역(161)에 배치된 Red 서브 픽셀과 Blue 서브 픽셀에 공급할 아날로그 감마 전압을 생성하고, 생성된 아날로그 감마 전압을 Red 서브 픽셀 및 Blue 서브 픽셀과 연결되는 디코더들(예: 제1 디코더(321) 및 제3 디코더(323))에 각각 공급될 수 있다. 제2 감마 생성부(208c)는 제1 표시 영역(161)에 배치된 제1 Green 서브 픽셀과 제2 Green 서브 픽셀에 공급할 아날로그 감마 전압을 생성하고, 생성된 아날로그 감마 전압을 제1 Green 서브 픽셀 및 제2 Green 서브 픽셀에 연결된 디코더들(예: 제2 디코더(322) 및 제4 디코더(324))에 각각 공급될 수 있다. 상기 제1 감마 생성부(208a)의 아날로그 감마 전압 공급과 관련하여, 스위치를 포함할 수 있다. 예컨대, 제1 감마 생성부(208a)의 출력단과 제3 디코더(323) 사이에 스위치가 배치될 수 있다.
상기 추가 감마 생성부(208E)는 제2 표시 영역(162)과 제1 표시 영역(161)에 배치된 소스 라인들(Sm, Sm+1, Sm+2, Sm+3)에 각각 아날로그 감마 전압을 공급할 수 있다. 예를 들어, 추가 감마 생성부(208E)는 제2 표시 영역(162)에 배치된 서브 픽셀들에 연결된 디코더들(예: 제5 내지 제8 디코더들(325, 326, 327, 328)) 각각에 공급할 공통 아날로그 감마 전압을 생성하고, 생성된 공통 아날로그 감마 전압을 제5 내지 제8 디코더들(325, 326, 327, 328)에 공급할 수 있다.
상기 감마 생성부(208_1)의 감마 전압 공급 제어와 관련하여, 소스 드라이버(206)는 복수의 스위치들을 포함할 수 있다. 예를 들어, 소스 드라이버(206)는 제1 감마 생성부(208a)의 출력단과 제5 디코더(325) 사이에 배치되는 스위치, 제1 감마 생성부(208a)의 출력단과 제7 디코더(327) 사이에 배치되는 스위치, 제2 감마 생성부(208c)의 출력단과 제6 디코더(326) 사이에 배치되는 스위치, 제2 감마 생성부(208c)의 출력단과 제8 디코더(328) 사이에 배치되는 스위치를 더 포함할 수 있다. 또한, 상기 소스 드라이버(206)는 추가 감마 생성부(208E)의 출력단에 배치되는 스위치를 더 포함할 수 있다. 상기 스위치들은 타이밍 컨트롤러의 제어에 따라 턴-온 또는 턴-오프될 수 있다. 예컨대, 제2 표시 영역(162)에 아날로그 감마 전압이 공급되는 타이밍에 제1 감마 생성부(208a)의 출력단 및 제2 감마 생성부(208c)의 출력단에 연결된 스위치들은 턴-오프 상태를 가지며, 추가 감마 생성부(208E)의 출력단에 배치되는 스위치는 턴-온 상태를 가질 수 있다. 한 실시 예에 따르면, 제1 표시 영역(161)에 아날로그 감마 전압이 공급되는 타이밍에 제1 감마 생성부(208a)의 출력단 및 제2 감마 생성부(208c)의 출력단에 연결된 스위치들은 턴-온 상태를 가지며, 추가 감마 생성부(208E)의 출력단에 배치되는 스위치는 턴-오프 상태를 가질 수 있다.
제5 내지 제8 디코더들(325, 326, 327, 328)은 로직 회로(202)(예: 제2 로직 회로(202b))의 출력과, 감마 생성부(208_1)의 출력을 입력으로 수신하고, 증폭기들 각각에 신호를 공급할 수 있다. 한 실시 예에 따르면, 제5 디코더(325) 및 제7 디코더(327)는 제1 감마 생성부(208a) 및 추가 감마 생성부(208E)의 아날로그 감마 전압과, 제2 로직 회로(202b)가 공급하는 표시 데이터 및 해당 서브 픽셀 구동을 위한 디지털 감마 값 수신할 수 있다. 제6 디코더(326) 및 제8 디코더(328)는 제2 감마 생성부(208c) 및 추가 감마 생성부(208E)의 아날로그 감마 전압과, 제2 로직 회로(202b)가 공급하는 표시 데이터 및 해당 서브 픽셀 구동을 위한 디지털 감마 값 수신할 수 있다.
도 7은 한 실시 예에 따른 디스플레이 구동 회로의 일부 구성의 한 예를 나타낸 도면이다.
도 7을 참조하면, 한 실시 예에 따른 디스플레이 구동 회로(200)의 일부 구성은 일반 감마 생성부(208), 추가 감마 생성부(209), 디코더(320), 로직 회로(202) 및 증폭기(310)를 포함할 수 있다.
상기 증폭기(310)는 소스 드라이버에 배치된 적어도 하나의 증폭기를 포함할 수 있다. 상기 증폭기(310)의 출력은 패드(pad)를 거쳐 디스플레이 패널(160)에 공급될 수 있다. 상기 증폭기(310)는 디코더(320)의 출력을 수신하고, 수신된 출력을 지정된 비율로 증폭한 후, 디스플레이 패널(160)에 공급할 수 있다.
상기 로직 회로(202)는 상기 디코더(320)에 표시 데이터 및 디지털 감마 값을 공급함과 아울러, 상기 디코더(320)의 출력을 제어하는 제어 신호를 공급할 수 있다. 한 실시 예에 따르면, 로직 회로(202)는 디코더(320)에 8비트 이상의 제어 신호를 공급할 수 있다.
상기 디코더(320)는 로직 회로(202)의 출력 및 일반 감마 생성부(208)의 출력 또는 추가 감마 생성부(209)의 출력을 수신하고, 수신된 출력에 기반하여 지정된 신호 값을 증폭기(310)에 출력할 수 있다. 한 실시 예에 따르면, 상기 디코더(320)는 예컨대, 일반 감마 생성부(208)의 출력(예: V0, V1, V2, …, V255)을 입력으로 수신할 수 있다. 또한, 상기 디코더(320)는 추가 감마 생성부(209)의 출력(예: Vm, …, Vm+1)을 입력으로 수신할 수 있다. 상기 디코더(320)는 소스 드라이버에 배치되어 서브 픽셀별로 연결된 디코더들 중 어느 하나일 수 있다.
상기 일반 감마 생성부(208)는 지정된 계조 값에 해당하는 아날로그 감마 전압을 생성하고, 생성된 아날로그 감마 전압을 디코더(320)에 공급할 수 있다. 예컨대, 디스플레이 패널(160)이 256개의 계조 값을 적용하도록 설정된 경우, 일반 감마 생성부(208)는 256개의 계조 값에 해당하는 아날로그 감마 전압을 디코더(320)에 공급하기 위하여, 256개의 신호 라인들을 포함할 수 있다.
상기 추가 감마 생성부(209)는 디스플레이 패널 중 제2 표시 영역(162)에 배치된 서브 픽셀들의 아날로그 감마 전압 공급을 생성하고, 생성된 아날로그 감마 전압을 디코더(320)에 공급할 수 있다. 상기 추가 감마 생성부(209)가 생성하는 아날로그 감마 전압의 계조 값 개수는 설정에 따라 다를 수 있다. 예컨대, 상기 추가 감마 생성부(209)는 일반 감마 생성부(208)와 동일하게 256개의 아날로그 감마 전압 중 어느 하나의 아날로그 감마 전압을 생성할 수 있다. 여기서, 추가 감마 생성부(209)가 생성한 아날로그 감마 값의 크기는 일반 감마 생성부(208)가 생성한 아날로그 감마 값과 다를 수 있다. 예를 들어, 추가 감마 생성부(209)가 생성한 아날로그 감마 값의 크기가 일반 감마 생성부(208)가 생성한 아날로그 감마 값보다 클(예: 2배 이상) 수 있다. 다양한 실시 예에 따르면, 추가 감마 생성부(209)가 생성하는 계조 값의 개수는 256개보다 작은 개수 예컨대, 128개일 수 있다. 상기 128개의 계조 값은 예컨대, 상대적으로 고계조의 계조 값들을 포함할 수 있다. 이에 따라, 추가 감마 생성부(209)는 프로세서(140) 제어에 따라 제2 표시 영역(162)에 지정된 크기 이상의 계조 값 표현(예: 128계조 이상의 아날로그 감마 전압)이 필요한 경우, 아날로그 감마 전압을 생성하여 디코더(320)에 공급할 수 있다. 한 실시 예에 따르면, 제2 표시 영역(162)에 지정된 크기 미만의 계조 값 표현(예: 127계조 이하의 아날로그 감마 전압)이 필요한 경우, 프로세서(140) 제어에 따라, 일반 감마 생성부(208)가 신호를 아날로그 감마 전압을 생성하여 디코더(320)에 공급할 수 있다.
도 8은 한 실시 예에 따른 디스플레이 구동 회로의 일부 구성의 다른 예를 나타낸 도면이다.
도 8을 참조하면, 한 실시 예에 따른 디스플레이 구동 회로(200)의 일부 구성은 일반 감마 생성부(208), 추가 감마 생성부(209), 디코더(320), 로직 회로(202) 및 증폭기(310)를 포함할 수 있다.
상기 증폭기(310)는 소스 드라이버에 배치된 서브 픽셀별 적어도 하나의 증폭기를 포함할 수 있다. 상기 증폭기(310)의 출력은 패드(pad)를 거쳐 디스플레이 패널(160)에 공급될 수 있다. 상기 증폭기(310)는 디코더(320)의 출력을 수신하고, 수신된 출력을 지정된 비율로 증폭한 후, 디스플레이 패널(160)에 공급할 수 있다.
상기 로직 회로(202)는 상기 디코더(320)에 표시 데이터 및 디지털 감마 값을 공급함과 아울러, 상기 디코더(320)의 출력을 제어하는 제어 신호를 공급할 수 있다. 한 실시 예에 따르면, 로직 회로(202)는 디코더(320)에 8비트의 제어 신호를 공급할 수 있다. 상기 로직 회로(202)는 제2 표시 영역(162)에 신호가 공급되는 타이밍에는 추가 감마 생성부(209)에서 생성한 신호가 공급되도록 제어하고, 제1 표시 영역(161)에 신호가 공급되는 타이밍에는 일반 감마 생성부(208)에서 생성한 신호가 공급되도록 제어할 수 있다.
상기 디코더(320)는 로직 회로(202)의 출력 및 일반 감마 생성부(208)의 출력 또는 추가 감마 생성부(209)의 출력을 수신하고, 수신된 출력에 기반하여 지정된 신호 값을 증폭기(310)에 출력할 수 있다. 한 실시 예에 따르면, 상기 디코더(320)는 예컨대, 일반 감마 생성부(208)의 출력(예: V0, V1, V2, …, Vn, Vn+1, Vn_2, …, V255)을 입력으로 수신할 수 있다. 또한, 상기 디코더(320)는 추가 감마 생성부(209)의 출력(예: Vn`, Vn+1`, Vn+2`, …, V255)을 입력으로 수신할 수 있다. 상기 디코더(320)는 소스 드라이버에 배치되어 서브 픽셀별로 연결된 디코더들 중 어느 하나일 수 있다. 상기 디코더(320)의 일반 감마 생성부(208)로부터의 입력 중 일부는 상기 추가 감마 생성부(209)로부터의 입력과 중첩되고, 일반 감마 생성부(208) 및 추가 감마 생성부(209) 중 어느 하나의 신호가 디코더(320)의 입력으로 공급될 수 있다. 이와 관련하여, 일반 감마 생성부(208)의 출력 중 일부는 추가 감마 생성부(209)의 출력과 Mux(또는 스위치)로 연결될 수 있다. 상기 Mux(Mn, Mn+1, Mn+2, …, M255)는 추가 감마 생성부(209)의 출력 개수에 대응하는 개수를 가질 수 있다.
상기 일반 감마 생성부(208)는 지정된 계조 값에 해당하는 아날로그 감마 전압을 생성하고, 생성된 아날로그 감마 전압을 디코더(320)에 공급할 수 있다. 예컨대, 디스플레이 패널(160)이 256개의 계조 값을 적용하도록 설정된 경우, 일반 감마 생성부(208)는 256개의 계조 값에 해당하는 아날로그 감마 전압을 디코더(320)에 공급하기 위하여, 256개의 신호 라인들을 포함할 수 있다.
상기 추가 감마 생성부(209)는 디스플레이 패널 중 제2 표시 영역(162)에 배치된 서브 픽셀들의 아날로그 감마 전압 공급을 생성하고, 생성된 아날로그 감마 전압을 디코더(320)에 공급할 수 있다. 이때, 상기 추가 감마 생성부(209)의 출력은 일반 감마 생성부(208)의 일부 출력과 중첩되고, Mux(Mn, Mn+1, Mn+2, ..., M255)를 통해 어느 하나의 출력이 디코더(320)에 공급될 수 있다. 상기 추가 감마 생성부(209)가 생성한 계조의 수는 설정 값에 따라 달라질 수 있다. 예컨대, 추가 감마 생성부(209)는 상대적으로 고 계조의 계조 값들에 해당하는 아날로그 감마 값들(예: 128계조 이상) 중 어느 하나를 생성하여 디코더(320)에 공급할 수 있다. 동일한 계조로 표시되더라도, 추가 감마 생성부(209)가 생성한 아날로그 감마 값의 크기는 일반 감마 생성부(208)가 생성한 아날로그 감마 값과 다를 수 있다.
도 9는 한 실시 예에 다른 소스 드라이버의 출력의 한 예를 나타낸 도면이다.
도 9를 참조하면, 소스 드라이버(206)는 하나의 수직 동기 신호 동안 복수의 수평 동기 신호에 따라 신호를 디스플레이 패널(160)에 공급할 수 있다. 소스 드라이버(206)의 R, G, B 감마 셋은 일정 개수의 수평 동기 신호 동안 턴-온 상태를 유지할 수 있다. 제1 표시 영역(161)에는 Rn Source Output, Gn Source Output, Bn Source Output에 해당하는 소스 신호가 공급될 수 있다. 상기 제1 표시 영역(161)에 공급되는 소스 신호의 출력 진폭은 예컨대, 제1 크기(901)를 가질 수 있다. 제2 표시 영역(162)에는 Rn` Source Output, Gn` Source Output, Bn` Source Output에 해당하는 소스 신호가 공급될 수 있다. 상기 제2 표시 영역(162)에 공급되는 소스 신호의 출력 진폭은 예컨대, 상기 제1 크기(901)보다 큰 제2 크기(902)를 가질 수 있다. 상기 제1 크기(901)와 제2 크기(902)의 차이는 상기 제2 표시 영역(162)에 배치되는 픽셀 배치 밀도에 따라 달라질 수 있다. 또는, 상기 제1 크기(901) 및 제2 크기(902)의 차이는 표시되는 컨텐츠의 밝기에 따라 달라질 수 있다. 또는, 제1 크기(901) 및 제2 크기(902)의 차이는 외부 조도에 따라 다를 수 있다. 예컨대, 상대적으로 어두운 컨텐츠 또는 저계조의 컨텐츠를 표시할 경우에 비하여 상대적으로 밝은 컨텐츠 또는 고계조의 컨텐츠를 표시할 경우의 제1 크기(901) 및 제2 크기(902)의 차이가 더 클 수 있다.
도 10은 한 실시 예에 따른 제2 표시 영역의 다양한 형태를 포함하는 디스플레이 패널의 예를 나타낸 도면이다.
도 10을 참조하면, 한 실시 예에 따른 디스플레이 패널(160)은 1001 상태에서와 같이, 제1 표시 영역(161) 및 상단 중앙에 일정 크기를 포함하는 제2 표시 영역(162_1)을 포함할 수 있다. 상기 제2 표시 영역(162_1)은 예컨대, 도시된 도면을 기준으로 수평 방향(예: x축 방향)으로 제1 폭(T1)을 포함하며, 수직 방향(예: y축 방향)으로 일정 길이를 가질 수 있다. 제2 표시 영역(162_1)의 적어도 일부는 디스플레이 패널(160)의 상측 가장자리 일부를 포함할 수 있다. 상기 제2 표시 영역(162_1)의 하부(예: z축 방향)에는 예컨대, 전자 장치(100)의 적어도 하나의 센서(예: 카메라 센서, 지문 센서, 근조도 센서, 홍채 센서 중 적어도 하나)가 배치될 수 있다. 상기 제2 표시 영역(162_1)은 디스플레이 패널(160)의 가장자리 부분에 인접된 부분(1001)을 제외하고 다른 부분은 라운딩될 수 있다. 상기 제2 표시 영역(162_1)은 디스플레이 패널(160)의 가장자리 인접 부분(1001)을 제외하고 나머지 영역이 제1 표시 영역(161)에 의해 감싸지도록 배치될 수 있다.
한 실시 예에 따른 디스플레이 패널(160)은 1002 상태에서와 같이, 제1 표시 영역(161) 및 상단 중앙에 일정 크기를 포함하는 제2 표시 영역(162_2)을 포함할 수 있다. 상기 제2 표시 영역(162_2)의 상단 일부는 디스플레이 패널(160)의 상측 가장자리 일부를 포함할 수 있다. 상기 제2 표시 영역(162_2)의 상단 가장자리 일부 영역을 포함하고, 전체적으로 사각형의 형상으로 형성될 수 있다.
한 실시 예에 따른 디스플레이 패널(160)은 1003 상태에서와 같이, 제1 표시 영역(161) 및 상단 중앙에 일정 크기를 포함하는 제2 표시 영역(162_3)을 포함할 수 있다. 상기 제2 표시 영역(162_3)의 상단 일부는 디스플레이 패널(160)의 상측 가장자리 일부를 포함할 수 있다. 상기 제2 표시 영역(162_3)의 상단 가장자리 일부 영역은 제2 폭(T2)으로 형성될 수 있다. 제2 표시 영역(162_3)은 전체적으로 사각형의 형상으로 형성될 수 있으며, 라운딩될 수 있다.
한 실시 예에 따른 디스플레이 패널(160)은 1004 상태에서와 같이, 제1 표시 영역(161) 및 상단 중앙에 일정 크기를 포함하는 제21 표시 영역(162_4a) 및 제22 표시 영역(162_4b)을 포함할 수 있다. 상기 제21 표시 영역(162_4a) 및 제22 표시 영역(162_4b)은 각각 일정 크기의 원형 형태를 가질 수 있다. 상기 제21 표시 영역(162_4a) 및 상기 제22 표시 영역은 제1 표시 영역(161)에 의해 둘러싸이도록 배치될 수 있다. 제21 표시 영역(162_4a) 및 상기 제22 표시 영역(162_4b)은 일정 간격으로 배치될 수 있다. 상기 제21 표시 영역(162_4a) 및 상기 제22 표시 영역(162_4b) 각각의 하부(z축 방향)에는 센서들이 각각 배치될 수 있다.
한 실시 예에 따른 디스플레이 패널(160)은 1005 상태에서와 같이, 제1 표시 영역(161) 및 상단 우측에 일정 크기를 포함하는 제2 표시 영역(162_5)을 포함할 수 있다. 상기 제2 표시 영역(162_5)은 x축이 y축보다 더 긴 일정 크기의 타원 형상 또는 모서리가 라운딩된 사각형 형상으로 마련될 수 있다. 제2 표시 영역(162_5) 하부(z축 방향)에는 복수개의 센서가 배치될 수 있다. 예컨대, 제2 표시 영역(162_5) 하부에 지문 센서 및 카메라가 각각 배치될 수 있다. 또는, 제2 표시 영역(162_5) 하부에 홍채 센서 및 RGB 카메라가 각각 배치될 수 있다.
도 11은 한 실시 예에 따른 디스플레이 구동 회로에서의 추가 감마 구동부가 좌측에 배치되는 예를 나타낸 도면이다.
도 11을 참조하면, 디스플레이 구동 회로(200)는 앞서 언급한 바와 같이, 로직 회로(202), 소스 드라이버(206), 게이트 드라이버(207), 그래픽 메모리(203)를 포함하며, 도시된 도면에서는 설명의 편의를 위하여, 일반 감마 생성부(208) 및 추가 감마 생성부(209)를 포함하는 일부 구성만을 도시한 것이다. 디스플레이 패널(160)은 예컨대, 상대적으로 더 적은 픽셀 배치 밀도를 가지는 제2 표시 영역(162)과 상대적으로 더 많은 픽셀 배치 밀도를 가지는 제1 표시 영역(161)이 동일한 소스 라인을 공유하는 영역과, 제1 표시 영역(161)만을 포함하는 영역을 포함할 수 있다. 도시된 도면에서는, 디스플레이 패널(160)의 좌측 영역에 제2 표시 영역(162)과 제1 표시 영역(161)이 배치된 형상을 나타낸 것이다.
디스플레이 구동 회로(200)는 아날로그 감마 전압의 공급 루트를 최적화하기 위하여, 추가 감마 생성부(209)가 좌측에 치우쳐 배치될 수 있다. 추가 감마 생성부(209)가 생성한 아날로그 감마 전압은 제2 표시 영역(162)에 신호가 공급되는 타이밍에 제2 표시 영역(162)과 관련한 소스 드라이버의 디코더들에게 공급될 수 있다. 일반 감마 생성부(208)는 예컨대, 디스플레이 구동 회로(200)의 중심부에 배치되어, 좌측에서부터 우측까지 고르게 배치된 제1 표시 영역(161)과 관련한 디코더들에 아날로그 감마 전압을 생성하여 공급할 수 있다. 상기 제2 표시 영역(162)의 하부(예: 디스플레이 패널(160)로부터 광이 조사되는 방향과 반대된 방향)에는 적어도 하나의 센서가 배치될 수 있다. 디스플레이 패널(160)의 제1 표시 영역(161)은 디스플레이 패널(160) 전체에 고르게 배치되며, 제2 표시 영역(162)은 제1 표시 영역(161) 내에 적어도 일부가 배치되어, 제2 표시 영역(162)의 적어도 일부는 제1 표시 영역(161)에 의해 감싸지도록 배치될 수 있다.
도 12는 한 실시 예에 따른 디스플레이 구동 회로에서의 추가 감마 구동부가 중앙에 배치되는 예를 나타낸 도면이다.
도 12를 참조하면, 디스플레이 구동 회로(200)는 앞서 언급한 바와 같이, 로직 회로(202), 소스 드라이버(206), 게이트 드라이버(207), 그래픽 메모리(203)를 포함하며, 도시된 도면에서는 설명의 편의를 위하여, 일반 감마 생성부(208) 및 추가 감마 생성부(209)를 포함하는 일부 구성만을 도시한 것이다. 디스플레이 패널(160)은 예컨대, 상대적으로 더 적은 픽셀 배치 밀도를 가지는 제2 표시 영역(162)과 상대적으로 더 많은 픽셀 배치 밀도를 가지는 제1 표시 영역(161)이 동일한 소스 라인을 공유하는 영역과, 제1 표시 영역(161)만을 포함하는 영역을 포함할 수 있다. 도시된 도면에서는, 디스플레이 패널(160)의 중앙 영역에 제2 표시 영역(162)과 제1 표시 영역(161)이 배치된 형상을 나타낸 것이다.
디스플레이 구동 회로(200)는 아날로그 감마 전압의 공급 루트를 최적화하기 위하여, 디스플레이 패널(160)의 중앙에 배치된 제2 표시 영역(162)에 아날로그 감마 전압을 공급하도록 추가 감마 생성부(209)가 중앙에 배치될 수 있다. 추가 감마 생성부(209)가 생성한 아날로그 감마 전압은 제2 표시 영역(162)에 신호가 공급되는 타이밍에 제2 표시 영역(162)과 관련한 소스 드라이버의 디코더들에게 공급될 수 있다. 일반 감마 생성부(208)는 예컨대, 디스플레이 구동 회로(200)의 중앙에 배치되어, 좌측에서부터 우측까지 고르게 배치된 제1 표시 영역(161)과 관련한 디코더들에 아날로그 감마 전압을 생성하여 공급할 수 있다. 이에 따라, 일반 감마 생성부(208) 및 추가 감마 생성부(209)가 중앙에 나란히 배치될 수 있다. 상기 제2 표시 영역(162)의 하부(예: 디스플레이 패널(160)로부터 광이 조사되는 방향과 반대된 방향)에는 예컨대, 카메라가 배치될 수 있으며, 상기 제2 표시 영역(162)은 디스플레이 패널(160)의 상단에 치우쳐 배치될 수 있다.
도 13은 한 실시 예에 따른 디스플레이 구동 회로에서의 추가 감마 구동부가 우측에 배치되는 예를 나타낸 도면이다.
도 13을 참조하면, 디스플레이 구동 회로(200)는 앞서 언급한 바와 같이, 로직 회로(202), 소스 드라이버(206), 게이트 드라이버(207), 그래픽 메모리(203)를 포함하며, 도시된 도면에서는 설명의 편의를 위하여, 일반 감마 생성부(208) 및 추가 감마 생성부(209)를 포함하는 일부 구성만을 도시한 것이다. 디스플레이 패널(160)은 제1 픽셀 배치 밀도를 가지는 제1 표시 영역(161) 및 상기 제1 픽셀 배치 밀도보다 낮은 제2 픽셀 배치 밀도를 가지는 제2 표시 영역(162)을 포함할 수 있다. 소스 신호를 공급하는 소스 라인들 중 일부는 제1 표시 영역(161)에만 배치되고, 나머지 일부는 제1 표시 영역(161) 및 제2 표시 영역(162)에 배치될 수 있다. 도시된 도면에서는, 디스플레이 패널(160)의 우측 영역에 제2 표시 영역(162)과 제1 표시 영역(161)이 배치된 형상을 나타낸 것이다.
디스플레이 구동 회로(200)는 아날로그 감마 전압의 공급 루트를 최적화하기 위하여, 디스플레이 패널(160)의 우측에 배치된 제2 표시 영역(162)에 아날로그 감마 전압을 공급하도록 추가 감마 생성부(209)가 우측에 배치될 수 있다. 추가 감마 생성부(209)가 생성한 아날로그 감마 전압은 제2 표시 영역(162)에 신호가 공급되는 타이밍에 제2 표시 영역(162)과 관련한 소스 드라이버의 디코더들에게 공급될 수 있다. 일반 감마 생성부(208)는 예컨대, 디스플레이 구동 회로(200)의 중앙에 배치되어, 좌측에서부터 우측까지 고르게 배치된 제1 표시 영역(161)과 관련한 디코더들에 아날로그 감마 전압을 생성하여 공급할 수 있다. 상기 제2 표시 영역(162)의 하부(예: 디스플레이 패널(160)로부터 광이 조사되는 방향과 반대된 방향)에는 예컨대, 홍채 센서 또는 RGB 카메라가 배치될 수 있으며, 상기 제2 표시 영역(162)은 디스플레이 패널(160)의 우측 상단에 치우쳐 배치될 수 있다.
도 14는 한 실시 예에 따른 디스플레이 구동 회로에서의 추가 감마 구동부가 다양한 위치에 배치된 예를 나타낸 도면이다.
도 14를 참조하면, 디스플레이 구동 회로(200)는 앞서 언급한 바와 같이, 로직 회로(202), 소스 드라이버(206), 게이트 드라이버(207), 그래픽 메모리(203)를 포함하며, 도시된 도면에서는 설명의 편의를 위하여, 일반 감마 생성부(208) 및 추가 감마 생성부(209)를 포함하는 일부 구성만을 도시한 것이다. 디스플레이 패널(160)은 제1 픽셀 배치 밀도를 가지는 제1 표시 영역(161) 및 상기 제1 픽셀 배치 밀도보다 낮은 제2 픽셀 배치 밀도를 가지는 제21 내지 제23 표시 영역들(162a, 162b, 162c)을 포함할 수 있다. 상기 제21 내지 제23 표시 영역들(162a, 162b, 162c)의 픽셀 배치 밀도는 다르게 형성될 수도 있다. 예컨대, RGB 카메라가 하부에 배치되는 표시 영역의 픽셀 배치 밀도가 상대적으로 가장 낮고, 조도 센서 또는 근접 센서가 하부에 배치되는 표시 영역의 픽셀 배치 밀도가 상대적으로 가장 높게 형성될 수 있다. 도시된 도면에서는, 디스플레이 패널(160)의 좌측 영역에 제21 표시 영역(162a)이 배치되고, 중앙 영역에 제22 표시 영역(162b)이 배치되고, 우측 영역에 제23 표시 영역(162c)이 배치된 형상을 나타낸 것이다. 각각의 제21 내지 제23 표시 영역들(162a, 162b, 162c)의 인접 영역에 제1 표시 영역(161)이 배치됨에 따라, 제21 내지 제23 표시 영역들(162a, 162b, 162c)에 소스 신호를 공급하는 소스 라인들은 제1 표시 영역(161)을 거쳐 제21 내지 제23 표시 영역들(162a, 162b, 162c)에 소스 신호를 공급하도록 배치될 수 있다. 다양한 실시 예에 따르면, 제22 표시 영역(162b)은 디스플레이 패널(160)의 하부에 치우쳐 배치될 수 있다.
디스플레이 구동 회로(200)에서 추가 감마 생성부들(209_1, 209_2, 209_3)은 아날로그 감마 전압의 공급 루트를 최적화하기 위하여, 대응되는 제21 내지 제23 표시 영역들(162a, 162b, 162c)에 대응되는 위치의 디스플레이 구동 회로(200)에 배치될 수 있다. 예컨대, 제21 표시 영역(162a)에 대응하는 제1 추가 감마 생성부(209_1)는 디스플레이 구동 회로(200)에서 좌측으로 치우쳐 배치되고, 제22 표시 영역(162b)에 대응하는 제2 추가 감마 생성부(209_2)는 디스플레이 구동 회로(200)에서 중앙에 배치되고, 제23 표시 영역(162c)에 대응하는 제3 추가 감마 생성부(209_3)는 디스플레이 구동 회로(200)에서 우측에 치우쳐 배치될 수 있다. 상기 제1 내지 제3 추가 감마 생성부들(209_1, 209_2, 209_3)이 생성하는 아날로그 감마 전압은 운용하는 센서의 종류 또는 특성에 따라 서로 다른 값으로 설정될 수 있다. 예를 들어, 지문 센서가 하부에 배치되는 제22 표시 영역(162b)에서, 지문 센싱 시, 제1 표시 영역(161)에 표시되는 컨텐츠의 휘도보다 상대적으로 높은 휘도의 컨텐츠가 표시되도록 상대적으로 높은 아날로그 감마 전압이 공급되도록 설정될 수 있다. 다양한 실시 예에 따르면, 제21 표시 영역(162a) 및 제23 표시 영역(162c)의 픽셀 배치 밀도가 다르게 구성될 경우, 그에 대응하여 아날로그 감마 전압이 다르게 공급(예: 동일한 계조 값이라도 다른 크기의 전압이 공급)될 수 있다. 예컨대, 표시 영역의 밀도가 상대적으로 낮을수록 높은 크기의 아날로그 감마 전압이 공급될 수 있다. 다양한 실시 예에 따르면, 전자 장치는 제1 표시 영역(161), 상기 제21 표시 영역(162a) 내지 제23 표시 영역(162c)을 각각 구동하기 위한, 감마 보정 테이블들(예: 제21 표시 영역(162a) 구동을 위한 제1 감마 보정 테이블, 제22 표시 영역(162b) 구동을 위한 제2 감마 보정 테이블, 제23 표시 영역(162c) 구동을 위한 제3 감마 보정 테이블, 제1 표시 영역(161) 구동을 위한 감마 보정 테이블)을 포함할 수 있다. 다양한 실시 예에 따르면, 상기 제1 표시 영역(161)과 제21 표시 영역(162a) 사이, 상기 제1 표시 영역(161)과 제22 표시 영역(162b) 사이 또는 상기 제1 표시 영역(161)과 제23 표시 영역(162c) 사이의 픽셀 배치 밀도는 주변 픽셀 배치 밀도와 다를 수 있다. 예를 들어, 상기 제1 표시 영역(161)에서 제21 표시 영역(162a) 또는 제22 표시 영역(162b), 또는 제23 표시 영역(162c)로 갈수록 픽셀 밀도가 점진적으로 감소할 수 있다. 또는, 제21 표시 영역(162a), 제22 표시 영역(162b), 또는 제23 표시 영역(162c)에서 제1 표시 영역(161)으로 갈수록 픽셀 밀도가 점진적으로 감소할 수 있다. 이에 따라, 전자 장치는 제21 표시 영역(162a), 제22 표시 영역(162b) 및 제23 표시 영역(162c) 중 적어도 하나의 표시 영역의 경계에서 점진적으로 계조 값이 변경되는 그라데이션 효과를 제공할 수 있다. 이와 관련하여, 상기 디스플레이 구동 회로(200)는 제1 표시 영역(161)과 상기 제21 표시 영역(162a) 사이, 또는 제1 표시 영역(161)과 제22 표시 영역(162b) 사이, 또는 제1 표시 영역(161)과 제23 표시 영역(162c) 사이의 경계 영역들 중 적어도 하나의 경계 영역에서의 픽셀 배치 밀도에 대응하는 적어도 하나의 감마 보정 테이블을 해당 픽셀 배치 밀도에 대응하여 생성하여 운용할 수 있다. 또는, 전자 장치는 상기 경계 영역들(예; 제1 표시 영역(161)과 제21 표시 영역(162a) 사이, 제1 표시 영역(161)과 제22 표시 영역(162b) 사이 또는 제1 표시 영역(161)과 제23 표시 영역(162c) 사이)에서의 점진적인 화면 변화를 위한 적어도 하나의 감마 보정 테이블을 사전에 생성 또는 저장하고, 이를 기반으로 해당 경계 영역에서의 픽셀 구동을 처리할 수 있다. 상기 적어도 하나의 감마 보정 테이블은 예컨대, 상기 디스플레이 구동 회로(200) 내에 배치된 메모리에 저장되거나 또는 어플리케이션 프로세서가 접근 가능한 메모리에 배치될 수 있다. 다양한 실시 예에 따르면, 상기 전자 장치는 제1 표시 영역(161) 구동을 위한 제1 감마 값과 제21 표시 영역(162a) 구동을 위한 제2 감마 값(또는 제22 표시 영역(162b) 구동을 위한 제2 감마 값, 또는 제23 표시 영역(162c) 구동을 위한 제2 감마 값)의 중간 감마 값을 산출하고, 이를 기반으로 경계 영역에서의 픽셀 구동을 수행할 수도 있다. 다양한 실시 예에 따르면, 상기 전자 장치는 경계 영역에 점진적으로 색상이 변경되는 그라데이션 마스크를 소프트웨어적으로 생성하고, 이를 해당 경계 영역에 적용하여 그라데이션 효과를 제공할 수도 있다.
도 15는 한 실시 예에 따른 디스플레이 패널의 구동의 한 예를 나타낸 도면이다.
도 15를 참조하면, 디스플레이 패널(160)의 제2 표시 영역(162)은 앞서 설명한 바와 같이 팬 타일 타입의 서브 픽셀 배치를 가질 수 있다. 다양한 실시 예에 따르면, 디스플레이 패널(160)의 제2 표시 영역(162)은 도시된 바와 같이 스트라입 타입의 서브 픽셀 배치를 가질 수 있다. 제2 표시 영역(162)은 매트릭스 형태로 구분된 픽셀 배치 가능 영역들 중 일부 픽셀 배치 가능 영역에 픽셀들이 배치되고, 나머지 픽셀 배치 가능 영역에는 픽셀들이 배치되지 않을 수 있다. 예컨대, 제2 표시 영역(162)은 픽셀(또는 서브 픽셀들)이 빈 영역 없이 매트릭스 형태로 배치된 제1 표시 영역에 비하여 상대적으로 낮은 픽셀 배치 밀도를 가질 수 있다. 이에 따라, 상기 제2 표시 영역(162)의 하부(예: 디스플레이 패널(160)의 광이 조사되는 방향과 반대된 방향의 아래)에 센서가 배치되더라도, 지정된 크기 이상의 해상도의 이미지 획득이 가능할 수 있다. 상기 픽셀들은 예컨대, 1/4, 3/8, 1/2과 같이 배치될 수 있다. 이 경우, 디스플레이 패널(160)은 2 수평 동기 구간(Horizontal 시간)마다 1회 소스 구동을 하여, OLED의 Scan on Time 유지를 보장하면서, 시분할 구동을 통해 온전한 컨텐츠 표시를 구현할 수 있다. 제2 표시 영역(162)(또는 카메라 등이 디스플레이 하부에 배치된 영역)의 구동과 관련하여, 시분할되는 소스 신호 및 시분할되는 감마 전압 구동(또는 생성 및 공급)을 통해 소스 드라이버(206)의 추가 감마 생성부(209)의 물리적 개수를 절반으로 줄일 수 있다. 예컨대, 도시된 바와 같이, 제1 표시 영역(161)은 각각 홀수 번째 게이트 라인과 짝수번째 게이트 라인이 번갈아 가면서 구동되는 RGBG 서브 픽셀들이 각 라인별로 구동될 수 있다. 제2 표시 영역(162)은 짝수 번째 게이트 라인 및 짝수 번째 소스 라인이 구동되는 동안 Red 및 Blue 서브 픽셀이 구동되고, 홀수 번째 게이트 라인 및 홀수 번째 소스 라인이 구동되는 동안 두 개의 Green 서브 픽셀이 구동될 수 있다. 이에 따라, 추가 감마 생성부(209)는 소스 라인 및 게이트 라인이 교번적으로 구동되도록 제어되는 동안 일부 서브 픽셀들의 구동 제어를 위한 아날로그 감마 전압을 공급함에 따라, 순차 구동에 비하여 절반 개수의 추가 감마 구동부를 이용하여 구동할 수 있다.
상술한 다양한 실시 예에 따르면, 한 실시 예에 따른 전자 장치는 제1 표시 영역 및 제2 표시 영역을 포함하는 디스플레이 패널, 상기 제1 표시 영역은 제1 밀도로 분포된 서브 픽셀들을 포함하고, 상기 제2 표시 영역은 상기 제1 밀도보다 낮은 제2 밀도로 분포된 서브 픽셀들을 포함함, 상기 디스플레이 패널 구동과 관련한 디스플레이 구동 회로를 포함하고, 상기 디스플레이 구동 회로는 상기 제1 표시 영역에 배치된 소스 라인들에 감마 신호를 공급하는 일반 감마 생성부, 상기 제2 표시 영역 및 상기 제1 표시 영역에 공통으로 배치된 소스 라인들에 감마 신호를 공급하는 추가 감마 생성부를 포함하고, 상기 추가 감마 생성부는 상기 제1 표시 영역에 공급되는 감마 신호에 비하여 상대적으로 높은 휘도 값을 내도록 설정된 감마 신호를 상기 제2 표시 영역에 공급하도록 설정될 수 있다.
다양한 실시 예에 따르면, 상기 디스플레이 패널 상부에서 상기 디스플레이 패널을 내려다 보았을 때, 상기 디스플레이 패널을 내려다보는 방향으로, 상기 제2 표시 영역의 아래에는 적어도 하나의 센서가 배치될 수 있다.
다양한 실시 예에 따르면, 상기 적어도 하나의 센서는 RGB 카메라를 포함할 수 있다.
다양한 실시 예에 따르면, 상기 적어도 하나의 센서는 지문 센서를 포함할 수 있다.
다양한 실시 예에 따르면, 상기 제1 표시 영역은 상기 제2 표시 영역의 적어도 일면을 둘러싸도록 배치될 수 있다.
다양한 실시 예에 따르면, 상기 추가 감마 생성부는 상기 제2 표시 영역의 각 서브픽셀들에 동일한 크기의 공통 감마 전압 신호를 공급하도록 설정될 수 있다.
다양한 실시 예에 따르면, 상기 추가 감마 생성부는 상기 제1 표시 영역의 Red 서브 픽셀에 비하여 상대적으로 높은 휘도를 표시하도록 설정된 Red 감마 신호를 생성하는 제1 추가 감마 생성부, 상기 제1 표시 영역의 Green 서브 픽셀에 비하여 상대적으로 높은 휘도를 표시하도록 설정된 Green 감마 신호를 생성하는 제2 추가 감마 생성부, 상기 제1 표시 영역의 Blue 서브 픽셀에 비하여 상대적으로 높은 휘도를 표시하도록 설정된 Blue 감마 신호를 생성하는 제3 추가 감마 생성부를 포함할 수 있다.
다양한 실시 예에 따르면, 상기 일반 감마 생성부는 상기 제1 표시 영역의 Red 서브 픽셀 및 Blue 서브 픽셀에 감마 신호를 공급하는 제1 감마 생성부, 상기 제1 표시 영역의 Green 서브 픽셀들에 감마 신호를 공급하는 제2 감마 생성부를 포함하고, 상기 추가 감마 생성부는 상기 일반 감마 생성부에 인접되게 배치되고, 상기 제2 표시 영역의 Red 서브 픽셀, Green 서브 픽셀, Blue 서브 픽셀들에 공통으로 감마 신호를 공급하도록 설정될 수 있다.
다양한 실시 예에 따르면, 상기 일반 감마 생성부는 상기 디스플레이 구동회로의 중앙에 배치되고, 상기 추가 감마 생성부는 상기 제2 표시 영역에 신호를 공급하는 신호 라인의 위치에 대응하는 디스플레이 구동 회로에서의 위치에 배치될 수 있다.
다양한 실시 예에 따르면, 상기 제2 표시 영역은 상기 디스플레이 패널의 좌측 가장자리, 중앙 및 우측 가장자리 중 적어도 한 곳에 배치되고, 상기 추가 감마 생성부는 상기 디스플레이 구동 회로의 좌측 가장자리, 중앙 및 우측 가장자리 중 적어도 한 곳에 배치될 수 있다.
다양한 실시 예에 따르면, 상기 디스플레이 구동 회로는 상기 제2 표시 영역의 홀수 번째 게이트 라인과 홀수 번째 소스 라인 및 짝수 번째 게이트 라인과 짝수 번째 게이트 라인을 각각 교번적으로 운용할 수 있다.
다양한 실시 예에 따르면, 상기 디스플레이 구동 회로는 상기 제1 표시 영역과 상기 제2 표시 영역에 신호를 공급하는 소스 라인들, 상기 소스 라인들에 연결된 증폭기들, 상기 증폭기들에 연결된 디코더들을 포함하고, 상기 디코더들은 상기 일반 감마 생성부 및 상기 추가 감마 생성부의 계조 값들을 입력으로 수신하고, 수신된 계조 값들 중 어느 하나를 상기 증폭기에 출력할 수 있다.
다양한 실시 예에 따르면, 상기 디스플레이 구동 회로는 상기 제1 표시 영역과 상기 제2 표시 영역에 신호를 공급하는 소스 라인들, 상기 소스 라인들에 연결된 증폭기들, 상기 증폭기들에 연결된 디코더들, 상기 일반 감마 생성부의 일부 출력과 상기 추가 감마 생성부의 출력을 먹싱하고 제어에 따라 상기 일반 감마 생성부의 감마 신호 또는 상기 추가 감마 생성부의 감마 신호를 상기 디코더들에 공급하는 복수의 먹스들을 더 포함할 수 있다.
다양한 실시 예에 따르면, 상기 제1 표시 영역의 소스 신호의 출력의 제1 크기와 상기 제2 표시 영역의 소스 신호 출력의 제2 크기는 서로 다를 수 있다.
다양한 실시 예에 따르면, 상기 제1 크기와 상기 제2 크기의 차이는 상기 제1 표시 영역의 서브 픽셀들의 밀도와 상기 제2 표시 영역의 서브 픽셀들의 밀도 차이에 대응될 수 있다.
다양한 실시 예에 따르면, 상기 디스플레이 구동 회로는 상기 제2 표시 영역의 소스 신호의 출력 크기가 상기 제1 표시 영역과 상기 제2 표시 영역에 출력되는 동일 컨텐츠의 색상과 휘도가 동일 또는 유사하게 보여지도록 제어할 수 있다.
상술한 다양한 실시 예에 따르면, 한 실시 예에 따른 표시 영역에 따른 감마 전압 운용 방법은 디스플레이 구동 회로가 프로세서로부터 표시 데이터를 수신하는 단계, 상기 디스플레이 구동 회로가 디스플레이 패널에서 제1 픽셀 배치 밀도로 배치된 제1 표시 영역에 제1 크기의 휘도를 표시하도록 설정된 제1 감마 신호를 공급하는 동안, 상기 제1 픽셀 배치 밀도보다 낮은 제2 픽셀 배치 밀도를 가지는 제2 표시 영역에 상기 제1 크기보다 큰 제2 크기의 휘도를 표시하도록 설정된 제2 감마 신호를 공급하는 단계를 포함할 수 있다.
다양한 실시 예에 따르면, 상기 제2 감마 신호를 공급하는 단계는 상기 제2 표시 영역에 배치된 Red 서브 픽셀, Green 서브 픽셀 및 Blue 서브 픽셀에 동일한 크기의 전압을 가지는 제2 감마 신호를 공통으로 공급하는 단계를 포함할 수 있다.
다양한 실시 예에 따르면, 상기 제2 감마 신호를 공급하는 단계는 상기 제2 표시 영역에 배치된 각 서브 픽셀별 제2 감마 신호를 생성하는 단계, 생성된 각 서브 픽셀별 제2 감마 신호를 해당 서브 픽셀에 연결된 소스 라인들에 공급하는 단계를 포함할 수 있다.
다양한 실시 예에 따르면, 상기 제2 감마 신호를 공급하는 단계는 상기 제2 표시 영역에 배치된 홀수 번째 게이트 라인들과 홀수 번째 소스 라인들 및 짝수 번째 게이트 라인들과 짝수 번째 소스 라인들에 교번적으로 상기 제2 감마 신호를 공급하는 단계를 포함할 수 있다.
도 16은, 다양한 실시예들에 따른, 네트워크 환경(1600) 내의 전자 장치(1601)의 블럭도이다.
도 16을 참조하면, 네트워크 환경(1600)에서 전자 장치(1601)는 제 1 네트워크(1698)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(1602)와 통신하거나, 또는 제 2 네트워크(1699)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(1604) 또는 서버(1608)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(1601)는 서버(1608)를 통하여 전자 장치(1604)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(1601)는 프로세서(1620), 메모리(1630), 입력 장치(1650), 음향 출력 장치(1655), 표시 장치(1660), 오디오 모듈(1670), 센서 모듈(1676), 인터페이스(1677), 햅틱 모듈(1679), 카메라 모듈(1680), 전력 관리 모듈(1688), 배터리(1689), 통신 모듈(1690), 가입자 식별 모듈(1696), 또는 안테나 모듈(1697)을 포함할 수 있다. 어떤 실시예에서는, 전자 장치(1601)에는, 이 구성요소들 중 적어도 하나(예: 표시 장치(1660) 또는 카메라 모듈(1680))가 생략되거나, 하나 이상의 다른 구성요소가 추가될 수 있다. 어떤 실시예에서는, 이 구성요소들 중 일부들은 하나의 통합된 회로로 구현될 수 있다. 예를 들면, 센서 모듈(1676)(예: 지문 센서, 홍채 센서, 또는 조도 센서)은 표시 장치(1660)(예: 디스플레이)에 임베디드된 채 구현될 수 있다
프로세서(1620)는, 예를 들면, 소프트웨어(예: 프로그램(1640))를 실행하여 프로세서(1620)에 연결된 전자 장치(1601)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(1620)는 다른 구성요소(예: 센서 모듈(1676) 또는 통신 모듈(1690))로부터 수신된 명령 또는 데이터를 휘발성 메모리(1632)에 로드하고, 휘발성 메모리(1632)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(1634)에 저장할 수 있다. 일실시예에 따르면, 프로세서(1620)는 메인 프로세서(1621)(예: 중앙 처리 장치 또는 어플리케이션 프로세서), 및 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(1623)(예: 그래픽 처리 장치, 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 추가적으로 또는 대체적으로, 보조 프로세서(1623)는 메인 프로세서(1621)보다 저전력을 사용하거나, 또는 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(1623)는 메인 프로세서(1621)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(1623)는, 예를 들면, 메인 프로세서(1621)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(1621)를 대신하여, 또는 메인 프로세서(1621)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(1621)와 함께, 전자 장치(1601)의 구성요소들 중 적어도 하나의 구성요소(예: 표시 장치(1660), 센서 모듈(1676), 또는 통신 모듈(1690))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일실시예에 따르면, 보조 프로세서(1623)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성 요소(예: 카메라 모듈(1680) 또는 통신 모듈(1690))의 일부로서 구현될 수 있다.
메모리(1630)는, 전자 장치(1601)의 적어도 하나의 구성요소(예: 프로세서(1620) 또는 센서모듈(1676))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(1640)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(1630)는, 휘발성 메모리(1632) 또는 비휘발성 메모리(1634)를 포함할 수 있다.
프로그램(1640)은 메모리(1630)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(1642), 미들 웨어(1644) 또는 어플리케이션(1646)을 포함할 수 있다.
입력 장치(1650)는, 전자 장치(1601)의 구성요소(예: 프로세서(1620))에 사용될 명령 또는 데이터를 전자 장치(1601)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 장치(1650)는, 예를 들면, 마이크, 마우스, 키보드, 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 장치(1655)는 음향 신호를 전자 장치(1601)의 외부로 출력할 수 있다. 음향 출력 장치(1655)는, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있고, 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
표시 장치(1660)는 전자 장치(1601)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 표시 장치(1660)는, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일실시예에 따르면, 표시 장치(1660)는 터치를 감지하도록 설정된 터치 회로(touch circuitry), 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 센서 회로(예: 압력 센서)를 포함할 수 있다.
오디오 모듈(1670)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일실시예에 따르면, 오디오 모듈(1670)은, 입력 장치(1650)를 통해 소리를 획득하거나, 음향 출력 장치(1655), 또는 전자 장치(1601)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(1602))(예: 스피커 또는 헤드폰)를 통해 소리를 출력할 수 있다.
센서 모듈(1676)은 전자 장치(1601)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일실시예에 따르면, 센서 모듈(1676)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(1677)는 전자 장치(1601)가 외부 전자 장치(예: 전자 장치(1602))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일실시예에 따르면, 인터페이스(1677)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(1678)는, 그를 통해서 전자 장치(1601)가 외부 전자 장치(예: 전자 장치(1602))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일실시예에 따르면, 연결 단자(1678)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(1679)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일실시예에 따르면, 햅틱 모듈(1679)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(1680)은 정지 영상 및 동영상을 촬영할 수 있다. 일실시예에 따르면, 카메라 모듈(1680)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(1688)은 전자 장치(1601)에 공급되는 전력을 관리할 수 있다. 일실시예에 따르면, 전력 관리 모듈(1688)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(1689)는 전자 장치(1601)의 적어도 하나의 구성요소에 전력을 공급할 수 있다. 일실시예에 따르면, 배터리(1689)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(1690)은 전자 장치(1601)와 외부 전자 장치(예: 전자 장치(1602), 전자 장치(1604), 또는 서버(1608))간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(1690)은 프로세서(1620)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일실시예에 따르면, 통신 모듈(1690)은 무선 통신 모듈(1692)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(1694)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(1698)(예: 블루투스, WiFi direct 또는 IrDA(infrared data association)와 같은 근거리 통신 네트워크) 또는 제 2 네트워크(1699)(예: 셀룰러 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부 전자 장치(1604)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(1692)은 가입자 식별 모듈(1696)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(1698) 또는 제 2 네트워크(1699)와 같은 통신 네트워크 내에서 전자 장치(1601)를 확인 및 인증할 수 있다.
안테나 모듈(1697)은 신호 또는 전력을 외부(예: 외부 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일실시예에 따르면, 안테나 모듈(1697)은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴으로 이루어진 방사체를 포함하는 하나의 안테나를 포함할 수 있다. 일실시예에 따르면, 안테나 모듈(1697)은 복수의 안테나들을 포함할 수 있다. 이런 경우, 제 1 네트워크(1698) 또는 제 2 네트워크(1699)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(1690)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(1690)과 외부 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시예에 따르면, 방사체 이외에 다른 부품(예: RFIC)이 추가로 안테나 모듈(1697)의 일부로 형성될 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))을 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(1699)에 연결된 서버(1608)를 통해서 전자 장치(1601)와 외부의 전자 장치(1604)간에 송신 또는 수신될 수 있다. 외부 전자 장치(1602, 1604) 각각은 전자 장치(1601)와 동일한 또는 다른 종류의 장치일 수 있다. 일실시예에 따르면, 전자 장치(1601)에서 실행되는 동작들의 전부 또는 일부는 외부 전자 장치들(1602, 1604, 또는 1608) 중 하나 이상의 외부 전자 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(1601)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(1601)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(1601)로 전달할 수 있다. 전자 장치(1601)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치 (예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나","A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나" 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로와 같은 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(1601)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(1636) 또는 외장 메모리(1638))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(1640))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(1601))의 프로세서(예: 프로세서(1620))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, '비일시적 저장매체'는 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다. 예로, '비일시적 저장매체'는 데이터가 임시적으로 저장되는 버퍼를 포함할 수 있다.
일 실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory(CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어)를 통해 또는 두 개의 사용자 장치들(예: 스마트폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품(예: 다운로더블 앱(downloadable app))의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.
다양한 실시 예에 따른 모듈 또는 프로그램 모듈은 전술한 구성요소들 중 적어도 하나 이상을 포함하거나, 일부가 생략되거나, 또는 다른 구성요소를 더 포함할 수 있다. 다양한 실시 예에 따른, 모듈, 프로그램 모듈 또는 다른 구성요소에 의해 수행되는 동작들은 순차적, 병렬적, 반복적 또는 휴리스틱하게 실행되거나, 적어도 일부 동작이 다른 순서로 실행되거나, 생략되거나, 또는 다른 동작이 추가될 수 있다.

Claims (20)

  1. 제1 표시 영역 및 제2 표시 영역을 포함하는 디스플레이 패널;
    상기 제1 표시 영역은 제1 밀도로 분포된 서브 픽셀들을 포함하고,
    상기 제2 표시 영역은 상기 제1 밀도보다 낮은 제2 밀도로 분포된 서브 픽셀들을 포함함,
    상기 디스플레이 패널 구동과 관련한 디스플레이 구동 회로;를 포함하고,
    상기 디스플레이 구동 회로는
    상기 제1 표시 영역에 배치된 소스 라인들에 감마 신호를 공급하는 일반 감마 생성부;
    상기 제2 표시 영역 및 상기 제1 표시 영역에 공통으로 배치된 소스 라인들에 감마 신호를 공급하는 추가 감마 생성부;를 포함하고,
    상기 추가 감마 생성부는
    상기 제1 표시 영역에 공급되는 감마 신호에 비하여 상대적으로 높은 휘도 값을 내도록 설정된 감마 신호를 상기 제2 표시 영역에 공급하도록 설정된 전자 장치.
  2. 제1항에 있어서,
    상기 디스플레이 패널 상부에서 상기 디스플레이 패널을 내려다 보았을 때, 상기 디스플레이 패널을 내려다보는 방향으로, 상기 제2 표시 영역의 아래에는
    적어도 하나의 센서가 배치되는 것을 특징으로 하는 전자 장치.
  3. 제2항에 있어서,
    상기 적어도 하나의 센서는
    RGB 카메라를 포함하는 것을 특징으로 하는 전자 장치.
  4. 제2항에 있어서,
    상기 적어도 하나의 센서는
    지문 센서를 포함하는 것을 특징으로 하는 전자 장치.
  5. 제2항에 있어서,
    상기 제1 표시 영역은 상기 제2 표시 영역의 적어도 일면을 둘러싸도록 배치된 것을 특징으로 하는 전자 장치.
  6. 제1항에 있어서,
    상기 추가 감마 생성부는
    상기 제2 표시 영역의 각 서브픽셀들에 동일한 크기의 공통 감마 전압 신호를 공급하도록 설정된 것을 특징으로 하는 전자 장치.
  7. 제1항에 있어서,
    상기 추가 감마 생성부는
    상기 제1 표시 영역의 Red 서브 픽셀에 비하여 상대적으로 높은 휘도를 표시하도록 설정된 Red 감마 신호를 생성하는 제1 추가 감마 생성부;
    상기 제1 표시 영역의 Green 서브 픽셀에 비하여 상대적으로 높은 휘도를 표시하도록 설정된 Green 감마 신호를 생성하는 제2 추가 감마 생성부;
    상기 제1 표시 영역의 Blue 서브 픽셀에 비하여 상대적으로 높은 휘도를 표시하도록 설정된 Blue 감마 신호를 생성하는 제3 추가 감마 생성부;를 포함하는 전자 장치.
  8. 제1항에 있어서,
    상기 일반 감마 생성부는
    상기 제1 표시 영역의 Red 서브 픽셀 및 Blue 서브 픽셀에 감마 신호를 공급하는 제1 감마 생성부;
    상기 제1 표시 영역의 Green 서브 픽셀들에 감마 신호를 공급하는 제2 감마 생성부;를 포함하고,
    상기 추가 감마 생성부는
    상기 일반 감마 생성부에 인접되게 배치되고, 상기 제2 표시 영역의 Red 서브 픽셀, Green 서브 픽셀, Blue 서브 픽셀들에 공통으로 감마 신호를 공급하도록 설정된 것을 특징으로 하는 전자 장치.
  9. 제1항에 있어서,
    상기 일반 감마 생성부는
    상기 디스플레이 구동회로의 중앙에 배치되고,
    상기 추가 감마 생성부는
    상기 제2 표시 영역에 신호를 공급하는 신호 라인의 위치에 대응하는 디스플레이 구동 회로에서의 위치에 배치되는 것을 특징으로 하는 전자 장치.
  10. 제9항에 있어서,
    상기 제2 표시 영역은
    상기 디스플레이 패널의 좌측 가장자리, 중앙 및 우측 가장자리 중 적어도 한 곳에 배치되고,
    상기 추가 감마 생성부는
    상기 디스플레이 구동 회로의 좌측 가장자리, 중앙 및 우측 가장자리 중 적어도 한 곳에 배치되는 전자 장치.
  11. 제1항에 있어서,
    상기 디스플레이 구동 회로는
    상기 제2 표시 영역의 홀수 번째 게이트 라인과 홀수 번째 소스 라인 및 짝수 번째 게이트 라인과 짝수 번째 게이트 라인을 각각 교번적으로 운용하는 전자 장치.
  12. 제1항에 있어서,
    상기 디스플레이 구동 회로는
    상기 제1 표시 영역과 상기 제2 표시 영역에 신호를 공급하는 소스 라인들;
    상기 소스 라인들에 연결된 증폭기들;
    상기 증폭기들에 연결된 디코더들;을 포함하고,
    상기 디코더들은
    상기 일반 감마 생성부 및 상기 추가 감마 생성부의 계조 값들을 입력으로 수신하고, 수신된 계조 값들 중 어느 하나를 상기 증폭기에 출력하는 전자 장치.
  13. 제1항에 있어서,
    상기 디스플레이 구동 회로는
    상기 제1 표시 영역과 상기 제2 표시 영역에 신호를 공급하는 소스 라인들;
    상기 소스 라인들에 연결된 증폭기들;
    상기 증폭기들에 연결된 디코더들;
    상기 일반 감마 생성부의 일부 출력과 상기 추가 감마 생성부의 출력을 먹싱하고 제어에 따라 상기 일반 감마 생성부의 감마 신호 또는 상기 추가 감마 생성부의 감마 신호를 상기 디코더들에 공급하는 복수의 먹스들;을 더 포함하는 전자 장치.
  14. 제1항에 있어서,
    상기 제1 표시 영역의 소스 신호의 출력의 제1 크기와 상기 제2 표시 영역의 소스 신호 출력의 제2 크기는 서로 다른 것을 특징으로 하는 전자 장치.
  15. 제1항에 있어서,
    상기 제1 크기와 상기 제2 크기의 차이는
    상기 제1 표시 영역의 서브 픽셀들의 밀도와 상기 제2 표시 영역의 서브 픽셀들의 밀도 차이에 대응되는 전자 장치.
  16. 제1항에 있어서,
    상기 디스플레이 구동 회로는
    상기 제2 표시 영역의 소스 신호의 출력 크기가
    상기 제1 표시 영역과 상기 제2 표시 영역에 출력되는 동일 컨텐츠의 색상과 휘도가 동일 또는 유사하게 보여지도록 제어하는 전자 장치.
  17. 디스플레이 구동 회로가 프로세서로부터 표시 데이터를 수신하는 단계;
    상기 디스플레이 구동 회로가 디스플레이 패널에서 제1 픽셀 배치 밀도로 배치된 제1 표시 영역에 제1 크기의 휘도를 표시하도록 설정된 제1 감마 신호를 공급하는 동안, 상기 제1 픽셀 배치 밀도보다 낮은 제2 픽셀 배치 밀도를 가지는 제2 표시 영역에 상기 제1 크기보다 큰 제2 크기의 휘도를 표시하도록 설정된 제2 감마 신호를 공급하는 단계;를 포함하는 것을 특징으로 하는 표시 영역에 따른 감마 전압 운용 방법.
  18. 제17항에 있어서,
    상기 제2 감마 신호를 공급하는 단계는
    상기 제2 표시 영역에 배치된 Red 서브 픽셀, Green 서브 픽셀 및 Blue 서브 픽셀에 동일한 크기의 전압을 가지는 제2 감마 신호를 공통으로 공급하는 단계;를 포함하는 것을 특징으로 하는 표시 영역에 따른 감마 전압 운용 방법.
  19. 제17항에 있어서,
    상기 제2 감마 신호를 공급하는 단계는
    상기 제2 표시 영역에 배치된 각 서브 픽셀별 제2 감마 신호를 생성하는 단계;
    생성된 각 서브 픽셀별 제2 감마 신호를 해당 서브 픽셀에 연결된 소스 라인들에 공급하는 단계;를 포함하는 것을 특징으로 하는 표시 영역에 따른 감마 전압 운용 방법.
  20. 제17항에 있어서,
    상기 제2 감마 신호를 공급하는 단계는
    상기 제2 표시 영역에 배치된 홀수 번째 게이트 라인들과 홀수 번째 소스 라인들 및 짝수 번째 게이트 라인들과 짝수 번째 소스 라인들에 교번적으로 상기 제2 감마 신호를 공급하는 단계;를 포함하는 것을 특징으로 하는 표시 영역에 따른 감마 전압 운용 방법.
KR1020200013978A 2020-02-05 2020-02-05 표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치 KR20210099972A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020200013978A KR20210099972A (ko) 2020-02-05 2020-02-05 표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치
PCT/KR2021/000540 WO2021157894A1 (ko) 2020-02-05 2021-01-14 표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치
US17/878,358 US20220366832A1 (en) 2020-02-05 2022-08-01 Operation method for gamma voltage according to display area and electronic device supporting same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200013978A KR20210099972A (ko) 2020-02-05 2020-02-05 표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치

Publications (1)

Publication Number Publication Date
KR20210099972A true KR20210099972A (ko) 2021-08-13

Family

ID=77200171

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200013978A KR20210099972A (ko) 2020-02-05 2020-02-05 표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치

Country Status (3)

Country Link
US (1) US20220366832A1 (ko)
KR (1) KR20210099972A (ko)
WO (1) WO2021157894A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023034417A1 (en) * 2021-09-03 2023-03-09 Hyphy Usa Inc. Spread-spectrum video transport integration with display drivers
US11769468B2 (en) 2022-01-19 2023-09-26 Hyphy Usa Inc. Spread-spectrum video transport integration with timing controller

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12002401B2 (en) * 2020-12-14 2024-06-04 Chengdu Boe Optoelectronics Technology Co., Ltd. Gamma correction method and apparatus, electronic device, and readable storage medium
CN112466244B (zh) * 2020-12-18 2022-07-15 合肥维信诺科技有限公司 显示面板和显示装置
CN113674689B (zh) * 2021-08-23 2022-08-23 武汉华星光电半导体显示技术有限公司 显示面板
KR20230102214A (ko) * 2021-12-30 2023-07-07 엘지디스플레이 주식회사 입력영상데이터 보정 방법 및 이를 이용한 발광표시장치

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5049155B2 (ja) * 2008-02-07 2012-10-17 株式会社リコー プログレッシブ・インタレース変換方法、画像処理装置及び画像撮像装置
JP4872982B2 (ja) * 2008-07-31 2012-02-08 ソニー株式会社 画像処理回路および画像表示装置
US8896513B2 (en) * 2012-02-01 2014-11-25 Apple Inc. Gamma bus amplifier offset cancellation
KR102504235B1 (ko) * 2016-06-29 2023-02-27 엘지디스플레이 주식회사 이형 표시장치
JP6639348B2 (ja) * 2016-07-20 2020-02-05 シナプティクス・ジャパン合同会社 表示制御デバイス及び表示パネルモジュール
US20180204524A1 (en) * 2017-01-19 2018-07-19 Microsoft Technology Licensing, Llc Controlling brightness of an emissive display
KR102681212B1 (ko) * 2017-02-08 2024-07-04 삼성전자주식회사 입력 감지를 위한 디스플레이 및 디스플레이를 포함하는 전자 장치
CN107481689B (zh) * 2017-08-25 2019-11-05 惠科股份有限公司 图像处理装置及其处理方法
WO2019062236A1 (zh) * 2017-09-30 2019-04-04 昆山国显光电有限公司 显示屏、显示屏驱动方法及其显示装置
WO2019062221A1 (zh) * 2017-09-30 2019-04-04 云谷(固安)科技有限公司 显示屏及显示装置
KR102447889B1 (ko) * 2017-12-20 2022-09-27 삼성전자주식회사 콘텐트의 표시에 기반하여 감마 블록의 동작을 제어하는 디스플레이 및 상기 디스플레이를 포함하는 전자 장치
CN110620129B (zh) * 2018-06-20 2022-02-01 京东方科技集团股份有限公司 显示基板、其驱动方法、显示装置及高精度金属掩模板
KR102651651B1 (ko) * 2018-11-09 2024-03-28 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
WO2020186433A1 (zh) * 2019-03-19 2020-09-24 京东方科技集团股份有限公司 显示基板、显示装置、控制方法和控制电路
US10964289B2 (en) * 2019-07-25 2021-03-30 Google Llc OLED display with different spatial gamma

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023034417A1 (en) * 2021-09-03 2023-03-09 Hyphy Usa Inc. Spread-spectrum video transport integration with display drivers
US12112718B2 (en) 2021-09-03 2024-10-08 Hyphy Usa Inc. Analog video transport integration with display drivers
US11769468B2 (en) 2022-01-19 2023-09-26 Hyphy Usa Inc. Spread-spectrum video transport integration with timing controller
US11948536B2 (en) 2022-01-19 2024-04-02 Hyphy Usa Inc. Analog video transport integration with timing controller

Also Published As

Publication number Publication date
US20220366832A1 (en) 2022-11-17
WO2021157894A1 (ko) 2021-08-12

Similar Documents

Publication Publication Date Title
KR20210099972A (ko) 표시 영역에 따른 감마 전압 운용 방법 및 이를 지원하는 전자 장치
US11688341B2 (en) Method of controlling the transition between different refresh rates on a display device
KR102664717B1 (ko) 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는 디스플레이 및 이를 포함하는 전자 장치
CN111627406B (zh) 显示装置、包括该显示装置的电子设备以及操作该电子设备的方法
KR102615855B1 (ko) 표시 설정에 따른 디스플레이 구동 방법 및 이를 지원하는 전자 장치
KR102549692B1 (ko) 표시 영역에 의해 둘러싸인 공백 영역이 형성된 디스플레이 패널을 구동하는 주사 구동 회로를 포함하는 디스플레이 장치
US11967263B2 (en) Display screen control method and electronic device supporting same
US11127332B2 (en) Electronic device for controlling source driving of pixel on basis of characteristics of image, and image output method using electronic device
KR20210100491A (ko) 디스플레이 구동 방법 및 이를 지원하는 전자 장치
CN111357042B (zh) 显示器设备和用于按像素组独立地进行控制的方法
US11875716B2 (en) Dual source drivers, display devices having the same, and methods of operating the same
US20230335064A1 (en) Electronic device for driving plurality of display areas of display at different driving frequencies
CN205959595U (zh) 电子设备和控制器
KR20220017119A (ko) 디스플레이 다중 구동 방법 및 이를 지원하는 전자 장치
US11335229B2 (en) Display for controlling operation of gamma block on basis of indication of content, and electronic device comprising said display
US20200388202A1 (en) Display driver circuit for synchronizing output timing of images in low power state
KR20220105892A (ko) 디스플레이를 다중 구동 주파수로 구동하는 방법 및 이를 수행하는 전자 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right