KR20210034165A - 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 - Google Patents

구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 Download PDF

Info

Publication number
KR20210034165A
KR20210034165A KR1020190115635A KR20190115635A KR20210034165A KR 20210034165 A KR20210034165 A KR 20210034165A KR 1020190115635 A KR1020190115635 A KR 1020190115635A KR 20190115635 A KR20190115635 A KR 20190115635A KR 20210034165 A KR20210034165 A KR 20210034165A
Authority
KR
South Korea
Prior art keywords
bit shift
bit
display panel
value
shift value
Prior art date
Application number
KR1020190115635A
Other languages
English (en)
Other versions
KR102652019B1 (ko
Inventor
이정운
김민규
박상철
문회식
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020190115635A priority Critical patent/KR102652019B1/ko
Priority to US16/855,953 priority patent/US10991346B2/en
Publication of KR20210034165A publication Critical patent/KR20210034165A/ko
Application granted granted Critical
Publication of KR102652019B1 publication Critical patent/KR102652019B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/001Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

구동 제어부는 비트 쉬프트부 및 얼룩 보정부를 포함한다. 상기 비트 쉬프트부는 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값을 표시 패널 내의 영역에 따라 독립적으로 판단한다. 상기 얼룩 보정부는 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값을 이용하여 입력 영상 데이터의 계조를 보정하여 보정 영상 데이터를 생성한다. 상기 얼룩 보정값이 증가하면, 상기 비트 쉬프트값의 상기 정수 비트가 증가하고 상기 비트 쉬프트값의 상기 소수 비트는 감소할 수 있다.

Description

구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 {DRIVING CONTROLLER, DISPLAY APPARATUS INCLUDING THE SAME AND METHOD OF DRIVING DISPLAY PANEL USING THE SAME}
본 발명은 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법에 관한 것으로, 보다 상세하게는 표시 패널 내의 영역에 따라 서로 다른 비트 쉬프트값을 적용하여 표시 패널의 표시 품질을 향상시킬 수 있는 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법에 관한 것이다.
일반적으로, 표시 장치는 표시 패널 및 표시 패널 구동부를 포함한다. 상기 표시 패널은 입력 영상을 기초로 영상을 표시하고, 복수의 게이트 라인들, 복수의 데이터 라인들 및 복수의 픽셀들을 포함한다. 상기 표시 패널 구동부는 상기 복수의 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부, 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부 및 상기 게이트 구동부 및 상기 데이터 구동부를 제어하는 구동 제어부를 포함한다.
상기 표시 패널의 공정 상의 편차로 인해 표시 패널의 휘도 균일성이 악화되는 문제가 있다. 상기 구동 제어부는 상기 표시 패널의 휘도 균일성을 향상시키기 위해 얼룩 보정을 수행할 수 있다. 상기 표시 패널의 영역에 관계 없이 상기 얼룩 보정을 위한 비트수가 고정되어 있는 경우 정교한 얼룩 보정이 불가능한 문제가 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 표시 패널 내의 영역에 따라 서로 다른 비트 쉬프트값을 적용하여 정교한 얼룩 보정을 수행하는 구동 제어부를 제공하는 것이다.
본 발명의 다른 목적은 상기 구동 제어부를 포함하는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치를 이용하는 표시 패널의 구동 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 구동 제어부는 비트 쉬프트부 및 얼룩 보정부를 포함한다. 상기 비트 쉬프트부는 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값을 표시 패널 내의 영역에 따라 독립적으로 판단한다. 상기 얼룩 보정부는 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값을 이용하여 입력 영상 데이터의 계조를 보정하여 보정 영상 데이터를 생성한다.
본 발명의 일 실시예에 있어서, 상기 얼룩 보정값이 증가하면, 상기 비트 쉬프트값의 상기 정수 비트가 증가하고 상기 비트 쉬프트값의 상기 소수 비트는 감소할 수 있다.
본 발명의 일 실시예에 있어서, 상기 비트 쉬프트값이 0이면, 상기 정수 비트는 4bit이고, 상기 소수 비트는 4bit일 수 있다. 상기 비트 쉬프트값이 1이면, 상기 정수 비트는 5bit이고, 상기 소수 비트는 3bit일 수 있다. 상기 비트 쉬프트값이 2이면, 상기 정수 비트는 6bit이고, 상기 소수 비트는 2bit일 수 있다. 상기 비트 쉬프트값이 3이면, 상기 정수 비트는 7bit이고, 상기 소수 비트는 1bit일 수 있다.
본 발명의 일 실시예에 있어서, x는 상기 표시 패널 내의 제1 좌표이고, y는 상기 표시 패널 내의 제2 좌표이며,
Figure pat00001
는 상기 제1 및 제2 좌표에서의 상기 얼룩 보정값이고,
Figure pat00002
는 상기 제1 및 제2 좌표에서의 상기 비트 쉬프트값이며, DB는
Figure pat00003
을 만족하는 최대의 비트 값일 때,
Figure pat00004
로 결정될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수의 픽셀들을 포함할 수 있다. 상기 비트 쉬프트값은 상기 표시 패널의 픽셀 단위로 설정될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수의 픽셀 그룹들을 포함하고, 상기 픽셀 그룹은 복수의 픽셀들을 포함할 수 있다. 상기 비트 쉬프트값은 상기 표시 패널의 픽셀 그룹 단위로 설정될 수 있다.
본 발명의 일 실시예에 있어서, 상기 비트 쉬프트값은 복수의 기준계조들에 대해 독립적으로 설정될 수 있다.
본 발명의 일 실시예에 있어서, 상기 기준계조에 해당하지 않는 계조에 대한 상기 비트 쉬프트값은 상기 기준계조에 해당하지 않는 계조와 이웃한 2개의 기준계조들에 대한 상기 비트 쉬프트값을 이용하여 생성될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수의 픽셀들을 포함할 수 있다. 상기 비트 쉬프트값은 상기 표시 패널의 픽셀 단위로 설정될 수 있다. 비트 쉬프트 룩업 테이블은 1개의 데이터 컬럼을 포함할 수 있다. 상기 비트 쉬프트 룩업 테이블의 1개의 데이터 컬럼은 상기 복수의 기준계조들 및 상기 복수의 픽셀들에 대한 상기 비트 쉬프트값을 순차적으로 저장할 수 있다.
본 발명의 일 실시예에 있어서, 상기 얼룩 보정값은 상기 표시 패널의 픽셀 단위로 설정될 수 있다. 얼룩 보정 룩업 테이블은 1개의 데이터 컬럼을 포함할 수 있다. 상기 얼룩 보정 룩업 테이블의 1개의 데이터 컬럼은 상기 복수의 기준계조들 및 상기 복수의 픽셀들에 대한 상기 얼룩 보정값을 순차적으로 저장할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수의 픽셀 그룹들을 포함하고, 상기 픽셀 그룹은 복수의 픽셀들을 포함할 수 있다. 상기 비트 쉬프트값은 상기 표시 패널의 픽셀 그룹 단위로 설정될 수 있다. 비트 쉬프트 룩업 테이블은 1개의 데이터 컬럼을 포함할 수 있다. 상기 1개의 데이터 컬럼은 상기 복수의 기준계조들 및 상기 복수의 픽셀 그룹들에 대한 상기 비트 쉬프트값을 순차적으로 저장할 수 있다.
본 발명의 일 실시예에 있어서, 상기 얼룩 보정값은 상기 표시 패널의 픽셀 단위로 설정될 수 있다. 얼룩 보정 룩업 테이블은 1개의 데이터 컬럼을 포함할 수 있다. 상기 얼룩 보정 룩업 테이블의 1개의 데이터 컬럼은 상기 복수의 기준계조들 및 상기 복수의 픽셀들에 대한 상기 얼룩 보정값을 순차적으로 저장할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수의 픽셀들을 포함할 수 있다. 상기 비트 쉬프트값은 상기 표시 패널의 픽셀 단위로 설정될 수 있다. 비트 쉬프트 룩업 테이블은 상기 기준계조들에 대한 최다 빈출 비트 쉬프트값을 저장할 수 있다. 상기 비트 쉬프트 룩업 테이블은 제1 내지 제3 데이터 컬럼을 포함할 수 있다. 상기 비트 쉬프트 룩업 테이블의 상기 제1 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 픽셀의 제1 좌표를 저장하고, 상기 비트 쉬프트 룩업 테이블의 상기 제2 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀의 제2 좌표를 저장하며, 상기 비트 쉬프트 룩업 테이블의 상기 제3 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀의 비트 쉬프트값을 저장할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수의 픽셀 그룹들을 포함하고, 상기 픽셀 그룹은 복수의 픽셀들을 포함할 수 있다. 상기 비트 쉬프트값은 상기 표시 패널의 픽셀 그룹 단위로 설정될 수 있다. 비트 쉬프트 룩업 테이블은 상기 기준계조들에 대한 최다 빈출 비트 쉬프트값을 저장할 수 있다. 상기 비트 쉬프트 룩업 테이블은 제1 내지 제3 데이터 컬럼을 포함할 수 있다. 상기 비트 쉬프트 룩업 테이블의 상기 제1 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 픽셀 그룹의 제1 좌표를 저장하고, 상기 비트 쉬프트 룩업 테이블의 상기 제2 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀 그룹의 제2 좌표를 저장하며, 상기 비트 쉬프트 룩업 테이블의 상기 제3 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀 그룹의 비트 쉬프트값을 저장할 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 구동 제어부 및 데이터 구동부를 포함한다. 상기 표시 패널은 복수의 픽셀들을 포함하며, 입력 영상 데이터를 기초로 영상을 표시한다. 상기 구동 제어부는 비트 쉬프트부 및 얼룩 보정부를 포함한다. 상기 비트 쉬프트부는 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값을 표시 패널 내의 영역에 따라 독립적으로 판단한다. 상기 얼룩 보정부는 상기 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값을 이용하여 입력 영상 데이터의 계조를 보정하여 보정 영상 데이터를 생성한다.
본 발명의 일 실시예에 있어서, 상기 얼룩 보정값이 증가하면, 상기 비트 쉬프트값의 상기 정수 비트가 증가하고 상기 비트 쉬프트값의 상기 소수 비트는 감소할 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 구동 방법은 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값을 표시 패널 내의 영역에 따라 독립적으로 판단하는 단계, 상기 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값을 이용하여 상기 입력 영상 데이터의 계조를 보정하여 보정 영상 데이터를 생성하는 단계, 상기 보정 영상 데이터를 기초로 데이터 신호를 생성하는 단계 및 상기 데이터 신호를 데이터 전압으로 변환하여 상기 데이터 전압을 표시 패널에 출력하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 얼룩 보정값이 증가하면, 상기 비트 쉬프트값의 상기 정수 비트가 증가하고 상기 비트 쉬프트값의 상기 소수 비트는 감소할 수 있다.
본 발명의 일 실시예에 있어서, 상기 비트 쉬프트값이 0이면, 상기 정수 비트는 4bit이고, 상기 소수 비트는 4bit일 수 있다. 상기 비트 쉬프트값이 1이면, 상기 정수 비트는 5bit이고, 상기 소수 비트는 3bit일 수 있다. 상기 비트 쉬프트값이 2이면, 상기 정수 비트는 6bit이고, 상기 소수 비트는 2bit일 수 있다. 상기 비트 쉬프트값이 3이면, 상기 정수 비트는 7bit이고, 상기 소수 비트는 1bit일 수 있다.
본 발명의 일 실시예에 있어서, x는 상기 표시 패널 내의 제1 좌표이고, y는 상기 표시 패널 내의 제2 좌표이며,
Figure pat00005
는 상기 제1 및 제2 좌표에서의 상기 얼룩 보정값이고,
Figure pat00006
는 상기 제1 및 제2 좌표에서의 상기 비트 쉬프트값이며, DB는
Figure pat00007
을 만족하는 최대의 비트 값일 때,
Figure pat00008
로 결정될 수 있다.
이와 같은 구동 제어부, 표시 장치 및 표시 패널의 구동 방법에 따르면, 표시 패널 내의 픽셀에 따라 또는 픽셀 그룹에 따라 서로 다른 비트 쉬프트값을 적용할 수 있다. 따라서, 필요 이상으로 큰 비트 쉬프트값이 적용되어 미세 보정 가능 스텝이 감소하여 세밀한 얼룩 보정을 할 수 없는 문제를 해결할 수 있다. 또한, 원하는 비트 쉬프트값보다 작은 비트 쉬프트값이 적용되어 특정 영역의 얼룩 보정이 충분히 수행되지 못하는 문제를 해결할 수 있다.
결과적으로, 상기 표시 패널 내의 픽셀에 따라 또는 픽셀 그룹에 따라 서로 다른 비트 쉬프트값을 적용하여 정교한 얼룩 보정을 수행할 수 있으며, 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 구동 제어부를 나타내는 블록도이다.
도 3은 도 2의 메모리가 얼룩 보정값을 저장하는 저장 단위를 나타내는 개념도이다.
도 4는 도 2의 메모리에 저장되는 얼룩 보정 룩업 테이블을 나타내는 개념도이다.
도 5는 도 2의 메모리가 비트 쉬프트값을 저장하는 저장 단위를 나타내는 개념도이다.
도 6은 도 2의 메모리에 저장되는 비트 쉬프트 룩업 테이블을 나타내는 개념도이다.
도 7은 도 2의 비트 쉬프트값에 따른 얼룩 보정값의 정수 비트, 소수 비트 및 미세 보정 가능 스텝을 나타내는 표이다.
도 8은 도 2의 비트 쉬프트값이 0일 때, 미세 보정 가능 스텝 및 미세 보정 계조를 나타내는 그래프이다.
도 9는 도 2의 비트 쉬프트값이 1일 때, 미세 보정 가능 스텝 및 미세 보정 계조를 나타내는 그래프이다.
도 10은 도 2의 비트 쉬프트값이 2일 때, 미세 보정 가능 스텝 및 미세 보정 계조를 나타내는 그래프이다.
도 11은 도 2의 비트 쉬프트값이 3일 때, 미세 보정 가능 스텝 및 미세 보정 계조를 나타내는 그래프이다.
도 12는 비교예에 따라 표시 패널의 영역에 관계 없이 고정된 비트 쉬프트를 이용하여 얼룩 보정을 수행한 결과를 나타내는 도면이다.
도 13은 본 실시예에 따라 표시 패널의 영역에 따라 가변하는 비트 쉬프트를 이용하여 얼룩 보정을 수행한 결과를 나타내는 도면이다.
도 14는 비교예에 따라 표시 패널의 영역에 관계 없이 고정된 비트 쉬프트를 이용하여 얼룩 보정을 수행한 결과를 나타내는 도면이다.
도 15는 본 실시예에 따라 표시 패널의 영역에 따라 가변하는 비트 쉬프트를 이용하여 얼룩 보정을 수행한 결과를 나타내는 도면이다.
도 16은 본 발명의 일 실시예에 따른 표시 장치의 메모리가 비트 쉬프트값을 저장하는 저장 단위를 나타내는 개념도이다.
도 17은 도 16의 메모리에 저장되는 비트 쉬프트 룩업 테이블을 나타내는 개념도이다.
도 18은 본 발명의 일 실시예에 따른 표시 장치의 메모리에 저장되는 비트 쉬프트 룩업 테이블을 나타내는 개념도이다.
도 19는 본 발명의 일 실시예에 따른 표시 장치의 메모리에 저장되는 비트 쉬프트 룩업 테이블을 나타내는 개념도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
예를 들어, 상기 구동 제어부(200) 및 상기 데이터 구동부(500)는 일체로 형성될 수 있다. 예를 들어, 상기 구동 제어부(200), 상기 감마 기준 전압 생성부(400) 및 상기 데이터 구동부(500)는 일체로 형성될 수 있다. 적어도 상기 구동 제어부(200) 및 상기 데이터 구동부(500)가 일체로 형성된 구동 모듈을 타이밍 컨트롤러 임베디드 데이터 구동부(Timing Controller Embedded Data Driver, TED)로 명명할 수 있다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
상기 구동 제어부(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(IMG) 및 입력 제어 신호(CONT)를 수신한다. 예를 들어, 상기 입력 영상 데이터(IMG)는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 백색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 마젠타색(magenta) 영상 데이터, 황색(yellow) 영상 데이터 및 시안색(cyan) 영상 데이터를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG)를 근거로 데이터 신호(DATA)를 생성한다. 상기 구동 제어부(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 구동 제어부(200)에 대해서는 도 2 내지 도 11을 참조하여 상세히 후술한다.
상기 게이트 구동부(300)는 상기 구동 제어부(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 출력한다. 예를 들어, 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 순차적으로 출력할 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 표시 패널의 상기 주변부 상에 실장될 수 있다. 예를 들어, 상기 게이트 구동부(300)는 상기 표시 패널의 상기 주변부 상에 집적될 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 구동 제어부(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
도 2는 도 1의 구동 제어부(200)를 나타내는 블록도이다. 도 3은 도 2의 메모리(MEM)가 얼룩 보정값을 저장하는 저장 단위를 나타내는 개념도이다. 도 4는 도 2의 메모리(MEM)에 저장되는 얼룩 보정 룩업 테이블(LUTC)을 나타내는 개념도이다. 도 5는 도 2의 메모리(MEM)가 비트 쉬프트값(BS)을 저장하는 저장 단위를 나타내는 개념도이다. 도 6은 도 2의 메모리(MEM)에 저장되는 비트 쉬프트 룩업 테이블(LUTB)을 나타내는 개념도이다.
도 1 내지 도 6을 참조하면, 상기 구동 제어부(200)는 비트 쉬프트부(220) 및 얼룩 보정부(240)를 포함할 수 있다. 상기 구동 제어부(200)는 메모리(MEM)를 더 포함할 수 있다. 실시예에 따라, 상기 메모리(MEM)는 상기 구동 제어부(200)의 외부에 배치될 수 있다.
상기 비트 쉬프트부(220)는 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값(BS)을 표시 패널(100) 내의 영역에 따라 독립적으로 판단할 수 있다.
본 실시예에서, 상기 비트 쉬프트값(BS)은 상기 표시 패널(100)의 픽셀 단위로 설정할 수 있다.
예를 들어, 상기 비트 쉬프트부(220)는 각 픽셀의 비트 쉬프트값(BS)을 결정한다. 상기 비트 쉬프트부(220)는 상기 메모리(MEM)에 저장된 비트 쉬프트 룩업 테이블(LUTB)을 통해 상기 각 픽셀의 비트 쉬프트값(BS)을 결정할 수 있다.
상기 얼룩 보정부(240)는 상기 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값(BS)을 이용하여 입력 영상 데이터(IMG)의 계조를 보정하여 보정 영상 데이터(CIMG)를 생성할 수 있다.
본 실시예에서, 상기 얼룩 보정값은 상기 표시 패널(100)의 픽셀 단위로 설정할 수 있다. 이와는 달리, 상기 얼룩 보정값은 복수의 픽셀들을 포함하는 픽셀 그룹 단위로 설정할 수도 있다.
또한, 상기 얼룩 보정값은 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N)에 대해 독립적으로 설정될 수 있다. 예를 들어, 상기 입력 영상 데이터(IMG)의 계조가 0 내지 255계조를 가질 때, 상기 기준계조들은 0 내지 255 계조 내의 특정 계조들일 수 있다. 예를 들어, 상기 기준계조가 5개라고 할 때, 상기 기준계조는 0계조, 63계조, 127계조, 191계조, 255계조일 수 있다. 예를 들어, 상기 기준계조가 10개라고 할 때, 상기 기준계조는 0계조, 31계조, 63계조, 95계조, 127계조, 159계조, 191계조, 223계조, 255계조일 수 있다.
상기 기준계조에 해당하지 않는 계조에 대한 상기 얼룩 보정값은 상기 기준계조에 해당하지 않는 계조와 이웃한 2개의 기준계조들에 대한 상기 얼룩 보정값들을 이용하여 생성될 수 있다. 예를 들어, 상기 기준계조에 해당하지 않는 계조에 대한 상기 얼룩 보정값은 상기 기준계조에 해당하지 않는 계조와 이웃한 2개의 기준계조들에 대한 상기 얼룩 보정값들을 인터폴레이션하여 생성될 수 있다.
예를 들어, 도 4에서 보듯이, 얼룩 보정 룩업 테이블(LUTC)은 1개의 데이터 컬럼을 포함할 수 있다. 상기 얼룩 보정 룩업 테이블(LUTC)의 1개의 데이터 컬럼은 상기 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N) 및 상기 복수의 픽셀들에 대한 상기 얼룩 보정값(CV11, CV12, CV13, CV14, ..., CV21, CV22, CV23, CV24, ..., CVN1, CVN2, CVN3, CVN4, ...) 을 순차적으로 저장할 수 있다.
본 실시예에서, 상기 얼룩 보정값의 설정 단위와 상기 비트 쉬프트값의 설정 단위는 동일할 수 있다.
상기한 바와 같이, 본 실시예에서, 상기 비트 쉬프트값(BS)은 상기 표시 패널(100)의 픽셀 단위로 설정할 수 있다. 또한, 상기 비트 쉬프트값(BS)은 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N)에 대해 독립적으로 설정될 수 있다.
상기 기준계조에 해당하지 않는 계조에 대한 상기 비트 쉬프트값(BS)은 상기 기준계조에 해당하지 않는 계조와 이웃한 2개의 기준계조들에 대한 상기 비트 쉬프트값(BS)들을 이용하여 생성될 수 있다. 예를 들어, 상기 기준계조에 해당하지 않는 계조에 대한 상기 비트 쉬프트값(BS)은 상기 기준계조에 해당하지 않는 계조와 이웃한 2개의 기준계조들에 대한 상기 비트 쉬프트값(BS)들을 인터폴레이션하여 생성될 수 있다.
예를 들어, 도 6에서 보듯이, 비트 쉬프트 룩업 테이블(LUTB)은 1개의 데이터 컬럼을 포함할 수 있다. 상기 비트 쉬프트 룩업 테이블(LUTB)의 1개의 데이터 컬럼은 상기 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N) 및 상기 복수의 픽셀들에 대한 상기 비트 쉬프트값(BS11, BS12, BS13, BS14, ..., BS21, BS22, BS23, BS24, ..., BSN1, BSN2, BSN3, BSN4, ...)을 순차적으로 저장할 수 있다.
도 7은 도 2의 비트 쉬프트값(BS)에 따른 얼룩 보정값의 정수 비트, 소수 비트 및 미세 보정 가능 스텝을 나타내는 표이다. 도 8은 도 2의 비트 쉬프트값(BS)이 0일 때, 미세 보정 가능 스텝 및 미세 보정 계조를 나타내는 그래프이다. 도 9는 도 2의 비트 쉬프트값(BS)이 1일 때, 미세 보정 가능 스텝 및 미세 보정 계조를 나타내는 그래프이다. 도 10은 도 2의 비트 쉬프트값(BS)이 2일 때, 미세 보정 가능 스텝 및 미세 보정 계조를 나타내는 그래프이다. 도 11은 도 2의 비트 쉬프트값(BS)이 3일 때, 미세 보정 가능 스텝 및 미세 보정 계조를 나타내는 그래프이다.
도 1 내지 도 11을 참조하면, 상기 얼룩 보정값이 증가하면, 상기 비트 쉬프트값의 상기 정수 비트가 증가하고 상기 비트 쉬프트값의 상기 소수 비트는 감소할 수 있다.
예를 들어, 상기 얼룩 보정값의 비트수는 8bit일 수 있다. 상기 비트 쉬프트값이 0이면, 상기 정수 비트는 4bit이고, 상기 소수 비트는 4bit일 수 있다. 이때, 상기 소수 비트에 의해 정의되는 미세 보정 가능 스텝은 16 스텝일 수 있다. 상기 비트 쉬프트값이 1이면, 상기 정수 비트는 5bit이고, 상기 소수 비트는 3bit일 수 있다. 이때, 상기 소수 비트에 의해 정의되는 미세 보정 가능 스텝은 8 스텝일 수 있다. 상기 비트 쉬프트값이 2이면, 상기 정수 비트는 6bit이고, 상기 소수 비트는 2bit일 수 있다. 이때, 상기 소수 비트에 의해 정의되는 미세 보정 가능 스텝은 4 스텝일 수 있다. 상기 비트 쉬프트값이 3이면, 상기 정수 비트는 7bit이고, 상기 소수 비트는 1bit일 수 있다. 이때, 상기 소수 비트에 의해 정의되는 미세 보정 가능 스텝은 2 스텝일 수 있다.
도 8은 상기 비트 쉬프트값이 0이고, 상기 정수 비트는 4bit이고, 상기 소수 비트는 4bit인 경우를 나타낸다. 4bit의 정수 비트 중 하나는 극성을 나타내는 극성 비트이므로 -8 계조부터 +8 계조까지의 얼룩 보정이 가능하다. 4bit의 소수 비트에 의해 상기 미세 보정 가능 스텝은 16개의 스텝으로 구별되며, 소수 비트가 0000일 때, 미세 보정 계조는 0이고, 소수 비트가 0001일 때, 미세 보정 계조는 1/16이며, 소수 비트가 0010일 때, 미세 보정 계조는 2/16이고, 소수 비트가 0011일 때, 미세 보정 계조는 3/16이며, 소수 비트가 0100일 때, 미세 보정 계조는 4/16이고, 소수 비트가 0101일 때, 미세 보정 계조는 5/16이며, 소수 비트가 0110일 때, 미세 보정 계조는 6/16이고, 소수 비트가 0111일 때, 미세 보정 계조는 7/16이며, 소수 비트가 1000일 때, 미세 보정 계조는 8/16이고, 소수 비트가 1001일 때, 미세 보정 계조는 9/16이며, 소수 비트가 1010일 때, 미세 보정 계조는 10/16이고, 소수 비트가 1011일 때, 미세 보정 계조는 11/16이며, 소수 비트가 1100일 때, 미세 보정 계조는 12/16이고, 소수 비트가 1101일 때, 미세 보정 계조는 13/16이며, 소수 비트가 1110일 때, 미세 보정 계조는 14/16이고, 소수 비트가 1111일 때, 미세 보정 계조는 15/16일 수 있다. 상기 4bit의 소수 비트로 인해 1/16 계조 단위로 정교한 얼룩 보정이 가능하다.
도 9는 상기 비트 쉬프트값이 1이고, 상기 정수 비트는 5bit이고, 상기 소수 비트는 3bit인 경우를 나타낸다. 5bit의 정수 비트 중 하나는 극성을 나타내는 극성 비트이므로 -16 계조부터 +16 계조까지의 얼룩 보정이 가능하다. 3bit의 소수 비트에 의해 상기 미세 보정 가능 스텝은 8개의 스텝으로 구별되며, 소수 비트가 000일 때, 미세 보정 계조는 0이고, 소수 비트가 001일 때, 미세 보정 계조는 1/8이며, 소수 비트가 010일 때, 미세 보정 계조는 2/8이고, 소수 비트가 011일 때, 미세 보정 계조는 3/8이며, 소수 비트가 100일 때, 미세 보정 계조는 4/8이고, 소수 비트가 101일 때, 미세 보정 계조는 5/8이며, 소수 비트가 110일 때, 미세 보정 계조는 6/8이고, 소수 비트가 111일 때, 미세 보정 계조는 7/8일 수 있다. 상기 3bit의 소수 비트로 인해 1/8 계조 단위로 얼룩 보정이 가능하다.
도 10은 상기 비트 쉬프트값이 2이고, 상기 정수 비트는 6bit이고, 상기 소수 비트는 2bit인 경우를 나타낸다. 6bit의 정수 비트 중 하나는 극성을 나타내는 극성 비트이므로 -32 계조부터 +32 계조까지의 얼룩 보정이 가능하다. 2bit의 소수 비트에 의해 상기 미세 보정 가능 스텝은 4개의 스텝으로 구별되며, 소수 비트가 00일 때, 미세 보정 계조는 0이고, 소수 비트가 01일 때, 미세 보정 계조는 1/4이며, 소수 비트가 10일 때, 미세 보정 계조는 2/4이고, 소수 비트가 11일 때, 미세 보정 계조는 3/4일 수 있다. 상기 2bit의 소수 비트로 인해 1/4 계조 단위로 얼룩 보정이 가능하다.
도 11은 상기 비트 쉬프트값이 3이고, 상기 정수 비트는 7bit이고, 상기 소수 비트는 1bit인 경우를 나타낸다. 7bit의 정수 비트 중 하나는 극성을 나타내는 극성 비트이므로 -64 계조부터 +64 계조까지의 얼룩 보정이 가능하다. 1bit의 소수 비트에 의해 상기 미세 보정 가능 스텝은 2개의 스텝으로 구별되며, 소수 비트가 0일 때, 미세 보정 계조는 0이고, 소수 비트가 1일 때, 미세 보정 계조는 1/2일 수 있다. 상기 1bit의 소수 비트로 인해 1/2 계조 단위로 얼룩 보정이 가능하다.
본 실시예에서는 상기 얼룩 보정값이 8bit인 경우를 예시하였으나, 본 발명은 이에 한정되지 않으며, 상기 얼룩 보정값이 8bit가 아닌 경우에도 도 7 내지 도 11의 예시와 같이 상기 비트 쉬프트값은 상기 얼룩 보정값의 정수 비트와 소수 비트를 1비트씩 쉬프트하도록 동작할 수 있다.
x는 상기 표시 패널(100) 내의 제1 좌표이고, y는 상기 표시 패널(100) 내의 제2 좌표이며,
Figure pat00009
는 상기 제1 및 제2 좌표에서의 상기 얼룩 보정값이고,
Figure pat00010
는 상기 제1 및 제2 좌표에서의 상기 비트 쉬프트값이며, DB는
Figure pat00011
을 만족하는 최대의 비트 값일 때,
Figure pat00012
로 결정될 수 있다. 여기서, 상기 제1 좌표 및 상기 제2 좌표는 픽셀 단위의 좌표를 의미할 수 있다.
상기 얼룩 보정값이 -3이라고 할 때, 상기 얼룩 보정값의 절대값인 |f(x,y)|는 3이고, 3<2(11-DB)/16을 만족하는 DB는 4, 3, 2, 1이 있다. 따라서, DB는
Figure pat00013
을 만족하는 최대의 비트 값인 4로 결정되며, H(x,y)는 4-DB인 0으로 결정된다.
상기 얼룩 보정값이 11이라고 할 때, 상기 얼룩 보정값의 절대값인 |f(x,y)|는 11이고, 11<2(11-DB)/16을 만족하는 DB는 3, 2, 1이 있다. 따라서, DB는
Figure pat00014
을 만족하는 최대의 비트 값인 3으로 결정되며, H(x,y)는 4-DB인 1로 결정된다.
상기 얼룩 보정값이 22라고 할 때, 상기 얼룩 보정값의 절대값인 |f(x,y)|는 22이고, 22<2(11-DB)/16을 만족하는 DB는 2, 1이 있다. 따라서, DB는
Figure pat00015
을 만족하는 최대의 비트 값인 2로 결정되며, H(x,y)는 4-DB인 2로 결정된다.
상기 얼룩 보정값이 -36이라고 할 때, 상기 얼룩 보정값의 절대값인 |f(x,y)|는 36이고, 36<2(11-DB)/16을 만족하는 DB는 1이 있다. 따라서, DB는
Figure pat00016
을 만족하는 최대의 비트 값인 1로 결정되며, H(x,y)는 4-DB인 3으로 결정된다.
결론적으로 상기 수식에 의할 때, 상기 얼룩 보정값의 절대값이 8보다 작거나 같으면 상기 비트 쉬프트값은 0으로 결정되고, 상기 얼룩 보정값의 절대값이 8보다 크고 16보다 작거나 같으면 상기 비트 쉬프트값은 1로 결정되며, 상기 얼룩 보정값의 절대값이 16보다 크고 32보다 작거나 같으면 상기 비트 쉬프트값은 2로 결정되며, 상기 얼룩 보정값의 절대값이 32보다 크면 상기 비트 쉬프트값은 3으로 결정될 수 있다. 상기 얼룩 보정값이 큰 값이 입력되면, 정수 비트에서 큰 값을 취하여 얼룩 보정값을 증가시키는 대신 소수 비트에서 작은 값을 취하여 미세 보정 가능 스텝을 감소시킨다. 반대로, 상기 얼룩 보정값이 작은 값이 입력되면, 정수 비트에서 작은 값을 취하여 얼룩 보정값을 감소시키는 대신 소수 비트에서 큰 값을 취하여 미세 보정 가능 스텝을 증가시킨다.
도 12는 비교예에 따라 표시 패널의 영역에 관계 없이 고정된 비트 쉬프트를 이용하여 얼룩 보정을 수행한 결과를 나타내는 도면이다. 도 13은 본 실시예에 따라 표시 패널의 영역에 따라 가변하는 비트 쉬프트를 이용하여 얼룩 보정을 수행한 결과를 나타내는 도면이다.
도 12를 보면, 종래의 고정 비트 쉬프트 방식에서는 상기 표시 패널 전체 영역이 하나의 비트 쉬프트값을 통해 보정될 수 있다. 상기 표시 패널 전체 영역의 비트 쉬프트값이 2로 설정되어, 소수 비트가 2bit라고 하면, 미세 보정 가능 스텝은 4 스텝이 된다. 이 경우, 도 12의 확대된 불량 영역에서는 미세 보정의 세밀함이 떨어져 양자화 오차가 발생하는 문제가 있다.
도 13을 보면, 본 실시예의 가변 비트 쉬프트 방식에서는 상기 표시 패널의 영역이 서로 다른 비트 쉬프트값을 통해 보정될 수 있다. 상기 표시 패널 전체 영역은 얼룩 보정값에 따라 0, 1, 2, 3의 비트 쉬프트값으로 설정될 수 있다. 도 12의 불량 영역에 대응하는 수정 영역의 비트 쉬프트값이 0으로 설정된다면, 소수 비트가 4bit가 되고, 미세 보정 가능 스텝은 16 스텝이 된다. 이 경우, 도 13의 수정 영역에서는 미세 보정의 세밀함이 증가하여 양자화 오차를 방지할 수 있다.
도 14는 비교예에 따라 표시 패널의 영역에 관계 없이 고정된 비트 쉬프트를 이용하여 얼룩 보정을 수행한 결과를 나타내는 도면이다. 도 15는 본 실시예에 따라 표시 패널의 영역에 따라 가변하는 비트 쉬프트를 이용하여 얼룩 보정을 수행한 결과를 나타내는 도면이다.
도 14를 보면, 종래의 고정 비트 쉬프트 방식에서는 상기 표시 패널 전체 영역이 하나의 비트 쉬프트값을 통해 보정될 수 있다. 상기 표시 패널 전체 영역 중 극히 일부분에만 계조 차이가 큰 얼룩이 발생한 경우, 전체 영역의 비트 쉬프트값을 3으로 설정하게 되면, 표시 패널 전체 영역의 미세 보정 가능 스텝이 2 스텝이 되어, 얼룩 보정의 질이 크게 감소할 수 있다. 따라서, 상기 표시 패널 전체 영역 중 극히 일부분에만 계조 차이가 큰 얼룩이 발생한 경우, 극히 일부분의 보정을 포기하는 대신 상기 표시 패널 전체 영역의 비트 쉬프트값을 미세 보정 가능 스텝을 16 스텝으로 유지할 수 있다. 그러나, 이 경우, 정수 비트가 4bit가 되므로, 얼룩 보정값의 범위는 -8 계조 내지 8 계조에 불과하며, 계조 차이가 큰 얼룩은 보정이 되지 않아 사용자에게 시인될 수 있다.
도 15를 보면, 본 실시예의 가변 비트 쉬프트 방식에서는 상기 표시 패널의 영역이 서로 다른 비트 쉬프트값을 통해 보정될 수 있다. 상기 표시 패널 전체 영역은 얼룩 보정값에 따라 0, 1, 2, 3의 비트 쉬프트값으로 설정될 수 있다. 도 14의 불량 영역에 대응하는 수정 영역의 비트 쉬프트값이 3으로 설정된다면, 정수 비트가 7bit가 되고, 얼룩 보정값의 범위는 -32 계조 내지 32 계조로 크게 증가하여 계조 차이가 큰 얼룩도 보정할 수 있다.
본 실시예에 따르면, 표시 패널(100) 내의 픽셀(P)에 따라 서로 다른 비트 쉬프트값을 적용할 수 있다. 따라서, 필요 이상으로 큰 비트 쉬프트값이 적용되어 미세 보정 가능 스텝이 감소하여 세밀한 얼룩 보정을 할 수 없는 문제를 해결할 수 있다. 또한, 원하는 비트 쉬프트값보다 작은 비트 쉬프트값이 적용되어 특정 영역의 얼룩 보정이 충분히 수행되지 못하는 문제를 해결할 수 있다.
결과적으로, 상기 표시 패널(100) 내의 픽셀(P)에 따라 서로 다른 비트 쉬프트값을 적용하여 정교한 얼룩 보정을 수행할 수 있으며, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 16은 본 발명의 일 실시예에 따른 표시 장치의 메모리(MEM)가 비트 쉬프트값을 저장하는 저장 단위를 나타내는 개념도이다. 도 17은 도 16의 메모리(MEM)에 저장되는 비트 쉬프트 룩업 테이블(LUTB)을 나타내는 개념도이다.
본 실시예에 따른 구동 제어부, 표시 장치 및 표시 패널의 구동 방법은 상기 비트 쉬프트값이 픽셀 그룹 단위로 설정되는 것을 제외하면, 도 1 내지 도 15의 구동 제어부, 표시 장치 및 표시 패널의 구동 방법과 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 4, 도 7 내지 도 17을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 구동 제어부(200)는 비트 쉬프트부(220) 및 얼룩 보정부(240)를 포함할 수 있다. 상기 구동 제어부(200)는 메모리(MEM)를 더 포함할 수 있다. 실시예에 따라, 상기 메모리(MEM)는 상기 구동 제어부(200)의 외부에 배치될 수 있다.
상기 비트 쉬프트부(220)는 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값(BS)을 표시 패널(100) 내의 영역에 따라 독립적으로 판단할 수 있다.
상기 얼룩 보정부(240)는 상기 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값(BS)을 이용하여 입력 영상 데이터(IMG)의 계조를 보정하여 보정 영상 데이터(CIMG)를 생성할 수 있다.
본 실시예에서, 상기 얼룩 보정값은 상기 표시 패널(100)의 픽셀 단위로 설정할 수 있다. 또한, 상기 얼룩 보정값은 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N)에 대해 독립적으로 설정될 수 있다.
본 실시예에서, 상기 얼룩 보정값의 설정 단위와 상기 비트 쉬프트값의 설정 단위는 상이할 수 있다.
본 실시예에서, 상기 비트 쉬프트값(BS)은 상기 표시 패널(100)의 픽셀 그룹(PG) 단위로 설정할 수 있다. 상기 픽셀 그룹(PG)은 복수의 픽셀들을 포함할 수 있다. 설명의 편의 상, 도 16에서는 하나의 픽셀 그룹(PG)이 4개의 픽셀들을 포함하는 것을 예시하였으나, 본 실시예는 이에 한정되지 않으며, 상기 픽셀 그룹(PG)은 4개의 픽셀들보다 훨씬 많은 수의 픽셀들을 포함할 수도 있다.
상기 비트 쉬프트값(BS)은 상기 표시 패널(100)의 픽셀 그룹(PG) 단위로 설정하는 경우, 상기 비트 쉬프트값(BS)을 저장하는 비트 쉬프트 룩업 테이블(LUTB)의 사이즈를 크게 감소시킬 수 있다.
예를 들어, 도 17에서 보듯이, 비트 쉬프트 룩업 테이블(LUTB)은 1개의 데이터 컬럼을 포함할 수 있다. 상기 비트 쉬프트 룩업 테이블(LUTB)의 1개의 데이터 컬럼은 상기 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N) 및 상기 복수의 픽셀 그룹들에 대한 상기 비트 쉬프트값(BSG11, BSG12, BSG13, BSG14, ..., BSG21, BSG22, BSG23, BSG24, ..., BSGN1, BSGN2, BSGN3, BSN4, ...)을 순차적으로 저장할 수 있다.
본 실시예에 따르면, 표시 패널(100) 내의 픽셀 그룹(PG)에 따라 서로 다른 비트 쉬프트값을 적용할 수 있다. 따라서, 필요 이상으로 큰 비트 쉬프트값이 적용되어 미세 보정 가능 스텝이 감소하여 세밀한 얼룩 보정을 할 수 없는 문제를 해결할 수 있다. 또한, 원하는 비트 쉬프트값보다 작은 비트 쉬프트값이 적용되어 특정 영역의 얼룩 보정이 충분히 수행되지 못하는 문제를 해결할 수 있다.
결과적으로, 상기 표시 패널(100) 내의 픽셀 그룹(PG)에 따라 서로 다른 비트 쉬프트값을 적용하여 정교한 얼룩 보정을 수행할 수 있으며, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 18은 본 발명의 일 실시예에 따른 표시 장치의 메모리(MEM)에 저장되는 비트 쉬프트 룩업 테이블(LUTB)을 나타내는 개념도이다.
본 실시예에 따른 구동 제어부, 표시 장치 및 표시 패널의 구동 방법은 상기 비트 쉬프트 룩업 테이블을 제외하면, 도 1 내지 도 15의 구동 제어부, 표시 장치 및 표시 패널의 구동 방법과 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 5, 도 7 내지 도 15 및 도 18을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 구동 제어부(200)는 비트 쉬프트부(220) 및 얼룩 보정부(240)를 포함할 수 있다. 상기 구동 제어부(200)는 메모리(MEM)를 더 포함할 수 있다. 실시예에 따라, 상기 메모리(MEM)는 상기 구동 제어부(200)의 외부에 배치될 수 있다.
상기 비트 쉬프트부(220)는 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값(BS)을 표시 패널(100) 내의 영역에 따라 독립적으로 판단할 수 있다.
상기 얼룩 보정부(240)는 상기 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값(BS)을 이용하여 입력 영상 데이터(IMG)의 계조를 보정하여 보정 영상 데이터(CIMG)를 생성할 수 있다.
본 실시예에서, 상기 얼룩 보정값은 상기 표시 패널(100)의 픽셀 단위로 설정할 수 있다. 또한, 상기 얼룩 보정값은 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N)에 대해 독립적으로 설정될 수 있다.
본 실시예에서, 상기 얼룩 보정값의 설정 단위와 상기 비트 쉬프트값의 설정 단위는 동일할 수 있다.
상기한 바와 같이, 본 실시예에서, 상기 비트 쉬프트값(BS)은 상기 표시 패널(100)의 픽셀 단위로 설정할 수 있다. 또한, 상기 비트 쉬프트값(BS)은 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N)에 대해 독립적으로 설정될 수 있다.
예를 들어, 도 18에서 보듯이, 비트 쉬프트 룩업 테이블(LUTB)은 상기 기준계조들(기준계조1, 기준계조2, ..., 기준계조N)에 대한 최다 빈출 비트 쉬프트값을 저장할 수 있다.
상기 비트 쉬프트 룩업 테이블(LUTB)은 제1 내지 제3 데이터 컬럼을 포함하며, 상기 비트 쉬프트 룩업 테이블(LUTB)의 상기 제1 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 픽셀의 제1 좌표(PX11, PX12, PX13, PX14, ..., PX21, PX22, PX23, PX24, ..., PXN1, PXN2, PXN3, PXN4, ...)를 저장하고, 상기 비트 쉬프트 룩업 테이블(LUTB)의 상기 제2 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀의 제2 좌표(PY11, PY12, PY13, PY14, ..., PY21, PY22, PY23, PY24, ..., PYN1, PYN2, PYN3, PYN4, ...)를 저장하며, 상기 비트 쉬프트 룩업 테이블의 상기 제3 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀의 비트 쉬프트값(BS11, BS12, BS13, BS14, ..., BS21, BS22, BS23, BS24, ..., BSN1, BSN2, BSN3, BSN4, ...)을 저장할 수 있다.
예를 들어, 기준계조1에서 최다 빈출 비트 쉬프트값이 1이라면, 상기 기준계조1에서 최다 빈출 비트 쉬프트값인 1을 별도로 저장하고, 상기 비트 쉬프트값이 1이 아닌 픽셀들에 대해, 픽셀의 X좌표, Y좌표 및 1이 아닌 비트 쉬프트값을 저장한다.
본 실시예에 따른 비트 쉬프트 룩업 테이블(LUTB)은 데이터 컬럼이 3개이므로, 도 6의 실시예에 따른 비트 쉬프트 룩업 테이블(LUTB)에 비해 많은 데이터 컬럼을 갖지만, 기준계조 내에서 최다 빈출 비트 쉬프트값을 갖는 픽셀의 개수가 최다 빈출 비트 쉬프트값을 갖지 않는 픽셀의 개수보다 훨씬 많은 경우에는 비트 쉬프트 룩업 테이블(LUTB)의 사이즈를 감소시키는 효과가 있다.
본 실시예에 따르면, 표시 패널(100) 내의 픽셀(P)에 따라 서로 다른 비트 쉬프트값을 적용할 수 있다. 따라서, 필요 이상으로 큰 비트 쉬프트값이 적용되어 미세 보정 가능 스텝이 감소하여 세밀한 얼룩 보정을 할 수 없는 문제를 해결할 수 있다. 또한, 원하는 비트 쉬프트값보다 작은 비트 쉬프트값이 적용되어 특정 영역의 얼룩 보정이 충분히 수행되지 못하는 문제를 해결할 수 있다.
결과적으로, 상기 표시 패널(100) 내의 픽셀(P)에 따라 서로 다른 비트 쉬프트값을 적용하여 정교한 얼룩 보정을 수행할 수 있으며, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 19는 본 발명의 일 실시예에 따른 표시 장치의 메모리에 저장되는 비트 쉬프트 룩업 테이블을 나타내는 개념도이다.
본 실시예에 따른 구동 제어부, 표시 장치 및 표시 패널의 구동 방법은 상기 비트 쉬프트값이 픽셀 그룹 단위로 설정되는 것을 제외하면, 도 18의 구동 제어부, 표시 장치 및 표시 패널의 구동 방법과 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 4, 도 7 내지 도 16 및 도 19를 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 구동 제어부(200)는 비트 쉬프트부(220) 및 얼룩 보정부(240)를 포함할 수 있다. 상기 구동 제어부(200)는 메모리(MEM)를 더 포함할 수 있다. 실시예에 따라, 상기 메모리(MEM)는 상기 구동 제어부(200)의 외부에 배치될 수 있다.
상기 비트 쉬프트부(220)는 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값(BS)을 표시 패널(100) 내의 영역에 따라 독립적으로 판단할 수 있다.
상기 얼룩 보정부(240)는 상기 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값(BS)을 이용하여 입력 영상 데이터(IMG)의 계조를 보정하여 보정 영상 데이터(CIMG)를 생성할 수 있다.
본 실시예에서, 상기 얼룩 보정값은 상기 표시 패널(100)의 픽셀 단위로 설정할 수 있다. 또한, 상기 얼룩 보정값은 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N)에 대해 독립적으로 설정될 수 있다.
본 실시예에서, 상기 얼룩 보정값의 설정 단위와 상기 비트 쉬프트값의 설정 단위는 상이할 수 있다.
상기한 바와 같이, 본 실시예에서, 상기 비트 쉬프트값(BS)은 상기 표시 패널(100)의 픽셀 그룹(PG) 단위로 설정할 수 있다. 상기 픽셀 그룹은 복수의 픽셀들을 포함할 수 있다. 또한, 상기 비트 쉬프트값(BS)은 복수의 기준계조들(기준계조1, 기준계조2, ..., 기준계조N)에 대해 독립적으로 설정될 수 있다.
예를 들어, 도 19에서 보듯이, 비트 쉬프트 룩업 테이블(LUTB)은 상기 기준계조들(기준계조1, 기준계조2, ..., 기준계조N)에 대한 최다 빈출 비트 쉬프트값을 저장할 수 있다.
상기 비트 쉬프트 룩업 테이블(LUTB)은 제1 내지 제3 데이터 컬럼을 포함하며, 상기 비트 쉬프트 룩업 테이블(LUTB)의 상기 제1 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 픽셀 그룹의 제1 좌표(PGX11, PGX12, PGX13, PGX14, ..., PGX21, PGX22, PGX23, PGX24, ..., PGXN1, PGXN2, PGXN3, PGXN4, ...)를 저장하고, 상기 비트 쉬프트 룩업 테이블(LUTB)의 상기 제2 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀 그룹의 제2 좌표(PGY11, PGY12, PGY13, PGY14, ..., PGY21, PGY22, PGY23, PGY24, ..., PGYN1, PGYN2, PGYN3, PGYN4, ...)를 저장하며, 상기 비트 쉬프트 룩업 테이블의 상기 제3 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀 그룹의 비트 쉬프트값(BSG11, BSG12, BSG13, BSG14, ..., BSG21, BSG22, BSG23, BSG24, ..., BSGN1, BSGN2, BSGN3, BSGN4, ...)을 저장할 수 있다.
예를 들어, 기준계조1에서 최다 빈출 비트 쉬프트값이 1이라면, 상기 기준계조1에서 최다 빈출 비트 쉬프트값인 1을 별도로 저장하고, 상기 비트 쉬프트값이 1이 아닌 픽셀 그룹들에 대해, 픽셀 그룹의 X좌표, Y좌표 및 1이 아닌 비트 쉬프트값을 저장한다.
본 실시예에 따른 비트 쉬프트 룩업 테이블(LUTB)은 픽셀 단위가 아닌 픽셀 그룹 단위로 비트 쉬프트값을 저장하므로 도 18의 실시예에 비해 비트 쉬프트 룩업 테이블(LUTB)의 데이터 사이즈를 감소시킬 수 있다.
본 실시예에 따른 비트 쉬프트 룩업 테이블(LUTB)은 데이터 컬럼이 3개이므로, 도 17의 실시예에 따른 비트 쉬프트 룩업 테이블(LUTB)에 비해 많은 데이터 컬럼을 갖지만, 기준계조 내에서 최다 빈출 비트 쉬프트값을 갖는 픽셀 그룹의 개수가 최다 빈출 비트 쉬프트값을 갖지 않는 픽셀 그룹의 개수보다 훨씬 많은 경우에는 비트 쉬프트 룩업 테이블(LUTB)의 사이즈를 감소시키는 효과가 있다.
본 실시예에 따르면, 표시 패널(100) 내의 픽셀 그룹(PG)에 따라 서로 다른 비트 쉬프트값을 적용할 수 있다. 따라서, 필요 이상으로 큰 비트 쉬프트값이 적용되어 미세 보정 가능 스텝이 감소하여 세밀한 얼룩 보정을 할 수 없는 문제를 해결할 수 있다. 또한, 원하는 비트 쉬프트값보다 작은 비트 쉬프트값이 적용되어 특정 영역의 얼룩 보정이 충분히 수행되지 못하는 문제를 해결할 수 있다.
결과적으로, 상기 표시 패널(100) 내의 픽셀 그룹(PG)에 따라 서로 다른 비트 쉬프트값을 적용하여 정교한 얼룩 보정을 수행할 수 있으며, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
이상에서 설명한 본 발명에 따른 구동 제어부, 표시 장치 및 표시 패널의 구동 방법에 따르면, 가변 비트 쉬프트값을 이용하여 얼룩 보정을 수행하므로 표시 패널의 표시 품질을 향상시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: 구동 제어부
220: 비트 쉬프트부 240: 얼룩 보정부
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부

Claims (20)

  1. 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값을 표시 패널 내의 영역에 따라 독립적으로 판단하는 비트 쉬프트부; 및
    상기 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값을 이용하여 입력 영상 데이터의 계조를 보정하여 보정 영상 데이터를 생성하는 얼룩 보정부를 포함하는 구동 제어부.
  2. 제1항에 있어서, 상기 얼룩 보정값이 증가하면, 상기 비트 쉬프트값의 상기 정수 비트가 증가하고 상기 비트 쉬프트값의 상기 소수 비트는 감소하는 것을 특징으로 하는 구동 제어부.
  3. 제2항에 있어서, 상기 비트 쉬프트값이 0이면, 상기 정수 비트는 4bit이고, 상기 소수 비트는 4bit이며,
    상기 비트 쉬프트값이 1이면, 상기 정수 비트는 5bit이고, 상기 소수 비트는 3bit이며,
    상기 비트 쉬프트값이 2이면, 상기 정수 비트는 6bit이고, 상기 소수 비트는 2bit이며,
    상기 비트 쉬프트값이 3이면, 상기 정수 비트는 7bit이고, 상기 소수 비트는 1bit인 것을 특징으로 하는 구동 제어부.
  4. 제2항에 있어서,
    x는 상기 표시 패널 내의 제1 좌표이고, y는 상기 표시 패널 내의 제2 좌표이며,
    Figure pat00017
    는 상기 제1 및 제2 좌표에서의 상기 얼룩 보정값이고,
    Figure pat00018
    는 상기 제1 및 제2 좌표에서의 상기 비트 쉬프트값이며, DB는
    Figure pat00019
    을 만족하는 최대의 비트 값일 때,
    Figure pat00020
    로 결정되는 것을 특징으로 하는 구동 제어부.
  5. 제1항에 있어서, 상기 표시 패널은 복수의 픽셀들을 포함하고,
    상기 비트 쉬프트값은 상기 표시 패널의 픽셀 단위로 설정되는 것을 특징으로 하는 구동 제어부.
  6. 제1항에 있어서, 상기 표시 패널은 복수의 픽셀 그룹들을 포함하고, 상기 픽셀 그룹은 복수의 픽셀들을 포함하며,
    상기 비트 쉬프트값은 상기 표시 패널의 픽셀 그룹 단위로 설정되는 것을 특징으로 하는 구동 제어부.
  7. 제1항에 있어서, 상기 비트 쉬프트값은 복수의 기준계조들에 대해 독립적으로 설정되는 것을 특징으로 하는 구동 제어부.
  8. 제7항에 있어서, 상기 기준계조에 해당하지 않는 계조에 대한 상기 비트 쉬프트값은 상기 기준계조에 해당하지 않는 계조와 이웃한 2개의 기준계조들에 대한 상기 비트 쉬프트값들을 이용하여 생성되는 것을 특징으로 하는 구동 제어부.
  9. 제7항에 있어서, 상기 표시 패널은 복수의 픽셀들을 포함하고,
    상기 비트 쉬프트값은 상기 표시 패널의 픽셀 단위로 설정되며,
    비트 쉬프트 룩업 테이블은 1개의 데이터 컬럼을 포함하고,
    상기 비트 쉬프트 룩업 테이블의 1개의 데이터 컬럼은 상기 복수의 기준계조들 및 상기 복수의 픽셀들에 대한 상기 비트 쉬프트값을 순차적으로 저장하는 것을 특징으로 하는 구동 제어부.
  10. 제9항에 있어서, 상기 얼룩 보정값은 상기 표시 패널의 픽셀 단위로 설정되며,
    얼룩 보정 룩업 테이블은 1개의 데이터 컬럼을 포함하고,
    상기 얼룩 보정 룩업 테이블의 1개의 데이터 컬럼은 상기 복수의 기준계조들 및 상기 복수의 픽셀들에 대한 상기 얼룩 보정값을 순차적으로 저장하는 것을 특징으로 하는 구동 제어부.
  11. 제7항에 있어서, 상기 표시 패널은 복수의 픽셀 그룹들을 포함하고, 상기 픽셀 그룹은 복수의 픽셀들을 포함하며,
    상기 비트 쉬프트값은 상기 표시 패널의 픽셀 그룹 단위로 설정되며,
    비트 쉬프트 룩업 테이블은 1개의 데이터 컬럼을 포함하고,
    상기 1개의 데이터 컬럼은 상기 복수의 기준계조들 및 상기 복수의 픽셀 그룹들에 대한 상기 비트 쉬프트값을 순차적으로 저장하는 것을 특징으로 하는 구동 제어부.
  12. 제11항에 있어서, 상기 얼룩 보정값은 상기 표시 패널의 픽셀 단위로 설정되며,
    얼룩 보정 룩업 테이블은 1개의 데이터 컬럼을 포함하고,
    상기 얼룩 보정 룩업 테이블의 1개의 데이터 컬럼은 상기 복수의 기준계조들 및 상기 복수의 픽셀들에 대한 상기 얼룩 보정값을 순차적으로 저장하는 것을 특징으로 하는 구동 제어부.
  13. 제7항에 있어서, 상기 표시 패널은 복수의 픽셀들을 포함하고,
    상기 비트 쉬프트값은 상기 표시 패널의 픽셀 단위로 설정되며,
    비트 쉬프트 룩업 테이블은 상기 기준계조들에 대한 최다 빈출 비트 쉬프트값을 저장하고,
    상기 비트 쉬프트 룩업 테이블은 제1 내지 제3 데이터 컬럼을 포함하며,
    상기 비트 쉬프트 룩업 테이블의 상기 제1 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 픽셀의 제1 좌표를 저장하고, 상기 비트 쉬프트 룩업 테이블의 상기 제2 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀의 제2 좌표를 저장하며, 상기 비트 쉬프트 룩업 테이블의 상기 제3 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀의 비트 쉬프트값을 저장하는 것을 특징으로 하는 구동 제어부.
  14. 제7항에 있어서, 상기 표시 패널은 복수의 픽셀 그룹들을 포함하고, 상기 픽셀 그룹은 복수의 픽셀들을 포함하며,
    상기 비트 쉬프트값은 상기 표시 패널의 픽셀 그룹 단위로 설정되며,
    비트 쉬프트 룩업 테이블은 상기 기준계조들에 대한 최다 빈출 비트 쉬프트값을 저장하고,
    상기 비트 쉬프트 룩업 테이블은 제1 내지 제3 데이터 컬럼을 포함하며,
    상기 비트 쉬프트 룩업 테이블의 상기 제1 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 픽셀 그룹의 제1 좌표를 저장하고, 상기 비트 쉬프트 룩업 테이블의 상기 제2 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀 그룹의 제2 좌표를 저장하며, 상기 비트 쉬프트 룩업 테이블의 상기 제3 데이터 컬럼은 상기 최다 빈출 비트 쉬프트값을 갖지 않는 상기 픽셀 그룹의 비트 쉬프트값을 저장하는 것을 특징으로 하는 구동 제어부.
  15. 복수의 픽셀들을 포함하며, 입력 영상 데이터를 기초로 영상을 표시하는 표시 패널;
    얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값을 표시 패널 내의 영역에 따라 독립적으로 판단하는 비트 쉬프트부 및 상기 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값을 이용하여 상기 입력 영상 데이터의 계조를 보정하여 보정 영상 데이터를 생성하는 얼룩 보정부를 포함하며, 상기 보정 영상 데이터를 기초로 데이터 신호를 생성하는 구동 제어부; 및
    상기 데이터 신호를 데이터 전압으로 변환하여 상기 데이터 전압을 상기 표시 패널에 출력하는 데이터 구동부를 포함하는 표시 장치.
  16. 제15항에 있어서, 상기 얼룩 보정값이 증가하면, 상기 비트 쉬프트값의 상기 정수 비트가 증가하고 상기 비트 쉬프트값의 상기 소수 비트는 감소하는 것을 특징으로 하는 표시 장치.
  17. 얼룩 보정값의 정수 비트와 소수 비트를 나타내는 비트 쉬프트값을 표시 패널 내의 영역에 따라 독립적으로 판단하는 단계;
    상기 얼룩 보정값 및 상기 얼룩 보정값에 대응하는 상기 비트 쉬프트값을 이용하여 상기 입력 영상 데이터의 계조를 보정하여 보정 영상 데이터를 생성하는 단계;
    상기 보정 영상 데이터를 기초로 데이터 신호를 생성하는 단계; 및
    상기 데이터 신호를 데이터 전압으로 변환하여 상기 데이터 전압을 표시 패널에 출력하는 단계를 포함하는 표시 패널의 구동 방법.
  18. 제17항에 있어서, 상기 얼룩 보정값이 증가하면, 상기 비트 쉬프트값의 상기 정수 비트가 증가하고 상기 비트 쉬프트값의 상기 소수 비트는 감소하는 것을 특징으로 하는 표시 패널의 구동 방법.
  19. 제18항에 있어서, 상기 비트 쉬프트값이 0이면, 상기 정수 비트는 4bit이고, 상기 소수 비트는 4bit이며,
    상기 비트 쉬프트값이 1이면, 상기 정수 비트는 5bit이고, 상기 소수 비트는 3bit이며,
    상기 비트 쉬프트값이 2이면, 상기 정수 비트는 6bit이고, 상기 소수 비트는 2bit이며,
    상기 비트 쉬프트값이 3이면, 상기 정수 비트는 7bit이고, 상기 소수 비트는 1bit인 것을 특징으로 하는 표시 패널의 구동 방법.
  20. 제18항에 있어서,
    x는 상기 표시 패널 내의 제1 좌표이고, y는 상기 표시 패널 내의 제2 좌표이며,
    Figure pat00021
    는 상기 제1 및 제2 좌표에서의 상기 얼룩 보정값이고,
    Figure pat00022
    는 상기 제1 및 제2 좌표에서의 상기 비트 쉬프트값이며, DB는
    Figure pat00023
    을 만족하는 최대의 비트 값일 때,
    Figure pat00024
    로 결정되는 것을 특징으로 하는 표시 패널의 구동 방법.
KR1020190115635A 2019-09-19 2019-09-19 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 KR102652019B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020190115635A KR102652019B1 (ko) 2019-09-19 2019-09-19 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US16/855,953 US10991346B2 (en) 2019-09-19 2020-04-22 Controller, related display apparatus, and related method for controlling display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190115635A KR102652019B1 (ko) 2019-09-19 2019-09-19 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Publications (2)

Publication Number Publication Date
KR20210034165A true KR20210034165A (ko) 2021-03-30
KR102652019B1 KR102652019B1 (ko) 2024-03-28

Family

ID=74879965

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190115635A KR102652019B1 (ko) 2019-09-19 2019-09-19 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Country Status (2)

Country Link
US (1) US10991346B2 (ko)
KR (1) KR102652019B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11309890B1 (en) * 2020-12-14 2022-04-19 Beijing Eswin Computing Technology Co., Ltd. Pre-emphasis circuit, method and display device
KR20230143211A (ko) * 2022-04-01 2023-10-12 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
US20240013693A1 (en) * 2022-07-08 2024-01-11 Apple Inc. Systems and methods for clock frequency control during low display refresh rates in electronic devices

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1084551A (ja) * 1996-09-06 1998-03-31 Nec Corp 色むら補正装置
JP2008059287A (ja) * 2006-08-31 2008-03-13 Brother Ind Ltd 画像処理装置および画像処理プログラム
JP2010103821A (ja) * 2008-10-24 2010-05-06 Fuji Xerox Co Ltd 画像処理装置、画像形成装置、画像処理方法およびプログラム
KR20150030013A (ko) * 2013-09-11 2015-03-19 삼성디스플레이 주식회사 표시 패널의 구동 방법, 이를 수행하는 표시 장치, 이에 적용되는 보정값 산출 방법 및 계조 데이터의 보정 방법

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100501299B1 (ko) 2002-05-07 2005-07-18 주식회사 대우일렉트로닉스 랜덤한 디더 패턴을 이용한 디더링 장치
KR101259063B1 (ko) 2006-06-05 2013-04-29 엘지디스플레이 주식회사 영상 처리장치 및 이의 블록화 현상 제거방법
KR102076042B1 (ko) * 2013-01-17 2020-02-12 삼성디스플레이 주식회사 영상 표시 방법, 이를 수행하는 표시 장치, 이에 적용되는 보정값 산출 방법 및 장치
JP7047276B2 (ja) * 2017-07-31 2022-04-05 セイコーエプソン株式会社 表示ドライバー、表示コントローラー、電気光学装置及び電子機器
KR102544148B1 (ko) * 2018-09-21 2023-06-16 삼성디스플레이 주식회사 표시 장치에 대한 보정 데이터 생성 방법, 및 보정 데이터를 저장하는 표시 장치
KR102519427B1 (ko) * 2018-10-05 2023-04-10 삼성디스플레이 주식회사 구동 제어부, 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102659615B1 (ko) * 2019-02-28 2024-04-23 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1084551A (ja) * 1996-09-06 1998-03-31 Nec Corp 色むら補正装置
JP2008059287A (ja) * 2006-08-31 2008-03-13 Brother Ind Ltd 画像処理装置および画像処理プログラム
JP2010103821A (ja) * 2008-10-24 2010-05-06 Fuji Xerox Co Ltd 画像処理装置、画像形成装置、画像処理方法およびプログラム
KR20150030013A (ko) * 2013-09-11 2015-03-19 삼성디스플레이 주식회사 표시 패널의 구동 방법, 이를 수행하는 표시 장치, 이에 적용되는 보정값 산출 방법 및 계조 데이터의 보정 방법

Also Published As

Publication number Publication date
US20210090527A1 (en) 2021-03-25
KR102652019B1 (ko) 2024-03-28
US10991346B2 (en) 2021-04-27

Similar Documents

Publication Publication Date Title
KR100859514B1 (ko) 액정 표시 장치 및 그 구동 장치
CN106023939B (zh) 液晶显示器及其驱动方法
KR102652019B1 (ko) 구동 제어부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR102519427B1 (ko) 구동 제어부, 표시 장치 및 이를 이용한 표시 패널의 구동 방법
US10522068B2 (en) Device and method for color reduction with dithering
JP2006506664A (ja) 液晶表示装置及びその駆動方法
CN108305578B (zh) 用于子像素渲染以及显示驱动器的系统和方法
US20090009453A1 (en) Liquid crystal display device and control driver for a liquid crystal display device
KR102164701B1 (ko) 표시 장치 및 이의 구동 방법
CN106297728B (zh) 图像处理设备和图像处理方法
CN111009212A (zh) 显示装置和用于使用显示装置显示图像的方法
KR20090062764A (ko) 신호 처리 장치, 이를 이용한 데이터 보정 방법 및 이를구비한 표시 장치
KR20180024973A (ko) 타이밍 컨트롤러 및 이를 포함하는 표시 장치
JP4431951B2 (ja) 表示装置
KR100457281B1 (ko) 플라즈마 디스플레이장치 및 표시방법
KR20210002218A (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
JP2006506665A (ja) 液晶表示装置及びその駆動方法
KR20210082856A (ko) 무라 보상 회로 및 그를 채용한 디스플레이를 위한 구동 장치
KR20180018898A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20120077751A (ko) 데이터 보상 방법, 이를 수행하기 위한 데이터 보상 장치 및 이 데이터 보상 장치를 포함하는 표시 장치
KR102418571B1 (ko) 감마 보정 회로 및 그 구동방법과 그를 이용한 표시 장치
US20080297497A1 (en) Control circuit and method of liquid crystal display panel
KR20100007201A (ko) 액정 표시 장치 및 그 구동 방법
KR101437869B1 (ko) 데이터 처리장치, 이를 포함하는 액정표시장치 및 그제어방법
KR102566785B1 (ko) 표시 장치 및 이의 구동 방법

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right