KR20210028619A - Data driver and display apparatus having the same - Google Patents
Data driver and display apparatus having the same Download PDFInfo
- Publication number
- KR20210028619A KR20210028619A KR1020210025689A KR20210025689A KR20210028619A KR 20210028619 A KR20210028619 A KR 20210028619A KR 1020210025689 A KR1020210025689 A KR 1020210025689A KR 20210025689 A KR20210025689 A KR 20210025689A KR 20210028619 A KR20210028619 A KR 20210028619A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- shielding line
- line
- data transmission
- transmission line
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
Description
본 발명은 데이터 구동부 및 이를 구비한 표시 장치에 관한 것으로, 보다 상세하게는 신뢰성이 향상된 데이터 구동부 및 이를 포함하는 표시 장치를 제공하는 것이다.The present invention relates to a data driver and a display device having the same, and more particularly, to provide a data driver with improved reliability and a display device including the same.
일반적으로, 표시 장치는 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들 및 복수의 데이터 라인들을 포함한다. 상기 패널 구동부는 상기 복수의 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부, 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부 및 상기 게이트 구동부 및 상기 데이터 구동부의 구동 타이밍을 제어하는 타이밍 컨트롤러를 포함한다. In general, a display device includes a display panel and a panel driver. The display panel includes a plurality of gate lines and a plurality of data lines. The panel driver includes a gate driver providing a gate signal to the plurality of gate lines, a data driver providing a data voltage to the data lines, and a timing controller controlling driving timing of the gate driver and the data driver. .
상기 데이터 구동부로 데이터 신호가 전송되는 인터페이스는 고 주파수에서 동작하므로 노이즈에 취약한 문제점이 있다. 주변 노이즈에 의한 신호 왜곡 현상으로 인해 상기 데이터 구동부의 신뢰성이 감소하고, 상기 표시 패널은 비정상적인 영상을 표시하는 문제점이 있다. Since the interface through which the data signal is transmitted to the data driver operates at a high frequency, it is vulnerable to noise. The reliability of the data driver decreases due to signal distortion caused by ambient noise, and the display panel displays an abnormal image.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 신뢰성이 향상되고, 표시 품질을 향상시키기 위한 데이터 구동부를 제공하는 것이다.Accordingly, the technical problem of the present invention is conceived in this respect, and an object of the present invention is to provide a data driver for improving reliability and display quality.
본 발명의 다른 목적은 상기 데이터 구동부를 포함하는 표시 장치를 제공하는 것이다.Another object of the present invention is to provide a display device including the data driver.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 데이터 구동부는 데이터 구동 칩, 제1 데이터 전송 라인, 제2 데이터 전송 라인, 제1 쉴딩 라인 및 제2 쉴딩 라인을 포함한다. 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인은 상기 데이터 구동 칩에 데이터 신호를 전달한다. 상기 제1 쉴딩 라인은 상기 제1 데이터 전송 라인의 제1 측에 배치되며 접지 전압이 인가된다. 상기 제2 쉴딩 라인은 상기 제2 데이터 전송 라인의 상기 제1 측에 반대되는 제2 측에 배치되며 상기 접지 전압이 인가된다.The data driver according to an embodiment for realizing the object of the present invention includes a data driving chip, a first data transmission line, a second data transmission line, a first shielding line, and a second shielding line. The first data transmission line and the second data transmission line transmit a data signal to the data driving chip. The first shielding line is disposed on a first side of the first data transmission line and a ground voltage is applied. The second shielding line is disposed on a second side opposite to the first side of the second data transmission line, and the ground voltage is applied.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인 및 상기 제2 쉴딩 라인의 배선 저항은 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인의 배선 저항보다 작을 수 있다. In an embodiment of the present invention, wiring resistance of the first shielding line and the second shielding line may be smaller than that of the first data transmission line and the second data transmission line.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인 및 상기 제1 데이터 전송 라인 사이의 거리는 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인 사이의 거리보다 작거나 같을 수 있다. 상기 제2 쉴딩 라인 및 상기 제2 데이터 전송 라인 사이의 거리는 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인 사이의 거리보다 작거나 같을 수 있다. In an embodiment of the present invention, a distance between the first shielding line and the first data transmission line may be less than or equal to a distance between the first data transmission line and the second data transmission line. A distance between the second shielding line and the second data transmission line may be less than or equal to a distance between the first data transmission line and the second data transmission line.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인은 상기 제1 데이터 전송 라인을 향하여 꺾어진 제1 벤딩부를 포함할 수 있다. 상기 제2 쉴딩 라인은 상기 제2 데이터 전송 라인을 향하여 꺾어진 제2 벤딩부를 포함할 수 있다. In an embodiment of the present invention, the first shielding line may include a first bending portion bent toward the first data transmission line. The second shielding line may include a second bending portion bent toward the second data transmission line.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인은 상기 데이터 구동 칩의 제1 로우 전압 단자에 연결될 수 있다. 상기 제2 쉴딩 라인은 상기 데이터 구동 칩의 제2 로우 전압 단자에 연결될 수 있다. In an embodiment of the present invention, the first shielding line may be connected to a first low voltage terminal of the data driving chip. The second shielding line may be connected to a second low voltage terminal of the data driving chip.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인 및 상기 제2 쉴딩 라인을 연결하는 연결부를 더 포함할 수 있다. In an embodiment of the present invention, a connection part connecting the first shielding line and the second shielding line may be further included.
본 발명의 일 실시예에 있어서, 상기 연결부의 배선 저항은 상기 제1 쉴딩 라인의 배선 저항보다 크거나 같을 수 있다. In one embodiment of the present invention, the wiring resistance of the connection part may be greater than or equal to the wiring resistance of the first shielding line.
본 발명의 일 실시예에 있어서, 상기 연결부의 폭은 상기 제1 쉴딩 라인의 폭보다 작을 수 있다. In one embodiment of the present invention, the width of the connection part may be smaller than the width of the first shielding line.
본 발명의 일 실시예에 있어서, 상기 연결부는 요철 패턴을 가질 수 있다. In one embodiment of the present invention, the connection portion may have an uneven pattern.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인 사이에 배치되며 상기 접지 전압이 인가되는 제3 쉴딩 라인을 더 포함할 수 있다. In an embodiment of the present invention, the data driver may further include a third shielding line disposed between the first data transmission line and the second data transmission line and to which the ground voltage is applied.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인은 상기 데이터 구동 칩의 제1 로우 전압 단자에 연결될 수 있다. 상기 제2 쉴딩 라인은 상기 데이터 구동 칩의 제2 로우 전압 단자에 연결될 수 있다. 상기 제3 쉴딩 라인은 상기 제1 로우 전압 단자 및 상기 제2 로우 전압 단자에 모두 연결될 수 있다. In an embodiment of the present invention, the first shielding line may be connected to a first low voltage terminal of the data driving chip. The second shielding line may be connected to a second low voltage terminal of the data driving chip. The third shielding line may be connected to both the first low voltage terminal and the second low voltage terminal.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 상기 제1 쉴딩 라인, 상기 제2 쉴딩 라인 및 상기 제3 쉴딩 라인을 연결하는 연결부를 더 포함할 수 있다. In an embodiment of the present invention, the data driver may further include a connection part connecting the first shielding line, the second shielding line, and the third shielding line.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 상기 제1 쉴딩 라인의 상기 제1 측에 배치되는 제1 전압 전송 라인 및 상기 제2 쉴딩 라인의 상기 제2 측에 배치되는 제2 전압 전송 라인을 더 포함할 수 있다. In an embodiment of the present invention, the data driver includes a first voltage transmission line disposed on the first side of the first shielding line and a second voltage transmission line disposed on the second side of the second shielding line. It may further include.
본 발명의 일 실시예에 있어서, 상기 데이터 구동 칩, 상기 제1 쉴딩 라인 및 상기 제2 쉴딩 라인은 표시 패널의 기판 상에 배치될 수 있다. In an embodiment of the present invention, the data driving chip, the first shielding line, and the second shielding line may be disposed on a substrate of a display panel.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 상기 데이터 구동 칩이 실장되는 플렉서블 회로 기판을 더 포함할 수 있다. 상기 제1 쉴딩 라인 및 상기 제2 쉴딩 라인은 상기 플렉서블 회로 기판 상에 배치될 수 있다. In an embodiment of the present invention, the data driver may further include a flexible circuit board on which the data driving chip is mounted. The first shielding line and the second shielding line may be disposed on the flexible circuit board.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부 및 데이터 구동부를 포함한다. 상기 표시 패널은 영상을 표시한다. 상기 게이트 구동부는 상기 표시 패널에 게이트 신호를 인가한다. 상기 데이터 구동부는 상기 표시 패널에 데이터 전압을 인가한다. 상기 데이터 구동부는 데이터 구동 칩, 제1 데이터 전송 라인, 제2 데이터 전송 라인, 제1 쉴딩 라인 및 제2 쉴딩 라인을 포함한다. 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인은 상기 데이터 구동 칩에 데이터 신호를 전달한다. 상기 제1 쉴딩 라인은 상기 제1 데이터 전송 라인의 제1 측에 배치되며 접지 전압이 인가된다. 상기 제2 쉴딩 라인은 상기 제2 데이터 전송 라인의 상기 제1 측에 반대되는 제2 측에 배치되며 상기 접지 전압이 인가된다.A display device according to an exemplary embodiment for realizing another object of the present invention includes a display panel, a gate driver, and a data driver. The display panel displays an image. The gate driver applies a gate signal to the display panel. The data driver applies a data voltage to the display panel. The data driver includes a data driving chip, a first data transmission line, a second data transmission line, a first shielding line, and a second shielding line. The first data transmission line and the second data transmission line transmit a data signal to the data driving chip. The first shielding line is disposed on a first side of the first data transmission line and a ground voltage is applied. The second shielding line is disposed on a second side opposite to the first side of the second data transmission line, and the ground voltage is applied.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인 및 상기 제2 쉴딩 라인의 배선 저항은 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인의 배선 저항보다 작을 수 있다. In an embodiment of the present invention, wiring resistance of the first shielding line and the second shielding line may be smaller than that of the first data transmission line and the second data transmission line.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인 및 상기 제1 데이터 전송 라인 사이의 거리는 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인 사이의 거리보다 작거나 같을 수 있다. 상기 제2 쉴딩 라인 및 상기 제2 데이터 전송 라인 사이의 거리는 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인 사이의 거리보다 작거나 같을 수 있다. In an embodiment of the present invention, a distance between the first shielding line and the first data transmission line may be less than or equal to a distance between the first data transmission line and the second data transmission line. A distance between the second shielding line and the second data transmission line may be less than or equal to a distance between the first data transmission line and the second data transmission line.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인은 상기 제1 데이터 전송 라인을 향하여 꺾어진 제1 벤딩부를 포함할 수 있다. 상기 제2 쉴딩 라인은 상기 제2 데이터 전송 라인을 향하여 꺾어진 제2 벤딩부를 포함할 수 있다. In an embodiment of the present invention, the first shielding line may include a first bending portion bent toward the first data transmission line. The second shielding line may include a second bending portion bent toward the second data transmission line.
본 발명의 일 실시예에 있어서, 상기 제1 쉴딩 라인 및 상기 제2 쉴딩 라인을 연결하는 연결부를 더 포함할 수 있다. In an embodiment of the present invention, a connection part connecting the first shielding line and the second shielding line may be further included.
이와 같은 데이터 구동부 및 이를 포함하는 표시 장치에 따르면, 상기 데이터 구동부는 데이터 전송 라인에 이웃하여 배치되는 쉴딩 라인을 포함하여 데이터 신호의 노이즈를 방지할 수 있다. 따라서, 데이터 구동부의 신뢰성을 향상시키고, 표시 패널의 표시 품질을 향상시킬 수 있다. According to the data driver and the display device including the same, the data driver may include a shielding line disposed adjacent to a data transmission line to prevent noise of a data signal. Accordingly, it is possible to improve the reliability of the data driver and improve the display quality of the display panel.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 패널, 타이밍 컨트롤러 및 데이터 구동부를 나타내는 평면도이다.
도 3은 도 2의 데이터 구동부의 A 부분을 나타내는 평면도이다.
도 4는 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다.
도 5는 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다.
도 6은 도 5의 쉴딩 라인 루프의 형상을 나타내는 평면도이다.
도 7은 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다.
도 8은 도 7의 쉴딩 라인 루프의 형상을 나타내는 평면도이다.
도 9는 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다.
도 10은 도 9의 쉴딩 라인 루프의 형상을 나타내는 평면도이다.
도 11은 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다.
도 12는 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다.
도 13은 도 12의 쉴딩 라인 루프의 형상을 나타내는 평면도이다.
도 14는 본 발명의 다른 실시예에 따른 표시 패널, 타이밍 컨트롤러 및 데이터 구동부를 나타내는 평면도이다.
도 15는 도 14의 데이터 구동부의 B 부분을 나타내는 평면도이다.1 is a block diagram illustrating a display device according to an exemplary embodiment of the present invention.
2 is a plan view illustrating a display panel, a timing controller, and a data driver of FIG. 1.
3 is a plan view illustrating a portion A of the data driver of FIG. 2.
4 is a plan view showing a part of a data driver according to another embodiment of the present invention.
5 is a plan view showing a part of a data driver according to another embodiment of the present invention.
6 is a plan view showing the shape of the shielding line loop of FIG. 5.
7 is a plan view illustrating a part of a data driver according to another exemplary embodiment of the present invention.
8 is a plan view showing the shape of the shielding line loop of FIG. 7.
9 is a plan view illustrating a part of a data driver according to another embodiment of the present invention.
10 is a plan view showing the shape of the shielding line loop of FIG. 9.
11 is a plan view illustrating a part of a data driver according to another embodiment of the present invention.
12 is a plan view showing a part of a data driver according to another embodiment of the present invention.
13 is a plan view showing the shape of the shielding line loop of FIG. 12.
14 is a plan view illustrating a display panel, a timing controller, and a data driver according to another exemplary embodiment of the present invention.
15 is a plan view illustrating a portion B of the data driver of FIG. 14.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다. Hereinafter, the present invention will be described in more detail with reference to the accompanying drawings.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.1 is a block diagram illustrating a display device according to an exemplary embodiment of the present invention.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다. Referring to FIG. 1, the display device includes a
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다. The
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 단위 픽셀들을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다. The
상기 표시 패널(100)은 액정 표시 패널(LCD)일 수 있다. 그러나 본 발명은 이에 한정되지 않으며, 상기 표시 패널(100)은 유기 발광 다이오드 표시 패널(OLED), 플라즈마 디스플레이 패널(PDP) 및 발광 다이오드 표시 패널(LED)일 수 있다. The
각 단위 픽셀은 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함할 수 있다. 상기 단위 픽셀들은 매트릭스 형태로 배치될 수 있다.Each unit pixel may include a switching element (not shown), a liquid crystal capacitor (not shown) electrically connected to the switching element, and a storage capacitor (not shown). The unit pixels may be arranged in a matrix form.
상기 타이밍 컨트롤러(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 입력 영상 데이터는 적색 영상 데이터(R), 녹색 영상 데이터(G) 및 청색 영상 데이터(B)를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다. The
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다. The
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.The
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.The
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 근거로 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다. The
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다. The
상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 순차적으로 출력한다. The
상기 게이트 구동부(300)는 상기 표시 패널(100)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 상기 주변부에 집적(integrated)될 수 있다.The
상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다. The gamma reference voltage generator 400 generates a gamma reference voltage VGREF in response to the third control signal CONT3 received from the
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.In an embodiment of the present invention, the gamma reference voltage generator 400 may be disposed within the
상기 데이터 구동부(500)는 상기 타이밍 컨트롤러(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다. The
상기 데이터 구동부(500)는 상기 표시 패널(100)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 상기 주변부에 집적될 수도 있다.The
상기 데이터 구동부(500)의 구조에 대해서는 도 2 내지 도 3을 참조하여 상세히 후술한다.The structure of the
도 2는 도 1의 표시 패널(100), 타이밍 컨트롤러(200) 및 데이터 구동부(500)를 나타내는 평면도이다. 도 3은 도 2의 데이터 구동부의 A 부분을 나타내는 평면도이다.2 is a plan view illustrating the
도 1 내지 도 3을 참조하면, 상기 데이터 구동부(500)는 데이터 구동 칩(510) 및 상기 데이터 구동 칩(510)을 상기 타이밍 컨트롤러(200)가 배치된 인쇄 회로 기판에 연결하는 플렉서블 회로 기판(520)을 포함한다.1 to 3, the
예를 들어, 상기 플렉서블 회로 기판(520)은 상기 인쇄 회로 기판의 하나의 층을 이루어 상기 인쇄 회로 기판과 일체로 형성될 수 있다. 이와는 달리, 상기 플렉서블 회로 기판(520)은 상기 인쇄 회로 기판과 독립적으로 형성될 수 있다.For example, the
본 실시예에서, 상기 데이터 구동부(500)는 두 개의 데이터 구동 칩(510) 및 두 개의 플렉서블 회로 기판(520)을 포함하는 것으로 도시하였으나, 상기 데이터 구동 칩(510) 및 상기 플렉서블 회로 기판(520)의 개수는 본 발명을 한정하지 않는다.In the present embodiment, the
상기 데이터 구동부(500)는 상기 데이터 구동 칩(510)에 데이터 신호(DATA)를 전달하는 데이터 전송 라인(DTL1, DTL2), 상기 데이터 전송 라인(DTL1, DTL2)의 노이즈 인가 방지를 위한 쉴딩 라인(SL1, SL2) 및 상기 데이터 구동 칩(510)에 전원 전압을 전달하는 전압 전송 라인(VL1 내지 VL8)을 포함한다. The
본 실시예에서, 상기 데이터 구동 칩(510)은 상기 표시 패널(100)의 기판 상에 실장된다(Chip On Glass; COG). 상기 데이터 전송 라인(DTL1, DTL2), 상기 쉴딩 라인(SL1, SL2) 및 상기 전압 전송 라인(VL1 내지 VL8)은 상기 표시 패널(100)의 기판 상에 배치된다. In this embodiment, the
상기 데이터 구동 칩(510)은 상기 데이터 전송 라인(DTL1, DTL2)을 통하여 상기 데이터 신호(DATA)를 수신하고, 상기 데이터 신호(DATA)를 기초로 상기 데이터 전압을 생성하여 상기 표시 패널(100)의 데이터 라인들(DL)에 출력한다. The
예를 들어, 상기 데이터 구동 칩(510)은 상기 타이밍 컨트롤러(200)로부터 상기 데이터 신호(DATA)를 수신한다. For example, the
상기 데이터 구동 칩(510)은 상기 전압 전송 라인(VL1 내지 VL8)을 통하여 상기 데이터 전압을 생성하기 위한 전원 전압을 수신한다. 상기 전원 전압은 로직 하이 전압(VDD1), 로직 접지 전압(VSS1), 아날로그 하이 전압(VDD2) 및 아날로그 접지 전압(VSS2)일 수 있다. 상기 아날로그 하이 전압(VDD2)은 상기 로직 하이 전압(VDD1)보다 클 수 있다. 상기 아날로그 접지 전압(VSS2)은 상기 로직 접지 전압(VSS1)과 동일할 수 있다. The
예를 들어, 상기 데이터 구동 칩(510)은 상기 타이밍 컨트롤러(200)로부터 상기 전원 전압(VDD1, VSS1, VDD2, VSS2)을 수신한다. 도시한 바와 달리, 상기 데이터 구동 칩(510)은 전원 전압 생성부로부터 상기 전원 전압(VDD1, VSS1, VDD2, VSS2)을 수신할 수 있다. For example, the
상기 데이터 구동 칩(510)은 상기 데이터 신호(DATA)를 수신하는 제1 데이터 패드(DPP) 및 제2 데이터 패드(DPN)를 포함한다. 상기 데이터 신호(DATA)는 한 쌍의 데이터 전송 라인(DTL1, DTL2)을 통해 상기 데이터 구동 칩(510)에 인가될 수 있다. 상기 제1 데이터 패드(DPP)는 데이터 포지티브 패드이고, 상기 제2 데이터 패드(DPN)는 데이터 네거티브 패드일 수 있다. 제1 데이터 전송 라인(DTL1)은 상기 데이터 포지티브 신호를 상기 제1 데이터 패드(DPP)에 전송하고, 제2 데이터 전송 라인(DTL2)은 상기 데이터 네거티브 신호를 상기 제2 데이터 패드(DPN)에 전송할 수 있다. The
제1 쉴딩 라인(SL1)은 상기 제1 데이터 전송 라인(DTL1)의 제1 측에 배치된다. 상기 제1 쉴딩 라인(SL1)은 상기 제1 데이터 패드(DPP)의 상기 제1 측에 배치되는 제1 로직 접지 전압 단자에 연결된다. 따라서, 상기 제1 쉴딩 라인(SL1)에는 상기 로직 접지 전압(VSS1)이 인가된다.The first shielding line SL1 is disposed on the first side of the first data transmission line DTL1. The first shielding line SL1 is connected to a first logic ground voltage terminal disposed on the first side of the first data pad DPP. Accordingly, the logic ground voltage VSS1 is applied to the first shielding line SL1.
제2 쉴딩 라인(SL2)은 상기 제2 데이터 전송 라인(DTL2)의 상기 제1 측에 반대되는 제2 측에 배치된다. 상기 제2 쉴딩 라인(SL2)은 상기 제2 데이터 패드(DPN)의 상기 제2 측에 배치되는 제2 로직 접지 전압 단자에 연결된다. 따라서, 상기 제2 쉴딩 라인(SL2)에는 상기 로직 접지 전압(VSS1)이 인가된다. The second shielding line SL2 is disposed on a second side opposite to the first side of the second data transmission line DTL2. The second shielding line SL2 is connected to a second logic ground voltage terminal disposed on the second side of the second data pad DPN. Accordingly, the logic ground voltage VSS1 is applied to the second shielding line SL2.
상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)의 배선 저항은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)의 배선 저항보다 작다. 따라서, 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)에 전송되는 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 효과적으로 방지될 수 있다. The wiring resistance of the first shielding line SL1 and the second shielding line SL2 is smaller than that of the first data transmission line DTL1 and the second data transmission line DTL2. Accordingly, it is possible to effectively prevent noise from being applied to the data signal DATA transmitted to the first data transmission line DTL1 and the second data transmission line DTL2.
예를 들어, 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)의 폭은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)의 폭보다 클 수 있다. For example, widths of the first shielding line SL1 and the second shielding line SL2 may be greater than the widths of the first data transmission line DTL1 and the second data transmission line DTL2.
상기 제1 쉴딩 라인(SL1) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d1)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리(d)보다 작거나 같을 수 있다. 상기 제2 쉴딩 라인(SL2) 및 상기 제2 데이터 전송 라인 사이(DTL2)의 거리(d2)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리보다 작거나 같을 수 있다. 따라서, 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)에 전송되는 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 효과적으로 방지될 수 있다.A distance d1 between the first shielding line SL1 and the first data transmission line DTL1 is a distance d between the first data transmission line DTL1 and the second data transmission line DTL2 Can be less than or equal to. The distance d2 between the second shielding line SL2 and the second data transmission line DTL2 is less than a distance between the first data transmission line DTL1 and the second data transmission line DTL2 or It can be the same. Accordingly, it is possible to effectively prevent noise from being applied to the data signal DATA transmitted to the first data transmission line DTL1 and the second data transmission line DTL2.
예를 들어, 상기 제1 쉴딩 라인(SL1)은 상기 제1 데이터 전송 라인(DTL1)을 향하여 꺾어진 제1 벤딩부를 포함할 수 있다. 상기 제2 쉴딩 라인(SL2)은 상기 제2 데이터 전송 라인(DTL2)을 향하여 꺾어진 제2 벤딩부를 포함할 수 있다. For example, the first shielding line SL1 may include a first bending portion bent toward the first data transmission line DTL1. The second shielding line SL2 may include a second bent portion bent toward the second data transmission line DTL2.
제1 전압 전송 라인(VL1)은 상기 데이터 구동 칩(510)에 로직 접지 전압(VSS1)을 전달한다. 제2 전압 전송 라인(VL2)은 상기 데이터 구동 칩(510)에 아날로그 하이 전압(VDD2)을 전달한다. 제3 전압 전송 라인(VL3)은 상기 데이터 구동 칩(510)에 아날로그 접지 전압(VSS2)을 전달한다. 제4 전압 전송 라인(VL4)은 상기 데이터 구동 칩(510)에 로직 하이 전압(VDD1)을 전달한다. 제5 전압 전송 라인(VL5)은 상기 데이터 구동 칩(510)에 로직 하이 전압(VDD1)을 전달한다. 제6 전압 전송 라인(VL6)은 상기 데이터 구동 칩(510)에 아날로그 접지 전압(VSS2)을 전달한다. 제7 전압 전송 라인(VL7)은 상기 데이터 구동 칩(510)에 아날로그 하이 전압(VDD2)을 전달한다. 제8 전압 전송 라인(VL8)은 상기 데이터 구동 칩(510)에 로직 접지 전압(VSS1)을 전달한다.The first voltage transmission line VL1 transfers the logic ground voltage VSS1 to the
상기 제1 내지 제4 전압 전송 라인(VL1 내지 VL4)은 상기 제1 쉴딩 라인(SL1)의 상기 제1 측에 배치된다. 상기 제5 내지 제8 전압 전송 라인(VL5 내지 VL8)은 상기 제2 쉴딩 라인(SL2)의 상기 제2 측에 배치된다.The first to fourth voltage transmission lines VL1 to VL4 are disposed on the first side of the first shielding line SL1. The fifth to eighth voltage transmission lines VL5 to VL8 are disposed on the second side of the second shielding line SL2.
본 실시예에서, 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2) 사이에 한 쌍의 데이터 패드(DPP, DPN) 및 한 쌍의 데이터 라인(DTL1, DTL2)이 배치되는 것으로 도시하였으나, 이에 한정되지 않으며, 예를 들어, 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2) 사이에 두 쌍의 데이터 패드 및 두 쌍의 데이터 전송 라인이 배치될 수 있다. In this embodiment, it is shown that a pair of data pads DPP and DPN and a pair of data lines DTL1 and DTL2 are disposed between the first shielding line SL1 and the second shielding line SL2. However, the present invention is not limited thereto, and for example, two pairs of data pads and two pairs of data transmission lines may be disposed between the first shielding line SL1 and the second shielding line SL2.
본 실시예에 따르면, 상기 데이터 구동부(500)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)을 감싸는 제1 쉴딩 라인(SL1) 및 제2 쉴딩 라인(SL2)을 포함하여 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 방지할 수 있다. 따라서, 상기 데이터 구동부(500)의 신뢰성을 향상시킬 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다. According to the present embodiment, the
도 4는 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다.4 is a plan view showing a part of a data driver according to another embodiment of the present invention.
본 실시예에 따른 표시 장치는 데이터 구동부의 구성을 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.The display device according to the present embodiment is substantially the same as the display device of FIGS. 1 to 3 except for the configuration of the data driver, so the same reference numerals are used for the same or similar components, and redundant descriptions are omitted. .
도 1, 도 2 및 도 4를 참조하면, 상기 데이터 구동부(500)는 데이터 구동 칩(510) 및 상기 데이터 구동 칩(510)을 상기 타이밍 컨트롤러(200)가 배치된 인쇄 회로 기판에 연결하는 플렉서블 회로 기판(520)을 포함한다.1, 2, and 4, the
상기 데이터 구동부(500)는 상기 데이터 구동 칩(510)에 데이터 신호(DATA)를 전달하는 데이터 전송 라인(DTL1, DTL2), 상기 데이터 전송 라인(DTL1, DTL2)의 노이즈 인가 방지를 위한 쉴딩 라인(SL1, SL2) 및 상기 데이터 구동 칩(510)에 전원 전압을 전달하는 전압 전송 라인(VL1 내지 VL6)을 포함한다. The
상기 데이터 구동 칩(510)은 상기 데이터 전송 라인(DTL1, DTL2)을 통하여 상기 데이터 신호(DATA)를 수신하고, 상기 데이터 신호(DATA)를 기초로 상기 데이터 전압을 생성하여 상기 표시 패널(100)의 데이터 라인들(DL)에 출력한다. The
상기 데이터 구동 칩(510)은 상기 전압 전송 라인(VL1 내지 VL6)을 통하여 상기 데이터 전압을 생성하기 위한 전원 전압을 수신한다. 상기 전원 전압은 로직 하이 전압(VDD1), 로직 접지 전압(VSS1), 아날로그 하이 전압(VDD2) 및 아날로그 접지 전압(VSS2)일 수 있다. The
제1 쉴딩 라인(SL1)은 상기 제1 데이터 전송 라인(DTL1)의 제1 측에 배치된다. 상기 제1 쉴딩 라인(SL1)은 상기 제1 데이터 패드(DPP)의 상기 제1 측에 배치되는 제1 로직 접지 전압 단자에 연결된다. 따라서, 상기 제1 쉴딩 라인(SL1)에는 상기 로직 접지 전압(VSS1)이 인가된다.The first shielding line SL1 is disposed on the first side of the first data transmission line DTL1. The first shielding line SL1 is connected to a first logic ground voltage terminal disposed on the first side of the first data pad DPP. Accordingly, the logic ground voltage VSS1 is applied to the first shielding line SL1.
제2 쉴딩 라인(SL2)은 상기 제2 데이터 전송 라인(DTL2)의 상기 제1 측에 반대되는 제2 측에 배치된다. 상기 제2 쉴딩 라인(SL2)은 상기 제2 데이터 패드(DPN)의 상기 제2 측에 배치되는 제2 로직 접지 전압 단자에 연결된다. 따라서, 상기 제2 쉴딩 라인(SL2)에는 상기 로직 접지 전압(VSS1)이 인가된다. The second shielding line SL2 is disposed on a second side opposite to the first side of the second data transmission line DTL2. The second shielding line SL2 is connected to a second logic ground voltage terminal disposed on the second side of the second data pad DPN. Accordingly, the logic ground voltage VSS1 is applied to the second shielding line SL2.
제1 전압 전송 라인(VL1)은 상기 데이터 구동 칩(510)에 아날로그 하이 전압(VDD2)을 전달한다. 제2 전압 전송 라인(VL2)은 상기 데이터 구동 칩(510)에 아날로그 접지 전압(VSS2)을 전달한다. 제3 전압 전송 라인(VL3)은 상기 데이터 구동 칩(510)에 로직 하이 전압(VDD1)을 전달한다. 상기 제1 쉴딩 라인(SL1)은 상기 데이터 구동 칩(510)에 상기 로직 접지 전압(VSS1)을 전달한다. 상기 제2 쉴딩 라인(SL2)은 상기 데이터 구동 칩(510)에 상기 로직 접지 전압(VSS1)을 전달한다. 제4 전압 전송 라인(VL4)은 상기 데이터 구동 칩(510)에 로직 하이 전압(VDD1)을 전달한다. 제5 전압 전송 라인(VL5)은 상기 데이터 구동 칩(510)에 아날로그 접지 전압(VSS2)을 전달한다. 제6 전압 전송 라인(VL6)은 상기 데이터 구동 칩(510)에 아날로그 하이 전압(VDD2)을 전달한다. The first voltage transmission line VL1 transfers the analog high voltage VDD2 to the
본 실시예에 따르면, 상기 데이터 구동부(500)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)을 감싸는 제1 쉴딩 라인(SL1) 및 제2 쉴딩 라인(SL2)을 포함하여 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 방지할 수 있다. 따라서, 상기 데이터 구동부(500)의 신뢰성을 향상시킬 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.According to the present embodiment, the
도 5는 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다. 도 6은 도 5의 쉴딩 라인 루프의 형상을 나타내는 평면도이다. 5 is a plan view showing a part of a data driver according to another embodiment of the present invention. 6 is a plan view showing the shape of the shielding line loop of FIG. 5.
본 실시예에 따른 표시 장치는 데이터 구동부의 구성을 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.The display device according to the present embodiment is substantially the same as the display device of FIGS. 1 to 3 except for the configuration of the data driver, so the same reference numerals are used for the same or similar components, and redundant descriptions are omitted. .
도 1, 도 2, 도 5 및 도 6을 참조하면, 상기 데이터 구동부(500)는 데이터 구동 칩(510) 및 상기 데이터 구동 칩(510)을 상기 타이밍 컨트롤러(200)가 배치된 인쇄 회로 기판에 연결하는 플렉서블 회로 기판(520)을 포함한다.1, 2, 5, and 6, the
상기 데이터 구동부(500)는 상기 데이터 구동 칩(510)에 데이터 신호(DATA)를 전달하는 데이터 전송 라인(DTL1, DTL2), 상기 데이터 전송 라인(DTL1, DTL2)의 노이즈 인가 방지를 위한 쉴딩 라인(SL1, SL2) 및 상기 데이터 구동 칩(510)에 전원 전압을 전달하는 전압 전송 라인(VL1 내지 VL8)을 포함한다. The
상기 데이터 구동 칩(510)은 상기 데이터 전송 라인(DTL1, DTL2)을 통하여 상기 데이터 신호(DATA)를 수신하고, 상기 데이터 신호(DATA)를 기초로 상기 데이터 전압을 생성하여 상기 표시 패널(100)의 데이터 라인들(DL)에 출력한다. The
상기 데이터 구동 칩(510)은 상기 전압 전송 라인(VL1 내지 VL8)을 통하여 상기 데이터 전압을 생성하기 위한 전원 전압을 수신한다. 상기 전원 전압은 로직 하이 전압(VDD1), 로직 접지 전압(VSS1), 아날로그 하이 전압(VDD2) 및 아날로그 접지 전압(VSS2)일 수 있다. The
제1 쉴딩 라인(SL1)은 상기 제1 데이터 전송 라인(DTL1)의 제1 측에 배치된다. 제2 쉴딩 라인(SL2)은 상기 제2 데이터 전송 라인(DTL2)의 상기 제1 측에 반대되는 제2 측에 배치된다. 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)은 상기 데이터 구동 칩(510)의 패드와 연결되지 않는다. 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)에는 접지 전압이 인가된다. The first shielding line SL1 is disposed on the first side of the first data transmission line DTL1. The second shielding line SL2 is disposed on a second side opposite to the first side of the second data transmission line DTL2. The first shielding line SL1 and the second shielding line SL2 are not connected to the pad of the
상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)의 배선 저항은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)의 배선 저항보다 작다. The wiring resistance of the first shielding line SL1 and the second shielding line SL2 is smaller than that of the first data transmission line DTL1 and the second data transmission line DTL2.
상기 제1 쉴딩 라인(SL1) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d1)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리(d)보다 작거나 같을 수 있다. A distance d1 between the first shielding line SL1 and the first data transmission line DTL1 is a distance d between the first data transmission line DTL1 and the second data transmission line DTL2 Can be less than or equal to.
본 실시예에서, 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)은 연결부에 의해 연결되어, 쉴딩 라인 루프(SLL)를 이룬다. 상기 쉴딩 라인 루프(SLL)는 연결부를 포함하는 제1 부분(SLLA) 및 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)을 포함하는 제2 부분(SLLB)을 포함한다.In the present embodiment, the first shielding line SL1 and the second shielding line SL2 are connected by a connecting part to form a shielding line loop SLL. The shielding line loop SLL includes a first part SLLA including a connection part and a second part SLLB including the first shielding line SL1 and the second shielding line SL2.
본 실시예에서, 상기 제1 부분(SLLA, 예컨대 연결부)의 단위 길이의 배선 저항은 상기 제2 부분(SLLB, 예컨대, 제1 쉴딩 라인)의 단위 길이의 배선 저항과 같다. 예를 들어, 상기 제1 부분(SLLA)의 폭(WA)은 상기 제2 부분(SLLB)의 폭(WB)과 같을 수 있다.In this embodiment, the wiring resistance of the unit length of the first part (SLLA, for example, the connection part) is the same as the wire resistance of the unit length of the second part (SLLB, for example, the first shielding line). For example, the width WA of the first portion SLLA may be the same as the width WB of the second portion SLLB.
본 실시예에 따르면, 상기 데이터 구동부(500)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)을 감싸는 쉴딩 라인 루프(SLL)를 포함하여 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 방지할 수 있다. 따라서, 상기 데이터 구동부(500)의 신뢰성을 향상시킬 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.According to the present embodiment, the
도 7은 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다. 도 8은 도 7의 쉴딩 라인 루프의 형상을 나타내는 평면도이다. 7 is a plan view illustrating a part of a data driver according to another exemplary embodiment of the present invention. 8 is a plan view showing the shape of the shielding line loop of FIG. 7.
본 실시예에 따른 표시 장치는 데이터 구동부의 구성을 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.The display device according to the present embodiment is substantially the same as the display device of FIGS. 1 to 3 except for the configuration of the data driver, so the same reference numerals are used for the same or similar components, and redundant descriptions are omitted. .
도 1, 도 2, 도 7 및 도 8을 참조하면, 상기 데이터 구동부(500)는 데이터 구동 칩(510) 및 상기 데이터 구동 칩(510)을 상기 타이밍 컨트롤러(200)가 배치된 인쇄 회로 기판에 연결하는 플렉서블 회로 기판(520)을 포함한다.1, 2, 7 and 8, the
상기 데이터 구동부(500)는 상기 데이터 구동 칩(510)에 데이터 신호(DATA)를 전달하는 데이터 전송 라인(DTL1, DTL2), 상기 데이터 전송 라인(DTL1, DTL2)의 노이즈 인가 방지를 위한 쉴딩 라인(SL1, SL2) 및 상기 데이터 구동 칩(510)에 전원 전압을 전달하는 전압 전송 라인(VL1 내지 VL8)을 포함한다. The
상기 데이터 구동 칩(510)은 상기 데이터 전송 라인(DTL1, DTL2)을 통하여 상기 데이터 신호(DATA)를 수신하고, 상기 데이터 신호(DATA)를 기초로 상기 데이터 전압을 생성하여 상기 표시 패널(100)의 데이터 라인들(DL)에 출력한다. The
상기 데이터 구동 칩(510)은 상기 전압 전송 라인(VL1 내지 VL8)을 통하여 상기 데이터 전압을 생성하기 위한 전원 전압을 수신한다. 상기 전원 전압은 로직 하이 전압(VDD1), 로직 접지 전압(VSS1), 아날로그 하이 전압(VDD2) 및 아날로그 접지 전압(VSS2)일 수 있다. The
제1 쉴딩 라인(SL1)은 상기 제1 데이터 전송 라인(DTL1)의 제1 측에 배치된다. 제2 쉴딩 라인(SL2)은 상기 제2 데이터 전송 라인(DTL2)의 상기 제1 측에 반대되는 제2 측에 배치된다. 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)은 상기 데이터 구동 칩(510)의 패드와 연결되지 않는다. 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)에는 접지 전압이 인가된다. The first shielding line SL1 is disposed on the first side of the first data transmission line DTL1. The second shielding line SL2 is disposed on a second side opposite to the first side of the second data transmission line DTL2. The first shielding line SL1 and the second shielding line SL2 are not connected to the pad of the
상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)의 배선 저항은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)의 배선 저항보다 작다. The wiring resistance of the first shielding line SL1 and the second shielding line SL2 is smaller than that of the first data transmission line DTL1 and the second data transmission line DTL2.
상기 제1 쉴딩 라인(SL1) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d1)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리(d)보다 작거나 같을 수 있다. A distance d1 between the first shielding line SL1 and the first data transmission line DTL1 is a distance d between the first data transmission line DTL1 and the second data transmission line DTL2 Can be less than or equal to.
본 실시예에서, 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)은 연결부에 의해 연결되어, 쉴딩 라인 루프(SLL)를 이룬다. 상기 쉴딩 라인 루프(SLL)는 연결부를 포함하는 제1 부분(SLLA) 및 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)을 포함하는 제2 부분(SLLB)을 포함한다.In the present embodiment, the first shielding line SL1 and the second shielding line SL2 are connected by a connecting part to form a shielding line loop SLL. The shielding line loop SLL includes a first part SLLA including a connection part and a second part SLLB including the first shielding line SL1 and the second shielding line SL2.
본 실시예에서, 상기 제1 부분(SLLA, 예컨대 연결부)의 단위 길이의 배선 저항은 상기 제2 부분(SLLB, 예컨대, 제1 쉴딩 라인)의 단위 길이의 배선 저항보다 크다. 예를 들어, 상기 제1 부분(SLLA)의 폭(WA)은 상기 제2 부분(SLLB)의 폭(WB)보다 작다.In this embodiment, the wiring resistance of the unit length of the first portion SLLA (eg, the connection portion) is greater than the wiring resistance of the unit length of the second portion SLLB (eg, the first shielding line). For example, the width WA of the first portion SLLA is smaller than the width WB of the second portion SLLB.
상기 연결부의 배선 저항을 높게 설계하여, 상기 제1 데이터 전송 라인(DTL1) 및 상기 제1 쉴딩 라인(SL1) 사이의 커플링 현상에 의해 상기 제2 데이터 전송 라인(DTL2)의 데이터 신호가 왜곡되는 것을 방지할 수 있다. By designing a high wiring resistance of the connection part, the data signal of the second data transmission line DTL2 is distorted due to a coupling phenomenon between the first data transmission line DTL1 and the first shielding line SL1. Can be prevented.
본 실시예에 따르면, 상기 데이터 구동부(500)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)을 감싸는 쉴딩 라인 루프(SLL)를 포함하여 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 방지할 수 있다. 따라서, 상기 데이터 구동부(500)의 신뢰성을 향상시킬 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.According to the present embodiment, the
도 9는 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다. 도 10은 도 9의 쉴딩 라인 루프의 형상을 나타내는 평면도이다. 9 is a plan view illustrating a part of a data driver according to another embodiment of the present invention. 10 is a plan view showing the shape of the shielding line loop of FIG. 9.
본 실시예에 따른 표시 장치는 데이터 구동부의 구성을 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.The display device according to the present embodiment is substantially the same as the display device of FIGS. 1 to 3 except for the configuration of the data driver, so the same reference numerals are used for the same or similar components, and redundant descriptions are omitted. .
도 1, 도 2, 도 9 및 도 10을 참조하면, 상기 데이터 구동부(500)는 데이터 구동 칩(510) 및 상기 데이터 구동 칩(510)을 상기 타이밍 컨트롤러(200)가 배치된 인쇄 회로 기판에 연결하는 플렉서블 회로 기판(520)을 포함한다.1, 2, 9, and 10, the
상기 데이터 구동부(500)는 상기 데이터 구동 칩(510)에 데이터 신호(DATA)를 전달하는 데이터 전송 라인(DTL1, DTL2), 상기 데이터 전송 라인(DTL1, DTL2)의 노이즈 인가 방지를 위한 쉴딩 라인(SL1, SL2) 및 상기 데이터 구동 칩(510)에 전원 전압을 전달하는 전압 전송 라인(VL1 내지 VL8)을 포함한다. The
상기 데이터 구동 칩(510)은 상기 데이터 전송 라인(DTL1, DTL2)을 통하여 상기 데이터 신호(DATA)를 수신하고, 상기 데이터 신호(DATA)를 기초로 상기 데이터 전압을 생성하여 상기 표시 패널(100)의 데이터 라인들(DL)에 출력한다. The
상기 데이터 구동 칩(510)은 상기 전압 전송 라인(VL1 내지 VL8)을 통하여 상기 데이터 전압을 생성하기 위한 전원 전압을 수신한다. 상기 전원 전압은 로직 하이 전압(VDD1), 로직 접지 전압(VSS1), 아날로그 하이 전압(VDD2) 및 아날로그 접지 전압(VSS2)일 수 있다. The
제1 쉴딩 라인(SL1)은 상기 제1 데이터 전송 라인(DTL1)의 제1 측에 배치된다. 제2 쉴딩 라인(SL2)은 상기 제2 데이터 전송 라인(DTL2)의 상기 제1 측에 반대되는 제2 측에 배치된다. 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)은 상기 데이터 구동 칩(510)의 패드와 연결되지 않는다. 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)에는 접지 전압이 인가된다. The first shielding line SL1 is disposed on the first side of the first data transmission line DTL1. The second shielding line SL2 is disposed on a second side opposite to the first side of the second data transmission line DTL2. The first shielding line SL1 and the second shielding line SL2 are not connected to the pad of the
상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)의 배선 저항은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)의 배선 저항보다 작다. The wiring resistance of the first shielding line SL1 and the second shielding line SL2 is smaller than that of the first data transmission line DTL1 and the second data transmission line DTL2.
상기 제1 쉴딩 라인(SL1) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d1)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리(d)보다 작거나 같을 수 있다. A distance d1 between the first shielding line SL1 and the first data transmission line DTL1 is a distance d between the first data transmission line DTL1 and the second data transmission line DTL2 Can be less than or equal to.
본 실시예에서, 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)은 연결부에 의해 연결되어, 쉴딩 라인 루프(SLL)를 이룬다. 상기 쉴딩 라인 루프(SLL)는 연결부를 포함하는 제1 부분(SLLA) 및 상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)을 포함하는 제2 부분(SLLB)을 포함한다.In the present embodiment, the first shielding line SL1 and the second shielding line SL2 are connected by a connecting part to form a shielding line loop SLL. The shielding line loop SLL includes a first part SLLA including a connection part and a second part SLLB including the first shielding line SL1 and the second shielding line SL2.
본 실시예에서, 상기 제1 부분(SLLA, 예컨대 연결부)의 단위 길이의 배선 저항은 상기 제2 부분(SLLB, 예컨대, 제1 쉴딩 라인)의 단위 길이의 배선 저항보다 크다. 예를 들어, 상기 제1 부분(SLLA)은 상기 배선 저항을 증가시키기 위한 요철 패턴을 포함할 수 있다. In this embodiment, the wiring resistance of the unit length of the first portion SLLA (eg, the connection portion) is greater than the wiring resistance of the unit length of the second portion SLLB (eg, the first shielding line). For example, the first part SLLA may include an uneven pattern for increasing the wiring resistance.
상기 연결부의 배선 저항을 높게 설계하여, 상기 제1 데이터 전송 라인(DTL1) 및 상기 제1 쉴딩 라인(SL1) 사이의 커플링 현상에 의해 상기 제2 데이터 전송 라인(DTL2)의 데이터 신호가 왜곡되는 것을 방지할 수 있다. By designing a high wiring resistance of the connection part, the data signal of the second data transmission line DTL2 is distorted due to a coupling phenomenon between the first data transmission line DTL1 and the first shielding line SL1. Can be prevented.
본 실시예에 따르면, 상기 데이터 구동부(500)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)을 감싸는 쉴딩 라인 루프(SLL)를 포함하여 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 방지할 수 있다. 따라서, 상기 데이터 구동부(500)의 신뢰성을 향상시킬 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.According to the present embodiment, the
도 11은 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다. 11 is a plan view illustrating a part of a data driver according to another embodiment of the present invention.
본 실시예에 따른 표시 장치는 데이터 구동부의 구성을 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.The display device according to the present embodiment is substantially the same as the display device of FIGS. 1 to 3 except for the configuration of the data driver, so the same reference numerals are used for the same or similar components, and redundant descriptions are omitted. .
도 1, 도 2 및 도 11을 참조하면, 상기 데이터 구동부(500)는 데이터 구동 칩(510) 및 상기 데이터 구동 칩(510)을 상기 타이밍 컨트롤러(200)가 배치된 인쇄 회로 기판에 연결하는 플렉서블 회로 기판(520)을 포함한다.1, 2, and 11, the
상기 데이터 구동부(500)는 상기 데이터 구동 칩(510)에 데이터 신호(DATA)를 전달하는 데이터 전송 라인(DTL1, DTL2), 상기 데이터 전송 라인(DTL1, DTL2)의 노이즈 인가 방지를 위한 쉴딩 라인(SL1, SL2) 및 상기 데이터 구동 칩(510)에 전원 전압을 전달하는 전압 전송 라인(VL1 내지 VL8)을 포함한다. The
상기 데이터 구동 칩(510)은 상기 데이터 전송 라인(DTL1, DTL2)을 통하여 상기 데이터 신호(DATA)를 수신하고, 상기 데이터 신호(DATA)를 기초로 상기 데이터 전압을 생성하여 상기 표시 패널(100)의 데이터 라인들(DL)에 출력한다. The
상기 데이터 구동 칩(510)은 상기 전압 전송 라인(VL1 내지 VL8)을 통하여 상기 데이터 전압을 생성하기 위한 전원 전압을 수신한다. 상기 전원 전압은 로직 하이 전압(VDD1), 로직 접지 전압(VSS1), 아날로그 하이 전압(VDD2) 및 아날로그 접지 전압(VSS2)일 수 있다. The
상기 데이터 구동 칩(510)은 상기 데이터 신호(DATA)를 수신하는 제1 데이터 패드(DPP) 및 제2 데이터 패드(DPN)를 포함한다. 상기 데이터 신호(DATA)는 한 쌍의 데이터 전송 라인(DTL1, DTL2)을 통해 상기 데이터 구동 칩(510)에 인가될 수 있다. The
본 실시예에서, 상기 제1 데이터 패드(DPP) 및 상기 제2 데이터 패드(DPN)는 서로 이격될 수 있다. In this embodiment, the first data pad DPP and the second data pad DPN may be spaced apart from each other.
제1 쉴딩 라인(SL1)은 상기 제1 데이터 전송 라인(DTL1)의 제1 측에 배치된다. 상기 제1 쉴딩 라인(SL1)은 상기 제1 데이터 패드(DPP)의 상기 제1 측에 배치되는 제1 로직 접지 전압 단자에 연결된다. 따라서, 상기 제1 쉴딩 라인(SL1)에는 상기 로직 접지 전압(VSS1)이 인가된다.The first shielding line SL1 is disposed on the first side of the first data transmission line DTL1. The first shielding line SL1 is connected to a first logic ground voltage terminal disposed on the first side of the first data pad DPP. Accordingly, the logic ground voltage VSS1 is applied to the first shielding line SL1.
제2 쉴딩 라인(SL2)은 상기 제2 데이터 전송 라인(DTL2)의 상기 제1 측에 반대되는 제2 측에 배치된다. 상기 제2 쉴딩 라인(SL2)은 상기 제2 데이터 패드(DPN)의 상기 제2 측에 배치되는 제2 로직 접지 전압 단자에 연결된다. 따라서, 상기 제2 쉴딩 라인(SL2)에는 상기 로직 접지 전압(VSS1)이 인가된다.The second shielding line SL2 is disposed on a second side opposite to the first side of the second data transmission line DTL2. The second shielding line SL2 is connected to a second logic ground voltage terminal disposed on the second side of the second data pad DPN. Accordingly, the logic ground voltage VSS1 is applied to the second shielding line SL2.
제3 쉴딩 라인(SL3)은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이에 배치된다. 상기 제3 쉴딩 라인(SL3)은 상기 제1 로직 접지 전압 단자 및 상기 제2 로직 접지 전압 단자에 연결된다. 따라서, 상기 제3 쉴딩 라인(SL3)에는 상기 로직 접지 전압(VSS1)이 인가된다. 상기 제3 쉴딩 라인(SL3)은 T자 형상을 가질 수 있다. The third shielding line SL3 is disposed between the first data transmission line DTL1 and the second data transmission line DTL2. The third shielding line SL3 is connected to the first logic ground voltage terminal and the second logic ground voltage terminal. Accordingly, the logic ground voltage VSS1 is applied to the third shielding line SL3. The third shielding line SL3 may have a T-shape.
상기 제1 쉴딩 라인(SL1), 상기 제2 쉴딩 라인(SL2) 및 상기 제3 쉴딩 라인(SL3)의 배선 저항은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)의 배선 저항보다 작다. The wiring resistance of the first shielding line SL1, the second shielding line SL2, and the third shielding line SL3 is between the first data transmission line DTL1 and the second data transmission line DTL2. Less than the wiring resistance.
상기 제1 쉴딩 라인(SL1) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d1)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리(d)보다 작을 수 있다. 상기 제2 쉴딩 라인(SL2) 및 상기 제2 데이터 전송 라인 사이(DTL2)의 거리(d2)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리보다 작을 수 있다. 상기 제3 쉴딩 라인(SL3) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d3)는 상기 제1 쉴딩 라인(SL1) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d1)와 같을 수 있다. 상기 제3 쉴딩 라인(SL3) 및 상기 제2 데이터 전송 라인 사이(DTL2)의 거리(d4)는 상기 제2 쉴딩 라인(SL2) 및 상기 제2 데이터 전송 라인 사이(DTL2)의 거리(d2)와 같을 수 있다. A distance d1 between the first shielding line SL1 and the first data transmission line DTL1 is a distance d between the first data transmission line DTL1 and the second data transmission line DTL2 Can be smaller than The distance d2 between the second shielding line SL2 and the second data transmission line DTL2 may be smaller than the distance between the first data transmission line DTL1 and the second data transmission line DTL2. have. The distance d3 between the third shielding line SL3 and the first data transmission line DTL1 is a distance d1 between the first shielding line SL1 and the first data transmission line DTL1 It can be the same. The distance d4 between the third shielding line SL3 and the second data transmission line DTL2 is a distance d2 between the second shielding line SL2 and the second data transmission line DTL2 It can be the same.
본 실시예에서, 상기 제1 쉴딩 라인(SL1) 및 상기 제3 쉴딩 라인(SL3) 사이에 하나의 데이터 패드(DPP) 및 하나의 데이터 전송 라인(DTL1)이 배치되고, 상기 제3 쉴딩 라인(SL3) 및 상기 제2 쉴딩 라인(SL2) 사이에 하나의 데이터 패드(DPN) 및 하나의 데이터 전송 라인(DTL2)이 배치되는 것으로 도시하였으나, 이에 한정되지 않으며, 예를 들어, 상기 제1 쉴딩 라인(SL1) 및 상기 제3 쉴딩 라인(SL3) 사이에 한 쌍의 데이터 패드 및 한 쌍의 데이터 전송 라인이 배치되고, 상기 제3 쉴딩 라인(SL3) 및 상기 제2 쉴딩 라인(SL2) 사이에 한 쌍의 데이터 패드 및 한 쌍의 데이터 전송 라인이 배치될 수 있다.In this embodiment, one data pad DPP and one data transmission line DTL1 are disposed between the first shielding line SL1 and the third shielding line SL3, and the third shielding line ( Although it is illustrated that one data pad DPN and one data transmission line DTL2 are disposed between SL3) and the second shielding line SL2, the present invention is not limited thereto. For example, the first shielding line A pair of data pads and a pair of data transmission lines are disposed between the SL1 and the third shielding line SL3, and between the third shielding line SL3 and the second shielding line SL2. A pair of data pads and a pair of data transmission lines may be arranged.
본 실시예에 따르면, 상기 데이터 구동부(500)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)을 감싸는 제1 쉴딩 라인(SL1) 및 제2 쉴딩 라인(SL2) 및 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이에 배치되는 제3 쉴딩 라인(SL3)을 포함하여 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 방지할 수 있다. 따라서, 상기 데이터 구동부(500)의 신뢰성을 향상시킬 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다. According to the present embodiment, the
도 12는 본 발명의 다른 실시예에 따른 데이터 구동부의 일부분을 나타내는 평면도이다. 도 13은 도 12의 쉴딩 라인 루프의 형상을 나타내는 평면도이다. 12 is a plan view showing a part of a data driver according to another embodiment of the present invention. 13 is a plan view showing the shape of the shielding line loop of FIG. 12.
본 실시예에 따른 표시 장치는 데이터 구동부의 구성을 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.The display device according to the present embodiment is substantially the same as the display device of FIGS. 1 to 3 except for the configuration of the data driver, so the same reference numerals are used for the same or similar components, and redundant descriptions are omitted. .
도 1, 도 2, 도 12 및 도 13을 참조하면, 상기 데이터 구동부(500)는 데이터 구동 칩(510) 및 상기 데이터 구동 칩(510)을 상기 타이밍 컨트롤러(200)가 배치된 인쇄 회로 기판에 연결하는 플렉서블 회로 기판(520)을 포함한다.1, 2, 12, and 13, the
상기 데이터 구동부(500)는 상기 데이터 구동 칩(510)에 데이터 신호(DATA)를 전달하는 데이터 전송 라인(DTL1, DTL2), 상기 데이터 전송 라인(DTL1, DTL2)의 노이즈 인가 방지를 위한 쉴딩 라인(SL1, SL2) 및 상기 데이터 구동 칩(510)에 전원 전압을 전달하는 전압 전송 라인(VL1 내지 VL8)을 포함한다. The
상기 데이터 구동 칩(510)은 상기 데이터 전송 라인(DTL1, DTL2)을 통하여 상기 데이터 신호(DATA)를 수신하고, 상기 데이터 신호(DATA)를 기초로 상기 데이터 전압을 생성하여 상기 표시 패널(100)의 데이터 라인들(DL)에 출력한다. The
상기 데이터 구동 칩(510)은 상기 전압 전송 라인(VL1 내지 VL8)을 통하여 상기 데이터 전압을 생성하기 위한 전원 전압을 수신한다. 상기 전원 전압은 로직 하이 전압(VDD1), 로직 접지 전압(VSS1), 아날로그 하이 전압(VDD2) 및 아날로그 접지 전압(VSS2)일 수 있다. The
제1 쉴딩 라인(SL1)은 상기 제1 데이터 전송 라인(DTL1)의 제1 측에 배치된다. 제2 쉴딩 라인(SL2)은 상기 제2 데이터 전송 라인(DTL2)의 상기 제1 측에 반대되는 제2 측에 배치된다. 제3 쉴딩 라인(SL3)은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이에 배치된다. 상기 제1 쉴딩 라인(SL1), 상기 제2 쉴딩 라인(SL2) 및 상기 제3 쉴딩 라인(SL3)은 상기 데이터 구동 칩(510)의 패드와 연결되지 않는다. 상기 제1 쉴딩 라인(SL1), 상기 제2 쉴딩 라인(SL2) 및 상기 제3 쉴딩 라인(SL3)에는 접지 전압이 인가된다. The first shielding line SL1 is disposed on the first side of the first data transmission line DTL1. The second shielding line SL2 is disposed on a second side opposite to the first side of the second data transmission line DTL2. The third shielding line SL3 is disposed between the first data transmission line DTL1 and the second data transmission line DTL2. The first shielding line SL1, the second shielding line SL2, and the third shielding line SL3 are not connected to the pad of the
상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)의 배선 저항은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)의 배선 저항보다 작다. The wiring resistance of the first shielding line SL1 and the second shielding line SL2 is smaller than that of the first data transmission line DTL1 and the second data transmission line DTL2.
상기 제1 쉴딩 라인(SL1) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d1)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리(d)보다 작을 수 있다. 상기 제2 쉴딩 라인(SL2) 및 상기 제2 데이터 전송 라인 사이(DTL2)의 거리(d2)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리보다 작을 수 있다. 상기 제3 쉴딩 라인(SL3) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d3)는 상기 제1 쉴딩 라인(SL1) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d1)와 같을 수 있다. 상기 제3 쉴딩 라인(SL3) 및 상기 제2 데이터 전송 라인 사이(DTL2)의 거리(d4)는 상기 제2 쉴딩 라인(SL2) 및 상기 제2 데이터 전송 라인 사이(DTL2)의 거리(d2)와 같을 수 있다.A distance d1 between the first shielding line SL1 and the first data transmission line DTL1 is a distance d between the first data transmission line DTL1 and the second data transmission line DTL2 Can be smaller than The distance d2 between the second shielding line SL2 and the second data transmission line DTL2 may be smaller than the distance between the first data transmission line DTL1 and the second data transmission line DTL2. have. The distance d3 between the third shielding line SL3 and the first data transmission line DTL1 is a distance d1 between the first shielding line SL1 and the first data transmission line DTL1 It can be the same. The distance d4 between the third shielding line SL3 and the second data transmission line DTL2 is a distance d2 between the second shielding line SL2 and the second data transmission line DTL2 It can be the same.
본 실시예에서, 상기 제1 쉴딩 라인(SL1), 상기 제2 쉴딩 라인(SL2) 및 상기 제3 쉴딩 라인(SL3)은 연결부에 의해 연결되어, 쉴딩 라인 루프(SLL)를 이룬다. 상기 쉴딩 라인 루프(SLL)는 연결부를 포함하는 제1 부분(SLLA) 및 상기 제1 쉴딩 라인(SL1), 상기 제2 쉴딩 라인(SL2) 및 상기 제3 쉴딩 라인(SL3)을 포함하는 제2 부분(SLLB)을 포함한다.In this embodiment, the first shielding line SL1, the second shielding line SL2, and the third shielding line SL3 are connected by a connection part to form a shielding line loop SLL. The shielding line loop SLL includes a first portion SLLA including a connection part and a second shielding line SL1, the second shielding line SL2, and the third shielding line SL3. Includes part SLLB.
본 실시예에서, 상기 제1 부분(SLLA, 예컨대 연결부)의 단위 길이의 배선 저항은 상기 제2 부분(SLLB, 예컨대, 제1 쉴딩 라인)의 단위 길이의 배선 저항과 같다. 예를 들어, 상기 제1 부분(SLLA)의 폭(WA)은 상기 제2 부분(SLLB)의 폭(WB)과 같을 수 있다.In this embodiment, the wiring resistance of the unit length of the first part (SLLA, for example, the connection part) is the same as the wire resistance of the unit length of the second part (SLLB, for example, the first shielding line). For example, the width WA of the first portion SLLA may be the same as the width WB of the second portion SLLB.
본 실시예에 따르면, 상기 데이터 구동부(500)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)을 감싸는 쉴딩 라인 루프(SLL)를 포함하여 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 방지할 수 있다. 따라서, 상기 데이터 구동부(500)의 신뢰성을 향상시킬 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.According to the present embodiment, the
도 14는 본 발명의 다른 실시예에 따른 표시 패널, 타이밍 컨트롤러 및 데이터 구동부를 나타내는 평면도이다. 도 15는 도 14의 데이터 구동부의 B 부분을 나타내는 평면도이다.14 is a plan view illustrating a display panel, a timing controller, and a data driver according to another exemplary embodiment of the present invention. 15 is a plan view illustrating a portion B of the data driver of FIG. 14.
본 실시예에 따른 표시 장치는 데이터 구동부의 구성을 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.The display device according to the present embodiment is substantially the same as the display device of FIGS. 1 to 3 except for the configuration of the data driver, so the same reference numerals are used for the same or similar components, and redundant descriptions are omitted. .
도 1, 도 14 및 도 15를 참조하면, 상기 데이터 구동부(500)는 데이터 구동 칩(510) 및 상기 데이터 구동 칩(510)을 상기 타이밍 컨트롤러(200)가 배치된 인쇄 회로 기판에 연결하는 플렉서블 회로 기판(520)을 포함한다. 1, 14, and 15, the
예를 들어, 상기 플렉서블 회로 기판(520)은 상기 인쇄 회로 기판의 하나의 층을 이루어 상기 인쇄 회로 기판과 일체로 형성될 수 있다. 이와는 달리, 상기 플렉서블 회로 기판(520)은 상기 인쇄 회로 기판과 독립적으로 형성될 수 있다.For example, the
상기 데이터 구동부(500)는 상기 데이터 구동 칩(510)에 데이터 신호(DATA)를 전달하는 데이터 전송 라인(DTL1, DTL2), 상기 데이터 전송 라인(DTL1, DTL2)의 노이즈 인가 방지를 위한 쉴딩 라인(SL1, SL2) 및 상기 데이터 구동 칩(510)에 전원 전압을 전달하는 전압 전송 라인(VL1 내지 VL8)을 포함한다. The
본 실시예에서, 상기 데이터 구동 칩(510)은 상기 플렉서블 회로 기판(520) 상에 실장된다(Chip On Film; COF). 상기 데이터 전송 라인(DTL1, DTL2), 상기 쉴딩 라인(SL1, SL2) 및 상기 전압 전송 라인(VL1 내지 VL8)은 상기 플렉서블 회로 기판(520) 상에 배치된다. In this embodiment, the
상기 데이터 구동 칩(510)은 상기 데이터 전송 라인(DTL1, DTL2)을 통하여 상기 데이터 신호(DATA)를 수신하고, 상기 데이터 신호(DATA)를 기초로 상기 데이터 전압을 생성하여 상기 표시 패널(100)의 데이터 라인들(DL)에 출력한다. The
상기 데이터 구동 칩(510)은 상기 전압 전송 라인(VL1 내지 VL8)을 통하여 상기 데이터 전압을 생성하기 위한 전원 전압을 수신한다. 상기 전원 전압은 로직 하이 전압(VDD1), 로직 접지 전압(VSS1), 아날로그 하이 전압(VDD2) 및 아날로그 접지 전압(VSS2)일 수 있다. The
제1 쉴딩 라인(SL1)은 상기 제1 데이터 전송 라인(DTL1)의 제1 측에 배치된다. 상기 제1 쉴딩 라인(SL1)은 상기 제1 데이터 패드(DPP)의 상기 제1 측에 배치되는 제1 로직 접지 전압 단자에 연결된다. 따라서, 상기 제1 쉴딩 라인(SL1)에는 상기 로직 접지 전압(VSS1)이 인가된다.The first shielding line SL1 is disposed on the first side of the first data transmission line DTL1. The first shielding line SL1 is connected to a first logic ground voltage terminal disposed on the first side of the first data pad DPP. Accordingly, the logic ground voltage VSS1 is applied to the first shielding line SL1.
제2 쉴딩 라인(SL2)은 상기 제2 데이터 전송 라인(DTL2)의 상기 제1 측에 반대되는 제2 측에 배치된다. 상기 제2 쉴딩 라인(SL2)은 상기 제2 데이터 패드(DPN)의 상기 제2 측에 배치되는 제2 로직 접지 전압 단자에 연결된다. 따라서, 상기 제2 쉴딩 라인(SL2)에는 상기 로직 접지 전압(VSS1)이 인가된다. The second shielding line SL2 is disposed on a second side opposite to the first side of the second data transmission line DTL2. The second shielding line SL2 is connected to a second logic ground voltage terminal disposed on the second side of the second data pad DPN. Accordingly, the logic ground voltage VSS1 is applied to the second shielding line SL2.
상기 제1 쉴딩 라인(SL1) 및 상기 제2 쉴딩 라인(SL2)의 배선 저항은 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)의 배선 저항보다 작다. The wiring resistance of the first shielding line SL1 and the second shielding line SL2 is smaller than that of the first data transmission line DTL1 and the second data transmission line DTL2.
상기 제1 쉴딩 라인(SL1) 및 상기 제1 데이터 전송 라인(DTL1) 사이의 거리(d1)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2) 사이의 거리(d)보다 작거나 같을 수 있다. A distance d1 between the first shielding line SL1 and the first data transmission line DTL1 is a distance d between the first data transmission line DTL1 and the second data transmission line DTL2 Can be less than or equal to.
본 실시예에 따르면, 상기 데이터 구동부(500)는 상기 제1 데이터 전송 라인(DTL1) 및 상기 제2 데이터 전송 라인(DTL2)을 감싸는 제1 쉴딩 라인(SL1) 및 제2 쉴딩 라인(SL2)을 포함하여 상기 데이터 신호(DATA)에 노이즈가 인가되는 것을 방지할 수 있다. 따라서, 상기 데이터 구동부(500)의 신뢰성을 향상시킬 수 있고, 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다. According to the present embodiment, the
이상에서 설명한 본 발명에 따른 데이터 구동부 및 이를 포함하는 표시 장치에 따르면, 데이터 구동부의 신뢰성이 향상되고, 표시 패널의 표시 품질이 향상될 수 있다.According to the data driver and the display device including the same according to the present invention described above, reliability of the data driver may be improved, and display quality of the display panel may be improved.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described with reference to the above embodiments, those skilled in the art will understand that various modifications and changes can be made to the present invention without departing from the spirit and scope of the present invention described in the following claims. I will be able to.
100: 표시 패널
200: 타이밍 컨트롤러
300: 게이트 구동부
400: 감마 기준 전압 생성부
500: 데이터 구동부
510: 데이터 구동 칩
520: 플렉서블 회로 기판100: display panel 200: timing controller
300: gate driver 400: gamma reference voltage generator
500: data driver 510: data driving chip
520: flexible circuit board
Claims (16)
상기 표시 패널에 데이터 전압을 인가하는 데이터 구동부를 포함하고,
상기 데이터 구동부는
데이터 구동 칩;
타이밍 컨트롤러와 상기 데이터 구동 칩 사이에 연결되는 제1 데이터 전송 라인 및 제2 데이터 전송 라인;
상기 제1 데이터 전송 라인의 제1 측에 배치되는 제1 쉴딩 라인;
상기 제2 데이터 전송 라인의 상기 제1 측에 반대되는 제2 측에 배치되는 제2 쉴딩 라인; 및
상기 제1 쉴딩 라인 및 상기 제2 쉴딩 라인을 연결하는 연결부를 포함하는 것을 특징으로 하는 표시 장치. Display panel; And
A data driver applying a data voltage to the display panel,
The data driver
A data driving chip;
A first data transmission line and a second data transmission line connected between the timing controller and the data driving chip;
A first shielding line disposed on a first side of the first data transmission line;
A second shielding line disposed on a second side opposite to the first side of the second data transmission line; And
And a connection part connecting the first shielding line and the second shielding line.
상기 제2 쉴딩 라인 및 상기 제2 데이터 전송 라인 사이의 거리는 상기 제1 데이터 전송 라인 및 상기 제2 데이터 전송 라인 사이의 거리보다 작거나 같은 것을 특징으로 하는 표시 장치.The method of claim 1, wherein a distance between the first shielding line and the first data transmission line is less than or equal to a distance between the first data transmission line and the second data transmission line,
The display device, wherein a distance between the second shielding line and the second data transmission line is less than or equal to a distance between the first data transmission line and the second data transmission line.
상기 제2 쉴딩 라인은 상기 제2 데이터 전송 라인을 향하여 꺾어진 제2 벤딩부를 포함하는 것을 특징으로 하는 표시 장치.The method of claim 1, wherein the first shielding line comprises a first bending portion bent toward the first data transmission line,
And the second shielding line includes a second bent portion bent toward the second data transmission line.
상기 제2 쉴딩 라인은 상기 데이터 구동 칩의 제2 로우 전압 단자에 연결되는 것을 특징으로 하는 표시 장치.The method of claim 1, wherein the first shielding line is connected to a first low voltage terminal of the data driving chip,
The second shielding line is connected to a second low voltage terminal of the data driving chip.
상기 제2 쉴딩 라인은 상기 데이터 구동 칩의 제2 로우 전압 단자에 연결되며,
상기 제3 쉴딩 라인은 상기 제1 로우 전압 단자 및 상기 제2 로우 전압 단자에 모두 연결되는 것을 특징으로 하는 표시 장치.The method of claim 9, wherein the first shielding line is connected to a first low voltage terminal of the data driving chip,
The second shielding line is connected to a second low voltage terminal of the data driving chip,
The third shielding line is connected to both the first low voltage terminal and the second low voltage terminal.
상기 제2 쉴딩 라인의 상기 제2 측에 배치되는 제2 전압 전송 라인을 더 포함하는 것을 특징으로 하는 표시 장치.The method of claim 1, further comprising: a first voltage transmission line disposed on the first side of the first shielding line; And
And a second voltage transmission line disposed on the second side of the second shielding line.
상기 제1 쉴딩 라인 및 상기 제2 쉴딩 라인은 상기 플렉서블 회로 기판 상에 배치되는 것을 특징으로 하는 표시 장치.The method of claim 1, wherein the data driver further comprises a flexible circuit board on which the data driving chip is mounted,
The first shielding line and the second shielding line are disposed on the flexible circuit board.
The display device of claim 1, wherein the timing controller is disposed to be spaced apart from the data driving chip.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210025689A KR102367137B1 (en) | 2014-03-27 | 2021-02-25 | Data driver and display apparatus having the same |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140036219A KR102223125B1 (en) | 2014-03-27 | 2014-03-27 | Data driver and display apparatus having the same |
KR1020210025689A KR102367137B1 (en) | 2014-03-27 | 2021-02-25 | Data driver and display apparatus having the same |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140036219A Division KR102223125B1 (en) | 2014-03-27 | 2014-03-27 | Data driver and display apparatus having the same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20210028619A true KR20210028619A (en) | 2021-03-12 |
KR102367137B1 KR102367137B1 (en) | 2022-02-25 |
Family
ID=80490133
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020210025689A KR102367137B1 (en) | 2014-03-27 | 2021-02-25 | Data driver and display apparatus having the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102367137B1 (en) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5598283A (en) * | 1993-06-21 | 1997-01-28 | International Business Machines Corporation | Short circuit line having a conductive extension between groups of terminals in a liquid crystal display device |
KR19990011781A (en) * | 1997-07-25 | 1999-02-18 | 구자홍 | Ground wiring structure and method of liquid crystal display |
KR20000061167A (en) * | 1999-03-24 | 2000-10-16 | 윤종용 | a liquid crystal display having data redundancy lines and a manufacturing method thereof |
US6262702B1 (en) * | 1997-10-31 | 2001-07-17 | Seiko Epson Corporation | Electro-optical device and electronic apparatus |
KR20040050524A (en) * | 2002-12-10 | 2004-06-16 | 엘지.필립스 엘시디 주식회사 | Liquid crystal display panel of line on glass type and method of fabricating the same |
KR20090103190A (en) * | 2008-03-27 | 2009-10-01 | 삼성전자주식회사 | Display appartus |
KR20100048265A (en) * | 2008-10-30 | 2010-05-11 | 엘지디스플레이 주식회사 | Liquid crystal display |
KR20120103463A (en) * | 2011-03-10 | 2012-09-19 | 세이코 엡슨 가부시키가이샤 | Electro-optical device and electronic apparatus |
JP2012190036A (en) * | 2012-05-11 | 2012-10-04 | Seiko Epson Corp | Electro-optical apparatus and electronic apparatus |
-
2021
- 2021-02-25 KR KR1020210025689A patent/KR102367137B1/en active IP Right Grant
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5598283A (en) * | 1993-06-21 | 1997-01-28 | International Business Machines Corporation | Short circuit line having a conductive extension between groups of terminals in a liquid crystal display device |
KR19990011781A (en) * | 1997-07-25 | 1999-02-18 | 구자홍 | Ground wiring structure and method of liquid crystal display |
US6262702B1 (en) * | 1997-10-31 | 2001-07-17 | Seiko Epson Corporation | Electro-optical device and electronic apparatus |
KR20000061167A (en) * | 1999-03-24 | 2000-10-16 | 윤종용 | a liquid crystal display having data redundancy lines and a manufacturing method thereof |
KR20040050524A (en) * | 2002-12-10 | 2004-06-16 | 엘지.필립스 엘시디 주식회사 | Liquid crystal display panel of line on glass type and method of fabricating the same |
KR20090103190A (en) * | 2008-03-27 | 2009-10-01 | 삼성전자주식회사 | Display appartus |
KR20100048265A (en) * | 2008-10-30 | 2010-05-11 | 엘지디스플레이 주식회사 | Liquid crystal display |
KR20120103463A (en) * | 2011-03-10 | 2012-09-19 | 세이코 엡슨 가부시키가이샤 | Electro-optical device and electronic apparatus |
JP2012190036A (en) * | 2012-05-11 | 2012-10-04 | Seiko Epson Corp | Electro-optical apparatus and electronic apparatus |
Also Published As
Publication number | Publication date |
---|---|
KR102367137B1 (en) | 2022-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102223125B1 (en) | Data driver and display apparatus having the same | |
JP2024056691A (en) | Array substrate, display panel, splicing display panel, and method for driving display | |
KR102026927B1 (en) | Display Device Including Driving Unit | |
KR102034112B1 (en) | Liquid crystal display device and method of driving the same | |
CN109860142B (en) | Chip on film and display device including the same | |
US9373299B2 (en) | Display device and method of forming a display device | |
WO2021017931A1 (en) | Display panel and display device | |
KR101451796B1 (en) | Display appartus | |
US9123599B2 (en) | Display device and method of manufacturing the same | |
KR20160082804A (en) | Pad structure and display device having the same | |
KR20150022182A (en) | Display device | |
KR101345279B1 (en) | Image display device and method of fabricating the same | |
KR20170059062A (en) | Display apparatus | |
KR102127974B1 (en) | Display device | |
KR102367137B1 (en) | Data driver and display apparatus having the same | |
US11876100B2 (en) | Array substrate and method of manufacturing the same, pixel driving method, and display panel | |
KR101712204B1 (en) | Display device and fabricating method thereof | |
KR102662960B1 (en) | Flexible film having small size and display device including thereof | |
KR20200025351A (en) | Display device | |
US20230207575A1 (en) | Light emitting display apparatus | |
KR102636684B1 (en) | Display device having an emission control driver | |
KR102008322B1 (en) | Display device | |
KR20220084707A (en) | Display device | |
KR102039675B1 (en) | Liquid crystal display | |
CN116075185A (en) | Display apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |