KR20200144588A - Fdd 셀과 tdd 셀의 집성 - Google Patents

Fdd 셀과 tdd 셀의 집성 Download PDF

Info

Publication number
KR20200144588A
KR20200144588A KR1020207036606A KR20207036606A KR20200144588A KR 20200144588 A KR20200144588 A KR 20200144588A KR 1020207036606 A KR1020207036606 A KR 1020207036606A KR 20207036606 A KR20207036606 A KR 20207036606A KR 20200144588 A KR20200144588 A KR 20200144588A
Authority
KR
South Korea
Prior art keywords
tti
scell
tdd
pcell
harq
Prior art date
Application number
KR1020207036606A
Other languages
English (en)
Other versions
KR102235358B1 (ko
Inventor
아리스 파파사켈라리오우
분룽 엔지
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of KR20200144588A publication Critical patent/KR20200144588A/ko
Application granted granted Critical
Publication of KR102235358B1 publication Critical patent/KR102235358B1/ko

Links

Images

Classifications

    • H04W72/1289
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1854Scheduling and prioritising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J4/00Combined time-division and frequency-division multiplex systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • H04L1/1614Details of the supervisory signal using bitmaps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1861Physical mapping arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1867Arrangements specially adapted for the transmitter end
    • H04L1/1896ARQ related signaling
    • H04W72/042
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • H04L5/001Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT the frequencies being arranged in component carriers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/23Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Investigating Or Analysing Biological Materials (AREA)
  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
  • Saccharide Compounds (AREA)

Abstract

서로 통신하는 기지국과 사용자 장치(UE)의 방법 및 장치가 제공된다. 상기 UE는 FDD를 이용하는 적어도 하나의 셀과 TDD를 이용하는 적어도 하나의 셀과의 동시 통신을 위해 상기 기지국에 의해 구성된다. 상기 UE로부터 스케줄링 데이터의 수신 또는 데이터 전송과 관련된 제어 정보의 전송을 가능하게 하는 프로세스가 제공된다.

Description

FDD 셀과 TDD 셀의 집성{AGGREGATION OF FDD AND TDD CELLS}
본 발명은 무선 통신에 관한 것으로, 보다 상세하게는, 주파수 분할 듀플렉싱(Frequency Division Duplexing; FDD)을 이용하는 셀과 시간 분할 듀플렉싱(Time Division Duplexing; TDD)을 이용하는 셀의 집성(aggregation)에 관한 것이다.
무선 통신은 근대사에서 가장 성공적인 혁신중 하나이다. 최근, 무선 통신 서비스의 가입자수가 50억명을 넘어서 계속 빠르게 증가하고 있다. 스마트폰 및 태블릿, "노트패드" 컴퓨터, 넷북 및 e북 리더기 등과 같은 기타 이동성 데이터 장치들의 소비자와 사업자들 간의 증가하는 인기로 인해 무선 데이터 트래픽에 대한 요구가 빠르게 증가하고 있다. 모바일 데이터 트래픽의 빠른 성장에 부응하기 위해서는 무선 인터페이스 효율의 향상과 새로운 스펙트럼의 할당이 다른 무엇보다 중요하다.
본 발명의 목적은 하나 이상의 TDD 셀과 하나 이상의 FDD 셀의 집성 (aggregation)에 의해 통신 시스템에서의 데이터 스케줄링과 연관된 제어 정보를 전송하기 위한 시스템 및 방법을 제공하는 것이다.
제1실시예에 있어서, 다음과 같은 방법이 제공된다. 상기 방법은 기지국이 주파수 분할 듀플렉싱 (FDD) 또는 시간 분할 듀플렉싱 (TDD)을 이용하는 프라이머리셀(Primary Cell; PCell)을 통해 세컨더리셀 (Secondary Cell; SCell)과의 통신을 위한 구성정보(configuration information)를 상기 기지국과 통신하는 사용자 장치(User equipment; UE)로 전송하는 단계를 포함한다. 상기 PCell이 FDD를 사용하면 상기 SCell은 TDD 를 사용하고, 상기 PCell이 TDD를 사용하면 상기 SCell은 FDD 를 사용한다. 또한, 상기 방법은 상기 기지국이 TDD를 사용하는 셀을 위한 TDD 상향링크-하향링크 (Uplink-Downlink; UL-DL) 구성(configuration)을 나타내는 시그널링을 상기 UE로 전송하는 단계를 포함한다. TDD UL-DL 구성은 통신 방향이 기지국으로부터 UE로 설정되는 하향링크 전송시간 구간들 (DL transmission time intervals (TTIs)), 통신방향이 UE로부터 기지국으로 설정되는 상향링크 전송시간 구간들 (UL TTIs) 및 통신 방향이 기지국으로부터 UE, UE로부터 기지국 양쪽으로 설정될 수 있는 스페셜 TTI들을 포함하는 10개의 TTI들에 해당하는 기간에 걸쳐 정의된다. 상기 10개의 TTI들 중 각각의 TTI는 고유의 시간 도메인 인덱스를 가진다. 또한, 상기 방법은 기지국이 하나 이상의 DCI 포맷을 전송하는 하나 이상의 물리적 하향링크 제어 채널 (Physical Downlink Control Channel; PDCCH)을 UE로 전송하는 단계를 포함한다. 상기 하나 이상의 DCI포맷 각각은 상기 UE에 대하여 PCell에서의 물리적 하향링크 공유 채널(Physical Downlink Shared Channel; PDSCH)의 전송 또는 SPS (semi-persistently scheduled) PDSCH 릴리즈(release) 또는 SCell에서의 PDSCH 전송을 스케줄링한다. 상기 방법은 또한 상기 구성정보, 상기 시그널링 및 상기 하나 이상의 DCI 포맷들 중 적어도 하나의 DCI 포맷의 수신에 응답하여 상기 UE가 승인(acknowledgement)정보의 전송을 위해 PCell에서의 UL TTI를 결정하는 단계를 포함한다. 상기 PCell이 FDD를 사용한다면, 상기 승인정보는 하나의 TTI에서 PCell에서의 한 번의 PDSCH 또는 SPS PDSCH 릴리즈의 수신 또는 SCell에서의 한 번의 PDSCH의 수신에 응답하고, 상기 하나의 TTI가 SCell에서의 UL TTI가 아닐 경우, 상기 승인 정보는 PCell 또는 SCell에서의 수신을 포함하지 않는 PCell에서의 PDSCH 또는 SPS PDSCH 릴리즈의 수신 및 SCell에서의 PDSCH의 수신에 응답하는 한편, 상기 하나의 TTI가 SCell에서의 UL TTI일 경우에는 상기 승인 정보가 PCell에서의 PDSCH 또는 SPS PDSCH 릴리즈의 수신에만 응답한다. PCell이 TDD를 이용할 경우, 상기 승인 정보는 PCell에서의 MTDD TTI들중 하나에서의 PDSCH 또는 SPS PDSCH 릴리즈의 수신 또는 SCell에서의 MFDD TTI들중 하나에서의 PDSCH의 수신에 응답한다. MTDD 또는 MFDD는 각각 UL TTI에서 승인 정보가 전송되는 PCell 또는 SCell에서의 TTI 의 개수이며, MTDD는 MFDD와 같거나 작다.
제2실시예에 있어서, 다음과 같은 방법이 제공된다. 상기 방법은 기지국과 통신하는 UE가 TDD UL-DL 구성을 이용하는 PCell을 통해 기지국으로부터 FDD를 이용하는 SCell과의 통신을 위한 구성정보를 수신하는 단계를 포함한다. 또한, 상기 방법은 UE에 대하여 하나 이상의 PDSCH의 전송 또는 SPS PDSCH 릴리즈를 스케줄링하는 하나 이상의 DCI 포맷을 전송하는 하나 이상의 PDCCH를 상기 기지국이 상기 UE 로 전송하는 단계를 포함한다. 각각의 DCI 포맷은 DL HARQ (Hybrid Acknowledgement Repeat request) 프로세스 개수를 나타내는 4개의 이진 요소들을 포함하는 DL HARQ 필드를 포함한다. 상기 PCell이 표1의 TDD UL-DL 구성 5를 사용하는 경우, SCell을 위한 DL HARQ 프로세스는 최대 17개의 DL HARQ 프로세스들 중에서 16개의 DL HARQ 프로세스들중 하나로 제한된다. 상기 방법은 또한 UE가 상기 하나 이상의 DCI포맷들 중 적어도 하나를 검출하는 단계를 포함한다. 상기 방법은 UE가 적어도 하나의 PDSCH 또는 SPS PDSCH 릴리즈를 각각 수신하는 단계를 더 포함한다.
제3실시예에 있어서, FDD 또는 TDD를 이용하는 PCell을 통해 UE와 통신하도록 구성되는 기지국이 제공된다. 상기 기지국은 SCell과의 통신을 위한 구성정보를 UE로 전송하도록 구성되는 전송장치를 포함한다. 상기 PCell이 FDD를 사용하면 상기 SCell은 TDD 를 사용하고, 상기 PCell이 TDD를 사용하면 상기 SCell은 FDD 를 사용한다. 또한, 상기 기지국은 TDD를 사용하는 셀을 위한 TDD UL-DL 구성을 나타내는 시그널링을 상기 UE로 전송하도록 구성되는 전송장치를 구비한다. TDD UL-DL 구성은 통신 방향이 기지국으로부터 UE로 설정되는 하향링크 전송시간 구간들 (DL transmission time intervals (TTIs)), 통신방향이 UE로부터 기지국으로 설정되는 UL TTI들 및 통신 방향이 기지국으로부터 UE, UE로부터 기지국 양쪽으로 설정될 수 있는 스페셜 TTI들을 포함하는 10개의 TTI들에 해당하는 기간에 걸쳐 정의된다. 상기 10개의 TTI들 중 각각의 TTI는 고유의 시간 도메인 인덱스를 가진다. 상기 기지국은 하나 이상의 DCI 포맷을 각각 전송하는 하나 이상의 PDCCH를 UE로 전송하도록 구성되는 전송장치를 더 구비한다. 상기 하나 이상의 DCI포맷 각각은 상기 UE에 대하여 PCell에서의 PDSCH 전송 또는 SPS PDSCH 릴리즈(release) 또는 SCell에서의 PDSCH 전송을 스케줄링한다. 상기 기지국은 또한 UE로부터의 승인정보의 수신을 위한 UL TTI를 결정하도록 구성되는 프로세서를 구비한다. 상기 기지국은 UE로부터 PCell에 있어서의 UL TTI에서의 승인 정보를 수신하도록 구성되는 수신장치를 더 포함한다. 상기 PCell이 FDD를 사용한다면, 상기 승인정보는 하나의 TTI에서 PCell에서의 한 번의 PDSCH 또는 SPS PDSCH 릴리즈의 수신 또는 SCell에서의 한 번의 PDSCH의 수신에 응답하고, 상기 하나의 TTI가 SCell에서의 UL TTI가 아닐 경우, 상기 승인 정보는 PCell 또는 SCell에서의 수신을 포함하지 않는 PCell에서의 PDSCH 또는 SPS PDSCH 릴리즈의 수신 및 SCell에서의 PDSCH의 수신에 응답하는 한편, 상기 하나의 TTI가 SCell에서의 UL TTI일 경우에는 상기 승인 정보가 PCell에서의 PDSCH 또는 SPS PDSCH 릴리즈의 수신에만 응답한다. PCell이 TDD를 이용할 경우, 상기 승인 정보는 PCell에서의 MTDD TTI들중 하나에서의 PDSCH 또는 SPS PDSCH 릴리즈의 수신 또는 SCell에서의 MFDD TTI들중 하나에서의 PDSCH의 수신에 응답한다. MTDD 또는 MFDD는 각각 UL TTI에서 승인 정보가 전송되는 PCell 또는 SCell에서의 TTI 의 개수이며, MTDD는 MFDD와 같거나 작다.
제4실시예에 있어서, FDD 또는 TDD를 이용하는 PCell을 통해 기지국과 통신하도록 구성되는 UE가 제공된다. 상기 UE는 SCell과의 통신을 위한 구성정보를 기지국으로부터 수신하도록 구성되는 수신장치를 포함한다. 상기 PCell이 FDD를 사용하면 상기 SCell은 TDD 를 사용하고, 상기 PCell이 TDD를 사용하면 상기 SCell은 FDD 를 사용한다. 또한, 상기 UE는 TDD를 사용하는 셀을 위한 TDD UL-DL 구성을 나타내는 시그널링을 상기 기지국으로부터 수신하도록 구성되는 수신장치를 구비한다. TDD UL-DL 구성은 통신 방향이 기지국으로부터 UE로 설정되는 하향링크 전송시간 구간들 (DL transmission time intervals (TTIs)), 통신방향이 UE로부터 기지국으로 설정되는 UL TTI들 및 통신 방향이 기지국으로부터 UE, UE로부터 기지국 양쪽으로 설정될 수 있는 스페셜 TTI들을 포함하는 10개의 TTI들에 해당하는 기간에 걸쳐 정의된다. 상기 10개의 TTI들 중 각각의 TTI는 고유의 시간 도메인 인덱스를 가진다. 상기 UE는 하나 이상의 DCI 포맷을 각각 전송하는 하나 이상의 PDCCH를 상기 기지국으로부터 수신하도록 구성되는 수신장치를 더 포함한다. 상기 하나 이상의 DCI포맷 각각은 PCell에서의 PDSCH의 수신 또는 SPS PDSCH 릴리즈 또는 SCell에서의 PDSCH 수신을 스케줄링한다. 상기 UE는 기지국으로의 승인정보의 전송을 위한 UL TTI를 결정하도록 구성되는 프로세서를 더 포함한다. 상기 UE는 상기 구성정보, 상기 시그널링 및 상기 하나 이상의 DCI 포맷의 수신에 응답하여 승인 정보를 상기 기지국으로 전송하도록 구성되는 전송장치를 더 포함한다. 상기 PCell이 FDD를 사용한다면, 상기 승인정보는 하나의 TTI에서 PCell에서의 한 번의 PDSCH 또는 SPS PDSCH 릴리즈의 수신 또는 SCell에서의 한 번의 PDSCH의 수신에 응답하고, 상기 하나의 TTI가 SCell에서의 UL TTI가 아닐 경우, 상기 승인 정보는 PCell 또는 SCell에서의 수신을 포함하지 않는 PCell에서의 PDSCH 또는 SPS PDSCH 릴리즈의 수신 및 SCell에서의 PDSCH의 수신에 응답하는 한편, 상기 하나의 TTI가 SCell에서의 UL TTI일 경우에는 상기 승인 정보가 PCell에서의 PDSCH 또는 SPS PDSCH 릴리즈의 수신에만 응답한다. PCell이 TDD를 이용할 경우, 상기 승인 정보는 PCell에서의 MTDD TTI들중 하나에서의 PDSCH 또는 SPS PDSCH 릴리즈의 수신 또는 SCell에서의 MFDD TTI들중 하나에서의 PDSCH의 수신에 응답한다. MTDD 또는 MFDD는 각각 UL TTI에서 승인 정보가 전송되는 PCell 또는 SCell에서의 TTI 의 개수이며, MTDD는 MFDD와 같거나 작다.
제5실시예에 있어서, TDD UL-DL 구성을 사용하는 PCell을 통해 UE와 통신하도록 구성되는 기지국이 제공된다. 상기 기지국은 FDD를 사용하는 SCell과의 통신을 위한 구성정보를 UE로 전송하도록 구성되는 전송장치를 구비한다. 또한, 상기 기지국은 UE에 대하여 하나 이상의 PDSCH의 전송 또는 SPS PDSCH 릴리즈를 스케줄링하는 하나 이상의 DCI포맷을 전송하는 하나 이상의 PDCCH를 상기 UE로 전송하도록 구성되는 전송장치를 구비한다. 각각의 DCI 포맷은 DL HARQ 프로세스 개수를 나타내는 4개의 이진 요소들을 포함하는 DL HARQ 필드를 갖는다. 상기 PCell이 표1의 TDD UL-DL 구성5를 사용하는 경우, SCell을 위한 DL HARQ 프로세스는 최대 17개의 DL HARQ 프로세스들 중에서 16개의 DL HARQ 프로세스중 하나로 제한된다.
제6실시예에 있어서, TDD UL-DL 구성을 사용하는 PCell을 통해 기지국과 통신하도록 구성되는 UE가 제공된다. 상기 UE는 FDD를 사용하는 SCell과의 통신을 위한 구성정보를 상기 기지국으로부터 수신하도록 구성되는 수신장치를 구비한다. 또한, 상기 UE는 하나 이상의 PDSCH의 수신 또는 SPS PDSCH 릴리즈를 스케줄링하는 하나 이상의 DCI포맷을 전송하는 하나 이상의 PDCCH를 상기 기지국으로부터 수신하도록 구성되는 수신장치를 구비한다. 각각의 DCI 포맷은 DL HARQ 프로세스 개수를 나타내는 4개의 이진 요소들을 포함하는 DL HARQ 필드를 갖는다. 상기 PCell이 표1의 TDD UL-DL 구성5를 사용하는 경우, SCell을 위한 DL HARQ 프로세스는 최대 17개의 DL HARQ 프로세스들 중에서 16개의 DL HARQ 프로세스중 하나로 제한된다.
본 발명에 따르면, 하나 이상의 TDD 셀과 하나 이상의 FDD 셀이 집성된 통신 시스템에서 데이터 스케줄링에 연관된 제어 정보가 효과적으로 전송될 수 있다.
본 발명 및 그 효과의 보다 완전한 이해를 위해 첨부된 도면과 함께 이하의 설명을 참조하는 바, 도면에서 동일한 참조부호는 동일한 구성을 나타낸다.
도 1은 본 발명에 의한 무선 통신 네트워크의 일례를 나타낸다.
도 2는 본 발명에 의한 사용자 장치(UE)의 일례를 나타낸다.
도 3은 본 발명에 의한 eNodeB (eNB)의 일례를 나타낸다.
도 4는 본 발명에 의한 하향링크 전송시간 구간 (DL TTI)의 예시적인 구조를 나타낸다.
도 5는 본 발명에 의한 TTI를 통한 PUSCH 전송구조의 일례를 나타낸다.
도 6은 본 발명에 의한 TTI의 하나의 슬롯에서의 HARQ-ACK 전송을 위한 제1 PUCCH 포맷 구조의 일례를 나타낸다.
도 7은 본 발명에 의한 TTI의 하나의 슬롯에서의 HARQ-ACK 전송을 위한 제2 PUCCH 포맷 구조의 일례를 나타낸다.
도 8은 본 발명에 의한 제1방법을 이용하여 FDD PCell과 TDD SCell을 위한 HARQ-ACK 페이로드를 결정하는 예를 나타낸다.
도 9는 본 발명에 의한 제1방법을 이용하여 TDD PCell과 FDD SCell을 위한 HARQ-ACK 페이로드를 결정하는 예를 나타낸다.
도 10은 본 발명의 제1방법에 의해 각각의 UE가 하나의 TDD셀에서 동작하는지 FDD PCell과 TDD SCell의 CA에서 동작하는지에 따라 UL DCI 포맷내의 DAI 필드를 사용하는 예를 나타낸다.
도 11은 본 발명의 제2방법에 의해 각각의 UE가 하나의 TDD셀에서 동작하는지 FDD PCell과 TDD SCell의 CA에서 동작하는지에 따라 UL DCI 포맷내의 DAI 필드를 사용하는 예를 나타낸다.
도 12는 본 발명의 제3방법에 의해 각각의 UE가 하나의 TDD셀에서 동작하는지 FDD PCell과 TDD SCell의 CA에서 동작하는지에 따라 UL DCI 포맷내의 DAI 필드를 해석하는 예를 나타낸다.
도 13은 본 발명에 의해 PCell이 FDD 셀인지 TDD 셀인지에 따라 DL DCI 포맷내의 DL HARQ 프로세스 개수 필드의 크기를 판단하는 예시적인 방법은 나타낸다.
도 14는 본 발명에 의해 PCell이 FDD 셀인지 TDD 셀인지에 따라 DL DCI 포맷내의 DAI 필드의 존재를 판단하는 예시적인 방법은 나타낸다.
도 15는 본 발명에 의해 PCell이 FDD 셀인지 TDD 셀인지에 따라 UL DCI 포맷내의 DAI 필드의 존재를 판단하는 예시적인 방법은 나타낸다.
도 16은 본 발명에 따라 UE가 FDD SCell에서의 PUSCH 전송에서 이용가능한 HARQ-ACK정보를 멀티플렉싱하는지를 판단하는 예시적인 방법을 나타낸다.
도 17은 본 발명에 따라 FDD SCell에서의 PUSCH 전송을 스케줄링하는 UL DCI 포맷에서 DAI 필드의 이용을 판단하는 예시적인 방법을 나타낸다.
도 18은 본 발명에 따라 FDD SCell에서의 PUSCH 전송을 스케줄링하는 UL DCI 포맷에서 DAI 필드의 이용을 판단하는 예시적인 방법을 나타낸다.
도 19는 본 발명에 의한 TDD셀에서 PDSCH를 스케줄링하는 DL DCI 포맷을 위한 TTI가 상기 TDD 셀에서 UL TTI일 경우 상기 TTI에서의 UE 디코딩 동작의 일례를 나타낸다.
도 20은 본 발명에 의해 TTI에서 UE가 TDD 셀에 대한 DL DCI 포맷을 모니터링하는지 여부에 따라 제1셀에서 전송되는 PDCCH에 대한 상기 UE에서의 디코딩 동작을 할당하는 예를 나타낸다.
도 21은 본 발명에 따라 제1셀 및 TDD 제2셀에서의 스케줄링을 위해 제1셀에서 전송되는 PDCCH를 위한 UE에서의 디코딩 동작을 할당하는 예를 나타낸다.
도 22는 본 발명에 의한 TDD 단일셀 동작 및 크로스 스케줄링된 TDD SCell을 위한 예시적인 PDSCH 스케줄링을 나타낸다.
도 23은 본 발명에 따라 TDD PCell에서 이전 TTI에서 전송되는 DL DCI 포맷에 의해 FDD SCell에서의 TTI에서 PDSCH를 스케줄링하고, 각각의 HARQ-ACK 정보비트들을 생성하기 위한 예시적인 방법은 나타낸다.
도 24는 본 발명에 따른 DL TTI들과 하나의 스페셜 TTI을 가지며 UL TTI는 갖지 않는 TDD UL-DL 구성의 일례를 나타낸다.
본 특허 문서에서 사용되는 특정 단어들 및 어구들의 정의를 기술하는 것이 유리할 수 있다. "연결"이라는 용어 및 이의 파생어는 두 개 이상의 요소들의 물리적인 접촉 여부와 상관없이 상기 두 개 이상의 요소들 간의 직접적인 또는 간접적인 통신을 의미한다. "전송", "수신" 및 "통신"이라는 용어 및 이들의 파생어들은 직접 통신 및 간접 통신 모두를 포함한다. "구비하다"와 "포함하다"라는 용어 및 이의 파생어들은 제한없는 포함을 의미한다. "또는"은 "및/또는"의 의미를 포함한다. "~와 관련된"이라는 어구 및 이의 파생어는 "포함하는", "~에 포함되는", "~와 연관되는", "포함되는", "~에 포함되는", "~와 연결되는", "~와 결합되는", "~와 통신가능한", "~와 협력하는", "삽입되는", "병치되는", "~에 근접한", "~와 밀접한 관련이 있는", "갖는", "~성질이 있는", "~와 관계가 있는"등을 의미한다. "컨트롤러"라는 용어는 적어도 하나의 동작을 제어하는 장치, 시스템 또는 이의 일부를 의미한다. 이러한 컨트롤러는 하드웨어 또는 하드웨어와 소프트웨어 및/또는 펌웨어의 조합으로 구현될 수 있다. 특정 컨트롤러와 관련된 기능은 지역적 또는 원격적으로 중앙집중되거나 분산될 수 있다. "적어도 하나"라는 어구는 항목들의 리스트와 함께 사용될 경우 하나 이상의 리스트 항목들의 서로 다른 조합들이 사용될 수 있으며 리스트내의 하나의 항목만이 필요할 수 있음을 의미한다. 예를 들어, "A, B, C 중의 적어도 하나"는 A, B, C, A와 B, A와 C, B와 C, 그리고 A, B, C의 조합들 중의 하나를 포함한다.
또한, 이하에서 설명하는 다양한 기능들은 컴퓨터로 읽을 수 있는 프로그램 코드로부터 형성되고 컴퓨터로 읽을 수 있는 매체로 구현되는 하나 이상의 컴퓨터 프로그램에 의해 실행되고 지원될 수 있다. "어플리케이션(Application)" 및 "프로그램"은 적절한 컴퓨터로 읽을 수 있는 프로그램 코드의 구현을 위해 적합화된 하나 이상의 컴퓨터 프로그램, 소프트웨어 요소, 명령어 세트, 절차, 기능, 오브젝트, 등급(Classes), 인스턴스, 관련 데이터 또는 그 일부를 의미한다. "컴퓨터로 읽을 수 있는 프로그램 코드"는 소스 코드, 오브젝트 코드 및 실행가능한 코드를 포함한 컴퓨터 코드를 포함한다. "컴퓨터로 읽을 수 있는 매체"는 ROM, RAM, 하드디스크 드라이브, 컴팩트 디스크 (Compact Disc; CD), 디지털 비디오 디스크 (Digital Video Disc; DVD) 또는 다른 형태의 메모리와 같은 컴퓨터로 접근 가능한 매체를 포함한다. "일시적이지 않은 (non-transitory)" 컴퓨터로 읽을 수 있는 매체는 일시적인 전기신호 또는 다른 신호들을 전송하는 유선, 무선, 광학적 또는 기타 다른 통신 링크를 배제한다. 일시적이지 않은 컴퓨터로 읽을 수 있는 매체는 재기록 가능한 광디스크 또는 소거 가능한 메모리 장치와 같은 데이터를 영구적으로 저장할 수 있는 매체와 데이터를 저장하고 이후에 덮어 쓸 수 있는 매체를 포함한다.
다른 특정 단어들 및 어구들에 대한 정의가 본 특허 문서에서 제공된다. 통상의 기술을 가진 자는 많은 경우에 있어서 정의된 단어들 및 어구들의 이전 및 이후의 사용에 이러한 정의가 적용되는 것을 이해해야 한다.
이하에서 기술되는 도 1 내지 24 및 본 특허 문서에 기재된 본 발명의 원리를 기술하기 위해 이용되는 다양한 실시예들은 예시적인 것으로, 본 발명의 범위를 제한하지 않는다. 통상의 기술자는 본 발명의 원리가 적절하게 마련되는 무선 통신 시스템에서 구현될 수 있다는 것을 이해할 것이다.
이하의 문서들 및 표준에 대한 기술들은 본 발명에 통합되는 바, 그 문서들 및 표준에 대한 기술들은 3GPP TS 36.211 v11.1.0, "E-UTRA, Physical channels and modulation" (REF 1), 3GPP TS 36.212 v11.1.0, "E-UTRA, Multiplexing and Channel coding" (REF 2), 3GPP TS 36.213 v11.1.0, "E-UTRA, Physical Layer Procedures" (REF 3) 및 3GPP TS 36.331 v11.1.0, "E-UTRA, Radio Resource Control (RRC) Protocol Specification." (REF 4)이다.
본 발명은 무선 통신 네트워크에서 FDD (Frequency Division Duplexing)를 이용하는 셀과 TDD (Time Division Duplexing)을 이용하는 셀의 집성(aggregation)에 관한 것이다. 무선 통신 네트워크는 (기지국 또는 eNodeB와 같은) 전송 포인트(Transmission point)로부터 사용자 장치(UE)로 신호를 전송하는 하향링크(DL)을 포함한다. 또한, 무선 통신 네트워크는 UE로부터 eNodeB와 같은 수신 포인트로 신호를 전송하는 상향링크(UL)을 포함한다.
도 1은 본 발명에 의한 예시적인 무선 네트워크(100)를 나타낸다. 도 1에 도시된 무선 네트워크(100)의 실시예는 예시일 뿐, 본 발명의 범위를 벗어나지 않으면서 무선 네트워크(100)의 다른 실시예들이 이용될 수 있다.
도 1에 도시된 바와 같이 무선 네트워크(100)는 eNodeB (eNB)(101), eNB(102) 및 eNB(103)을 구비한다. eNB(101)는 eNB(102) 및 eNB(103)와 통신한다. eNB(101)는 또한 인터넷, 독점 IP(Internet Protocol) 네트워크 또는 다른 데이터 네트워크등과 같은 적어도 하나의 IP 네트워크(130)와 통신한다.
네트워크 형태에 따라서 "eNodeB" 또는 "eNB" 대신에 "기지국(Base station)" 또는 "억세스 포인트(Access point)"와 같은 다른 공지의 용어가 사용될 수도 있다. 편의상, 본 특허 문서에서는 "eNodeB"와 "eNB"가 사용되며 이는 멀리 있는 단말기로의 무선 억세스를 제공하는 네트워크 인프라 요소를 지칭한다. 또한, 네트워크 형태에 따라서 "사용자 장치(User Equipment)" 또는 "UE" 대신에 "이동국(mobile station)", "가입자국(subscriber station)", "리모트 단말(remote terminal)", "무선 단말(wireless terminal)" 또는 "사용자 장치(user device)"와 같은 다른 공지의 용어가 사용될 수도 있다. 편의상, 본 특허 문서에서는 "사용자 장치" 및 "UE"가 사용되며, 이는 UE가 (이동전화 또는 스마트폰과 같은) 이동장치인지 (데스크탑 컴퓨터 또는 자동판매기와 같은) 고정 장치로 간주되는지 여부에 따라 eNB를 무선으로 억세스하는 리모트 무선장치를 의미한다.
eNB(102)는 자신의 커버리지 영역(120)내의 다수의 제1UE들을 위한 네트워크(130)로의 무선 광대역 억세스를 제공한다. 다수의 제1UE들은 소규모 사업장(SB)에 위치할 수 있는 UE(111), 대규모 사업장(E)에 위치할 수 있는 UE(112), WiFi 핫스팟(Hotspot; HS)에 위치할 수 있는 UE(113), 제1거주지(R)에 위치할 수 있는 UE(114), 제2거주지(R)에 위치할 수 있는 UE(115) 및 휴대폰, 무선 랩탑, 무선 PDA 등의 이동 장치(M)일 수 있는 UE(116)을 포함한다. eNB(103)는 자신의 커버리지 영역(125)내의 다수의 제2UE들을 위한 네트워크(130)로의 무선 광대역 억세스를 제공한다. 다수의 제2UE들은 UE(115)와 UE(116)을 포함한다. 몇몇 실시예에 있어서, 하나 이상의 eNB(101-103)는 5G, LTE, LTE-A, WiMAX 또는 다른 향상된 무선 통신 기술을 이용하여 서로 통신할 수도 있고 UE(111-116)와 통신할 수도 있다.
점선은 커버리지 영역들(120,125)의 대략적인 범위를 나타내며, 이러한 범위는 예시 및 설명을 위해 대략적인 원으로 나타내었다. 커버리지 영역(120,125)과 같은 eNB와 연관된 커버리지 영역은 eNB의 구성과 자연 및 인공 장애물과 관련된 무선 환경의 변화에 따라 불규칙한 모양을 포함한 다른 형태들을 가질 수 있다.
이하에 더욱 상세하게 설명되는 바와 같이 네트워크(100) (eNB(101-103) 및/또는 UE(111-116))의 다양한 실시예들은 네트워크(100)에 의한 FDD셀과 TDD셀의 집성을 지원한다.
도 1은 무선 네트워크(100)의 일례를 도시하고 있으나, 다양한 변경이 가능하다. 예를 들면, 무선 네트워크(100)는 적절한 배치에서 eNB 및 UE를 몇 개든지 포함할 수 있다. 또한, eNB(101)는 여러 개의 UE들과 직접 통신할 수 있으며 그 UE들에게 네트워크(130)로의 무선 광대역 억세스를 제공할 수 있다. 이와 유사하게, 각각의 eNB(102,103)는 네트워크(130)와 직접 통신하고 UE에게 네트워크(130)로의 직접적인 무선 광대역 억세스를 제공할 수 있다. 또한, eNB(101,102 및/또는 103)는 다른 또는 추가적인 외부 네트워크들, 예컨대 외부 전화 네트워크 또는 다른 형태의 데이터 네트워크로의 억세스를 제공할 수 있다.
도 2는 본 발명에 따른 예시적인 UE(114)를 나타낸다. 도 2에 도시된 UE(114)의 실시예는 예시를 위한 것으로, 도 1의 다른 UE들은 동일하거나 유사한 구성을 가질 수 있다. 그러나 UE는 다양한 구성을 가질 수 있으며, 도 2는 본 발명의 범위를 특정하게 구현된 UE로 제한하지 않는다.
도 2에 도시된 바와 같이 UE(114)는 안테나(205), 무선 주파수(RF) 송수신기(210), 송신(TX) 처리회로(215), 마이크(220) 및 수신(RX) 처리회로(225)를 구비한다. 또한, UE(114)는 스피커(230), 메인 프로세서(240), 입출력(I/O) 인터페이스(245), 키패드(250), 디스플레이(255) 및 메모리(260)를 구비한다. 메모리(260)는 기본 운영체계(OS) 프로그램(261)과 하나 이상의 어플리케이션(262)을 포함한다.
RF 송수신기(210)는 eNB 또는 다른 UE가 송신한 입력(incoming) RF 신호를 안테나(205)로부터 수신한다. RF 송수신기(210)는 상기 입력 RF신호를 하향변환하여 중간 주파수(IF) 또는 기저대역 신호를 생성한다. 상기 IF 또는 기저대역 신호는 RX 처리회로(225)로 전송되며, RX 처리회로(225)는 상기 IF 또는 기저대역 신호를 필터링, 디코딩 및/또는 디지털화하여 처리된 기저대역 신호를 생성한다. RX 처리회로(225)는 상기 처리된 기저대역 신호를 스피커(230) (예컨대, 음성 데이터를 위해) 또는 추가 처리를 위해 (예컨대 웹 브라우징 데이터를 위해) 메인 프로세서(240)로 전송한다.
상기 TX 처리회로(215)는 마이크(220)로부터의 아날로그 또는 디지털 음성 데이터 또는 메인 프로세서(240)로부터의 발신(outgoing) 기저대역 데이터 (예컨대, 웹 데이터, 이메일 또는 인터랙티브 비디오 게임 데이터)를 수신한다. TX 처리회로(215)는 상기 발신 기저대역 신호를 인코딩, 멀티플렉싱 및/또는 디지털화하여 처리된 기저대역 또는 IF신호를 생성한다. 상기 RF 송수신기(210)는 TX 처리회로(215)로부터 상기 처리된 기저대역 또는 IF 신호를 수신하여 RF신호로 상향변환하며, 이 RF 신호는 안테나(205)를 통해 전송된다.
상기 메인 프로세서(240)는 하나 이상의 프로세서 또는 다른 프로세싱 장치들을 포함하며, UE(114)의 전반적인 동작을 제어하기 위해 메모리(260)에 저장된 기본 OS프로그램(261)을 실행할 수 있다. 예를 들면, 메인 프로세서(240)는 공지의 원리에 따른 RF 송수신기(210), RX 처리회로(225) 및 TX 처리회로(215)에 의한 순방향 채널 신호의 수신 및 역방향 채널 신호의 송신을 제어할 수 있다. 몇몇 실시예에 있어서, 메인 프로세서(240)는 적어도 하나의 마이크로프로세서 또는 마이크로컨트롤러를 포함한다.
또한, 메인 프로세서(240)는 FDD셀과 TDD셀의 집성에 의한 통신을 지원하는 동작과 같은 다른 프로세스 및 메모리(260)에 저장된 프로그램을 실행할 수 있다. 메인 프로세서(240)는 실행하는 프로세스의 요구에 따라 데이터를 메모리(260)로 보내거나 메모리(260)로부터 가져올 수 있다. 몇몇 실시예에 있어서, 메인 프로세서(240)는 OS프로그램(261)에 기초하여 또는 eNB, 다른 UE 또는 오퍼레이터로부터 수신된 신호에 응답하여 어플리케이션(262)를 실행하도록 구성된다. 또한, 메인 프로세서(240)는 UE(114)에게 랩탑 컴퓨터 및 휴대용 컴퓨터와 같은 다른 장치들과의 연결 능력을 제공하는 I/O 인터페이스(245)와 연결된다. I/O 인터페이스(245)는 이러한 부속품과 메인 프로세서(240)사이의 통신 통로이다.
또한, 메인 프로세서(240)는 키패드(250)와 디스플레이(255)와 연결된다. UE(114)의 운영자는 키패드(250)를 사용하여 데이터를 UE(114)에 입력할 수 있다. 디스플레이(255)는 텍스트 및/또는 웹사이트로부터의 그래픽과 같은 적어도 제한한 그래픽을 제공할 수 있는 액정표시장치 또는 다른 디스플레이일 수 있다. 디스플레이(255)는 터치스크린은 대표할 수 있다.
메모리(260)는 메인 프로세서(240)에 연결된다. 메모리(260)의 일부는 RAM을 포함하고 다른 일부는 플래쉬 메모리 또는 다른 ROM을 포함할 수 있다.
이하에 더욱 상세히 설명하는 바와 같이 UE(114) (RF 송수신기(210), TX 처리회로(215) 및/또는 RX 처리회로(225)를 이용하여 구현되는)의 송신 및 수신 경로는 FDD셀과 TDD셀의 집성을 이용한 통신을 지원한다.
도 2가 UE(114)의 일례를 도시하고 있으나, 다양한 변경이 가능하다. 예를 들면, 도 2에 도시된 다양한 요소들은 결합되거나, 분할되거나, 생략될 수 있으며 부가적인 요소들이 특정한 요구에 의해 추가될 수 있다. 특별한 예로서, 메인 프로세서(240)는 다수의 프로세서들, 예컨대 하나 이상의 중앙 처리장치(CPU) 및 하나 이상의 그래픽 처리 장치(GPU)로 분할될 수 있다. 또한, 도 2는 이동 전화 또는 스마트폰으로 구성된 UE(114)를 도시하고 있으나, UE는 다른 형태의 이동 장치 또는 고정 장치로 동작하도록 구성될 수 있다. 또한, 도 2에 도시된 다양한 요소들은 예컨대 서로 다른 RF 구성요소들이 eNB(101-103) 및 다른 UE들과 통신하는데 이용되는 경우 복제될 수 있다.
도 3은 본 발명에 의한 eNB(102)의 일례를 나타낸다. 도 3에 도시된 eNB(102)의 실시예는 예시일 뿐이며, 도 1에 도시된 다른 eNBs들은 동일하거나 유사한 구성을 가질 수 있다. 그러나 eNB는 다양한 구성을 가질 수 있으며, 도 3은 본 발명의 범위를 특별하게 구현되는 eNB로 제한하지 않는다.
도 3에 도시된 바와 같이 eNB(102)는 다수의 안테나들(305a-305n), 다수의 RF송수신기들(310a-310n), 송신(TX) 처리회로(315) 및 수신(RX) 처리회로(320)를 구비한다. 또한, eNB(102)는 컨트롤러/프로세서(325), 메모리(330) 및 백홀(backhaul) 또는 네트워크 인터페이스(335)를 구비한다.
RF 송수신기(310a-310n)는 UE 또는 다른 UE들에 송신하는 신호와 같은 입력 RF신호를 안테나(305a-305n)로부터 수신한다. RF 송수신기(310a-310n)는 상기 입력 RF신호를 하향변환하여 IF 또는 기저대역 신호를 생성한다. IF 또는 기저대역 신호는 RX 처리회로(320)로 전송되며, RX 처리회로(320)는 상기 기저대역 또는 IF신호를 필터링, 디코딩 및/또는 디지털화하여 처리된 기저대역 신호를 생성한다. RX 처리회로(320)는 상기 처리된 기저대역 신호를 추가적인 처리를 위해 컨트롤러/프로세서(325)로 전송한다.
상기 TX 처리회로(315)는 컨트롤러/프로세서(325)로부터 아날로그 또는 디지털 데이터 (예컨대 음성 데이터, 웹 데이터, 이메일 또는 인터랙티브 비디오 게임 데이터)를 수신한다. TX 처리회로(315)는 발신 기저대역 데이터를 인코딩, 멀티플렉싱 및/또는 디지털화함으로써 처리된 기저대역 또는 IF 신호를 생성한다. 상기 RF 송수신기(310a-310n)는 상기 TX 처리회로(315)로부터 발신 처리된 기저대역 또는 IF 신호를 수신하여 RF신호로 상향변환하며, 이 RF신호는 안테나(305a-305n)을 통해 전송된다.
상기 컨트롤러/프로세서(325)는 eNB(102)의 전반적인 동작을 제어하는 하나 이상의 프로세서 또는 다른 프로세싱 장치를 포함할 수 있다. 예를 들면, 컨트롤러/프로세서(325)는 공지의 원리에 따른 RF 송수신기(310a-310n), RX 처리회로(320) 및 TX 처리회로(315)에 의한 순방향 채널 신호의 수신 및 역방향 채널 신호의 송신을 제어할 수 있다. 컨트롤러/프로세서(325)는 보다 향상된 무선 통신 기능과 같은 추가적인 기능들을 지원할 수 있다. 예를 들어 컨트롤러/프로세서(325)는 다수의 안테나들(305a-305n)로부터의 발신 신호가 서로 다르게 가중되어 상기 발신 신호의 방향이 원하는 방향으로 효과적으로 조종되도록 하는 빔포밍 또는 방향성 라우팅 동작을 지원할 수 있다. 다양한 다른 기능들이 상기 컨트롤러/프로세서(325)에 의해 eNB(102)에서 지원될 수 있다. 몇몇 실시예에 있어서, 컨트롤러/프로세서(325)는 적어도 하나의 마이크로프로세서 또는 마이크로컨트롤러를 포함한다.
또한, 상기 컨트롤러/프로세서(325)는 기본 OS와 같은 메모리(33)에 저장된 프로그램 및 다른 프로세스를 실행할 수 있다. 컨트롤러/프로세서(325)는 실행하는 프로세스의 요구에 따라 메모리(330)로 데이터를 옮기거나 메모리(33)로부터 데이터를 가져올 수 있다.
또한, 상기 컨트롤러/프로세서(325)는 백홀 또는 네트워크 인터페이스(335)에 연결된다. 백홀 또는 네트워크 인터페이스(335)는 eNB(102)가 백홀 연결 또는 네트워크를 통해 다른 장치들 또는 시스템들과 통신하도록 한다. 상기 인터페이스(335)는 적절한 유선 또는 무선 연결을 통한 통신을 지원할 수 있다. 예를 들어, eNB(102)가 셀룰러 통신 시스템(예컨대 5G, LTE 또는 LTE-A를 지원하는 셀룰러 통신 시스템)의 일부로서 구현되는 경우, 상기 인터페이스(335)는 eNB(102)가 유선 또는 무선 백홀 연결을 통해 다른 eNB와 통신하도록 할 수 있다. eNB(102)가 억세스 포인트로서 구현되는 경우, 상기 인터페이스(335)는 eNB(102)가 유선 또는 무선 근거리 통신망 또는 대규모 네트워크 (예컨대, 인터넷)과의 유선 또는 무선 연결을 통해 통신하도록 할 수 있다. 인터페이스(335)는 이더넷 또는 RF 송수신기와 같은 유선 또는 무선 연결을 통한 통신을 지원하는 적절한 구조를 포함한다.
메모리(330)는 상기 컨트롤러/프로세서(325)에 연결된다. 메모리(330)의 일부는 RAM을 포함할 수 있고, 다른 일부는 플래쉬 메모리 또는 다른 ROM을 포함할 수 있다.
이하에서 더욱 상세히 설명하는 바와 같이, (RF 송수신기(310a-310n), TX 처리회로(315) 및/또는 RX 처리회로(320)를 이용하여 구현되는) eNB(102)의 송신 및 수신 경로는 FDD셀과 TDD셀의 집성을 이용한 통신을 지원한다.
도 3은 eNB(102)의 일례를 도시하고 있으나, 다양한 변경이 가능하다. 예를 들면, eNB(102)는 도 3에 도시된 각각의 구성요소를 몇 개든지 구비할 수 있다. 특별한 예로서, 억세스 포인트는 다수개의 인터페이스(335)를 구비할 수 있고, 컨트롤러/프로세서(325)는 서로 다른 네트워크 어드레스들 사이에서 데이터를 라우팅하기 위한 라우팅 기능을 지원할 수 있다. 또 다른 특별한 예로서, 하나의 TX 처리회로(315)와 하나의 RX 처리회로(320)를 포함하는 것으로 도시되어 있으나, eNB(102)는 다수개의 TX 처리회로(315)와 RX 처리회로(320)를 구비할 수 있다(예컨대, 하나의 RF 송수신기당 하나씩).
몇몇 무선 네트워크에 있어서, DL신호는 정보내용을 전달하는 데이터 신호, DL 제어정보(DCI)를 전달하는 제어신호, 그리고 파일럿 신호로도 알려져 있는 참조신호(RS)를 포함한다. eNB(102)와 같은 eNB는 각각의 PDSCH 또는 PDCCH를 통해 데이터 정보 또는 DCI를 전송할 수 있다. 또한, eNB(102)는 다수의 제어 채널 요소(CCE)를 통해 PDCCH를 전송한다. 향상된(enhanced) PDCCH(EPDCCH)가 사용될 수 있으며(REF3 참조), 설명을 간결하게 하기 위해 이하에서는 명백하게 다른 언급이 없으면 "PDCCH"는 PDCCH 또는 EPDCCH는 의미할 수 있다.
eNB(102)와 같은 eNB는 CRS(UE-Common RS), CSI-RS(Channel State Information RS) 및 DMRS(Demodulation RS)를 포함하는 하나 이상의 여러 형태의 RS를 전송할 수 있다. CRS는 DL 시스템 대역폭(BW)을 통해 전송될 수 있으며, UE(114)와 같은 UE가 CRS를 사용하여 데이터 또는 제어신호를 복조하거나 측정을 수행할 수 있다. CRS 오버헤드를 감소시키기 위해 eNB(102)는 시간 또는 주파수 도메인에서 CRS보다 작은 밀도의 CSI-RS를 전송할 수 있다. 채널 측정을 위해, 제로가 아닌(non-zero) 파워 CSI-RS (NZP CSI-RS) 자원이 사용될 수 있다. 간섭 측정을 위해, UE(114)는 상위 계층 시그널링 (REF 3 참조)을 이용하여 서빙 eNB(102)가 UE(114)에 대하여 구성하는 제로 파워 CSI-RS(ZP CSI-RS)와 관련된 CSI 간섭측정(CSI-IM) 자원을 이용할 수 있다. DMRS는 각각의 PDSCH 또는 PDCCH의 대역폭에서만 전송되며, UE(114)는 DMRS를 이용하여 PDSCH 또는 PDCCH에서 정보를 복조할 수 있다.
도 4는 본 발명에 의한 DL TTI(Transmission Time Interval) 구조의 일례를 나타낸다. 도 4에 도시된 DL TTI 구조(400)의 실시예는 예시적인 것으로, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들이 이용될 수 있다.
도 4에 도시된 바와 같이 예컨대 eNB(102)로부터의 DL 시그널링은 직교 주파수 분할 멀티플렉싱(Orthogonal Frequency Division Multiplexing; OFDM)을 사용하며, DL TTI는 시간 도메인에서 N=14개의 OFDM 심볼들과 주파수 도메인에서 K 개의 자원블록들(Resource Blocks; RBs)을 포함한다. 하나의 TTI는 하나의 서브프레임(SF)에 상응한다. 제1타입의 제어채널(CCH)은 N1개의 제1OFDM심볼들(410) (전송 없음(no transmission)을 포함 N1=0)에서 eNB(102)에 의해 UE(114)와 같은 UE로 전송된다. 나머지 (N - N1)개의 OFDM 심볼들은 주로 PDSCH(420)의 전송을 위해 사용되고, TTI의 일부 RBs에서 제2타입의 향상된(enhanced) CCE(ECCE)(430)를 전송하기 위해 사용된다.
몇몇 무선 네트워크에 있어서, 예컨대 UE(114)로부터의 UL신호는 정보내용을 전달하는 데이터 신호, UL 제어신호(UCI)를 전달하는 제어신호 및 RS를 포함할 수 있다.
UE(114)는 각각의 PUSCH(Physical UL Shared CHannel) 또는 PUCCH(Physical UL Control CHannel)을 통해 데이터 정보 또는 UCI를 전송할 수 있다. UE(114)가 데이터 정보와 DCI를 동시에 전송할 경우, UE(114)는 PUSCH에서 데이터 정보와 UCI를 모두 멀티플렉싱할 수 있다. UCI는 PDSCH에서의 데이터 전송블록(transport block; TB)의 올바른 또는 잘못된 검출을 나타내는 HARQ-ACK(Hybrid Automatic Repeat reQuest ACKnowledgement)정보와, UE(114)가 자신의 버퍼에 데이터를 가지고 있는지를 나타내는 SR(Scheduling Request) 정보와, eNB(102)가 UE(114)로의 PDSCH 전송을 위한 적절한 파라미터를 선택하도록 하는 CSI(Channel State Information)를 포함할 수 있다. HARQ-ACK 정보는 올바른 PDCCH 또는 데이터 TB 검출에 대응하는 포지티브 ACK(ACKnowledgement)와, 잘못된 데이터 TB 검출에 대응하는 네가티브 ACK(NACK)와, 암시적이거나 명시적일 수 있는 PDCCH 검출(DTX)의 부재를 포함할 수 있다. DTX는 UE(114)가 HARQ-ACK신호를 전송하지 않는 경우에는 암시적일 수 있다. UE(114)가 손실된 PDCCH를 다른 방식으로 식별할 수 있으면 DTX는 명시적일 수 있다 (동일한 NACK/DTX상태로 NACK와 DTX를 나타내는 것도 가능하다).
CSI는 미리 정의된 타겟 블록 에러율(Block error rate; BLER)로 UE가 수신할 수 있는 전송블록 사이즈(TBS)를 eNB(102)에게 알려주는 채널 품질 지시자(channel quality indicator; CQI)와, MIMO(Multiple Input Multiple Output) 전송 원리에 따라 다수의 전송 안테나들로부터의 신호들을 어떻게 조합할 지를 eNB(102)에게 알려 주는 프리코딩 매트릭스 지시자(Precoding Matrix Indicator; PMI)와, PDSCH을 위한 전송 랭크를 나타내는 랭크 지시자(Rank indicator; RI)를 포함할 수 있다. 예를 들면, UE(114)는 구성된 PDSCH 전송모드(Transmission mode; TM)와 UE의 수신기 특성을 고려하면서 신호대 잡음 및 간섭(SINR) 측정으로부터 CQI를 결정할 수 있다. 따라서 UE(114)로부터의 CQI 리포트는 UE(114)로의 DL 신호 전송을 경험한 SINR 조건의 추정치를 서빙 eNB(102)에게 제공할 수 있다.
UL RS는 DMRS와 SRS(Sounding RS)를 포함할 수 있다. DMRS는 각각의 PUSCH 또는 PUCCH의 BW에서만 전송될 수 있으며, eNB(102)는 PUSCH 또는 PUCCH에서 정보를 복조하는데 DMRS를 이용할 수 있다. SRS는 eNB(102)에게 UL CSI를 제공하기 위해 UE(114)에 의해 전송될 수 있다. UE(114)로부터의 SRS 전송은 무선자원 제어(RRC) 시그널링(REF 4 참조)과 같은 상위계층 시그널링에 의해 UE(114)에 대해 구성되는 전송 파라미터를 갖는 소정의 TTI에서 주기적(P-SRS 또는 타입0 SRS)일 수 있다. UE(114)로부터의 SRS 전송은 PUSCH 또는 PDSCH를 스케줄링하는 PDCCH에 의해 전달되고 서빙 eNB(102)가 UE(114)를 위해 미리 구성하는 A-SRS 전송 파라미터 세트 중의 A-SRS 전송파라미터를 나타내는 DCI포맷에 포함되는 SRS 요청 필드에 의해 트리거링될 때는 비주기적(A-SRS 또는 타입1 SRS)일 수 있다 (REF 2 및 REF 3 참조). 초기 억세스 또는 차후의 동기화를 위해, UE(114)는 PRACH(Physical Random Access Channel)를 전송하도록 eNB(102)에 의해 구성될 수 있다 (REF 1 및 REF 3 참조).
도 5는 본 발명에 의한 TTI를 통한 PUSCH 전송 구조의 일례를 나타낸다. 도 5에 도시된 TTI를 통한 PUSCH 전송구조(500)의 실시예는 예시적인 것으로, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들을 이용할 수 있다.
도 5에 도시된 바와 같이 TTI는 두 개의 슬롯을 구비한 하나의 서브프레임(450)이다. 각각의 슬롯(520)은 데이터 정보, UCI 또는 RS를 전송하기 위한
Figure pat00001
개의 심볼들(530)을 포함한다. 각각의 슬롯내의 일부 PUSCH 심볼들은 DMRS(540)를 전송하는데 사용된다. 전송 BW는 자원블록(RB)이라고 하는 주파수 자원 단위를 포함한다. 각각의 RB는
Figure pat00002
개의 서브캐리어, 또는 자원 요소(RE)를 포함하며, PUSCH 전송 BW을 위해 총
Figure pat00003
개의 RE에 대하여
Figure pat00004
개의 RB(550)가 UE(114)에게 할당된다. 마지막 TTI심볼은 하나 이상의 UE로부터의 SRS 전송(560)을 멀티플렉싱하는데 이용될 수 있다. 데이터/UCI/DMRS 전송에 이용 가능한 TTI 심볼들의 개수는
Figure pat00005
이며, 여기서 마지막 TTI심볼이 SRS를 전송하는데 이용되면
Figure pat00006
이고, 그렇지 않으면
Figure pat00007
이다.
도 6은 본 발명에 의한 TTI의 하나의 슬롯에서의 HARQ-ACK 전송을 위한 제1PUCCH포맷 구조의 일례를 나타낸다. 도 6에 도시된 PUCCH 포맷 구조의 예는 예시적인 것이며, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들을 이용할 수도 있다.
도 6에 도시된 바와 같이 TTI는 두 개의 슬롯을 포함하며, 각각의 슬롯(610)은 RB에서 HARQ-ACK 신호(620) 또는 RS(630)를 전송하기 위한
Figure pat00008
개의 심볼을 포함한다. HARQ-ACK 비트
Figure pat00009
(640)는 BPSK(Binary Phase Shift Keying) 또는 QPSK(Quaternary Phase Shift Keying) 변조를 이용하여
Figure pat00010
의 길이를 갖는 ZC(Zadoff-Chu) 시퀀스(660)를 변조한다(650). 하나의 HARQ-ACK 비트는 데이터 TB의 올바른 검출을 위해 포지티브 ACK를 전송하는 경우에는 -1의 값을 가질 수 있고, 데이터 TB의 올바른 검출을 위해 네가티브 ACK (NACK)를 전송하는 경우에는 1의 값을 가질 수 있다. 변조된 ZC시퀀스는 IFFT(Inverse Fast Frequency Transform)(670)가 수행된 후 전송된다. RS는 변조되지 않은 ZC시퀀스를 통해 전송된다.
상기 PUCCH 포맷 구조(600)와 같은 구조를 갖는 제1PUCCH포맷은 오직 하나 또는 두 개의 HARQ-ACK비트의 전송을 지원할 수 있다. HARQ-ACK 신호 전송을 위해 다수의 PUCCH 자원이 UE(114)를 위해 존재할 경우, PUCCH 자원 선택과 제1PUCCH포맷 구조(600)의 사용의 조합이 최대 4개의 HARQ-ACK비트의 전송을 지원할 수 있다(REF 3 참조). 특정 실시예들에 있어서, 제2PUCCH포맷이 예컨대 최대 22비트와 같은 다수의 HARQ-ACK 비트들을 전송하는데 이용될 수 있다.
도 7은 본 발명에 의한 TTI의 하나의 슬롯에서의 HARQ-ACK전송을 위한 제2PUCCH포맷 구조의 일례를 나타낸다. 도 7에 도시된 전송장치(700)의 실시예는 예시적인 것으로, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들을 이용할 수 있다.
도 7에 도시된 바와 같이 TTI는 두 개의 슬롯을 포함하며, 각각의 슬롯(710)은 RB에서 HARQ-ACK신호 또는 RS를 전송하기 위한
Figure pat00011
개의 심볼들을 포함한다. HARQ-ACK신호의 전송은 DFT-S-OFDM을 이용한다. 블록 코드와 QPSK를 각각 이용하는 인코딩 및 변조후, 동일한 HARQ-ACK비트들(720)의 세트는 OCC(Orthogonal Covering Code)(725)의 요소들에 의해 멀티플렉싱된 후(730), DFT 프리코딩된다(740). 예를 들어 HARQ-ACK신호의 전송을 위한 슬롯당 5개의 DFT-S-OFDM심볼들에 대해 길이 5의 OCC가 사용된다. 출력은 IFFT(750)를 통과한 후 DFT-S-OFDM심볼(760)로 매핑된다. 상기 동작들은 선형적이므로 그 상대적인 순서는 바뀔 수도 있다. 동일하거나 서로 다른 HARQ-ACK비트들이 TTI의 제2슬롯에서 전송될 수 있다. RS는 각각의 슬롯에서 전송되어 HARQ-ACK신호들의 일관성 있는 복조를 가능하게 한다. RS는 IFFT(780)를 통과하여 또 다른 DFT-S-OFDM심볼(790)로 매핑되는 길이
Figure pat00012
의 ZC 시퀀스(770)로부터 구성된다.
UE(114)로의 PDSCH 전송 또는 UE(114)로부터의 PUSCH 전송은 동적으로 스케줄링되거나 반영속적으로(semi-persistently) 스케줄링(SPS)될 수 있다. 동적 전송은 PDCCH에 의해 전달되며 PDSCH 또는 PUSCH 전송 파라미터를 제공하는 필드를 포함하는 DCI포맷에 의해 트리거링되며, SPS 전송 파라미터는 상위계층 시그널링, 예컨대 RRC 시그널링을 통해 eNB(102)로부터 UE(114)에 대해 구성된다. PDSCH 전송을 스케줄링하는 DCI포맷은 DL DCI 포맷이라고 하고, PUSCH 전송을 스케줄링하는 DCI 포맷은 UL DCI 포맷이라고 한다.
TDD 통신 시스템에 있어서, 일부 TTI에 있어서의 통신 방향은 DL이고, 다른 TTI에 있어서의 통신 방향은 UL이다. 표1은 프레임 기간(frame period)이라고도 하는 10개의 TTI (하나의 TTI는 1msec의 지속기간을 가진다)에 해당하는 기간 동안의 UL-DL 구성을 나타낸다. 표1에서 "D"는 DL TTI를 나타내고, "U"는 UL TTI를 나타내고, "S"는 DwPTS라고 하는 DL 전송 필드와, a GP(Guard Period)와, UpPTS라고 하는 UL 전송 필드를 포함하는 스페셜(special) TTI를 나타낸다. 총 지속기간이 하나의 TTI에 해당하는 조건하에서 스페셜 TTI에서의 각각의 필드의 지속기간 동안 몇 가지 조합이 존재한다.
TDD UL-DL
구성
DL-UL
스위치포인트 주기
TTI 넘버
0 1 2 3 4 5 6 7 8 9
0 5 ms D S U U U D S U U U
1 5 ms D S U U D D S U U D
2 5 ms D S U D D D S U D D
3 10 ms D S U U U D D D D D
4 10 ms D S U U D D D D D D
5 10 ms D S U D D D D D D D
6 5 ms D S U U U D S U U D
TDD UL-DL 구성
TDD 시스템에 있어서, 다수의 DL TTI에서의 PDSCH 수신에 대응한 UE(114)로부터의 HARQ-ACK신호의 전송은 동일한 UL TTI에서 수행될 수 있다. UE(114)로부터의 PDSCH 또는 SPS PDSCH 릴리즈의 연관된 수신에 대한 HARQ-ACK신호 전송이 수행되는
Figure pat00013
개의 DL TTI를
Figure pat00014
의 크기를 갖는 번들링 윈도우(Bundling Window)라고 한다. TDD 동작의 하나의 결과는 동일한 TTI에서 서로 다른 주파수를 사용하여 DL 시그널링과 UL 시그널링이 모두 지원될 수 있는 FDD의 경우에는 데이터 TB 수신에 대응한 UE(114) 또는 eNB(102)로부터의 HARQ-ACK 신호 전송이 일찍 일어나지 않을 수도 있다는 것을 나타낸다. 표 2는 DL TTI
Figure pat00015
를 나타낸다. 여기에서,
Figure pat00016
이며, HARQ-ACK신호 전송은 UL TTI n 에서 이루어진다(REF 3 참조). 예를 들면, TDD 동작과 UL-DL 구성5에 대하여, TTI 번호 9에서의 데이터 TB 수신에 대응한 UE(114)로부터의 HARQ-ACK 신호 전송이 13개의 TTI 이후에 일어나는데 반하여, FDD 동작에 대해서는 TTI에서의 데이터 TB 수신에 대응한 UE(114)로부터의 HARQ-ACK 신호 전송이 항상 4개의 TTI 이후에 일어난다. 표 2로부터 번들링 윈도우 크기는 HARQ-ACK 신호 전송이 일어나는 UL TTI에 의존하며, TDD UL-DL 구성 0에 대하여 번들링 윈도우 크기는 0 (예컨대, TTI#3 및 TTI#8에 대하여)일 수 있다는 것을 알 수 있다.
TDD UL-DL
구성
TTI # n
0 1 2 3 4 5 6 7 8 9
0 - - 6 - 4 - - 6 - 4
1 - - 7, 6 4 - - - 7, 6 4 -
2 - - 8, 7, 4, 6 - - - - 8, 7, 4, 6 - -
3 - - 7, 6, 11 6, 5 5, 4 - - - - -
4 - - 12, 8, 7, 11 6, 5, 4, 7 - - - - - -
5 - - 13, 12, 9, 8, 7, 5, 4, 11, 6 - - - - - - -
6 - - 7 7 5 - - 7 7 -
하향링크 연계 세트 인덱스
Figure pat00017
TDD 시스템을 위한 추가적인 HARQ 레이턴시를 수용하기 위하여, HARQ 프로세스의 최대 개수는 FDD 시스템을 위한 HARQ 프로세스의 최대 개수보다 커야 한다. DL 동작 및 TDD UL-DL 구성 2, 3, 4, 5의 경우, 8개 이상의 HARQ 프로세스들이 필요하며, 각각의 DCI 포맷에서의 각각의 DL HARQ 프로세스 개수 필드는 4 비트를 포함하는 한편, DL HARQ 프로세스의 최대 개수가 8개인 FDD 시스템의 경우에는 3비트를 포함한다.
DL DCI 포맷은 2비트의 DL 할당 인덱스(DAI) 필드를 포함한다. DL DCI 포맷 내의 DAI는 eNB(102)가 번들링 윈도우의 DL TTI에서 UE(114)에게 전송하는 DL DCI 포맷에 대한 번호를 나타내는 카운터이다 (REF 2 및 REF 3 참조). DAI필드의 값을 사용함으로써 UE(114)는 이전 DL TTI에서 DCI 포맷의 검출의 실패 여부를 판단하고, 각각의 번들링 윈도우에 대하여 HARQ-ACK 신호 전송에 이러한 이벤트를 포함시킬 수 있다(REF 3 참조). 부가적으로, UL DCI 포맷은 연관된 번들링 윈도우의 각각의 TTI에서 UE(114)로 전송되는 DL DCI 포맷들 (PDSCH 또는 SPS PDSCH 릴리즈)의 총 개수를 UE(114)에게 알려주는 DAI 필드를 포함한다(REF 2 및 REF 3 참조). UL DCI 포맷내의 DAI 필드의 값을 이용하여 UE(114)는 PDSCH 수신을 위해 구성된 TM에 따라 각각의 번들링 윈도우에서 다수의 DCI 포맷들을 위한 각각의 PUSCH에서 HARQ-ACK 정보를 제공한다. 예를 들면, 특정 조건에 따라(REF 3 참조), UL DCI 포맷은 PDSCH 또는 SPS PDSCH 릴리즈의 각각의 전송을 스케줄링하는 1, 2, 3 및 0 또는 4개의 DL DCI 포맷에 해당하는 HARQ-ACK 정보의 PUSCH에서의 전송을 나타내는 수치인
Figure pat00018
에 매핑되는 '00', '01', '10', '11'의 값을 갖는 2비트의 DAI 필드를 포함할 수 있다. (UE(114)는 PDSCH 또는 SPS PDSCH 릴리즈를 스케줄링하는 적어도 하나의 DL DCI 포맷을 검출할 경우 4를 선택하고, 그렇지 않으면 0을 선택한다(REF 3 참조).) 또한, 적어도 DL TTI보다 UL TTI의 개수가 많은 TDD UL-DL 구성 0에 대하여, UL DCI 포맷은 PUSCH 스케줄링이 제1UL TTI 에 적용되는지, 제2UL TTI에 적용되는지 제1 및 제2UL TTI에 모두 적용되는지를 나타내는 UL 인덱스 필드를 포함한다(REF 2 참조).
부가적으로, TDD 셀에 대하여 표 2에 나타낸 바와 같이
Figure pat00019
개의 DL TTI 동안 UE로부터의 HARQ-ACK 전송은 동일한 UL TTI에서 수행될 수 있다. 각각의 PUCCH 자원 확장을 피하기 위하여, PUCCH 자원은
Figure pat00020
개의 DL TTI 각각에 대하여 별도로 결정되어야 하므로 DL DCI 포맷은 ARO(Acknowledgement Resource Offset)필드를 포함할 수 있다(REF 2 참조). 이러한 DL DCI포맷은 EPDCCH에서 전송될 수 있다. ARO 필드는 예컨대 2비트를 포함할 수 있으며, 서로 다른 DL TTI에 해당하는 PUCCH자원들을 압축하고 UE들 간의 PUCCH 자원 충돌을 피하기 위해 각각의 DL TTI 동안 (REF 3 참조) UE(114)가 결정하는 PUCCH 자원을 상쇄시키는데 사용될 수 있다. 인덱스
Figure pat00021
에 의해 표현되는 번들링 윈도우내의 제1DL TTI 동안, ARO 필드의 매핑은 FDD에서와 동일하고 동일한 DL TTI에 해당하는 PUCCH 자원의 압축을 돕는다. 인덱스
Figure pat00022
로 표현되는 나머지 각각의 DL TTI 동안, ARO 필드의 매핑은 서로 다른 DL TTI에 해당하는 PUCCH 자원의 압축을 도울 수 있다. 표 3은 DL TTI에서 UE(114)가 수신하는 DL DCI 포맷내의 ARO필드의 값을 UE(114)가 각각의 PUCCH 자원을 결정하는데 적용하는 오프셋으로 매핑하는 것을 나타낸다.
Figure pat00023
는 DL TTI
Figure pat00024
에서의 UE로의 EPDCCH 전송을 위해 구성되는 DL 자원 세트
Figure pat00025
에 있어서의 CCE의 개수를 나타낸다(REF 3 참조).
ARO Field in DL DCI format
Figure pat00026
,
Figure pat00027
Figure pat00028
,
Figure pat00029
0 0 0
1 -2
Figure pat00030
2 -1
Figure pat00031
3 2 2
TDD에서의 DL DCI 포맷내의 ARO필드의
Figure pat00032
값으로의 매핑작은 대역폭을 갖는 캐리어의 이용률을 향상시키거나 서로 다른 캐리어 주파수를 통한 통신을 용이하게 하기 위해서, 통신 시스템은 서로 다른 셀에 해당하는 캐리어들의 집성을 포함할 수 있다. 예를 들면, 하나의 캐리어는 10 MHz의 BW를 가질 수 있고 다른 캐리어는 1.4 MHz의 DL BW를 가질 수 있다. 또는 하나의 캐리어가 900 MHz의 주파수로 동작하고 다른 캐리어가 3.5 GHz의 주파수로 동작할 수도 있다. 따라서 PDCCH 전송의 스펙트럼 효율이 작은 DL BW에서 일반적으로 낮으므로, 10 MHz의 DL BW를 갖는 캐리어로부터 1.4 MHz의 DL BW를 갖는 캐리어에서 PDSCH를 스케줄링하는 것이 바람직할 수 있다(크로스 캐리어 스케줄링). 또한, 캐리어 주파수에 대하여 경로손실이 더 크고 제어정보가 데이터 정보보다 더 높은 검출 신뢰성을 필요로 하여 재전송으로부터의 이익을 얻을 수 없으므로 PDSCH를 900 MHz 캐리어로부터 3.5 GHz의 캐리어에서 스케줄링하는 것이 바람직할 수 있다.
캐리어 집성(Carrier Aggregation (CA))에 있어서, 각각의 캐리어는 셀을 나타낸다. UE(114)는 PDSCH 수신 (DL CA) 또는 PUSCH 전송 (UL CA)을 위해 하나 이상의 셀에 대해 상위계층 시그널링을 통해 ENB(102)에 의해 구성될 수 있다. DL CA 또는 UL CA로 구성된 UE(114)에 대하여, 각각의 PDCCH에 있어서의 UE-공통(UE-common) 제어정보와 각각의 PUCCH에 있어서의 SPS PDSCH 또는 UCI가 프라이머리 셀(PCell)이라고 하는 단일 셀의 하향링크와 상향링크에서 각각 전송된다. 다른 셀들은 세컨더리 셀(SCell)이라고 한다.
CA에 있어서, eNB(102)는 제1셀에서 DCI 포맷을 전송하는 PDCCH를 전송함으로써 제2셀에서 UE(114)를 스케줄링할 수 있다. 이러한 기능을 크로스 캐리어 스케줄링이라고 하며, DCI 포맷은 각각의 셀에 해당하는 값을 갖는 캐리어 지시자 필드(Carrier Indicator Field; CIF)를 포함한다. 예를 들면, 3비트로 구성된 CIF와 5개의 셀로 구성된 UE(114)의 경우, 각각의 이진 CIF값들은 '000', '001', '010', '011' 및 '100'가 되어 5개의 셀들을 각각 나타낼 수 있다. UE(114)가 2개의 셀의 CA과 크로스 캐리어 스케줄링으로 구성되는 경우, 모든 PDCCH는 PCell에서 전송된다. FDD 캐리어(셀)와 TDD 캐리어(셀)간의 CA는 TDD 및 FDD 스펙트럼 이용의 유연성을 증가시키고, 모드간 핸드오버없이 부하 균형(load balancing)을 향상시키며, 무시할 수 있는 지연과의 백홀 연결에 대하여 TDD 동작과 연관된 UCI 보고 레이턴시(UCI reporting latency)를 방지한다.
FDD PCell과 TDD SCell간의 CA를 지원하기 위해 몇 가지 부가적인 양상이 존재한다. 이러한 부가적인 양상은 FDD 셀과 TDD 셀에서의 PDSCH 수신에 대응한 HARQ-ACK 정보를 위한 페이로드의 결정과, 단일셀 TDD 동작에 특정화된 DCI 포맷 정보 필드가 FDD셀과 TDD셀간의 CA의 경우에 유지되어야 하는지에 대한 판단, 및 FDD 셀로부터 TDD 셀로의 크로스 캐리어 스케줄링의 지원을 포함한다. FDD와 TDD 단일셀 동작에 대해 서로 다른 DCI 포맷 정보 필드는 TDD 동작의 경우에 더 큰 DL HARQ 프로세스 개수 필드의 크기와, DL DCI 포맷내의 DAI 필드의 존재, UL DCI 포맷내의 DAI필드의 존재, 적어도 TDD UL-DL 구성 0에 대한 UL 인덱스 필드의 존재, 및 ARO필드에 대한 값의 매핑을 포함한다. 또한, FDD PCell은 UE (예컨대 UE(114))로 하여금 모든 TTI에서 UL신호를 전송하도록 하고, 많은 전형적인 동작 시나리오에서 DL트래픽이 UL트래픽보다 실질적으로 크기 때문에 TDD SCell에서 다수의 UL TTI를 줄이거나 제거하는 것이 이로울 수 있다.
TDD PCell과 FDD SCell간의 CA를 지원하기 위한 몇 가지 추가적인 측면이 존재한다. 그 중 하나는 FDD SCell을 위한 DL DCI포맷의 전송에 대응한 HARQ-ACK정보의 TDD PCell에서의 전송을 위한 UL TTI를 결정하는 것과, TDD PCell과 FDD SCell 모두를 위한 DL DCI포맷의 전송에 대응한 HARQ-ACK정보를 위하여 조합된 페이로드를 결정하는 것이다. 또 다른 측면은 DL HARQ 프로세스 개수 필드와 DAI 필드를 포함하는 FDD SCell을 위한 DCI 포맷내의 다양한 필드들의 존재와 치수화를 결정하는 것과, DL DCI포맷내의 ARO필드와, UL DCI포맷내의 DAI필드 또는 UL 인덱스필드의 값들을 매핑하는 것이다. 또 다른 측면은 TDD PCell 또는 FDD SCell에서 UE(114)로부터의 HARQ-ACK정보의 전송을 지원하는 것이다. 또 다른 측면은 TDD PCell에서 FDD SCell로의 크로스 캐리어 스케줄링을 지원하는 것이다.
본 발명의 특정 실시예들은 FDD PCell 또는 TDD PCell로 FDD 셀들과 TDD 셀들의 집성을 위한 HARQ-ACK정보 페이로드를 결정하는 메커니즘을 제공한다. 또한, 본 발명의 특정 실시예들은 FDD PCell 또는 TDD PCell로 SCell에서 UE로의 PDSCH 전송 (DL DCI포맷)을 스케줄링하는 DCI포맷내의 DAI필드 또는 ARO필드의 DL HARQ 프로세스 개수 필드의 존재, 크기 또는 기능을 결정하거나, SCell에서 UE로부터의 PUSCH 전송을 스케줄링하는 DCI포맷내의 DAI필드 또는 UL 인덱스필드의 존재, 크기 또는 기능을 결정하는 메커니즘을 제공한다. 본 발명의 특정 실시예들은 FDD 스케줄링 셀에서 TDD 스케줄링되는 셀로의 크로스 캐리어 스케줄링 또는 TDD 스케줄링 셀에서 FDD 스케줄링되는 셀로의 크로스 캐리어 스케줄링을 지원하는 메커니즘을 제공한다. 또한, 본 발명의 특정 실시예들은 FDD셀들과 TDD셀들의 집성으로 구성된 UE를 위한 새로운 TDD UL-DL 구성을 정의한다.
FDD-TDD CA 및 FDD PCell을 위한 HARQ-ACK 페이로드 결정
특정 실시예들에 있어서, FDD PCell에 대하여 HARQ-ACK신호의 전송은 모든 UL TTI에서 수행될 수 있다. TTI n+k 에서의 UE(114)로부터의 HARQ-ACK신호의 전송은 TTI n에서의 PDSCH 수신에 대응하여 수행된다. 여기서 FDD PCell에 대하여 k=4 이다. TDD셀들이 (하나 보다 많은 경우에) 동일한 TDD UL-DL구성을 이용하는, FDD셀과 TDD 셀을 포함하는 CA 동작에 있어서, UE(114)로부터 전송되는 HARQ-ACK신호의 페이로드는 TDD SCell들을 위한 각각의 TTI 가 UL TTI인지 아닌지 여부에 의존할 수 있다. TDD SCell에서의 TTI가 UL TTI가 아닐 경우, HARQ-ACK 페이로드는 UE(114)에 대하여 설정된 모든 TDD SCell을 포함하는 것으로 결정되고, 그렇지 않으면 FDD셀만 포함된다. TDD SCell을 위한 TDD UL-DL 구성이 물리계층 시그널링, 예컨대 PDCCH에 의해 전송되는 DCI포맷에 의해 UE(114)을 위해 적응적으로 구성되는 경우, 상위계층 시그널링, 예컨대 RRC 시그널링에 의해 UE(114)에 대해 구성되는 참조 TDD UL-DL 구성이 HARQ-ACK정보를 생성하고 각각의 페이로드를 결정하는데 사용된다.
제1방법에 의하면, UE(114)가
Figure pat00033
셀들과,
Figure pat00034
셀들에서 2개의 데이터 TB를 지원하는 PDSCH TM으로 구성되고,
Figure pat00035
셀들과,
Figure pat00036
셀들에서 2개의 데이터 TB를 지원하는 PDSCH TM으로 구성되면, UE(114)는 TDD SCell에서의 각각의 TTI가 UL TTI가 아니면
Figure pat00037
개의 정보비트들의 HARQ-ACK 페이로드를 결정하고, TDD SCell에서의 각각의 TTI가 UL TTI이면
Figure pat00038
개의 정보비트들의 HARQ-ACK 페이로드를 결정한다.
도 8은 본 발명의 제1방법을 이용하여 FDD PCell과 TDD SCell을 위한 HARQ-ACK 페이로드를 결정하는 예를 나타낸다. 도 8에 도시된 FDD PCell과 TDD SCell을 위한 HARQ-ACK 페이로드를 결정하는 실시예는 예시적으로 것으로, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들을 이용할 수도 있다.
도 8에 도시된 예에 있어서, UE(114)는 UE(114)에 대하여 PCell인 제1FDD셀(810)과, 제2FDD셀(820), 제1TDD셀(830) 및 제2TDD셀(840)로 구성된다. UE(114)로부터의 HARQ-ACK신호의 전송은 FDD PCell에서 이루어진다. 설명을 간단하게 하기 위하여, 도 8에 도시된 예는 UE(114)가 2개의 데이터 TB를 전송하는 PDSCH TM으로 구성되는 것으로 가정한다. 또한, UE(114)가 각각의 TTI에서 PDSCH를 수신하지 않은 셀에 대해 HARQ-ACK 정보비트들을 전송하는 경우, UE(114)는 각각의 HARQ-ACK 정보비트에 대한 값을 NACK으로 설정한다. 이에 따라 데이터 TB 수신의 부재(DTX)와 잘못된 데이터 TB의 검출(NACK)이 동일한 HARQ-ACK 비트값(NACK/DTX상태)으로 표현된다. TTI #0에서 UE(114)는 제1FDD셀(850)과 제1TDD셀(852)에서 PDSCH를 수신하고, 도 8에 나타낸 바와 같은 제2PUCCH포맷(854)을 사용하여 TTI #4에서 각각의 PDSCH 수신에 대한
Figure pat00039
개의 HARQ-ACK 정보 비트들을 전송한다 (또는 UE(114)가 TTI #4에서 PUSCH전송을 수행하고 PUSCH와 PUCCH의 동시 전송을 위해 구성되지 않는 경우에는 PUSCH에서 전송한다). TTI #2에서, UE(114)는 제2FDD셀(860)에서 PDSCH만을 수신하고, TTI #2가 TDD셀을 위한 UL TTI이고 PDSCH를 전송할 수 없으므로 제2PUCCH포맷(864)를 이용하여 TTI #6에서
Figure pat00040
개의 HARQ-ACK 정보 비트들을 전송한다. TTI #3에서, UE(114)는 제2TDD셀(870)에서 PDSCH만을 수신하고, 제2PUCCH포맷(874)을 이용하여 TTI #7에서
Figure pat00041
개의 HARQ-ACK 정보 비트들을 전송한다. 최종적으로, TTI #5에서 UE(114)는 FDD PCell(880)에서 PDSCH만을 수신하고, 예컨대 도 6에 도시된 바와 같은 제1PUCCH포맷(884)를 이용하여 TTI #9에서
Figure pat00042
개의 HARQ-ACK 정보 비트들을 전송한다. eNB(102)는 제2PUCCH포맷에 대한 HARQ-ACK신호 전송의 부재(또는 제1PUCCH포맷에 대한 HARQ-ACK신호 전송의 존재)를 검출함으로써 FDD PCell에서의 PDSCH를 제외한 어떤 PDSCH도 수신하지 않았음을 유추할 수 있다. 또한, UE(114)가 TTI에서 어떠한 PDSCH (또는 SPS PDSCH 릴리즈)도 수신하지 못한 경우, UE(114)는 HARQ-ACK신호를 전송하지 않는다.
FDD-TDD CA 및 TDD PCell을 위한 HARQ-ACK 전송을 위한 페이로드 및 UL TTI 결정
특정 실시예들에 있어서, TDD PCell의 경우, HARQ-ACK신호의 전송은 UL TTI에서만 일어날 수 있다. TTI n 에서 UE(114)로부터의 HARQ-ACK신호의 전송은 TTI n-k 에서 UE(114)에 의한 PDSCH 수신에 응답하여 수행된다. 여기에서, TDD PCell에 대하여, 표 2에 나타낸 바와 같이
Figure pat00043
이다 (REF 3 참조). FDD SCell과 TDD PCell간의 CA에 대하여, HARQ-ACK 페이로드는 차후에 설명되는 바와 같이 TDD PCell의 번들링 윈도우 크기
Figure pat00044
와 FDD SCell에 대한 DL 연계 세트 인덱스
Figure pat00045
에 의존한다. TDD PCell에서의 각각의 TTI가 UL TTI인 FDD 셀에서 TTI를 수용하기 위해, 번들링 윈도우 크기
Figure pat00046
는 FDD SCell을 위해 정의될 수 있다.
FDD SCell을 위한 DL 연계 세트 인텍스
Figure pat00047
를 결정하는 제1방법은 UE(114)가 PDSCH를 수신하고 데이터 TB들을 디코딩하는 DL TTI와 UE(114)가 각각의 HARQ-ACK정보를 전송하는 UL TTI 사이의 레이턴시를 최소화하는 것을 고려한다. 표 4는 DL TTI
Figure pat00048
를 나타낸다. 여기에서
Figure pat00049
이고, DL TTI
Figure pat00050
동안 FDD SCell에서 데이터 TB들을 전송하는 PDSCH의 수신에 대응한 HARQ-ACK 정보의 전송은 TDD PCell에서의 UL TTI n 에서 수행된다.
TDD UL-DL
구성
TTI # n
0 1 2 3 4 5 6 7 8 9
0 - - 6, 5, 4 4 4 - - 6, 5, 4 4 4
1 - - 7, 6, 5, 4 4 - - - 7, 6, 5, 4 4 -
2 - - 8, 7, 6, 5, 4 - - - - 8, 7, 6, 5, 4 - -
3 - - 11, 10, 9, 8, 7, 6, 5, 4 4 4 - - - - -
4 - - 12, 11, 10, 9, 8, 7, 6, 5, 4 4 - - - - - -
5 - - 13, 12, 11, 10, 9, 8, 7, 6, 5, 4 - - - - - - -
6 - - 7, 6, 5, 4 4 4 - - 6, 5, 4 4 -
하향링크 연계 세트 인덱스
Figure pat00051
:
Figure pat00052
표 4의 DL 연계 세트 인덱스
Figure pat00053
가 UE(114)가 PDSCH를 수신하고 각각의 데이터 TB를 디코딩하는 DL TTI와 UE(114)가 각각의 HARQ-ACK 정보를 전송하는 UL TTI 사이의 레이턴스를 최소화하나, 이러한 레이턴스는 각각의 UL TTI에서 전송되는 HARQ-ACK 정보 페이로드의 불균형을 초래한다. 예를 들면, TDD UL-DL 구성 1의 경우, 최대 4개의 DL TTI 동안의 데이터 TB의 검출에 상응하는 HARQ-ACK 정보가 UL TTI#2에서 전송되는 반면, 최대 하나의 DL TTI 동안의 데이터 TB의 검출에 상응하는 HARQ-ACK 정보가 TTI#3에서 전송된다. 이러한 불균형은 서로 다른 UL TTI에서 전송되는 HARQ-ACK 정보에 관한 불균등한 수신 신뢰성과 불균등한 커버리지를 초래한다.
FDD SCell을 위한 DL 연계 세트 인덱스
Figure pat00054
를 결정하는 제2방법은 표 2의 DL 연계 세트 인덱스
Figure pat00055
가 TDD PCell을 위해 사용된다고 가정하면서 TDD PCell과 FDD SCell 모두를 위한 HARQ-ACK 정보 페이로드의 균형을 고려한다. 표 5는 DL TTI
Figure pat00056
를 나타낸다. 여기에서,
Figure pat00057
이고, DL TTI
Figure pat00058
동안 FDD SCell에서의 데이터 TB의 수신에 대응한 HARQ-ACK 정보의 전송이 TDD PCell에서의 UL TTI n 에서 수행된다.
TDD UL-DL
구성
TTI # n
0 1 2 3 4 5 6 7 8 9
0 - - 6, 5 5, 4 4 - - 6, 5 5, 4 4
1 - - 7, 6 6, 5, 4 - - - 7, 6 6, 5, 4 -
2 - - 8, 7, 6, 5, 4 - - - - 8, 7, 6, 5, 4 - -
3 - - 11, 10, 9, 8 8, 7, 6 6, 5, 4 - - - - -
4 - - 12, 11, 10, 9, 8, 7 7, 6, 5, 4 - - - - - -
5 - - 13, 12, 11, 10, 9, 8, 7, 6, 5, 4 - - - - - - -
6 - - 7, 5 5, 4 8, 4 - - 7, 6 5, 4 -
하향링크 연계 세트 인덱스
Figure pat00059
:
Figure pat00060
제2방법은 TDD PCell과 TDD SCell 사이에서 확장될 수 있다. TDD PCell에 대한 DL 연계 세트 인덱스
Figure pat00061
는 표 2에 나타낸 바와 같고, TDD SCell에 대한 DL 연계 세트 인덱스
Figure pat00062
는 표 6에 나타낸 바와 같다.
TDD UL-DL
구성
TTI # n
0 1 2 3 4 5 6 7 8 9
0 - - 6 - 4 - - 6 - 4
1 - - 7 7, 4 - - - 7 7, 4 -
2 - - 8, 7, 4, 6 - - - - 8, 7, 4, 6 - -
3 - - 7, 11 7, 6, 5 5, 4 - - - - -
4 - - 12, 8, 7, 11 6, 5, 4, 7 - - - - - -
5 - - 13, 12, 9, 8, 7, 5, 4, 11, 6 - - - - - - -
6 - - 7 7 5 - - 7 7 -
TDD SCell에 대한 하향링크 연계 세트 인덱스
Figure pat00063
:
Figure pat00064
FDD SCell에 대한 DL 연계 세트 인덱스
Figure pat00065
를 결정하기 위한 제1방법 또는 제2방법은 HARQ-ACK 정보에 대한 보고 레이턴시(reporting latency)를 최소화하는 것과 같이 성능 메트릭을 최적화하거나 서로 다른 UL TTI에서 HARQ-ACK 정보 페이로드들의 균형을 향상시키는 것을 목표로 한다. 그러나 두 방법 모두 단일 TDD셀에 대한 DL 연계 세트 인덱스
Figure pat00066
의 결정에 관한 중요한 변화를 나타낸다. 결과적으로, 관련된 셀이 TDD PCell (또는 단일 TDD 셀) 인지 FDD SCell 인지에 따라서 스케줄링을 위한 HARQ-ACK정보의 다른 방식의 처리가 eNB(102)에서 필요할 것이고 다른 방식의 HARQ-ACK 정보의 생성이 UE(114)에서 필요할 것이다.
FDD SCell을 위한 DL 연계 세트 인덱스
Figure pat00067
를 결정하기 위한 제3방법은 TDD PCell에 대한 HARQ-ACK 정보에 관하여 FDD SCell에 대한 eNB(102)의 프로세싱 또는 UE(114)의 HARQ-ACK 정보의 생성 및 보고의 변경을 최소화하는 것을 고려한다. 표 7은 DL TTI
Figure pat00068
를 나타낸다. 여기에서
Figure pat00069
이고, DL TTI
Figure pat00070
동안 FDD SCell에서의 데이터 TB의 수신에 대응한 HARQ-ACK정보의 전송이 TDD PCell에서의 UL TTI n 에서 수행된다.
TDD UL-DL
구성
TTI # n
0 1 2 3 4 5 6 7 8 9
0 - - 6, 5, 4 - 5, 4 - - 6, 5, 4 - 5, 4
1 - - 7, 6, 5 5, 4 - - - 7, 6, 5 5, 4 -
2 - - 8, 7, 6, 5, 4 - - - - 8, 7, 6, 5, 4 - -
3 - - 11, 10, 7, 6 10, 6, 5 10, 5, 4 - - - - -
4 - - 12, 11, 10, 8, 7 10, 7, 6, 5, 4 - - - - - -
5 - - 13, 12, 11, 10, 9, 8, 7, 6, 5, 4 - - - - - - -
6 - - 7, 5 5, 4 8, 4 - - 7, 6 5, 4 -
하향링크 연계 세트 인덱스
Figure pat00071
:
Figure pat00072
FDD SCell에 대한 DL 연계 세트 인덱스
Figure pat00073
(일부 TDD UL-DL 구성에 대해서는 제2방법과 제3방법에서 동일하다)를 결정하기 위한 상기 방법들의 조합은 TDD UL-DL 구성에 의존하는 것으로 간주될 수 있다. 예를 들면, TDD UL-DL 구성 0에 대하여 표 5를 고려할 수 있는 반면, TDD UL-DL 구성 3에 대해서는 표 7을 고려할 수 있다. 또한, TDD 셀에 대한 각각의 HARQ-ACK 정보를 보고하기 위한 표 2의 DL TTI들의 배치와는 달리, FDD SCell에 대한 각각의 HARQ-ACK 정보를 보고하기 위한 DL TTI들의 배치는 DL TTI들의 순서에 따른다. 이는 TDD 셀에 있어서의 특별한(special) DL TTI에 대하여, 동일한 인덱스의 DL TTI가 FDD SCell에서의 일반적인 DL TTI이기 때문이다.
TDD PCell과 FDD SCell로 구성된 UE(114)를 위한 UL TTI에서의 HARQ-ACK 정보의 페이로드는 FDD SCell에 대한 DL 연계 세트 인덱스
Figure pat00074
로부터 결정할 수 있다. 예를 들면, (표 5와 표 7에서 동일한 DL 연계 세트 인덱스
Figure pat00075
를 갖는) TDD UL-DL 구성 2, 4, 5 또는 6의 경우, HARQ-ACK 정보의 페이로드는
Figure pat00076
가 된다. 나머지 TDD UL-DL 구성의 경우, HARQ-ACK정보의 페이로드는 FDD SCell을 위해 사용되는 DL 연계 세트 인덱스
Figure pat00077
에 따라
Figure pat00078
또는
Figure pat00079
또는
Figure pat00080
가 될 수 있다.
제1방법에 있어서, TDD PCell과 FDD SCell로 구성된 UE(114)는 셀이 TDD 셀인지 FDD 셀인지에 상관없이
Figure pat00081
의 번들링 윈도우 크기를 가정함으로써 HARQ-ACK정보의 페이로드는 결정한다. 만일
Figure pat00082
라면, TDD PCell에 대하여 UE(114)는
Figure pat00083
에 상응하는 DL TTI들의 번들링 윈도우에서 인덱스
Figure pat00084
(
Figure pat00085
)인 DL TTI에 해당하는 HARQ-ACK 정보비트들을 DTX로 설정할 수 있다.
도 9는 본 발명에 의한 제1방법을 이용하여 TDD PCell과 FDD SCell을 위한 HARQ-ACK 페이로드를 결정하는 예를 나타낸다. 도 9에 도시된 TDD PCell과 FDD SCell을 위한 HARQ-ACK 페이로드의 실시예는 예시적인 것으로, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들이 이용될 수 있다.
도 9에 도시된 예에 있어서, UE(114)는 TDD PCell(910)과 FDD SCell(920)로 구성된다. UL TTI #12(930)에서 UE(114)는 TDD PCell에서 HARQ-ACK 정보를 전송한다. TDD PCell에 대하여, UE(114)는 TTI #4(940), TTI #5(942), TTI #6(944) 및 TTI #8(946)을 포함하는 하나 이상의 DL TTI에서의 하나 이상의 PDSCH의 수신에 대응하여 UL TTI #2에서 HARQ-ACK 정보를 전송한다. 따라서
Figure pat00086
가 된다. FDD SCell의 경우, UE(114)는 TTI #4(950), TTI #5(952), TTI #6(954), TTI #7(956) 및 TTI #8(958)을 포함하는 하나 이상의 DL TTI에서의 하나 이상의 PDSCH 수신에 대응하여 UL TTI #2에서 HARQ-ACK 정보를 전송한다. 따라서,
Figure pat00087
가 된다.
Figure pat00088
이므로 TDD PCell과 FDD SCell 모두에 대하여
Figure pat00089
에 상응하는 DL TTI들의 동일한 번들링 윈도우 크기에 대하여 UE(114)는 TDD PCell을 위한 마지막 (가상의)
Figure pat00090
의 DL TTIs에 해당되는 HARQ-ACK 정보를 DTX (또는 NACK)으로 설정할 수 있다.
결과적으로, TDD UL-DL 구성 2와 4의 경우와 같이 TDD PCell이
Figure pat00091
의 번들링 윈도우 크기를 가질 때 FDD SCell은
Figure pat00092
의 번들링 윈도우 크기를 가진다. 4보다 큰 번들링 윈도우 크기는 채널 선택을 가지는 PUCCH포맷 1b(PUCCH format 1b with channel selection)를 이용한 HARQ-ACK 멀티플렉싱과(REF 3 참조) 도 3에 나타낸 예와 같은 전송 구조의 사용을 불가능하게 한다. 이는 TDD PCell이
Figure pat00093
의 크기를 가지는 경우 FDD SCell의 하나의 동작모드(채널 선택을 가지는 PUCCH포맷 1b를 이용한 HARQ-ACK 멀티플렉싱)일 수 있다.
채널 선택을 가지는 PUCCH포맷 1b를 이용한 HARQ-ACK 사용을 가능하게 하는 제1대안에 있어서,
Figure pat00094
일 경우 유효 번들링 윈도우 크기
Figure pat00095
Figure pat00096
또는
Figure pat00097
로 정의될 수 있다. 유효 번들링 윈도우 크기
Figure pat00098
가 의미하는 것은 번들링 윈도우 크기
Figure pat00099
가 존재하더라도 UE(114)는 FDD SCell에서
Figure pat00100
에 상응하는 TTI가 아니라
Figure pat00101
에 상응하는 TTI에서만 스케줄링되는 것으로 기대할 수 있다는 것이다. UE(114)는 FDD SCell의 TTI에서의 PDSCH 수신을 스케줄링하는 DL DCI 포맷에 포함된 DAI필드에 기초하여 상기 TTI를 각각의 HARQ-ACK정보와 연관시킬 수 있다. PDSCH가 동일한 번들링 윈도우에서 UE(114)에게 전송되는
Figure pat00102
PDSCH인 것을 나타내는 DAI 값을 가진 DL DCI포맷을 UE(114)가 검출하면, UE(114)는 동일한 번들링 윈도우의 다음 TTI에서 DL DCI포맷의 검출을 무시할 수 있다. 예를 들어 도 9를 참조하면, UE(114)가 TTI #4(950), TTI #5(952), TTI #6(954) 및 TTI #7(956)에서 FDD SCell에 대한 DL DCI포맷을 검출할 경우, UE(114)는 TTI #8(958)에서 DL DCI포맷의 검출을 무시한다. UE(114)가 TTI #4(950), TTI #5(952), TTI #6(954) 및 TTI #7(956)중의 하나 이상에서 FDD SCell에 대한 DL DCI포맷을 검출하지 못하면, UE(114)는 TTI #8(958)에서 DL DCI포맷의 검출을 고려한다. FDD SCell에서의 동작을 위한 각각의 DL DCI포맷내의 DAI필드의 도입은 이후에 설명한다.
채널 선택을 가지는 PUCCH포맷 1b를 이용한 HARQ-ACK 멀티플렉싱의 사용을 가능하게 하기 위한 제2대안에 있어서,
Figure pat00103
Figure pat00104
사이의 값을 나타내는 DAI필드를 갖는 번들링 윈도우내의 TTI에서의 DL DCI포맷에 해당하는 HARQ-ACK정보를 위해 번들링을 사용할 수 있다. 이러한 시간도메인 번들링에 의해, 배타적(exclusive) OR (XOR)연산을 연속적으로 이용하여
Figure pat00105
Figure pat00106
사이의 인덱스를 갖는 번들링 윈도우의 각각의 TTI에서의 PDSCH 수신을 위한 단일 HARQ-ACK 정보를 생성한다. XOR 연산은 XOR(0,0) = 0, XOR(0,1) = 1, XOR(1,0) = 1, XOR(1,1) = 0로 정의된다. 예를 들면, TDD UL-DL 구성 2 또는 4 및 표 5 또는 표 7에 나타낸 바와 같은 FDD SCell를 위한 DL 연계 세트 인덱스
Figure pat00107
에 대하여,
Figure pat00108
Figure pat00109
이 된다. UE(114)가 번들링 윈도우의 모든 TTI에서 DL DCI포맷을 검출하면, 마지막 두 개의 DL DCI포맷내의 DAI값은 각각 3과 4를 가질 것이고, UE(114)는 FDD SCell을 위한 번들링 윈도우내의 마지막 두 개의 TTI에 대한 단일 HARQ-ACK 정보를 생성하기 위해 HARQ-ACK정보에 대한 번들링을 수행한다.
상기 예에서, UE(114)가 상기 두 개의 TTI 각각에 대한 DL DCI포맷을 검출하지 못하고 두 개의 DL DCI포맷들 각각의 DAI필드의 값이 3과 4가 아니면, UE(114)는 마지막 두 개의 TTI에서 HARQ-ACK 정보의 번들링을 수행하지 않는다. 또한, UE(114)는 상술한 HARQ-ACK정보의 번들링을 FDD SCell에만 적용한다. 이때 TDD PCell의 경우, HARQ-ACK정보의 페이로드는
Figure pat00110
이고 HARQ-ACK정보의 번들링은 필요없다. 예를 들어 도 9를 참조하면, UE(114)는 TDD PCell에 대한 DL DCI포맷의 검출에 해당하는 HARQ-ACK정보는 번들링하지 않는 반면, 상기 두 개의 DL DCI포맷들 각각의 DAI필드의 값이 각각 3과 4일 경우에만, 즉, UE(114)가
Figure pat00111
에 상응하는 TTI를 포함하는 번들링 윈도우의 각각의 TTI를 위한 DL DCI포맷을 검출한 경우에만 TTI #7(956) 및 TTI #8(958) 동안 FDD SCell에 대한 두 개의 DL DCI포맷의 검출에 해당하는 HARQ-ACK 정보의 번들링을 수행한다.
제2대안에 있어서, TDD PCell과 FDD SCell로 구성된 UE(114)는 번들링 윈도우 크기
Figure pat00112
Figure pat00113
를 가정함으로써 HARQ-ACK정보의 페이로드를 결정한다. 예를 들면, 제2대안은 UE(114)가 PUCCH포맷 3 (REF 1 참조)을 사용하여 HARQ-ACK정보를 전송하는 경우 적용될 수 있다. UE(114)는 셀 인덱스에 따라 TDD PCell은 첫번째, FDD SCell은 두 번째와 같이 HARQ-ACK정보비트들을 배열할 수 있다. 이어서, UE(114)는 조합된 페이로드가 11비트를 넘는 경우(REF 2 참조) 듀얼 RM코드로 인코딩하기 전에 상기 HARQ-ACK 정보비트들을 인터리빙한다. UE(114)는 총
Figure pat00114
비트의 페이로드에 대하여 TDD PCell을 위한
Figure pat00115
개의 HARQ-ACK 정보비트들과 FDD SCell을 위한
Figure pat00116
개의 HARQ-ACK 정보비트들을 생성한다. 여기에서,
Figure pat00117
는 UE(114)가 TDD PCell에 대하여 구성되는 PDSCH TM을 위한 HARQ-ACK 정보비트들의 개수이고,
Figure pat00118
는 FDD SCell에 대하여 UE(114)가 구성되는 PDSCH TM을 위한 HARQ-ACK 정보비트들의 개수이다.
도 9를 참조하면, TDD PCell에서 최대 두 개의 데이터 TB를 전송하고 FDD SCell에서 하나의 데이터 TB를 전송하는 PDSCH TM으로 UE(114)가 구성되는 것을 의미하는
Figure pat00119
Figure pat00120
을 가정하면, UE(114)는 TDD PCell(910)에 대한 적어도 하나의 DL DCI 포맷과 FDD SCell(920)에 대한 적어도 하나의 DL DCI포맷을 검출하고, UL TTI #12(930)에서의 전송을 위해 TDD PCell의 번들링 윈도우의 TTI들(940, 942, 944, 946)를 위한 8개의 HARQ-ACK 정보비트들과 FDD SCell의 번들링 윈도우의 TTI들(950, 952, 954, 956, 958)을 위한 5개의 HARQ-ACK 정보비트들을 생성한다. UE(114)가 DL DCI포맷을 검출하지 못하는 DL TTI에서, 각각의 HARQ-ACK 비트들은 NACK/DTX로 설정될 수 있다.
(TDD PCell상에서 UL TTI에 해당하는 TTI를 제외함으로써 TDD PCell과 FDD SCell 모두에 대하여 최대 번들링 윈도우 크기
Figure pat00121
를 가정하지 않는) 제2대안의 장점은 총 페이로드가 고정된 HARQ-ACK 정보비트들(각각은 NACK/DTX값으로 설정됨)을 포함함으로써 불필요하게 증가하지 않으므로 (총 HARQ-ACK 정보의 페이로드가 11과 같은 제1값을 초과하는 경우) 단일 RM코드 대신에 듀얼 RM코드가 사용될 확률을 낮추거나 총 HARQ-ACK정보 페이로드를 23과 같은 제2값 이하로 감소시키기 위해 동일한 PDSCH에 의해 전송되는 2개의 데이터 TB에 해당하는 HARQ-ACK 정보비트의 번들링이 사용될 확률을 낮추는 것이다.
FDD PCell의 경우 TDD SCell에서의 스케줄링을 위한 DL DCI 포맷내의 DL HARQ 프로세스 개수 필드, DAI 필드 및 ARO 필드와 UL DCI 포맷내의 DAI 필드 및 UL 인덱스 필드
특정 실시예들에 있어서, FDD PCell을 갖는 TDD SCell에서 PDSCH를 스케줄링하는 DCI 포맷내의 DL HARQ 프로세스 개수 필드에 대하여, HARQ-ACK 전송은 (FDD PCell에서는 PUCCH를 통해 또는 FDD PCell 또는 TDD SCell에서는 PUSCH를 통해) 모든 TTI에서 일어날 수 있다. 결과적으로, TDD만을 이용한 동작에서와 같이 UE(114)로부터의 HARQ-ACK 보고를 위한 추가적인 레이턴시가 필요없게 되므로 FDD PCell에 비해 TDD SCell에서의 PDSCH 전송을 위한 더 많은 수의 DL HARQ 프로세스를 지원할 필요가 없게 된다.
따라서, FDD PCell과 TDD SCell간의 CA의 경우, TDD SCell에서의 PDSCH 스케줄링을 위한 더 많은 HARQ 프로세스를 수행할 필요가 없으며, FDD PCell 또는 TDD SCell에서의 PDSCH 스케줄링을 위한 DL DCI포맷들은 DL HARQ 프로세스 필드를 위한 동일한 비트수, 예컨대, 최대 8개의 HARQ 프로세스들을 지원하기 위한 3 비트를 갖는다.
DL HARQ 프로세스 개수 필드와 유사하게, UE(114)로부터의 HARQ-ACK 정보의 전송은 모든 TTI에서 일어날 수 있으므로, TDD SCell을 위한 번들링 윈도우 크기는 항상 하나의 TTI와 동일하다. 그러므로 FDD PCell과 TDD SCell 간의 CA의 경우, TDD SCell에서의 PDSCH 스케줄링을 위한 DL DCI포맷은 단일셀 TDD 동작의 경우 번들링 윈도우에서 DL DCI 포맷의 카운터로 기능하는 DAI 필드를 포함하지 않는다. FDD PCell 또는 TDD SCell 에서의 PDSCH를 스케줄링하는 DL DCI 포맷내의 DL HARQ 프로세스 개수 필드가 동일한 크기를 가지며, FDD PCell과 TDD SCell에서 DL DCI 포맷에 DAI필드가 존재하지 않으면, PDSCH가 FDD PCell에서 스케줄링되는지 TDD SCell에서 스케줄링되는지에 상관없이 DL DCI 포맷은 동일한 크기를 가지게 된다.
부가적으로, UE(114)로부터의 HARQ-ACK 정보의 전송이 모든 TTI에서 일어날 수 있으므로, TDD SCell을 위한 DL DCI 포맷내의 ARO 필드의 매핑은 FDD PCell에서와 같은 방식으로 수행될 수 있는데 이는 시간 도메인에서의 PUCCH 자원 압축이 필요 없기 때문이다. 따라서 단일셀 TDD 동작과는 다르게, 본 발명의 특정 실시예들은 DL DCI포맷내의 ARO필드의 매핑이 TDD SCell의 모든 DL TTI에서 표 3의
Figure pat00122
의 경우와 같은 것으로 간주한다.
FDD PCell로부터의 TDD SCell의 크로스 캐리어 스케줄링의 경우, 모든 TTI에서 FDD PCell상에서 DL DCI 포맷이 전송될 수 있다. 이 경우, 하나의 프레임에서 TDD UL-DL 구성이 더 많은 DL TTI 를 갖는지 더 많은 UL TTI를 갖는지에 상관없이 UE(114)에게 PUSCH 전송을 위한 TTI의 개수를 나타내기 위한 UL DCI 포맷내의 UL 인덱스 필드가 필요 없다 (TDD UL-DL 구성 0의 경우). TDD SCell의 경우, TDD SCell의 TTI n에서의 PUSCH 전송을 스케줄링하는 DCI 포맷이 FDD SCell의 TTI n-4에서 전송됨에 따라 이것은 새로운 HARQ 타이밍을 시사한다. TDD SCell에 대한 HARQ 타이밍이 종래의 단일셀 동작에서와 같이 유지된다면, TDD SCell에서의 PUSCH 스케줄링을 위한 FDD PCell에서의 UL DCI포맷이 단일셀 TDD 동작에서와 같이 동일한 TTI에서 전송되므로 UL 인덱스 필드 또한 TDD SCell (TDD UL-DL 구성 0)에서의 PUSCH 전송을 스케줄링하는 UL DCI포맷내에서 유지된다.
FDD PCell의 경우, HARQ-ACK 신호의 전송은 모든 TTI에서 일어날 수 있다. TTI n+4에서 UE(114)로부터의 HARQ-ACK 신호의 전송은 TTI n에서의 PDSCH 수신에 대응하여 수행된다. 여기에서, FDD PCell에 대하여 k=4이다. 결과적으로, FDD PCell에서의 HARQ-ACK신호 전송은 TDD SCell을 위한 HARQ-ACK 정보비트를 포함하지 않거나(각각의 TTI가 UL TTI일 경우), TDD SCell에서의 단일 PDSCH 수신에 대응한 HARQ-ACK 비트를 포함한다. 따라서 TDD SCell을 위한 최대 4개의 TTI(4개의 DL DCI 포맷)를 위한 PUSCH에 HARQ-ACK 정보비트가 포함됨을 나타낼 수 있는 2비트의 DAI필드가 필요 없으며, TDD셀을 위한 UL DCI 포맷에서의 시그널링 오버헤드를 방지할 수 있다.
제1방법에 있어서, PUSCH를 스케줄링하는 UL DCI 포맷에 DAI필드가 포함되지 않는다. 따라서, UE(114)가 FDD PCell에서의 PDSCH 수신 또는 TDD SCell에서의 PDSCH 수신에 대응하여 (PUSCH에서) HARQ-ACK 정보비트를 멀티플렉싱하면, UE(114)가 각각의 TTI에서 PDSCH를 수신하지 못한 셀에 해당하는 HARQ-ACK 정보비트를 NACK/DXT값으로 설정함으로써 UE(114)는 모든 셀에 대한 HARQ-ACK 정보비트를 포함하게 된다. 셀프-캐리어 스케줄링 및 TDD UL-DL 구성 0를 제외한 표 1의 모든 TDD UL-DL 구성의 경우, 상기 제1방법에 의하면 각각의 PUSCH가 FDD셀에서 스케줄링되는지 TDD셀에서 스케줄링되는지에 상관없이 UL DCI포맷이 동일한 크기를 가지게 된다.
FDD PCell로부터 TDD SCell에서의 PUSCH 전송을 위한 크로스 캐리어 스케줄링의 경우, 상기의 결론은 이전에 기술한 바와 같이 서로 다른 HARQ타이밍이 적용되고 UL 인덱스 필드가 UL DCI포맷으로부터 생략되는 경우 TDD UL-DL 구성 0에도 적용된다.
도 10은 본 발명의 제1방법에 의하여 각각의 UE가 단일 TDD셀에서 동작하는지 FDD PCell과 TDD SCell의 CA에서 동작하는지 여부에 따라 UL DCI 포맷내의 DAI필드를 사용하는 예를 나타낸다. 도 10의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 10에 나타낸 바와 같이, TDD셀에서의 PUSCH 스케줄링을 위한 UL DCI 포맷의 검출에 있어서, UE(114)는 각각의 동작이 TDD 단일셀(TDD PCell을 포함)을 위한 것인지 FDD PCell과 TDD SCell을 위한 것인지 고려한다(1010). UE(114)가 (TDD UL-DL 구성 0을 제외한 TDD UL-DL 구성을 갖는) TDD 단일셀에서 동작하는 경우, UE(114)는 DAI 필드를 포함하는 것으로 추정하고 UL DCI포맷을 디코딩한다(1020). UE(114)가 적어도 하나의 FDD PCell과 적어도 하나의 TDD SCell간의 CA에 의해 동작하는 경우, UE(114)는 DAI 필드가 존재하지 않는 것으로 추정하고 UL DCI 포맷을 디코딩한다(1030).
제2방법에 있어서, 1비트의 DAI 필드를 UL DCI 포맷에 포함시켜 UE(114)가 실제로 PDSCH를 수신하지는 여부와 상관없이 UE(114)가 (PUSCH에서) HARQ-ACK 정보 비트를 멀티플렉싱해야 한다는 것을 나타낸다. 제1옵션에 의하면, DAI필드는 SCell에만 적용될 수 있다. 제1옵션에 의하면, DAI필드는 모든 셀에 적용될 수 있다. 어떤 옵션을 사용하는지는 시스템 동작에 의해 정의하거나 시스템 정보에 의해 시그널링한다. 예를 들면, FDD PCell 및 TDD SCell에 관하여, '0'의 값을 갖는 DAI필드는 각각의 PUSCH에서 HARQ-ACK 멀티플렉싱이 수행되지 않음을 나타내고, '1'의 값을 갖는 DAI 필드는 TDD SCell (제1옵션) 또는 FDD PCell과 TDD SCell (제2옵션)에 해당하는 HARQ-ACK 멀티플렉싱을 나타낸다. PDSCH(이 PDSCH에 대하여 각각의 HARQ-ACK 비트가 PUSCH에 포함되어야 한다)를 스케줄링하는 DL DCI포맷이 TDD SCell에서 전송될 수 있고 PUSCH를 스케줄링하는 UL DCI 포맷이 FDD셀에서 전송될 수 있기 때문에 DAI 필드는 UL DCI포맷에 포함된다. 그러면, UE(114)가 서로 다른 동작 조건을 경험할 수 있는 서로 다른 셀에서 두 개의 DCI포맷이 전송되므로 UE(114)는 UL DCI포맷을 검출하고 DL DCI포맷을 놓칠 수 있으며, DAI필드가 없으면 UE(114)는 TDD SCell을 위한 HARQ-ACK 정보를 PUSCH에 포함시킬지 여부를 알 수 없다.
도 11은 본 발명의 제2방법에 의하여 각각의 UE가 단일 TDD셀에서 동작하는지 FDD PCell과 TDD SCell의 CA에서 동작하는지에 따라 UL DCI 포맷의 DCI필드를 사용하는 예를 나타낸다. 도 11의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 11에 나타낸 바와 같이, TDD셀에서의 PUSCH 스케줄링을 위한 UL DCI 포맷의 검출에 있어서, UE(114)는 각각의 동작이 TDD 단일셀을 위한 것인지 FDD PCell과 TDD SCell을 위한 것인지 고려한다(1110). UE(114)가 TDD 단일셀에서 동작하는 경우, UE(114)는 2비트의 DAI 필드를 포함하는 것으로 추정하고 UL DCI포맷을 디코딩한다(1120). UE(114)가 적어도 하나의 FDD셀과 적어도 하나의 TDD셀간의 CA(여기서 FDD셀은 PCell이다)에 의해 동작하는 경우, UE(114)는 1비트의 DAI 필드가 포함되는 것으로 추정하고 UL DCI 포맷을 디코딩한다(1130).
제3방법에 있어서, 2비트의 DAI필드가 UL DCI포맷에 포함되나, 이의 해석은 단일셀 TDD동작을 위한 DAI필드에 관하여 수정된다. 2비트의 DAI필드는 예컨대 '00'값을 이용하여 UE(114)가 (PUSCH에서) HARQ-ACK비트를 멀티플렉싱하면 안 되는지 여부, 예컨대 '01'값을 이용하여 UE(114)가 제1세트의 셀들을 위한 HARQ-ACK비트를 멀티플렉싱해야 하는지 여부, 예컨대 '10'값을 이용하여 UE(114)가 제2세트의 셀들을 위한 HARQ-ACK 비트를 멀티플렉싱해야 하는지 여부, 그리고 예컨대 '11'값을 이용하여 UE(114)가 모든 셀을 위한 HARQ-ACK 비트를 멀티플렉싱해야 하는지 여부를 나타낼 수 있다. 제1세트의 셀들과 제2세트의 셀들은 상위계층 시그널링을 통해 사전에 UE(114)에 대하여 구성될 수 있다. 예를 들면, 2개의 셀들의 CA의 경우, 제1세트의 셀들은 PCell만을 포함할 수 있고 제2세트의 셀들은 TDD SCell만을 포함할 수 있다.
도 12는 본 발명의 제3방법에 의하여 각각의 UE가 단일 TDD셀에서 동작하는지 FDD PCell과 TDD SCell의 CA에서 동작하는지에 따라 UL DCI포맷의 DAI필드를 해석하는 예를 나타낸다. 도 12의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 12에 도시된 바와 같이 UE(114)는 TDD셀에서의 PUSCH 스케줄링을 위한 UL DCI포맷을 검출한다. 상기 UL DCI포맷은 2비트의 DAI필드를 포함한다. UE(114)는 각각의 동작이 TDD 단일셀을 위한 것인지 TDD SCell과 FDD PCell을 위한 것인지 고려한다(1210). UE(114)가 TDD 단일셀에서 동작하는 경우, UE(114)는 상기 DAI필드가 UE(114)가 PUSCH에서 HARQ-ACK정보를 포함하는 번들링 윈도우에 있어서의 TTI의 개수를 나타내는 것으로 해석한다(1220). UE(114)가 적어도 하나의 FDD셀과 적어도 하나의 TDD셀 간의 CA에서 동작하는 경우(여기서 FDD셀은 FDD PCell), UE(114)는 상기 DAI필드가 PUSCH에서 HARQ-ACK정보를 포함해야 하는 셀들의 세트를 나타내는 것으로 해석한다(1230).
TDD SCell에서의 UE(114)를 위한 PUSCH 스케줄링을 위한 UL DCI포맷의 DAI필드를 제거하는 것과, TDD SCell에서의 UE(114)를 위한 PDSCH 스케줄링을 위한 DL DCI포맷에서 DAI필드를 제거하는 것 및 DL HARQ 프로세스 개수 필드를 4비트에서 3비트로 줄이는 것과, TDD SCell에서의 UE(114)를 위한 PDSCH 스케줄링을 위한 DL DCI포맷의 ARO 값들을 재매핑하는 것은 FDD PCell에서의 UE로부터의 HARQ-ACK 정보의 전송과 관련된다. UE(114)가 TDD SCell에서 HARQ-ACK를 전송하는 경우, 이전 필드들은 변화되지 않고 유지되며 (즉, 동일하게 유지되며) 단일셀 TDD동작에서와 같이 DCI포맷내에 존재한다.
TDD PCell의 경우 FDD SCell에서의 스케줄링을 위한 DL DCI 포맷내의 DL HARQ 프로세스 개수 필드, DAI 필드 및 ARO 필드와 UL DCI 포맷내의 DAI 필드 및 UL 인덱스 필드
특정 실시예들에 있어서, TDD PCell과 FDD SCell과 구성된 UE(114)의 경우, UE(114)가 TDD PCell에서만 PUCCH를 전송하면 FDD SCell을 위한 하나 이상의 DL DCI포맷의 검출에 대응한 HARQ-ACK 정보의 전송타이밍은 TDD PCell에서의 UL TTI의 이용가능성에 의해 결정되며, 종래의 FDD 동작과는 다르게, HARQ-ACK 정보의 전송이 TDD PCell의 모든 TTI에서 수행될 수 없다. 그러므로, 하나 이상의 DL DCI포맷의 검출에 대응한 HARQ-ACK정보의 전송을 위한 번들링 윈도우 크기는 1보다 클 수 있다. 일반적으로, 번들링 윈도우의 크기가 1보다 클 때마다 DAI필드가 UL DCI포맷에 포함된다.
UE(114)가 FDD SCell에서의 각각의 PDSCH를 스케줄링하는 하나 이상의 DL DCI포맷의 검출에 대응한 TDD PCell에서의 HARQ-ACK정보를 보고하는데 필요한 추가적인 레이턴시로 인해, FDD PCell의 경우에 비해 FDD SCell에서의 PDSCH 전송을 위해 더 많은 수의 DL HARQ프로세스가 지원되어야 한다. 예를 들어, eNB(102)로부터의 PDSCH 전송이 끝난 시점과 UE(114)에서의 HARQ-ACK 정보의 이용 사이의 3개의 TTI에 해당하는 지연(또는 eNB(102)로부터의 PDSCH 전송의 시작시점과 UE(114)에서의 HARQ-ACK 정보의 이용 사이의 4개의 TTI에 해당하는 지연)과, UE(114)에서의 HARQ-ACK 전송이 끝난 시점과 eNB에서의 동일한 HARQ 프로세스를 위한 스케줄링 결정 사이의 3개의 TTI에 해당하는 지연(또는 UE(114)에서의 HARQ-ACK 전송의 시작 시점과 스케줄링 결정 사이의 4개의 TTI에 해당하는 지연)과, TDD PCell이 (표 4 또는 5에 나타난 바와 같은) TDD UL-DL 구성 5를 이용하는 경우 HARQ-ACK정보를 보고하기 위한 13개의 TTI에 해당하는 지연을 고려하면, 최대 17개의 TTI에 해당하는 지연이 일어날 수 있으며 이에 따라 최대 17개의 HARQ 프로세스들이 필요하게 된다.
결과적으로, TDD PCell과 FDD SCell 간의 CA에 대하여, FDD SCell을 위한 DL DCI포맷의 DL HARQ 프로세스 개수 필드는 (단일셀 FDD 동작을 포함하는) FDD PCell의 경우에 비해 더 많은 수의 비트들을 포함한다. 이러한 DL HARQ 프로세스 개수 필드의 비트수는 TDD PCell에 대한 DL DCI포맷의 DL HARQ 프로세스 개수 필드의 비트수와 동일할 수 있다. 예를 들어, TDD PCell과 FDD SCell의 경우, DL DCI포맷이 TDD PCell을 위한 것인지 FDD SCell을 위한 것인지에 상관없이 DL DCI포맷의 DL HARQ 프로세스 개수 필드는 4비트를 포함할 수 있고, FDD PCell의 경우에는, DL DCI포맷이 FDD PCell을 위한 것인지, FDD SCell을 위한 것인지 TDD SCell을 위한 것인지에 상관없이 DL DCI포맷의 DL HARQ 프로세스 개수 필드는 3비트를 포함할 수 있다. TDD SCell이 TDD UL-DL 구성 5를 이용하는 경우, FDD SCell을 위한 HARQ프로세스의 수는 최대 17이 아닌 최대 16으로 제한된다. 그러나 이것은 중요하지 않은 제한사항이며, FDD SCell에서 PDSCH를 스케줄링하는 DL DCI포맷의 DL HARQ 프로세스 개수 필드를 위한 추가적인 비트의 사용을 방지한다.
도 13은 본 발명에 의한 PCell이 FDD셀인지 TDD셀인지에 따라 DL DCI포맷의 DL HARQ 프로세스 개수 필드의 크기를 결정하는 예시적인 방법을 나타낸다. 도 13의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 13에 도시된 바와 같이, FDD셀 또는 TDD셀을 위한 DL DCI포맷의 검출에 있어서, eNB(102)와 UE(114)는 각각의 동작이 FDD PCell에 대한 것인지 TDD PCell에 대한 것인지 고려한다(1310). UE(114)가 FDD PCell에서 동작하는 경우, UE(114)를 위한 DL DCI포맷의 DL HARQ 프로세스 개수 필드는 3비트를 포함한다(1320). UE(114)가 TDD PCell에서 동작하는 경우, UE(114)를 위한 DL DCI포맷의 DL HARQ 프로세스 개수 필드는 4비트를 포함한다(1330).
DL HARQ 프로세스 개수 필드와 유사하게, TDD PCell의 경우 UE로부터의 HARQ-ACK 정보의 전송이 연속적인 TTI에서 일어날 수 없으므로 FDD SCell을 위한 번들링 윈도우 크기는 1개의 TTI보다 클 수 있다. 따라서 TDD PCell과 FDD SCell 간의 CA의 경우, TDD PCell을 위한 DL DCI포맷의 DAI필드와 마찬가지로. FDD SCell을 위한 DL DCI포맷은 번들링 윈도우내의 DL DCI포맷의 카운터로 기능하는 DAI필드를 포함해야 한다. TDD PCell 및 FDD SCell을 위한 DL DCI 포맷내의 DL HARQ 프로세스 개수 필드의 크기가 동일하고 TDD PCell에서 DL DCI 포맷에 DAI필드가 존재하면, TDD PCell을 위한 것인지 FDD SCell을 위한 것인지에 상관없이 DL DCI 포맷은 동일한 크기를 가지게 된다. FDD PCell의 경우, TDD SCell을 위한 DL DCI포맷에서 DAI필드를 생략할 수 있다.
Figure pat00123
가 4보다 클 수 있을 지라도 FDD SCell (및 TDD PCell)을 위한 DAI필드는 2비트를 포함할 수 있으며, UE(114)는 번들링 윈도우내에서 마지막으로 검출된 DL DCI포맷의 인덱스에 기초하여 동일한 번들링 윈도우내의 각각의 DL DCI포맷에 대한 인덱스를 결정할 수 있다. 예를 들면, DAI 필드 이진값 '00'은 동일한 번들링 윈도우 내에서 1 또는 5 (적용가능 하다면) 또는 9 (적용가능 하다면)의 DL DCI포맷 인덱스로 매핑될 수 있으며, UE(114)는 이진값 '01', '10' 또는 '11'을 갖는 DAI필드를 포함하는 단일 DL DCI포맷을 이전에 검출했을 경우에는 5로 결정할 수 있다. 마찬가지로, DAI 필드 이진값 '01'은 동일한 번들링 윈도우 내에서 2 또는 6 (적용가능 하다면) 또는 10 (적용가능 하다면)의 DL DCI포맷 인덱스로 매핑될 수 있으며, UE(114)는 이진값 '10' 또는 '11'을 갖는 DAI필드를 포함하는 단일 DL DCI포맷을 이전에 검출했을 경우에는 6으로 결정할 수 있다.
도 14는 본 발명에 의한 PCell이 FDD셀인지 TDD셀인지에 따라 DL DCI포맷의 DAI필드의 존재를 판단하는 예시적인 방법을 나타낸다. 도 14의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 14에 도시된 바와 같이, FDD셀 또는 TDD셀을 위한 DL DCI포맷의 검출에 있어서, UE(114)는 각각의 동작이 FDD PCell에 대한 것인지 TDD PCell에 대한 것인지 고려한다(1410). UE(114)가 FDD PCell에서 동작하는 경우, DAI필드는 UE(114)를 위한 DL DCI포맷에 포함되지 않는다(1420). UE(114)가 TDD PCell에서 동작하는 경우, DAI필드는 UE(114)를 위한 DL DCI포맷에 포함된다(1430).
상술한 바와 같이, UE(114)로부터의 HARQ-ACK 정보의 전송은 연속된 TTI에서 수행될 수 없고, FDD SCell을 위한 번들링 윈도우 크기는 1개의 TTI보다 클 수 있다. 따라서 TDD PCell과 FDD SCell의 경우, 시간 도메인에서 압축이 필요하기 때문에 FDD SCell에서의 PDSCH 스케줄링을 위한 DL DCI포맷의 ARO필드의 매핑은 TDD PCell에서와 같을 수 있다. 그러므로, FDD SCell에 대한 번들링 윈도우 크기
Figure pat00124
에 관하여, 번들링 윈도우내에서 UE(114)가 인덱스
Figure pat00125
인 DL TTI에서 수신하는 DL DCI 포맷의 ARO필드의 매핑은
Figure pat00126
Figure pat00127
으로 교체된 표 3에서와 같이 수행될 수 있다.
FDD셀에서의 통상적인 동작에 있어서, PUSCH전송에 있어서 UE(114)의 HARQ-ACK정보 멀티플렉싱을 나타내는 UL DCI포맷의 DAI필드는 UL DCI필드에 포함될 필요가 없다. 이는 동일한 TTI (및 동일한 셀)에서 PUSCH 전송을 스케줄링하는 UL DCI포맷으로서 전송되는 DL DCI포맷에 응답하여 HARQ-ACK정보가 생성되어 UE(114)가 두 개의 DCI포맷을 모두 검출하거나 모두 놓칠 가능성이 높고, 이전 TTI에서의 DL DCI포맷 검출에 대응한 HARQ-ACK정보가 이전 PUSCH 또는 PUCCH에서 이미 전송되기 때문이다. 이것은 DL TTI (및 스페셜 TTI)보다 UL TTI 를 더 많이 포함하는 TDD UL-DL 구성 0를 이용하는 단일셀 TDD 동작에도 적용된다. 따라서, PUSCH 전송에서 HARQ-ACK 정보를 멀티플렉싱하도록 UL DCI포맷의 DAI필드를 이용하여 UE(114)에게 추가적으로 지시하는 것이 반드시 필요한 것은 아니다.
FDD SCell과 TDD PCell의 경우, DAI필드는 FDD SCell에서 PUSCH 전송을 스케줄링하는 UL DCI 포맷에 포함되어야 한다. 표 5의 TDD UL-DL 구성 0의 경우, TTI #3과 TTI #8은 FDD SCell에서의 PDSCH 수신에 대한 HARQ-ACK 정보만을 전송하는데 사용된다. eNB(102)가 UE(114)에 대하여 TDD PCell에서의 PUSCH 전송을 스케줄링하고 TTI #3에서 FDD SCell에서의 PUSCH 전송을 스케줄링한다면, TDD PCell에서의 PUSCH 전송을 스케줄링하는 UL DCI포맷이 DAI필드를 포함하지 않고 TDD PCell에서의 PUSCH 전송시 HARQ-ACK 멀티플렉싱을 나타내지 않더라도 FDD SCell에서의 PUSCH 전송을 스케줄링하는 UL DCI포맷의 DAI필드의 값은 TDD PCell에서의 PUSCH 전송시 HARQ-ACK 정보의 멀티플렉싱을 나타낼 수 있다. 이 경우, HARQ-ACK 멀티플렉싱은 FDD SCell에서의 PUSCH 전송시 이루어진다.
TDD PCell에 의한 동작에 있어서, 이전 TTI에서 FDD SCell에 대한 DL DCI포맷의 검출에 대응한 HARQ-ACK 정보는 UE(114)가 FDD SCell에서 PUSCH를 전송하는 어떠한 TTI에서도 전송되지 않는다. 그 이유는 UE(114)가 HARQ-ACK 정보를 전송하도록 하기 위해서 각각의 UL TTI가 TDD PCell에서의 TDD UL-DL 구성을 위해 존재하지 않거나, HARQ-ACK 전송 타이밍으로 인해 표 5에 나타낸 바와 같이, UL TTI가 UE(114)가 HARQ-ACK 정보를 전송하는 TTI가 아닐 수 있기 때문이다. FDD PCell의 경우, 상술한 바와 같이 TDD SCell을 위한 UL DCI 포맷에서 DAI필드가 생략될 수 있다.
도 15는 본 발명에 의한 PCell이 FDD셀인지 TDD셀인지에 따라 UL DCI포맷내의 DAI필드의 존재를 판단하는 예시적인 방법을 나타낸다. 도 15의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 15에 도시된 바와 같이 FDD셀에 대한 PUSCH를 스케줄링하는 UL DCI포맷을 검출함에 있어서, UE(114)는 각각의 동작이 FDD PCell을 위한 것인지 TDD PCell을 위한 것인지 고려한다(1510). UE(114)가 FDD PCell과 동작하는 경우, DAI 필드는 UE(114)를 위한 UL DCI포맷에 포함되지 않는다(1520). UE(114)가 TDD PCell과 동작하는 경우, DAI 필드는 상기 UL DCI포맷에 포함된다(1530).
TDD PCell이 TDD UL-DL 구성 0을 이용하는 경우, FDD SCell로부터의 HARQ-ACK를 위한 DAI는 TDD DL-UL 구성 0에 의한 단일 TDD 셀 동작의 경우에는 포함되지 않더라도 TDD PCell에서 전송되는 UL DCI 포맷에는 포함될 수 있다. 이는 PDSCH 수신에 대응한 HARQ-ACK 타이밍이 TDD와 FDD에서 다를 수 있기 때문이다 (예를 들면 표 5에서, 표 2와는 다르게 FDD SCell의 하나 이상의 TTI에 대한 HARQ-ACK 정보가 TDD PCell의 동일한 UL TTI에서 전송된다).
FDD SCell의 경우, (TTI가 표 2에 의한 UL TTI일 경우에만 PUSCH가 전송될 수 있는 TDD PCell의 경우와는 다르게) PUSCH는 모든 TTI에서 전송될 수 있다. 이에 따라 전송중인 HARQ-ACK 정보에 대하여 FDD SCell에서 전송되는 PUSCH에서의 멀티플렉싱이 이루어진다. 그러나 UE(114)로부터의 HARQ-ACK 전송 및 eNB(102)에 의한 수신이 복잡해질 수 있다. 예를 들어, 전송중인 HARQ-ACK 정보가 HARQ-ACK정보를 나르는 PUCCH 전송이 TDD PCell에서 일어나는 UL TTI 이전의 TTI에서 FDD SCell에서 전송되는 PUSCH에서 멀티플렉싱된다면, 예컨대 표 5에 의해 상기 전송중인 HARQ-ACK 정보는 PUCCH 전송에 포함되지 않거나 PUSCH 전송과 PUCCH 전송 모두에서 복제될 수 있다. 이러한 이유로, PUSCH가 예컨대 표 2 또는 표 5에서와 같은 TDD PCell에서의 HARQ-ACK 정보의 전송을 지원하는 TTI에서 전송되지 않으면 UE(114)는 가능한 어떠한 HARQ-ACK정보도 상기 PUSCH에서 멀티플렉싱하지 않을 수 있다. UE(114)가 동일한 UL TTI에서의 PUSCH와 PUCCH의 전송을 위해 구성될 경우, UE(114)는 PUCCH에서 HARQ-ACK를 전송하도록 구성될 수 있다.
도 16은 본 발명에 의하여 UE가 FDD SCell에서 PUSCH 전송시 사용가능한 HARQ-ACK 정보를 멀티플렉싱할지 여부를 결정하는 예시적인 방법을 나타낸다. 도 16에 도시된 결정방법의 실시예는 예시적으로 것으로, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들을 이용할 수 있다.
도 16을 참조하면, UE(114)는 TDD PCell(1610)과 FDD SCell(1620)에 의해 구성된다. UL TTI #12(1630)에서, UE(114)는 TDD PCell에서 HARQ-ACK정보를 전송한다(1630). UE(114)가 TTI #8(1654)에서 FDD SCell상에서 PUSCH를 전송하고 TDD PCell(1640) 또는 FDD SCell(1650)에 대하여 TTI #4에서 TDD PCell에 대한 DL DCI포맷을 검출한 경우, 각각의 HARQ-ACK정보를 UE(114)가 PUSCH에서 멀티플렉싱할 수 있다. 그러나, TTI #8(1654)(TTI #8은 TDD PCell에서 DL TTI이다)에서, UE(114)는 TDD PCell에서 HARQ-ACK 정보를 전송하지 않으므로 UE(114)는 TTI #8(1654)에서 FDD SCell상에서 전송되는 PUSCH에서 사용가능한 HARQ-ACK 정보를 멀티플렉싱하지 않는다. 이와 유사하게, UE(114)가 TTI #9(1655)에서 FDD SCell에서 PUSCH를 전송하고, TDD PCell (1640 또는 1641) 또는 FDD SCell (1650 또는 1651)에 대하여 TTI #4 또는 TTI #5에서 TDD PCell을 위한 DL DCI포맷을 검출한 경우, UE(114)는 TTI #9(1655)에서 FDD SCell에서 전송되는 PUSCH에서 사용가능한 HARQ-ACK정보를 멀티플렉싱하지 않는데, 이는 상기 TTI가 TDD PCell에서 DL TTI이기 때문이다. 유사하게, UE(114)는 FDD SCell에서 UE(114)가 TTI #10(1656) 또는 TTI #11(1657)에서 전송하는 PUSCH에서 사용가능한 HARQ-ACK 정보를 멀티플렉싱하지 않는다. 그러나 TTI #12(1658)는 UE(114)가 TDD PCell에서 HARQ-ACK를 전송할 수 있는 UL TTI(1630)이므로 UE(114)는 TTI #12(1658)에서 전송하는 PUSCH에서 이용가능한 HARQ-ACK정보를 멀티플렉싱한다.
상술한 바와 같이, UL DCI포맷이 FDD SCell을 위한 것이면, UE(114)는 PUSCH가 TDD PCell에서 UL TTI에 해당하는 TTI에서 전송되는 경우에만 PUSCH에서 HARQ-ACK 정보를 멀티플렉싱하고, 그렇지 않으면 UE(114)는 PUSCH에서 HARQ-ACK정보를 멀티플렉싱하지 않는다. UE(114)가 (TDD PCell에 대하여) FDD SCell에서 전송하는 PUSCH에서 HARQ-ACK 정보를 멀티플렉싱하기 위한 상기 TTI에 기초한 제한을 고려하면, UE(114)가 TDD PCell에서 HARQ-ACK 정보를 전송할 수 있는 TTI가 아닌 TTI에서, FDD SCell에서 PUSCH를 스케줄링하는 UL DCI 포맷에 DAI필드가 포함될 경우, DAI필드는 어떠한 정보도 전송할 필요가 없다. 이 경우, 두 가지 대안이 존재한다. 즉, DAI 필드는 FDD SCell에서의 PUSCH 전송을 스케줄링하는 UL DCI포맷에 포함되지 않거나 (PUSCH가 UE(114)가 TDD PCell에서 PUCCH를 통해 HARQ-ACK를 전송할 수 있는 TTI가 아닌 TTI에서 전송되는 경우), DAI 필드는 eNB(102)에 의해 소정의 값으로 설정될 수 있다 (예를 들면, '00'은 UE(114)가 검출된 UL DCI포맷을 인증하는데 사용할 수 있는 PUSCH에서 HARQ-ACK 멀티플렉싱이 일어나지 않는 것을 나타낸다).
도 17은 본 발명에 따른 FDD SCell에서 PUSCH 전송을 스케줄링하는 UL DCI포맷의 DAI필드의 이용을 결정하는 예시적인 방법을 나타낸다. 도 17의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 17에 도시된 바와 같이 UE(114)에 대한 PCell의 타입에 따라(1710) 상기 PCell이 FDD PCell인 경우에는 SCell에서 PUSCH를 스케줄링하기 위한 UL DCI 포맷에 DAI필드가 포함되지 않는다(1720). 상기 PCell이 TDD PCell이라면, SCell을 위한 UL DCI포맷내의 DAI필드의 존재 또는 그 값은 UE(114)로부터의 각각의 PUSCH 전송이 TDD PCell에서 UE(114)가 HARQ-ACK를 전송할 수 있는 TTI에서 스케줄링되는지 여부에 의존할 수 있다(1730). UE(114)가 TDD PCell에서 HARQ-ACK를 전송할 수 있는 TTI에서 PUSCH를 전송한다면, PUSCH 전송을 스케줄링하는 UL DCI포맷에 DAI필드가 포함되고, UE(114)는 상기 DAI필드의 값에 기초하여 PUSCH에서 멀티플렉싱할 HARQ-ACK 페이로드를 결정한다(1740). UE(114)가 TDD PCell에서 HARQ-ACK를 전송할 수 없는 TTI에서 PUSCH를 전송한다면, UE(114)는 PUSCH에서 이용가능한 전송되지 않은 어떠한 HARQ-ACK정보도 멀티플렉싱하지 않는다. 그러면, DAI 필드는 PUSCH 전송을 스케줄링하는 UL DCI포맷에 포함되지 않거나, UE(114)가 DAI필드가 고정된 값, 예컨대 '00' (이 값은 PUSCH에서 HARQ-ACK 멀티플렝싱이 일어나지 않음을 나타낸다)을 갖는 것으로 추정할 수 있다.
Figure pat00128
의 값을 갖는 DAI필드를 포함하고 UE(114)가 PUCCH에서 HARQ-ACK정보를 멀티플렉싱할 수 있는 TTI에서 TDD PCell 또는 FDD SCell에서 PUSCH를 스케줄링하는 UL DCI 포맷이 검출되면,
Figure pat00129
일 경우 (이는 TDD PCell이 표 1의 TDD UL-DL 구성5를 사용하지 않음을 의미한다), UE(114)는 PUSCH에서 TDD PCell을 위한
Figure pat00130
개의 HARQ-ACK 정보비트들과 FDD SCell을 위한
Figure pat00131
개의 HARQ-ACK 정보비트들을 멀티플렉싱한다 (
Figure pat00132
또는
Figure pat00133
는 구성된 PDSCH TM에 따라 1 또는 2가 된다). TDD PCell이 표 1의 TDD UL-DL 구성 5를 이용하지 않고,
Figure pat00134
인 경우, UE(114)는 PUSCH에서 TDD PCell을 위한
Figure pat00135
개의 HARQ-ACK 정보비트들과 FDD SCell을 위한
Figure pat00136
개의 HARQ-ACK 정보비트들을 멀티플렉싱한다. 여기에서
Figure pat00137
는 UE(114)가 FDD SCell에서 PDSCH를 스케줄링하기 위해 검출하는 DL DCI 포맷들의 개수이다. TDD PCell이 TDD UL-DL 구성 5를 이용하는 경우 (그리고
Figure pat00138
일 때), UE(114)는 PUSCH에서 TDD PCell을 위한
Figure pat00139
개의 HARQ-ACK 정보비트들과 FDD SCell을 위한
Figure pat00140
개의 HARQ-ACK 정보비트들을 멀티플렉싱한다. 여기에서,
Figure pat00141
는 UE(114)가 TDD PCell을 위해 검출하는 DL DCI포맷들의 개수와 FDD SCell을 위해 검출하는 DL DCI포맷들의 개수 중에서 더 큰 수를 나타낸다. UE(114)는 예컨대 REF 3에 설명된 바와 같은 각각의 검출된 DL DCI포맷의 DAI필드의 값으로부터 DL TTI와 각각의 HARQ-ACK정보의 연계를 결정할 수 있다.
또는,
Figure pat00142
이므로 UE(114)는 TDD PCell과 FDD SCell에서의
Figure pat00143
번의 PDSCH 수신 (또는 SPS PDSCH 릴리즈 수신)과 동일한 수의 HARQ-ACK 비트들을 PUSCH에서 멀티플렉싱한다. 여기에서
Figure pat00144
는 상술한 바와 같이
Figure pat00145
에 따라 결정된다. 즉,
Figure pat00146
이면
Figure pat00147
이고,
Figure pat00148
이면
Figure pat00149
이다.
Figure pat00150
이면, TDD PCell을 위한 추가적인
Figure pat00151
개의 HARQ-ACK 정보비트들이 NACK/DTX값과 같은 소정의 값으로 설정될 수 있다.
SPS PUSCH 또는 UL DCI포맷에 의하지 않고 eNB로부터의 NACK신호 전송에 의해 트리거링되는 PUSCH 재전송을 위하여, UE(114)는 TDD PCell을 위한
Figure pat00152
개의 HARQ-ACK 정보비트들과 FDD SCell을 위한
Figure pat00153
개의 HARQ-ACK 정보비트들을 PUSCH에서 멀티플렉싱한다. 또는, UE(114)는 TDD PCell을 위한
Figure pat00154
개의 HARQ-ACK 정보비트들과 FDD SCell을 위한
Figure pat00155
개의 HARQ-ACK 정보비트들을 멀티플렉싱한다.
TDD PCell 또는 FDD SCell에서 PUCCH를 통한 HARQ-ACK 정보의 전송
특정 실시예들에 있어서, SCell에서의 PUCCH 전송이 다수의 셀들의 집성에 의해 구성되는 UE(114)를 위하여 구성될 수 있다. TDD PCell과 FDD SCell의 경우, 그리고 UE(114)로부터의 HARQ-ACK 전송과 관련된 기능에 관하여, HARQ-ACK 전송을 위한 PUCCH가 FDD SCell에 존재한다면, DL DCI포맷의 DL HARQ 프로세스 개수 필드, DAI필드 및 ARO필드와, UL DCI포맷의 DAI필드 또는 UL 인덱스 필드에 대한 범위는 TDD PCell 또는 FDD SCell에 대하여 재정의될 수 있다.
UE(114)는 TDD셀과 초기 접속을 설정한 후, FDD SCell과의 추가적인 통신을 위해 eNB(102)에 의해 구성될 수 있다. 예를 들면, 스펙트럼 이용가능성 또는 기존의 배치로 인해 TDD PCell은 제1주파수를 사용하고 UE-공통의 DL 제어신호의 전송을 지원할 수 있는 반면, FDD SCell은 제2주파수를 이용하고 간섭 또는 신호 전파 조건으로 인해 UE-공통의 DL 제어신호를 지원할 수 없다.
TDD PCell과 FDD SCell과 관련된 UE(114)가 FDD SCell에서의 적어도 PDSCH 수신을 위한 HARQ-ACK정보를 PUCCH에서 전송하도록 구성된다면, UE(114)로부터의 HARQ-ACK 정보를 전송하기 위하여, FDD SCell은 FDD PCell이었고 TDD PCell은 TDD SCell이었던 것처럼 동작이 이루어진다. 이 경우, 상술한 바와 같이 TDD 셀에서의 PDSCH 수신을 위한 HARQ-ACK정보가 FDD 셀에서 전송되면, TDD PCell을 위한 DL DCI포맷내의 DL HARQ 프로세스 개수 필드는 4비트에서 3비트로 감소될 수 있고, TDD PCell을 위한 DL DCI포맷내의 DAI필드는 제거될 수 있으며, ARO필드의 매핑은 재정의될 수 있고, TDD PCell을 위한 UL DCI포맷내의 DAI필드 또한 제거될 수 있다. 또한, FDD 단일셀 동작에 관하여 FDD SCell을 위한 DL DCI포맷 또는 UL DCI포맷을 변화시킬 필요가 없다(DAI필드는 DL DCI포맷 또는 UL DCI포맷에 도입되지 않으며 DL HARQ 프로세스 개수 필드의 비트수는 증가하지 않는다).
도 18은 본 발명에 따라 FDD SCell에서의 PUSCH 전송을 스케줄링하는 UL DCI포맷내의 DAI필드의 사용을 결정하는 예시적인 방법을 나타낸다. 도 18의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 18에 도시된 바와 같이 UE(114)는 TDD PCell과 FDD SCell로 구성된다(1810). TDD셀의 경우, 종래의 DL DCI 포맷은 DAI 필드와 4비트의 DL HARQ 프로세스 개수 필드를 포함하고, 종래의 UL DCI포맷은 DAI필드를 포함한다. FDD셀의 경우, 종래의 DL DCI 포맷은 DAI필드를 포함하지 않고 3비트의 DL HARQ 프로세스 개수 필드를 포함하며, 종래의 UL DCI포맷은 DAI필드를 포함하지 않는다. UE(114)가 TDD PCell에서 PUCCH를 통해 HARQ-ACK를 전송하면(1820), FDD SCell을 위한 DL DCI포맷은 DAI필드와 4비트의 DL HARQ 프로세스 개수 필드를 포함하도록 변경되고, FDD SCell을 위한 UL DCI포맷은 DAI필드를 포함하도록 변경된다(1830). 또는, UE(114)가 TDD PCell에서 PUCCH를 통해 HARQ-ACK 를 전송하지 않으면(대신에 FDD SCell에서 PUCCH를 전송하면), FDD SCell을 위한 DL DCI포맷은 DAI필드 또는 4비트의 DL HARQ 프로세스 개수 필드를 포함하도록 변경되지 않으며, FDD SCell을 위한 UL DCI포맷은 DAI필드를 포함하도록 변경되지 않는다(1840).
일반적으로, UE(114)가 TDD셀에서의 하나 이상의 PDSCH 수신에 해당하는 HARQ-ACK 정보를 FDD셀의 PUCCH에서 전송하면, TDD셀 상에서 PDSCH를 스케줄링하는 DL DCI포맷은 DAI필드를 포함하지 않고 3비트(4비트가 아닌) DL HARQ 프로세스 개수 필드를 포함하고, TDD셀 상에서 PUSCH를 스케줄링하는 UL DCI포맷은 DAI필드를 포함하지 않는다. 이와 반대로, UE(114)가 FDD셀에서의 하나 이상의 PDSCH 수신에 해당하는 HARQ-ACK 정보를 TDD셀의 PUCCH에서 전송하면, FDD셀 상에서 PDSCH를 스케줄링하는 DL DCI포맷은 DAI필드를 포함하고 4비트(3비트가 아닌) DL HARQ 프로세스 개수 필드를 포함하며, TDD셀 상에서 PUSCH를 스케줄링하는 UL DCI포맷은 DAI필드를 포함한다.
UE(114)가 TDD PCell과의 연결을 유지하면서 FDD SCell과의 연결을 끊도록 할 수 있는 시스템 동작을 향상시키기 위해, UE(114)는 TDD PCell에서의 UL TTI에 해당하는 TTI에서 FDD SCell의 PUCCH를 통해 HARQ-ACK 정보를 전송하지 않을 수 있다. 대신에, TDD PCell에서의 UL TTI에 해당하는 TTI에서 UE(114)는 TDD PCell의 PUCCH를 통해 HARQ-ACK 정보를 전송할 수 있다. UE(114)는 TDD PCell에서의 UL TTI에 상응하지 않는 TTI에서는 FDD SCell의 PUCCH에서 HARQ-ACK 정보를 전송한다.
FDD셀에서 TDD셀로의 크로스 캐리어 스케줄링
특정 실싱시예들에 있어서, PCell과 같은 FDD셀로부터의 DCI포맷은 UE(114)에 대하여 동일한 TTI에서의 PDSCH 수신 또는 FDD셀에서의 4개의 TTI이후 또는 TDD셀에서의 적어도 4개의 TTI 이후의 제1 UL TTI에서의 PUSCH 전송을 스케줄링하도록 어떠한 TTI에서도 전송될 수 있다. FDD셀로부터 크로스 스케줄링된 TDD 셀의 경우, TDD 셀에서의 TTI가 DL TTI가 아니면 FDD셀에서의 DCI포맷 전송을 위한 TTI와 동일한 TTI에서의 PDSCH 수신은 불가능하다.
제1방법에 있어서, FDD셀의 TTI가 TDD셀에서의 UL TTI이면, 상기 FDD셀의 TTI에서 eNB(102)는 TDD셀에서의 PDSCH 스케줄링을 위한 DL DCI포맷을 전송하지 않고 UE(114)는 상기 DL DCI포맷을 디코딩하지 않는다. 일반적으로, (FDD 또는 TDD) 제1셀로부터의 TDD 제2셀의 스케줄링을 위해, 제1셀의 TTI가 제2셀의 UL TTI에 해당되면, 상기 제1셀의 TTI에서 eNB(102)는 제2셀에서의 PDSCH 스케줄링을 위한 DCI 포맷을 전송하지 않고 UE(114)는 상기 DCI 포맷을 디코딩하지 않는다. 마찬가지로, TTI n+4 가 TDD셀의 DL TTI이면, TTIn 에서 TDD셀에서의 PUSCH 전송을 위한 어떠한 UL DCI 포맷도 FDD셀에서 eNB(102)는 전송하지 않고 UE(114)는 디코딩하지 않는다. 예를 들면, UE(114)는 이전 DL DCI 포맷들 또는 UL DCI포맷들을 디코딩하지 않음으로써 이용가능한 디코딩 동작들을 할당하여 다른 셀들에서의 스케줄링 또는 TDD셀에서의 스케줄링을 위한 UL DCI포맷 또는 DL DCI포맷을 위해 수행되는 디코딩 동작들의 개수를 증가시킬 수 있다.
도 19는 본 발명에 따라 TTI가 TDD셀에서의 UL TTI일 경우에 TDD셀에서 PDSCH를 스케줄링하는 DL DCI포맷을 위한 TTI에서의 UE의 디코딩 동작의 예를 나타낸다. 도 19의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 19에 도시된 바와 같이 UE(114)는 두 개의 셀에서의 PDSCH 수신을 위해 eNB(102)에 의해 구성되는바, 제2셀은 TDD를 이용하고, 각각의 셀에서의 PDSCH 수신은 제1셀에서 전송되고 각각의 DL DCI포맷을 전송하는 PDCCH에 의해 스케줄링된다(1910). 제1셀의 DL TTI에서, UE(114)는 TDD 제2셀에서의 TTI의 통신방향을 고려한다(1920). 상기 TTI가 DL TTI이면, UE(114)는 디코딩 동작을 수행하여 TDD 제2셀에서의 PDSCH 수신을 위한 DL DCI 포맷을 나르는 PDCCH를 검출한다(1930). 상기 TTI가 UL TTI이면, UE(114)는 TDD 제2셀에서의 PDSCH 수신을 위한 DL DCI포맷의 전송과 관련된 PDCCH에 대한 모든 디코딩 동작을 생략한다(1940).
전체적인 시스템 동작을 향상시키기 위하여 상기 제한을 이용하는 두 가지 옵션이 존재한다. 제1옵션은 UE(114)가 TTI에서 실제로 디코딩하는 DCI 포맷을 위한 디코딩 동작의 횟수를 증가시키기 위한 상술한 DCI포맷을 디코딩하지 않으면 이용할 수 있는 다수의 디코딩 동작을 이용하는 것이다. 예를 들면, UE(114)가 TDD셀을 위한 DL DCI포맷을 디코딩하지 않는 TTI에서 UE-특정 검색영역에서 셀마다 TTI당 DL DCI포맷을 위한 16번의 디코딩 동작과 UL DCI포맷을 위한 16번의 디코딩 동작을 수행한다면, UE(114)는 각각의 16번의 디코딩 동작을 이용하여 FDD셀을 위한 DL DCI포맷 또는 FDD셀 또는 TDD셀을 위한 UL DCI포맷을 위해 수행하는 디코딩 동작의 횟수를 증가시킬 수 있다. 이는 PDCCH 전송을 위한 공통 검색 영역(CSS)가 제1셀 및 제2셀에서 지원되고 UE(114)가 오직 하나의 CSS에서 PDCCH 디코딩 동작을 지원하기 위해 명목상의 PDCCH 디코딩 능력을 가질 경우에 유용할 수 있다.
도 20은 본 발명에 의하여 TTI에서 UE가 TDD셀을 위한 DL DCI포맷을 모니터링하는지 여부에 따라 TTI에서 제1셀 상에서 전송되는 PDCCH를 위한 UE에서의 디코딩 동작을 할당하는 예를 나타낸다. 도 20의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 20에 도시된 바와 같이 UE(114)는 두 개의 셀에서의 PDSCH 수신을 위해 구성되는바, SCell은 TDD를 이용하고 각각의 셀에서의 PDSCH 수신은 제1셀에서 전송되는 PDCCH 에 의해 스케줄링된다(2010). UE(114)는 각각의 셀에서 PDSCH TM과 PUSCH TM으로 구성되며 TDD 셀에서 각각의 DL DCI포맷을 위한 다수의 D2 디코딩 동작을 수행할 수 있다. 제1셀의 DL TTI에서, UE(114)는 TDD셀에서의 TTI의 통신방향을 고려한다(2020). 상기 TTI가 DL TTI이면, UE(114)는 TDD 셀에서 PDSCH를 스케줄링하는 DL DCI포맷 (또는 TDD셀에서의 CSS)을 위한 최대 D2번의 디코딩 동작을 수행한다(2030). 상기 TTI가 UL TTI이면, UE(114)는 TDD 셀에서 PDSCH를 스케줄링하는 DL DCI포맷을 위한 어떠한 디코딩 동작도 수행하지 않고, 제1셀에서 PDSCH를 스케줄링하는 DL DCI포맷을 위한 추가적인 D21 디코딩 동작과, 제1셀에서 PUSCH를 스케줄링하는 UL DCI포맷을 위한 추가적인 D22 디코딩 동작과, TDD 셀에서 PUSCH를 스케줄링하는 UL DCI포맷을 위한 추가적인 D23 디코딩 동작을 수행한다(2040). 여기에서 D21+D22+D23 ≤ D2 이다.
제1방법에 대한 제2옵션은 UE(114)가 FDD셀 또는 TDD 단일셀 동작을 위한 디코딩 동작의 횟수와 비교하여, 크로스 캐리어 스케줄링된 TDD셀을 위한 디코딩 동작의 횟수의 반만을 지원하도록 하는 것이다. 예를 들면, UE(114)는 FDD셀 또는 TDD PCell 또는 TDD 단일셀 동작에 대하여 TTI당 DL DCI포맷을 위한 16번의 디코딩 동작과 UL DCI포맷을 위한 16번의 디코딩 동작을 수행할 수 있다. 그러나 크로스 캐리어 스케줄링된 TDD셀에 대해서는 DL DCI포맷 또는 UL DCI포맷을 위해 16번의 디코딩 동작만을 수행할 수 있다.
도 21은 본 발명에 따라 제1셀과 TDD 제2셀에서의 스케줄링을 위해 제1셀에서 전송되는 PDCCH를 위한 UE에서의 디코딩 동작을 할당하는 예를 나타낸다. 도 21의 흐름도가 일련의 순차적인 단계들을 나타내고 있으나, 명백하게 언급하지 않는 한, 특정한 수행 순서에 관한 시퀀스, 그 단계들 또는 부분들의 동시적이거나 오버랩되지 않은 순차적인 실행, 또는 개재되는 단계나 중간 단계없이 배타적으로 도시된 단계의 실행을 유추하지 않는다. 도시된 예의 프로세스는 예컨대 이동국의 전송장치 체인에 의해 구현된다.
도 21을 참조하면, UE(114)는 두 개의 셀에서의 PDSCH 수신을 위해 구성된다(2110). 이때, 제2셀은 TDD를 이용하고, 각각의 셀에서의 PDSCH 수신은 제1셀에서 전송되는 PDCCH에 의해 스케줄링된다. 제1셀에서 PDSCH 또는 PUSCH를 스케줄링하는 DCI포맷의 검출을 위해(2120), UE(114)는 최대 D1번의 디코딩 동작을 수행한다(2130). TDD 제2셀에서 PDSCH 또는 PUSCH를 스케줄링하는 DCI포맷의 검출을 위해, UE(114)는 최대 D2번의 디코딩 동작을 수행한다. 여기서 D2 < D1 이며, UE(114)는 TTI에서 DL DCI포맷 또는 UL DCI포맷(양쪽 모두가 아닌)을 모니터링한다(2140).
제2방법에 있어서, TDD SCell의 UL TTI에 해당하는 TTI에서, PDSCH 스케줄링을 위한 DCI포맷을 FDD셀에서 eNB(102)는 전송하고 UE(114)는 디코딩한다. TTI n+4 가 TDD SCell의 UL TTI인 경우, TTI n 에서, TDD SCell에서의 PUSCH 전송을 위한 DCI 포맷을 FDD셀에서 eNB(102)는 전송하고 UE(114)는 디코딩한다. PUSCH 전송의 TTI를 결정하기 위하여, FDD셀에서의 셀프 스케줄링을 위한 타임라인(timeline)과 같은 타임라인을 적용할 수 있다. 예를 들어, UL DCI포맷 검출에 대응한 PUSCH 전송을 위한 TTI는 UL DCI포맷 검출을 위한 TTI로부터 4개의 TTI 이후의 첫 번째 UL TTI일 수 있다. 또는, 동일한 TDD UL-DL 구성을 갖는 단일셀 TDD동작을 위한 기존의 타임라인이 FDD셀에서 전송되는 DCI포맷을 위해 적용될 수 있고 TDD SCell에서 PDSCH 또는 PUSCH를 스케줄링할 수 있다.
PDSCH 수신을 위한 TTI를 결정하기 위하여, PDSCH 수신을 위한 TTI가 DL DCI포맷 검출을 위한 TTI와 동일한 모든 다른 경우에서와 같이 새로운 스케줄링 타임라인이 유리할 수 있다. TDD SCell의 UL TTI에 해당하는 TTI에서 DCI포맷을 통해 FDD셀로부터 PDSCH 수신을 크로스 캐리어 스케줄링하는 TDD SCell에 있어서, PDSCH 수신을 위한 TTI는 UL TTI이후의 첫 번째 DL TTI일 수 있다. 이에 따라 새로운 타임라인을 사용하며, TTI가 UL TTI일 경우 TDD SCell에서의 PDSCH 스케줄링을 위해 eNB(102)가 DL DCI포맷을 UE(114)로 전송하도록 하기 위해 다른 경우라면 어떠한 신호 전송에도 사용되지 않았을 PDSCH 자원을 이용하고 TDD SCell에서의 PDSCH 스케줄링을 위해 이후의 TTI에서 가능하면 보다 적은 수의 PDCCH 자원을 이용한다.
도 22는 본 발명에 의한 TDD 단일셀 동작과 크로스 스케줄링된 TDD SCell을 위한 예시적인 PDSCH 스케줄링을 나타낸다. 도 22에 도시된 PDSCH 스케줄링의 실시예는 예시적인 것으로, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들을 이용할 수 있다.
도 22에 도시된 바와 같이 단일셀 TDD 동작을 위해, DL DCI포맷(2210, 2212)을 전달하는 PDCCH 수신의 TTI와 동일한 TTI에서 UE(114)는 항상 PDSCH를 수신한다. 크로스 캐리어 스케줄링된 TDD SCell 동작을 위해, DL DCI포맷을 전달하는 PDCCH 수신의 TTI와 동일한 TTI가 TDD SCell의 DL TTI이면, UE(114)는 상기 TTI에서 PDSCH를 수신한다(2220). 크로스 캐리어 스케줄링된 TDD SCell 동작을 위하여, DL DCI포맷을 전달하는 PDCCH 수신의 TTI 이후의 첫 번째 DL TTI가 TDD SCell의 UL TTI 또는 스페셜 TTI일 경우, UE(114)는 상기 첫 번째 TTI에서 PDSCH를 수신한다(2230). UE(114)가 어떠한 시간 동안 DL TTI보다 많은 DL DCI포맷을 수신할 수 있는 경우의 에러를 방지하기 위하여, UE(114)는 PDSCH 수신을 위한 가장 최근의 DCI 포맷만을 고려할 수 있다. 따라서, UE(114)가 TTI #7(2240)에서 DL DCI포맷을 검출하고 TTI #8(2242)에서 DL DCI포맷을 검출한다면, UE(114)는 TTI #7의 DL DCI포맷은 무시하고 TTI #8의 DL DCI포맷에 따라 PDSCH를 수신한다(하나의 DL DCI포맷이 SPS 릴리즈를 트리거링하고 다른 DL DCI포맷이 PDSCH 수신을 스케줄링하기 않으면 UE는 두 개의 DL DCI포맷을 모두 고려한다).
TDD셀에서 FDD셀로의 크로스 캐리어 스케줄링
특정 실시예들에 있어서, 다른 셀에서 전송되는 PDCCH에 의해 전달되는 DCI포맷을 이용하여 SCell에서 PDSCH 또는 PUSCH를 스케줄링하는 것이 바람직하다. TDD셀에서 PDCCH를 통해 전송되는 DCI 포맷에 의한 PDSCH 또는 PUSCH 스케줄링을 위하여, DL TTI로만 스케줄링 능력을 제한한다. 단일셀 TDD 동작과 DL TTI보다 UL TTI가 더 많은 TDD UL-DL 구성0의 경우, UL DCI포맷에 UL 인덱스 필드를 포함시켜 모든 UL TTI에서의 스케줄링의 제한을 회피한다. 상기 UL 인덱스 필드는 UL DCI포맷에 의해 스케줄링되는 PUSCH 전송을 위한 하나 이상의 UL TTI를 나타낸다.
종래의 단일셀 TDD 동작을 위한 것과 같은 유사한 스케줄링 제한은 TDD PCell이 FDD SCell로 크로스 캐리어 스케줄링을 수행하는 경우에 일어나며, TDD PCell의 DL TTI의 개수가 FDD SCell의 DL TTI의 개수보다 항상 작으므로 모든 TDD UL-DL 구성들과 PDSCH 스케줄링 및 PUSCH 스케줄링에 적용될 수 있다. 따라서, TDD PCell에서 단일 DL TTI이 아니라 다수의 TTI에서 PDSCH 또는 PUSCH 스케줄링을 하기 위하여 TDD PCell로부터 FDD SCell에서의 스케줄링을 위한 DL DCI포맷 또는 UL DCI포맷에 DL 인덱스 필드 또는 UL 인덱스 필드를 도입할 수 있다. TDD UL-DL 구성 0을 제외한 TDD UL-DL 구성을 위한 DL 인덱스 필드 또는 UL 인덱스 필드는 TDD PCell에서의 스케줄링을 위한 DL DCI 포맷 또는 UL DCI포맷에 도입될 필요가 없다. 따라서 FDD SCell에서의 PDSCH 또는 PUSCH 스케줄링이 다수의 TTI에서 수행될 수 있는 경우에만 DL 인덱스 필드 또는 UL 인덱스 필드가 필요하고, FDD SCell에서의 PDSCH 또는 PUSCH 스케줄링이 단일 TTI로 제한되는 경우에는 DL DCI포맷 또는 UL DCI포맷에서 DL 인덱스 필드 또는 UL 인덱스 필드가 필요 없다.
단일 DL DCI 포맷을 사용하는 TDD PCell로부터의 FDD SCell의 다수의 TTI에서의 PDSCH 전송의 스케줄링을 위한 제1제한은 DL DCI포맷을 다수의 PDSCH 전송(이는 모두 동일한 번들링 윈도우내에서 수행되는 것으로 가정한다)의 TTI와 동일한 번들링 윈도우의 DL TTI에서 전송하는 것이다. 이에 따라 (상술한 바와 같이 UE(114)가 TDD PCell에서 HARQ-ACK 정보를 전송하는 경우에) DL DCI포맷의 DAI필드의 해석에 있어서의 혼동이 방지되고, 동일한 번들링 윈도우에 대한 HARQ-ACK 정보가 동일한 PUCCH 또는 PUSCH에서 전송될 수 있다. 예를 들어 TDD UL-DL 구성 2가 TDD PCell에서 사용될 경우, FDD SCell의 TTI #7에서의 PDSCH 전송은 TDD PCell의 DL TTI #4, DL TTI #5 또는 DL TTI #6에서 전송되는 DL DCI포맷에 의해서 스케줄링될 수 있다.
TDD PCell의 두 번째 TTI에서 전송되는 DL DCI포맷에 의해 FDD SCell의 첫 번째 DL TTI에서의 PDSCH 전송의 스케줄링을 더욱 간략화하기 위해, DL DCI포맷의 DL인덱스를 사용하면, 상기 스케줄링을 단일 TTI 스케줄링 및 TDD PCell의 UL TTI로 제한할 수 있다. 예를 들어 TDD UL-DL 구성 2가 TDD PCell에서 사용될 경우, DL DCI포맷은 항상 단일 DL TTI에서 PDSCH를 스케줄링하고, FDD SCell의 TTI #7 에서만 수행되는 PDSCH 전송은 TDD PCell에서 전송되는 DL DCI포맷에 의해 스케줄링될 수 있는 반면, FDD SCell을 위한 동일한 번들링 윈도우의 다른 TTI, 예컨대 TTI #6에서의 PDSCH 전송은 TDD PCell의 동일한 TTI에서 전송되는 DL DCI포맷에 의해 스케줄링된다. 표 1의 TDD UL-DL 구성들에 있어서, FDD SCell을 위한 동일한 번들링 윈도우에는 최대 3개의 UL TTI가 존재하며, 상기 제한을 이용할 경우, DL DCI포맷내의 DL인덱스는 2비트를 포함할 수 있으며 DL DCI포맷이 PDSCH 전송을 스케줄링하는 FDD SCell의 TTI를 나타낼 수 있다.
예를 들어 TDD UL-DL 구성 2가 TDD PCell에서 사용될 경우, DL 인덱스 값 '00'은 DL DCI포맷이 전송되는 TTI와 동일한 TTI에서 상기 DL DCI포맷이 FDD SCell에서 PDSCH를 스케줄링하는 것을 나타낼 수 있고, DL 인덱스 값 '01'은 TTI #7에서의 PDSCH 스케줄링을 나타낼 수 있다. 이 경우, UE(114)는 DL 인덱스의 다른 두 개의 가능한 값인 '10'과 '11'는 유효하지 않은 것으로 간주하고 관련된 DL DCI포맷의 검출을 무시할 수 있다 (또는, 이 경우에 1비트의 DL 인덱스를 사용할 수 있다). 예를 들어 TDD UL-DL 구성 0이 TDD PCell에서 이용될 경우, DL 인덱스 값 '00'은 DL DCI포맷이 전송되는 TTI와 동일한 TTI, 예컨대 TTI #5 또는 TTI #6에서 상기 DL DCI포맷이 FDD SCell에서 PDSCH를 스케줄링하는 것을 나타낼 수 있고, DL 인덱스 값 '01', '10' 또는 '11'은 각각 TTI #7, TTI #8 또는 TTI #9에서의 PDSCH 스케줄링을 나타낼 수 있다.
크로스-TTI 스케줄링의 경우, HARQ-ACK 정보비트의 순서배열은 TTI 순서가 아니라 스케줄링 순서를 따른다. 예를 들면, 스케줄링 순서는 PDSCH 전송을 스케줄링하는 DL DCI포맷에 포함된 DAI필드의 값에 의해 결정될 수 있다. 따라서, 동일한 번들링 윈도우에서의 앞선 PDSCH 전송에 해당되는 제2HARQ-ACK 정보비트 이전에 배치되는 제1HARQ-ACK 정보비트가 제2HARQ-ACK 정보비트 이후에 UE(114)에서 이용 가능할지라도 크로스-TTI 스케줄링에 의해 스케줄링되는 PDSCH 전송은 제1HARQ-ACK 정보비트를 가질 수 있다. 예를 들어 TDD UL-DL 구성 2가 TDD PCell에서 이용될 경우, FDD SCell의 TTI #7에서의 PDSCH 전송은 TDD PCell의 DL TTI #4에서 전송되는 DCI 포맷에 의해 크로스-TTI 스케줄링될 수 있다. 따라서 FDD SCell에서의 PDSCH 전송이 TTI #5, TTI#6 또는 TTI#8에서 스케줄링되면, 각각의 HARQ-ACK 정보비트는 TTI #7에서의 PDSCH 전송에 해당하는 HARQ-ACK 정보비트들 이후에 위치한다.
도 23은 본 발명에 따라 TDD PCell의 앞선 TTI에서 전송되는 DL DCI포맷에 의해 FDD SCell의 TTI에서 PDSCH를 스케줄링하고 각각의 HARQ-ACK 정보비트들을 생성하는 예시적인 방법을 도시한다. 도 23에 도시된 PDSCH 스케줄링의 실시예는 예시적인 것으로, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들을 이용할 수 있다.
도 23에 도시된 바와 같이 UE(114)는 TDD PCell(2310)과 FDD SCell(2320)에 의해 구성된다. TDD 스케줄링 셀상의 TDD PCell은 TDD UL-DL 구성 2를 이용하며, FDD SCell에 있어서의 PDSCH는 TDD PCell(또는 일반적으로 TDD 스케줄링 셀)에서 전송되는 DL DCI포맷에 의해 스케줄링된다. FDD SCell의 경우, TTI #4(2340), TTI #5(2342), TTI #6(2344), TTI #7(2346) 및 TTI #8(2348)은 동일한 번들링 윈도우에 속하고, 이들 중 어느 TTI에서 FDD SCell을 위한 DL DCI 포맷 검출에 대응한 HARQ-ACK정보는 UL TTI #12(2350)에서 전송된다. FDD SCell과 TTI #4를 위한 제1DL DCI포맷은 TDD PCell의 TTI #4에서 전송되고 1에 매핑되는 DAI필드와 0에 매핑되는 DL 인덱스 필드를 포함한다(2360). FDD SCell과 TTI #7를 위한 제2DL DCI포맷은 TDD PCell의 TTI #4에서 전송되고 2에 매핑되는 DAI필드와 1에 매핑되는 DL 인덱스 필드를 포함한다(2362). 제2DL DCI포맷이 1에 매핑되는 DL 인덱스필드를 포함하나, TDD PCell의 DL TTI에 해당하는 TTI에서는 크로스-TTI 스케줄링을 수행하지 않는다는 제한으로 인해 제2DL DCI포맷이 FDD SCell의 TTI #7를 위한 것이라는 것이 명백하다. FDD SCell과 TTI #6를 위한 제3DL DCI포맷은 TDD PCell의 TTI #6에서 전송되고 3에 매핑되는 DAI필드와 0에 매핑되는 DL 인덱스 필드를 포함한다(2364) (UE(114)는 DL 인덱스 필드가 0에 매핑되지 않으면 제3DL DCI필드를 무시할 수도 있다). 제1, 제2, 제3DL DCI포맷들 중 하나 이상이 검출되면, UE(114)는 적어도 HARQ-ACK 정보비트들
Figure pat00156
(2370),
Figure pat00157
(2372) 및
Figure pat00158
(2374)를 생성하고, UE에서
Figure pat00159
Figure pat00160
다음에 생성되더라도 상기의 순서로 상기 HARQ-ACK 정보비트들을 전송한다(단순화하면, 도 23의 예는 PDSCH TM이 하나의 HARQ-ACK 정보비트와 관련되는 것으로 가정하나, PDSCH TM이 두 개의 HARQ-ACK 정보비트와 관련될 경우 HARQ-ACK 정보비트의 각 쌍에 대해 동일한 순서가 적용된다).
새로운 TDD UL-DL 구성
특정 실시예들에 있어서, TDD SCell이 종래의 UE를 지원하지 않는 경우, 새로운 TDD UL-DL 구성을 도입하여 FDD PCell을 갖는 FDD 및 TDD 셀들 간의 CA의 특성을 이용할 수 있다. 이러한 TDD UL-DL 구성은 DL TTI만을 포함하는 구성이 될 수 있다. 이러한 새로운 TDD UL-DL 구성은 FDD PCell에서 PUCCH 전송이 항상 일어나도록 함으로써 이루어질 수 있으며 UL트래픽보다 DL 트래픽이 더 많은 시스템 동작에 기인한다. 각각의 캐리어 주파수가 TDD 동작에 할당되지 않으면 스펙트럼에 포함된다는 것을 제외하면, DL TTI만을 갖는 TDD셀은 다른 FDD셀과 공유하는 UL 캐리어를 갖는 FDD 셀과 기능적으로 동일하다.
채널 상호작용(channel reciprocity)으로 인해 SRS 전송은 DL CSI를 얻기 위한 TDD셀에서 유리할 수 있으므로 TDD SCell은 UL TTI를 포함하지 않을 수 있으나 적은 수 또는 0개의 DL 심볼과 PRACH 전송 및 SRS 전송을 위해 사용할 수 있는 가능한 한 많은 수의 UL 심볼들과 함께 여전히 스페셜 TTI를 포함할 수 있다. UE(114)가 DL신호 수신과 UL신호 송신을 위해 경험할 수 있는 서로 다른 간섭 조건들로 인해 eNB(102)가 UE(114)로부터의 SRS 전송을 통해 다른 형태의 CSI를 얻을 수 있는 경우에도 CQI는 UE(114)에 의해 명시적으로 제공될 수 있다. 따라서 다른 새로운 타입의 TDD UL-DL 구성은 DL TTI만을 포함하거나 DL TTI와 스페셜 TTI를 포함할 수 있다.
도 24는 본 발명에 의한 DL TTI와 하나의 스페셜 TTI포함하고 UL TTI는 포함하지 않는 TDD UL-DL 구성의 일례를 나타낸다. 도 24에 도시된 TDD UL-DL 구성의 실시예는 예시적으로 것으로, 본 발명의 범위를 벗어나지 않으면서 다른 실시예들을 이용할 수 있다.
도 24에 도시된 바와 같이 10개의 TTI로 이루어진 프레임은 하나의 스페셜 TTI(2410)를 포함하며, 나머지 모든 TTI들은 DL TTI(2420)이다. 상기 스페셜 TTI는 새로운 타입일 수도 있으며 DwPTS 심볼을 포함하지 않고, GP와 증가된 개수의 UpPTS 심볼들을 포함한다. UpPTS 심볼들은 SRS 전송을 위해 이용될 수 있으며, 예컨대 TDD SCell이 FDD PCell과 동기화되지 않은 경우에는 PRACH 전송을 위해 이용될 수 있다.
본 발명을 예시적인 실시예에 의해 설명하였으나, 다양한 변경과 수정이 통상의 기술을 가진 자에게 제시될 수 있다. 본 발명은 첨부된 청구항들의 범위 내에서 이러한 변경과 수정을 포함한다.

Claims (24)

  1. 통신 시스템의 기지국이 수신 확인 정보 (acknowledgement information)를 수신하는 방법에 있어서,
    PCell (primary cell) 상으로 SCell (secondary cell)과 통신하기 위한 설정 정보를 전송하는 단계- 상기 PCell은 FDD(frequency division duplexing)을 사용하고, 상기 SCell은 TDD(time division duplexing)을 사용하고-;
    상기 PCell 또는 SCell 상의 데이터를 스케줄링하기 위한 하향링크 제어 정보(downlink control information)을 제1 TTI(transmission time interval)에서 전송하는 단계,
    상기 PCell 또는 SCell 상에서 상기 하향링크 제어 정보와 연관된 상기 데이터를 상기 제1 TTI에서 전송하는 단계, 및
    상기 PCell 상으로 상기 정보에 대한 수신 확인 정보를 제2 TTI에서 수신하는 단계를 포함하고,
    상기 수신 확인 정보의 정보 비트의 수는 상기 SCell의 상기 제1 TTI가 상향링크 TTI인지 하향링크 TTI인지에 의존하는 것을 특징으로 하는 방법.
  2. 제1항에 있어서, 상기 SCell의 상기 제1 TTI가 상기 하향링크 TTI인 경우 상기 정보 비트는 상기 PCell과 SCell의 상기 제1 TTI에 대한 HARQ-ACK 비트를 포함하고,
    상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인 경우 상기 정보 비트는 상기 PCell의 상기 제1 TTI에 대한 HARQ-ACK 비트를 포함하는 것을 특징으로 하는 방법.
  3. 제1항에 있어서, 상기 SCell의 TDD 상향링크-하향링크 설정이 적응적으로 설정되는 경우, 상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인지 또는 상기 하향링크 TTI인지 상위 계층 시그널링으로 전달되는 기준 TDD 상향링크-하향링크 설정에 기반하고,
    상기 SCell의 TDD 상향링크-하향링크 설정이 적응적으로 설정되는 경우가아닌 경우, 상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인지 또는 상기 하향링크 TTI인지 상기 SCell을 위해 설정된 TDD 상향링크-하향링크 설정에 기반하는 것을 특징으로 하는 방법.
  4. 제1항에 있어서, 상기 SCell 상의 데이터를 스케줄링하는 상기 하향링크 제어 정보가 향상된 PDCCH(enhanced physical downlink control channel) 상으로 전송될 경우, 상기 하향링크 제어 정보는 ARO(acknowledgement resource offset) 필드를 포함하고,
    상기 ARO 필드가 0인 경우 ARO의 값은 0이고, 상기 ARO 필드가 1인 경우 상기 ARO의 값은 -1이고, 상기 ARO 필드가 2인 경우 상기 ARO의 값은 -2이고, 상기 ARO 필드가 3인 경우 상기 ARO의 값은 2인 것을 특징으로 하는 방법.
  5. 제1항에 있어서, 상기 SCell 상의 데이터를 스케줄링하는 상기 하향링크 제어 정보는 DAI(downlink assignment index) 필드를 포함하지 않는 것을 특징으로 하는 방법.
  6. 제1항에 있어서, 상기 제1 TTI와 상기 제1 TTI의 간격은 4 TTI인 것을 특징으로 하는 방법.
  7. 통신 시스템의 단말의 수신 확인 정보 (acknowledgement information)를 전송하는 방법에 있어서,
    PCell (primary cell) 상으로 SCell (secondary cell)과 통신하기 위한 설정 정보를 수신하는 단계- 상기 PCell은 FDD(frequency division duplexing)을 사용하고, 상기 SCell은 TDD(time division duplexing)을 사용하고-;
    상기 PCell 또는 SCell 상의 데이터를 스케줄링하기 위한 하향링크 제어 정보(downlink control information)을 제1 TTI(transmission time interval)에서 수신하는 단계,
    상기 PCell 또는 SCell 상에서 상기 하향링크 제어 정보와 연관된 상기 데이터를 상기 제1 TTI에서 수신하는 단계, 및
    상기 PCell 상으로 상기 정보에 대한 수신 확인 정보를 제2 TTI에서 전송하는 단계를 포함하고,
    상기 수신 확인 정보의 정보 비트의 수는 상기 SCell의 상기 제1 TTI가 상향링크 TTI인지 하향링크 TTI인지에 따라 결정되는 것을 특징으로 하는 방법.
  8. 제7항에 있어서, 상기 SCell의 상기 제1 TTI가 상기 하향링크 TTI인 경우 상기 정보 비트는 상기 PCell과 SCell의 상기 제1 TTI에 대한 HARQ-ACK 비트를 포함하고,
    상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인 경우 상기 정보 비트는 상기 PCell의 상기 제1 TTI에 대한 HARQ-ACK 비트를 포함하는 것을 특징으로 하는 방법.
  9. 제7항에 있어서, 상기 SCell의 TDD 상향링크-하향링크 설정이 적응적으로 설정되는 경우, 상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인지 또는 상기 하향링크 TTI인지 상위 계층 시그널링으로 전달되는 기준 TDD 상향링크-하향링크 설정에 기반하고,
    상기 SCell의 TDD 상향링크-하향링크 설정이 적응적으로 설정되는 경우가아닌 경우, 상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인지 또는 상기 하향링크 TTI인지 상기 SCell을 위해 설정된 TDD 상향링크-하향링크 설정에 기반하는 것을 특징으로 하는 방법.
  10. 제7항에 있어서, 상기 SCell 상의 데이터를 스케줄링하는 상기 하향링크 제어 정보가 향상된 PDCCH(enhanced physical downlink control channel) 상으로 전송될 경우, 상기 하향링크 제어 정보는 ARO(acknowledgement resource offset) 필드를 포함하고,
    상기 ARO 필드가 0인 경우 ARO의 값은 0이고, 상기 ARO 필드가 1인 경우 상기 ARO의 값은 -1이고, 상기 ARO 필드가 2인 경우 상기 ARO의 값은 -2이고, 상기 ARO 필드가 3인 경우 상기 ARO의 값은 2인 것을 특징으로 하는 방법.
  11. 제7항에 있어서, 상기 SCell 상의 데이터를 스케줄링하는 상기 하향링크 제어 정보는 DAI(downlink assignment index) 필드를 포함하지 않는 것을 특징으로 하는 방법.
  12. 제7항에 있어서, 상기 제1 TTI와 상기 제1 TTI의 간격은 4 TTI인 것을 특징으로 하는 방법.
  13. 통신 시스템의 수신 확인 정보 (acknowledgement information)를 수신하는 기지국에 있어서,
    송수신부; 및
    PCell (primary cell) 상으로 SCell (secondary cell)과 통신하기 위한 설정 정보를 전송하고, 상기 PCell은 FDD(frequency division duplexing)을 사용하고, 상기 SCell은 TDD(time division duplexing)을 사용하고, 상기 PCell 또는 SCell 상의 데이터를 스케줄링하기 위한 하향링크 제어 정보(downlink control information)을 제1 TTI(transmission time interval)에서 전송하고, 상기 PCell 또는 SCell 상에서 상기 하향링크 제어 정보와 연관된 상기 데이터를 상기 제1 TTI에서 전송하고, 상기 PCell 상으로 상기 정보에 대한 수신 확인 정보를 제2 TTI에서 수신하도록 제어하는 제어부를 포함하고,
    상기 수신 확인 정보의 정보 비트의 수는 상기 SCell의 상기 제1 TTI가 상향링크 TTI인지 하향링크 TTI인지에 의존하는 것을 특징으로 하는 기지국.
  14. 제13항에 있어서, 상기 SCell의 상기 제1 TTI가 상기 하향링크 TTI인 경우 상기 정보 비트는 상기 PCell과 SCell의 상기 제1 TTI에 대한 HARQ-ACK 비트를 포함하고,
    상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인 경우 상기 정보 비트는 상기 PCell의 상기 제1 TTI에 대한 HARQ-ACK 비트를 포함하는 것을 특징으로 하는 기지국.
  15. 제13항에 있어서, 상기 SCell의 TDD 상향링크-하향링크 설정이 적응적으로 설정되는 경우, 상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인지 또는 상기 하향링크 TTI인지 상위 계층 시그널링으로 전달되는 기준 TDD 상향링크-하향링크 설정에 기반하고,
    상기 SCell의 TDD 상향링크-하향링크 설정이 적응적으로 설정되는 경우가아닌 경우, 상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인지 또는 상기 하향링크 TTI인지 상기 SCell을 위해 설정된 TDD 상향링크-하향링크 설정에 기반하는 것을 특징으로 하는 기지국.
  16. 제13항에 있어서, 상기 SCell 상의 데이터를 스케줄링하는 상기 하향링크 제어 정보가 향상된 PDCCH(enhanced physical downlink control channel) 상으로 전송될 경우, 상기 하향링크 제어 정보는 ARO(acknowledgement resource offset) 필드를 포함하고,
    상기 ARO 필드가 0인 경우 ARO의 값은 0이고, 상기 ARO 필드가 1인 경우 상기 ARO의 값은 -1이고, 상기 ARO 필드가 2인 경우 상기 ARO의 값은 -2이고, 상기 ARO 필드가 3인 경우 상기 ARO의 값은 2인 것을 특징으로 하는 기지국.
  17. 제13항에 있어서, 상기 SCell 상의 데이터를 스케줄링하는 상기 하향링크 제어 정보는 DAI(downlink assignment index) 필드를 포함하지 않는 것을 특징으로 하는 기지국.
  18. 제13항에 있어서, 상기 제1 TTI와 상기 제1 TTI의 간격은 4 TTI인 것을 특징으로 하는 기지국.
  19. 통신 시스템의 수신 확인 정보 (acknowledgement information)를 전송하는 단말에 있어서,
    송수신부; 및
    PCell (primary cell) 상으로 SCell (secondary cell)과 통신하기 위한 설정 정보를 수신하고, 상기 PCell은 FDD(frequency division duplexing)을 사용하고, 상기 SCell은 TDD(time division duplexing)을 사용하고, 상기 PCell 또는 SCell 상의 데이터를 스케줄링하기 위한 하향링크 제어 정보(downlink control information)을 제1 TTI(transmission time interval)에서 수신하고, 상기 PCell 또는 SCell 상에서 상기 하향링크 제어 정보와 연관된 상기 데이터를 상기 제1 TTI에서 수신하고, 상기 PCell 상으로 상기 정보에 대한 수신 확인 정보를 제2 TTI에서 전송하도록 제어하는 제어부를 포함하고,
    상기 수신 확인 정보의 정보 비트의 수는 상기 SCell의 상기 제1 TTI가 상향링크 TTI인지 하향링크 TTI인지에 따라 결정되는 것을 특징으로 하는 단말.
  20. 제19항에 있어서, 상기 SCell의 상기 제1 TTI가 상기 하향링크 TTI인 경우 상기 정보 비트는 상기 PCell과 SCell의 상기 제1 TTI에 대한 HARQ-ACK 비트를 포함하고,
    상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인 경우 상기 정보 비트는 상기 PCell의 상기 제1 TTI에 대한 HARQ-ACK 비트를 포함하는 것을 특징으로 하는 단말.
  21. 제19항에 있어서, 상기 SCell의 TDD 상향링크-하향링크 설정이 적응적으로 설정되는 경우, 상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인지 또는 상기 하향링크 TTI인지 상위 계층 시그널링으로 전달되는 기준 TDD 상향링크-하향링크 설정에 기반하고,
    상기 SCell의 TDD 상향링크-하향링크 설정이 적응적으로 설정되는 경우가아닌 경우, 상기 SCell의 상기 제1 TTI가 상기 상향링크 TTI인지 또는 상기 하향링크 TTI인지 상기 SCell을 위해 설정된 TDD 상향링크-하향링크 설정에 기반하는 것을 특징으로 하는 단말.
  22. 제19항에 있어서, 상기 SCell 상의 데이터를 스케줄링하는 상기 하향링크 제어 정보가 향상된 PDCCH(enhanced physical downlink control channel) 상으로 전송될 경우, 상기 하향링크 제어 정보는 ARO(acknowledgement resource offset) 필드를 포함하고,
    상기 ARO 필드가 0인 경우 ARO의 값은 0이고, 상기 ARO 필드가 1인 경우 상기 ARO의 값은 -1이고, 상기 ARO 필드가 2인 경우 상기 ARO의 값은 -2이고, 상기 ARO 필드가 3인 경우 상기 ARO의 값은 2인 것을 특징으로 하는 단말.
  23. 제19항에 있어서, 상기 SCell 상의 데이터를 스케줄링하는 상기 하향링크 제어 정보는 DAI(downlink assignment index) 필드를 포함하지 않는 것을 특징으로 하는 단말.
  24. 제19항에 있어서, 상기 제1 TTI와 상기 제1 TTI의 간격은 4 TTI인 것을 특징으로 하는 단말.
KR1020207036606A 2013-03-28 2014-03-28 Fdd 셀과 tdd 셀의 집성 KR102235358B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201361806277P 2013-03-28 2013-03-28
US61/806,277 2013-03-28
US201361874858P 2013-09-06 2013-09-06
US61/874,858 2013-09-06
PCT/KR2014/002672 WO2014157993A1 (en) 2013-03-28 2014-03-28 Aggregation of fdd and tdd cells

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020157031145A Division KR102195695B1 (ko) 2013-03-28 2014-03-28 Fdd 셀과 tdd 셀의 집성

Publications (2)

Publication Number Publication Date
KR20200144588A true KR20200144588A (ko) 2020-12-29
KR102235358B1 KR102235358B1 (ko) 2021-04-02

Family

ID=51624846

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020207036606A KR102235358B1 (ko) 2013-03-28 2014-03-28 Fdd 셀과 tdd 셀의 집성
KR1020157031145A KR102195695B1 (ko) 2013-03-28 2014-03-28 Fdd 셀과 tdd 셀의 집성

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020157031145A KR102195695B1 (ko) 2013-03-28 2014-03-28 Fdd 셀과 tdd 셀의 집성

Country Status (8)

Country Link
EP (2) EP3879726B1 (ko)
JP (2) JP6416201B2 (ko)
KR (2) KR102235358B1 (ko)
CN (2) CN105379156B (ko)
AU (2) AU2014244660B2 (ko)
CA (1) CA2908386C (ko)
ES (2) ES2951276T3 (ko)
WO (1) WO2014157993A1 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101855219B1 (ko) 2013-09-30 2018-05-08 후아웨이 테크놀러지 컴퍼니 리미티드 제어 정보 송신 방법, 사용자 장비 및 기지국
KR101723268B1 (ko) * 2013-10-25 2017-04-06 주식회사 케이티 하향링크 제어정보 송수신 방법 및 장치
WO2015068602A1 (ja) 2013-11-08 2015-05-14 シャープ株式会社 端末装置、基地局装置、通信方法、および集積回路
US9888465B2 (en) * 2015-04-06 2018-02-06 Samsung Electronics Co., Ltd. Codeword determination for acknowledgement information
WO2017026979A1 (en) * 2015-08-11 2017-02-16 Intel IP Corporation Harq feedback configuration techniques for broadband wireless communication networks
EP3873147A1 (en) * 2015-08-21 2021-09-01 NTT DoCoMo, Inc. User equipment, wireless base station, and wireless communication method
US10841946B2 (en) * 2015-08-31 2020-11-17 Ntt Docomo, Inc. User terminal, radio base station, and radio communication method
EP3429245B1 (en) * 2016-03-10 2020-11-11 Sharp Kabushiki Kaisha Terminal apparatus and base station apparatus
WO2018000441A1 (zh) * 2016-07-01 2018-01-04 广东欧珀移动通信有限公司 传输数据的方法和装置
CN107580369B (zh) * 2017-07-28 2019-09-17 西北大学 大规模3d mimo反向tdd异构网络无线回程资源分配方法
CN111742590B (zh) * 2017-12-27 2024-05-17 株式会社Ntt都科摩 基站以及无线通信方法
US11419136B2 (en) * 2018-01-12 2022-08-16 Beijing Xiaomi Mobile Software Co., Ltd. Information feedback method and apparatus
US10855403B2 (en) * 2018-02-13 2020-12-01 Mediatek Singapore Pte. Ltd. Method and apparatus for reducing uplink overhead in mobile communications
CN110474707B (zh) * 2018-05-11 2022-05-20 中兴通讯股份有限公司 一种传输方法、装置和系统
CN115225222B (zh) * 2021-04-19 2024-06-21 维沃移动通信有限公司 传输处理方法、装置、终端及网络侧设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120005545A (ko) * 2009-05-04 2012-01-16 콸콤 인코포레이티드 멀티-캐리어 시스템들에서 피드백 정보의 송신, 및 다운링크 승인의 다운링크 cce로부터 업링크 ack/nack 자원들의 결정
WO2012109195A2 (en) * 2011-02-07 2012-08-16 Interdigital Patent Holdings, Inc. Method and apparatus for operating supplementary cells in licensed exempt spectrum
WO2012108720A2 (ko) * 2011-02-10 2012-08-16 엘지전자 주식회사 무선통신 시스템에서 수신확인 전송 방법 및 장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011122902A2 (ko) * 2010-04-01 2011-10-06 엘지전자 주식회사 제어 정보를 전송하는 방법 및 이를 위한 장치
CN103109484B (zh) * 2010-09-17 2016-10-26 Lg电子株式会社 用于在无线通信系统中发送多个接收应答信息的方法和设备
CN103222223B (zh) * 2010-11-18 2018-01-30 Lg电子株式会社 发射控制信息的方法及其装置
KR101875611B1 (ko) * 2010-11-22 2018-07-06 엘지전자 주식회사 무선 통신 시스템에서 하향링크 전송에 대한 확인응답의 전송 방법 및 장치
WO2012108718A2 (ko) * 2011-02-10 2012-08-16 엘지전자 주식회사 반송파 집성 시스템에서 스케줄링 방법 및 장치
EP2688237B1 (en) * 2011-03-14 2020-04-29 LG Electronics Inc. Method and device for transmitting ack/nack in wireless communication system
WO2012128490A2 (ko) * 2011-03-23 2012-09-27 엘지전자 주식회사 무선 통신 시스템에서 동적 서브프레임 설정 시 재전송 방법 및 이를 위한 장치
CN103201968B (zh) * 2011-03-25 2016-05-04 Lg电子株式会社 在无线通信系统中的通信方法和设备
US9042277B2 (en) * 2011-04-11 2015-05-26 Qualcomm Incorporated Transmission of control information for FDD-TDD carrier aggregation
WO2012139291A1 (en) * 2011-04-14 2012-10-18 Renesas Mobile Corporation Method and apparatus for defining harq functionality for cells having different time division duplex subframe configurations
US9271281B2 (en) * 2011-05-06 2016-02-23 Innovation Sonic Corporation Method and apparatus to improve inter-band carrier aggregation (CA) in TDD (time division duplex) mode
WO2012161510A2 (ko) * 2011-05-23 2012-11-29 엘지전자 주식회사 무선통신 시스템에서의 제어정보의 전송 방법 및 장치
US9160513B2 (en) * 2011-07-28 2015-10-13 Qualcomm Incorporated Method and apparatus for signaling control data of aggregated carriers

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120005545A (ko) * 2009-05-04 2012-01-16 콸콤 인코포레이티드 멀티-캐리어 시스템들에서 피드백 정보의 송신, 및 다운링크 승인의 다운링크 cce로부터 업링크 ack/nack 자원들의 결정
WO2012109195A2 (en) * 2011-02-07 2012-08-16 Interdigital Patent Holdings, Inc. Method and apparatus for operating supplementary cells in licensed exempt spectrum
WO2012108720A2 (ko) * 2011-02-10 2012-08-16 엘지전자 주식회사 무선통신 시스템에서 수신확인 전송 방법 및 장치

Also Published As

Publication number Publication date
AU2014244660B2 (en) 2017-10-12
JP2016514916A (ja) 2016-05-23
JP2018207541A (ja) 2018-12-27
EP3879726B1 (en) 2023-06-28
JP6416201B2 (ja) 2018-10-31
KR102235358B1 (ko) 2021-04-02
CA2908386A1 (en) 2014-10-02
KR20150136132A (ko) 2015-12-04
AU2018200307A1 (en) 2018-02-01
CN109728885B (zh) 2022-01-21
CA2908386C (en) 2023-06-13
AU2014244660A1 (en) 2015-10-22
CN105379156A (zh) 2016-03-02
AU2014244660A2 (en) 2016-09-22
ES2951276T3 (es) 2023-10-19
ES2872406T3 (es) 2021-11-02
AU2018200307B2 (en) 2019-02-14
EP3879726A1 (en) 2021-09-15
CN105379156B (zh) 2018-11-02
EP2979381A4 (en) 2016-11-30
EP2979381A1 (en) 2016-02-03
CN109728885A (zh) 2019-05-07
EP2979381B1 (en) 2021-05-05
KR102195695B1 (ko) 2020-12-28
WO2014157993A1 (en) 2014-10-02
JP6585260B2 (ja) 2019-10-02

Similar Documents

Publication Publication Date Title
US10181938B2 (en) Aggregation of FDD and TDD cells
JP6585260B2 (ja) Fddセルとtddセルの集成
AU2017279751B2 (en) Transmission of acknowledgement information in adaptively configured TDD communication systems
US11240789B2 (en) Codeword determination for acknowledgement information
KR102290418B1 (ko) 적응적으로 구성된 tdd 통신 시스템들을 위한 사운딩 참조 신호들의 전송
JP6571012B2 (ja) 適応的に構成されたtdd通信システムのためのチャンネル状態情報

Legal Events

Date Code Title Description
A107 Divisional application of patent
E701 Decision to grant or registration of patent right
GRNT Written decision to grant