KR20200086304A - 제어 정보를 전송하기 위한 방법, 네트워크 디바이스 및 단말기 디바이스 - Google Patents

제어 정보를 전송하기 위한 방법, 네트워크 디바이스 및 단말기 디바이스 Download PDF

Info

Publication number
KR20200086304A
KR20200086304A KR1020207015886A KR20207015886A KR20200086304A KR 20200086304 A KR20200086304 A KR 20200086304A KR 1020207015886 A KR1020207015886 A KR 1020207015886A KR 20207015886 A KR20207015886 A KR 20207015886A KR 20200086304 A KR20200086304 A KR 20200086304A
Authority
KR
South Korea
Prior art keywords
cyclic shift
uplink control
control channel
channel sequence
configuration
Prior art date
Application number
KR1020207015886A
Other languages
English (en)
Other versions
KR102468963B1 (ko
Inventor
야난 린
지아 션
Original Assignee
광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드 filed Critical 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드
Publication of KR20200086304A publication Critical patent/KR20200086304A/ko
Application granted granted Critical
Publication of KR102468963B1 publication Critical patent/KR102468963B1/ko

Links

Images

Classifications

    • H04W72/1284
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/21Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0074Code shifting or hopping
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/2605Symbol extensions, e.g. Zero Tail, Unique Word [UW]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation

Abstract

본 발명의 실시예는 제어 정보를 전송하기 위한 방법, 네트워크 디바이스 및 단말기 디바이스에 관한 것이다. 해당 방법은 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하는 단계와, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계와, 해당 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 해당 단말기 디바이스에 의해 송신된 UCI를 확정하는 단계를 포함하고, 해당 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함한다. 본 발명의 실시예에 따른 제어 정보를 전송하기 위한 방법에 있어서, 네트워크 디바이스 및 단말기 디바이스는 PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시키고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.

Description

제어 정보를 전송하기 위한 방법, 네트워크 디바이스 및 단말기 디바이스
본 발명은 통신 분야에 관한 것으로, 특히 제어 정보를 전송하기 위한 방법, 네트워크 디바이스 및 단말기 디바이스에 관한 것이다.
종래의 엔알(new radio, NR) 시스템은 2 가지 시간 길이의 물리 상향 제어 채널(Physical uplink control channel, PUCCH)을 지원할 수 있으며, 각각 짧은 PUCCH(short-PUCCH)와 긴 PUCCH(long-PUCCH)이다. 짧은 PUCCH는 일반적으로 1 또는 2 개의 시간 영역 심볼을 포함하고, 긴 PUCCH는 4 내지 14 개의 시간 영역 심볼을 포함한다. 두 가지 유형의 PUCCH는 2 비트 이하 및 2 비트보다 큰 상향 제어 정보(uplink control information, UCI)를 운반할 수 있다.
여기서, 2 비트 이하의 UCI에 대해, 일반적으로 시퀀스 지시의 방법이 채택될 수 있다. 예를 들어, 1 비트(bit)를 점용하는 확인/비확인(ACK/NACK) 정보에 대해, 동일한 시퀀스의 2 개의 사이클릭 쉬프트를 채택하여 나타낼 수 있지만, 해당 사이클릭 쉬프트 값을 어떻게 확정하는지는 여전히 해결해야 할 과제이다.
본 발명은 사이클릭 쉬프트 값을 유연하게 구성할 수 있는 제어 정보를 전송하기 위한 방법, 네트워크 디바이스 및 단말기 디바이스를 제공한다.
제 1 양태로서, 제어 정보를 전송하기 위한 방법을 제공하고, 해당 방법은, 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하는 단계와, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계와, 해당 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 해당 단말기 디바이스에 의해 송신된 UCI를 확정하는 단계를 포함하고, 해당 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함한다.
따라서, 본 발명의 실시예의 제어 정보를 전송하기 위한 방법에 있어서, 네트워크 디바이스는 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 단말기 디바이스에 의해 송신된 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시키고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
제 1 양태와 결합하여 제 1 양태의 실현 가능한 방식에 있어서, 해당 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하는 단계 후에, 해당 방법은 해당 단말기 디바이스에 해당 상향 제어 채널 시퀀스의 구성 중 적어도 하나를 송신하는 단계를 더 포함한다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계를 포함한다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 다음의 공식에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00001
을 확정하는 단계를 포함하고,
Figure pct00002
여기서, α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 해당 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N이다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함한다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 다음의 공식에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00003
을 확정하는 단계를 포함하고,
Figure pct00004
여기서, α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, h는 해당 호핑 파라미터에 의거하여 확정한 호핑 수를 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N이다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 해당 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하는 단계는, 해당 단말기 디바이스로부터 피드백된 데이터 블록의 수량에 의거하여, 해당 사이클릭 쉬프트 값의 수량 및 상기 사이클릭 쉬프트 차이값 중 적어도 하나를 확정하는 단계를 포함한다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스이다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 해당 적어도 2 개의 사이클릭 쉬프트 값에 의거하여, 해당 단말기 디바이스에 의해 송신된 UCI를 확정하는 단계는, 단말기 디바이스에 의해 송신된 타겟 상향 제어 채널 시퀀스를 수신하는 단계와, 해당 적어도 2 개의 사이클릭 쉬프트 값에서 해당 타겟 상향 제어 채널 시퀀스에 대응하는 타겟 사이클릭 쉬프트 값을 확정하는 단계와, 상기 타겟 사이클릭 쉬프트 값에 의거하여 대응하는 UCI를 확정하는 단계를 포함한다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 해당 적어도 2 개의 사이클릭 쉬프트 값은 해당 UCI의 적어도 2 개의 상태에 일대일로 대응한다.
선택적으로, 해당 UCI의 적어도 2 개의 상태는 피드백할 필요가 있는 적어도 하나의 데이터 블록의 ACK/NACK를 포함한다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 해당 타겟 사이클릭 쉬프트 값에 의거하여, 대응하는 UCI를 확정하는 단계는, 해당 타겟 사이클릭 쉬프트 값에 의거하여, 대응하는 UCI의 타겟 상태를 확정하는 단계를 포함한다.
제 1 양태와 상기 실현 가능한 방식과 결합하여 제 1 양태의 다른 실현 가능한 방식에 있어서, 상기 UCI의 해당 적어도 2 개의 상태는 제 1 상태를 포함하고, 해당 초기 사이클릭 쉬프트 값은 해당 제 1 상태에 대응한다.
따라서, 본 발명의 실시예의 제어 정보를 전송하기 위한 방법에 있어서, 네트워크 디바이스는 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 하나에 의거하여, 모듈로 연산에 의해 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 수신된 단말기 디바이스에 의해 송신된 상향 제어 채널 시퀀스를 나타내는 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
제 2 양태로서, 제어 정보를 전송하기 위한 방법을 제공하고, 해당 방법은 상향 제어 채널 시퀀스의 구성을 확정하는 단계와, S220단계에서, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 것과, 단계 S230에서, 해당 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 네트워크 디바이스에 UCI를 송신하는 것을 포함하고, 해당 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함한다.
따라서, 본 발명의 실시예의 제어 정보를 전송하기 위한 방법에 있어서, 단말기 디바이스는 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 송신할 필요가 있는 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
제 2 양태와 결합하여 제 2 양태의 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스의 구성을 확정하는 단계는, 해당 네트워크 디바이스에 의해 송신된 해당 상향 제어 채널 시퀀스의 구성을 수신하는 단계를 포함한다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계를 포함한다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 다음의 공식에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00005
을 확정하는 단계를 포함하고,
Figure pct00006
여기서, α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N이다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함한다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 다음의 공식에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00007
을 확정하는 단계를 포함하고,
Figure pct00008
여기서, α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, h는 해당 호핑 파라미터에 의거하여 확정한 호핑 수를 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N이다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 방법은 피드백된 데이터 블록의 수량에 의거하여, 상기 사이클릭 쉬프트 차이값 및 상기 사이클릭 쉬프트 값의 수량 중 적어도 하나를 확정하는 단계를 더 포함한다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스이다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 적어도 2 개의 사이클릭 쉬프트 값에 의거하여 네트워크 디바이스에 UCI를 송신하는 단계는, 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI에 대응하는 타겟 사이클릭 쉬프트 값을 확정하는 단계와, 해당 타겟 사이클릭 쉬프트 값에 의거하여 대응하는 타겟 상향 제어 채널 시퀀스를 확정하는 단계와, 해당 네트워크 디바이스에 해당 타겟 상향 제어 채널 시퀀스를 송신하는 단계를 포함하고, 해당 타겟 상향 제어 채널 시퀀스는 해당 UCI를 나타낸다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 적어도 2 개의 사이클릭 쉬프트 값은 해당 UCI의 적어도 2 개의 상태에 일대일로 대응한다.
선택적으로, 해당 UCI의 적어도 2 개의 상태는 피드백될 필요가 있는 적어도 하나의 데이터 블록의 ACK/NACK를 포함한다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI에 대응하는 타겟 사이클릭 쉬프트 값을 확정하는 단계는, 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI의 타겟 상태에 대응하는 타겟 사이클릭 쉬프트 값을 확정하는 단계를 포함하고, 상기 타겟 상향 제어 채널 시퀀스는 해당 타겟 상태를 나타낸다.
제 2 양태 및 상기 실현 가능한 방식과 결합하여 제 2 양태의 다른 실현 가능한 방식에 있어서, 해당 UCI의 해당 적어도 2 개의 상태는 제 1 상태를 포함하고, 해당 초기 사이클릭 쉬프트 값은 해당 제 1 상태에 대응한다.
따라서, 본 발명의 실시예의 제어 정보를 전송하기 위한 방법에 있어서, 단말기 디바이스는 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 하나에 의거하여, 모듈로 연산에 의해 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 송신할 필요가 있는 UCI에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값을 이용하여 상향 제어 채널 시퀀스를 송신하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
제 3 양태로서, 상기 제 1 양태 또는 제 1 양태의 임의의 가능한 구현 방식의 방법을 수행하기 위한 네트워크 디바이스를 제공한다. 구체적으로, 해당 네트워크 디바이스는 상기 제 1 양태 또는 제 1 양태의 임의의 가능한 구현 방식에서의 방법을 수행하기 위한 유닛을 포함한다.
제 4 양태로서, 상기 제 2 양태 또는 제 2 양태의 임의의 가능한 구현 방식의 방법을 수행하기 위한 단말기 디바이스를 제공한다. 구체적으로, 단말기 디바이스는 상기 제 2 양태 또는 제 2 양태의 임의의 가능한 구현 방식에서의 방법을 수행하기 위한 유닛을 포함한다.
제 5 양태로서, 기억 유닛과 해당 기억 유닛에 기억된 명령어를 수행하는 프로세서를 포함하는 네트워크 디바이스를 제공하고, 해당 프로세서가 해당 메모리에 기억된 명령어를 수행하면, 해당 프로세서에 제 1 양태 또는 제 1 양태의 임의의 가능한 구현 방식의 방법을 수행시킨다.
제 6 양태로서, 기억 유닛과 해당 기억 유닛에 기억된 명령어를 수행하는 프로세서를 포함하는 단말기 디바이스를 제공하고, 해당 프로세서가 해당 메모리에 기억된 명령어를 수행하면, 해당 프로세서에 제 2 양태 또는 제 2 양태의 임의의 가능한 구현 방식의 방법을 수행시킨다.
제 7 양태로서, 제 1 양태 또는 제 1 양태의 임의의 가능한 구현 방식의 방법을 수행하기 위한 명령어를 포함하는 컴퓨터 프로그램을 기억하는 컴퓨터 판독 가능한 매체를 제공한다.
제 8 양태로서, 제 2 양태 또는 제 2 양태의 임의의 가능한 구현 방식의 방법을 수행하기 위한 명령어를 포함하는 컴퓨터 프로그램을 기억하는 컴퓨터 판독 가능한 매체를 제공한다.
제 9 양태로서, 명령어를 포함하는 컴퓨터 프로그램 제품을 제공하고, 컴퓨터가 상기 컴퓨터 프로그램 제품의 명령어를 수행하면, 상기 컴퓨터는 상기 제 1 양태 또는 제 1 양태의 임의의 가능한 구현 방식에서의 제어 정보를 전송하는 방법을 수행한다. 구체적으로, 해당 컴퓨터 프로그램 제품은 상기 제 3 형태의 네트워크 디바이스에서 작동할 수 있다.
제 10 양태로서, 명령어를 포함하는 컴퓨터 프로그램 제품을 제공하고, 컴퓨터가 상기 컴퓨터 프로그램 제품의 명령어를 수행하면, 상기 컴퓨터는 상기 제 2 양태 또는 제 2 양태의 임의의 가능한 구현 방식에서의 제어 정보를 전송하는 방법을 수행한다. 구체적으로, 해당 컴퓨터 프로그램 제품은 상기 제 4 양태의 단말기 디바이스에서 작동할 수 있다.
도 1은 본 발명의 실시예에서 제어 정보를 전송하기 위한 방법의 흐름도이다.
도 2는 본 발명의 실시예에서 상이한 단말기 디바이스를 위해 구성하는 사이클릭 쉬프트 값의 분포도이다.
도 3은 본 발명의 실시예에서 제어 정보를 전송하기 위한 방법의 다른 흐름도이다.
도 4는 본 발명의 실시예에서 네트워크 디바이스의 블록도이다.
도 5는 본 발명의 실시예에서 단말기 디바이스의 블록도이다.
도 6은 본 발명의 실시예에서 네트워크 디바이스의 다른 블록도이다.
도 7은 본 발명의 실시예에서 단말기 디바이스의 다른 블록도이다.
이하, 본 발명의 실시예의 기술적 해결책에 대해 도면을 참조하여 설명한다.
본 발명의 실시예의 기술적 해결책은 예를 들어, 글로벌 이동 통신(global system of mobile Communication, GSMC) 시스템, 코드 분할 다중 접속(code division multiple access, CDMA) 시스템, 광대역 코드 분할 다중 접속(wideband code division multiple access, WCDMA) 시스템, 범용 패킷 무선 서비스(general packet radio service, GPRS), 롱 텀 에볼루션(long term evolution, LTE) 시스템, LTE 주파수 분할 듀플렉스(frequency division duplex, FDD) 시스템, LTE 시분할 듀플렉스(Time Division Dupl x, TDD), 범용 이동 통신 시스템(universal mobile telecommunication system, UMTS), 와이맥스(worldwide interoperability for microwave access, WiMAX) 통신 시스템, 미래의 제 5 세대(5th generation, 5G) 시스템 또는 엔알(new radio, NR) 등의 다양한 통신 시스템에 응용될 수 있다.
본 발명의 실시예에서 단말기 디바이스는 이용자 디바이스, 액세스 단말기, 이용자 유닛, 이용자 스테이션, 이동 스테이션, 이동국, 원격 스테이션, 원격 단말기, 모바일 단말기, 단말기, 무선 통신 디바이스, 이용자 에이전트 또는 이용자 장치를 가리킬 수 있다. 단말기 디바이스는 셀룰러 전화, 무선 전화, 세션 개시 프로토콜(session initiation protocol, SIP) 전화, 무선 로컬 루프(wireless local loop, WLL) 스테이션, 개인용 정보 단말기(personal digital assistant, PDA), 무선 통신 기능을 갖는 휴대용 디바이스, 컴퓨팅 디바이스 또는 무선 모뎀에 연결된 다른 처리 디바이스, 자동차용 디바이스, 웨어러블 디바이스, 미래 5G 네트워크에서의 단말기 디바이스 또는 미래 진화형 공중 육상 이동 통신 네트워크(public land mobile network, PLMN)에서의 단말기 디바이스 등일 수 있고, 본 발명의 실시예는 이에 한정되지 않는다.
본 발명의 실시예에서 네트워크 디바이스는 단말기 디바이스와 통신하기 위한 디바이스일 수 있으며, 해당 네트워크 디바이스는 GSMC 시스템 또는 CDMA에서의 기지국(base transceiver station, BTS)일 수 있고, WCDMA 시스템에서의 기지국(NodeB, NB)일 수도 있고, LTE 시스템에서의 진화형 기지국(evolutional NodeB, eNB 또는 eNodeB)일 수도 있고, 클라우드 무선 액세스 네트워크(cloud radio access network, CRAN) 시나리오에서의 무선 컨트롤러일 수 있고, 또는 해당 네트워크 디바이스는 중계국, 액세스 포인트, 자동차용 디바이스, 웨어러블 디바이스, 미래 5G 네트워크에서의 네트워크 디바이스 또는 미래 진화형 공중 PLMN에서의 네트워크 디바이스 등일 수 있고, 본 발명의 실시예는 이에 한정되지 않는다.
도 1은 본 발명의 실시예에서 제어 정보를 전송하기 위한 방법(100)의 흐름도를 나타내고, 해당 방법(100)은 네트워크 디바이스에 의해 수행될 수 있다. 도 1에 나타낸 바와 같이, 해당 방법(100)은 다음의 단계를 포함하고, 단계 S110에서, 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함하고, 단계 S120에서, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 단계 S130에서, 해당 적어도 2 개의 사이클릭 쉬프트 값에 의거하여, 해당 단말기 디바이스에 의해 송신된 UCI를 확정한다.
본 발명의 실시예에서 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스일 수 있고, 해당 상향 제어 채널 시퀀스에 대응하는 UCI는 ACK/NACK 정보, 예를 들어 하이브리드 자동 재전송 요청(hybrid automatic repeat request, HARQ) ACK/NACK 정보를 포함하고, 해당 상향 제어 채널 시퀀스에 대응하는 UCI는 상향 링크 스케줄링 요청(scheduling request, SR)을 포함할 수 있고, 해당 상향 제어 채널 시퀀스에 대응하는 UCI는 채널 상태 정보(channel state information , CSI)를 포함할 수도 있지만, 본 발명 실시예는 이에 한정되지 않는다.
본 발명의 실시예에서, 네트워크 디바이스 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정할 수 있다. 여기서, 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값을 포함하고, 해당 초기 사이클릭 쉬프트 값은 확정된 적어도 2 개의 사이클릭 쉬프트 값 중 어느 하나의 사이클릭 쉬프트 값일 수 있고, 해당 상향 제어 채널 시퀀스의 구성은 사이클릭 쉬프트 차이값을 더 포함하고, 해당 사이클릭 쉬프트 차이값은 적어도 2 개의 사이클릭 쉬프트 값이 값의 크기에 따라 배열될 때, 해당 적어도 2 개의 사이클릭 쉬프트 값 중 임의의 2 개의 인접한 사이클릭 쉬프트 값의 차이일 수 있고, 해당 상향 제어 채널 시퀀스의 구성은 사이클릭 쉬프트 값의 수량을 더 포함하고, 상기 사이클릭 쉬프트 값의 수량은 적어도 2 개의 사이클릭 쉬프트 값의 수량이고, 또는 해당 사이클릭 쉬프트 값의 수량은 해당 적어도 2 개의 사이클릭 쉬프트 값의 수량보다 클 수도 있지만, 본 발명의 실시예는 이에 한정되지 않는다.
선택적으로, 해당 상향 제어 채널 시퀀스의 구성의 초기 사이클릭 쉬프트 값은 네트워크 디바이스에 의해 단말기 디바이스에 구성될 수 있다. 구체적으로, 네트워크 디바이스는 미리 설정된 테이블을 찾거나 다른 방식에 의해, 상이한 단말기 디바이스를 위해 동일한 초기 사이클릭 쉬프트 값 또는 상이한 초기 순환 쉬프트 값을 구성할 수 있고, 해당 초기 사이클릭 쉬프트 값은 해당 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량 중 임의의 값일 수 있다. 예를 들어, 임의의 단말기 디바이스에 대해, 해당 단말기 디바이스의 상향 제어 채널 시퀀스의 사이클릭 쉬프트 수량이 0 내지 11의 범위이면, 해당 0 내지 11의 12 개 중 임의의 하나의 값을 초기 사이클릭 쉬프트 값으로 할 수 있다.
선택적으로, 해당 상향 제어 채널 시퀀스의 구성의 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나는, 단말기 디바이스가 피드백할 필요가 있는 데이터 블록의 수량에 의거하여 확정할 수 있다. 예를 들어, 단말기 디바이스에 의해 송신된 UCI를 피드백할 필요가 있는 적어도 하나의 데이터 블록의 ACK/NACK 정보라고 가정하면, 구체적으로, 단말기 디바이스가 하나의 데이터 블록의 ACK/NACK 정보를 피드백할 필요가 있는 경우, 1 bit에 의해 피드백할 수 있으며, 해당 bit는 2 개의 사이클릭 쉬프트 값에 대응할 수 있고, 해당 2 개의 사이클릭 쉬프트 값은 ACK 정보 및 NACK 정보에 각각 대응하고, 단말기 디바이스가 2 개의 데이터 블록의 ACK/NACK 정보를 피드백할 필요가 있는 경우, 2 bit에 의해 피드백할 수 있고, 2 bit는 4 개의 사이클릭 쉬프트 값에 대응할 수 있고, 해당 4 개의 사이클릭 쉬프트 값은 각 데이터 블록의 ACK/NACK 정보의 4 개의 조합에 각각 대응하고, 마찬가지로 다른 수의 데이터 블록의 ACK/NACK 정보를 유추할 수 있다. 또한, 예를 들어, 네트워크 디바이스는 사이클릭 쉬프트 값의 수량에 의거하여 사이클릭 쉬프트 차이값을 확정할 수 있고, 예를 들어, 2 개의 사이클릭 쉬프트 값이 있는 경우, 사이클릭 쉬프트 차이값을 6으로 설정하고, 4 개의 사이클릭 쉬프트 값이 있는 경우, 사이클릭 쉬프트 차이값을 3으로 설정하지만, 본 발명 실시예는 이에 한정되지 않는다.
선택적으로, 네트워크 디바이스는 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정한 후, 또한 단말기 디바이스에 해당 상향 제어 채널 시퀀스의 구성 중 적어도 하나를 송신하고, 이를 통해 단말기 디바이스는 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 여기서, 해당 적어도 2 개의 사이클릭 쉬프트 값과 UCI의 적어도 2 개의 상태는 일대일로 대응하고, 단말기 디바이스는 해당 적어도 2 개의 사이클릭 쉬프트 값에 의거하여, 송신될 UCI의 타겟 상태에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값에 대응하는 타겟 상향 제어 채널 시퀀스를 확정하고, 네트워크 디바이스에 해당 타겟 상향 제어 채널 시퀀스를 송신한다.
이에 대응하여, 네트워크 디바이스는 단말기 디바이스에 의해 송신된 해당 타겟 상향 제어 채널 시퀀스를 수신하고, 해당 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 의거하여 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 네트워크 디바이스는 수신된 타겟 상향 제어 채널 시퀀스를 검출하고, 해당 타겟 상향 제어 채널 시퀀스는 단말기 디바이스가 상기 적어도 2 개의 사이클릭 쉬프트 값에서 타겟 사이클릭 쉬프트 값을 이용하는 시퀀스이기 때문에, 네트워크 디바이스는 해당 단말기 디바이스에 의해 송신된 타겟 상향 제어 채널 시퀀스에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값에 대응하는 UCI의 타겟 상태를 확정할 수 있다.
또한, 네트워크 디바이스는 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 네트워크 디바이스가 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계를 포함한다. 구체적으로, 모듈로 연산은 다음의 몇 가지 방식에 의해 구현될 수 있지만, 본 발명의 실시예는 이에 한정되지 않는다.
선택적으로, 일 실시예로서, 네트워크 디바이스는 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 해당 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량의 범위 내에서, 상향 제어 채널 시퀀스의 구성에서의 초기 사이클릭 쉬프트 값과 사이클릭 쉬프트 차이값의 대소 관계에 의거하여, 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계를 포함한다. 구체적으로 초기 사이클릭 쉬프트 값이 사이클릭 쉬프트 차이값보다 작은 경우, 해당 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량의 범위내에서, 초기 사이클릭 쉬프트 값과 정수배의 사이클릭 쉬프트 차이값의 합을 순차적으로 계산하고, 해당 적어도 2 개의 사이클릭 쉬프트 차이값을 취득한다. 예를 들어, 초기 사이클릭 쉬프트 값을 1로, 사이클릭 쉬프트 차이값을 3으로, 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 데이터 범위를 0 내지 11로 가정하면, 1<3이므로, 1-11 사이에서 1과 3의 정배수의 합, 즉 1, 1+3*1=4, 1+3*2=7, 1+3*3=10을 순차적으로 산출하여, 4 개의 사이클릭 쉬프트 값을 취득한다.
또한, 초기 사이클릭 쉬프트 값이 사이클릭 쉬프트 차이값 이상인 경우, 해당 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량의 범위 내에서, 초기 사이클릭 쉬프트 값과 정수배의 사이클릭 쉬프트 차이값의 합, 및 초기 사이클릭 쉬프트 값과 정수배의 사이클릭 쉬프트 차이값의 차이를 순차적으로 산출하고, 함께 적어도 2 개의 사이클릭 쉬프트 차이값을 취득한다. 예를 들어, 초기 사이클릭 쉬프트 값을 8로, 사이클릭 쉬프트 차이값을 3으로, 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 데이터 범위를 0 내지 11로 가정하면, 8>3이므로 1 내지 11 사이에서 8과 3의 배수의 합, 즉, 8, 8+3*1=11은 그중 2 개의 사이클릭 쉬프트 값이고, 8과 3의 정수배의 차이, 즉 8, 8-3*1=5, 8-3*=2인 그중 3 개의 사이클릭 쉬프트 값을 순차적으로 산출하므로, 취득하는 4 개의 사이클릭 쉬프트 값은 각각 2, 5, 8, 11이다.
선택적으로, 일 실시예로서, 네트워크 디바이스는 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 네트워크 디바이스가 다음 공식(1)에 의거하여 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00009
을 확정하는 단계를 더 포함하고,
Figure pct00010
(1)
여기서, i는 사이클릭 쉬프트 값의 번호이고, i는 0과 사이클릭 쉬프트 값의 수량 사이의 값을 순차적으로 취할 수 있고, 예를 들어, 사이클릭 쉬프트 값이 총 4 개이면, i는 0, 1, 2 및 3을 순차적으로 취할 수 있고, α는 초기 사이클릭 쉬프트 값을 나타내며, α는 해당 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량의 범위 내의 값 중 하나일 수 있고, δ는 사이클릭 쉬프트 차이값을 나타내고, N은 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량, 즉, 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 범위 내의 값의 수량을 나타낸다. N은 프로토콜에 의해 약정되거난 또는 시그널링에 의해 구성될 수 있다. 시그널링에 의한 구성은 명시적이거나 또는 암시적인 것일 수 있다.
예를 들어, 네트워크 디바이스가 단말기 디바이스에 PUCCH 리소스 1을 구성하는 경우, 해당 단말기 디바이스의 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량의 범위는 0 내지 11의 총 12 개의 값이고, 즉, N=12이고, 사이클릭 쉬프트 초기 값 α=0이라고 가정한다. 단말기 디바이스가 1 bit의 ACK/NACK 정보를 피드백할 필요가 있는 경우, 2 개의 사이클릭 쉬프트 값에 대응하고, 즉 i는 0과 1을 순차적으로 취할 수 있으며, 대응하는 사이클릭 쉬프트 차이값을 δ=6으로 설정할 수 있는 경우, Φ(0)=(0+0*6)mod12=0, Φ(1)=(0+1*6)mod12=6이고, 즉, 2 개의 사이클릭 쉬프트 값 0과 6을 취득할 수 있다. 단말기 디바이스가 2 bit의 ACK/NACK 정보를 피드백할 필요가 있는 경우, 4 개의 사이클릭 쉬프트 값에 대응하고, i는 0, 1, 2, 3을 순차적으로 취할 수 있으며, 대응하는 사이클릭 쉬프트 차이값을 δ=3으로 설정할 수 있는 경우, Φ(0)=(0+0*3)mod12=0, Φ(1)=(0+1*3)mod12=3, Φ(2)=(0+2*3)mod12=6, Φ(3)=(0+3*3)mod12=9이고, 즉 4 개의 사이클릭 쉬프트 값 0, 3, 6, 9를 취득할 수 있다.
또한 예를 들어, 네트워크 디바이스가 다른 단말기 디바이스를 위한 PUCCH 리소스 2를 구성하는 경우, 해당 단말기 디바이스의 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량의 범위는 0 내지 11의 총 12 개의 값이고, 즉, N=12이고, 사이클릭 쉬프트 초기 값 α=9로 가정한다. 단말기 디바이스가 1 bit의 ACK/NACK 정보를 피드백할 필요가 있는 경우, 2 개의 사이클릭 쉬프트 값에 대응하고, 즉, i는 0과 1을 순차적으로 취득할 수 있고, 대응하는 사이클릭 쉬프트 차이값을 δ=6으로 설정할 수 있는 경우, Φ(0)=(9+0*6)mod12=9, Φ(1)=(9+1*6)mod12=3이고, 즉, 2 개의 사이클릭 쉬프트 값 9와 3을 취득한다. 단말기 디바이스가 2 bit의 ACK/NACK 정보를 피드백할 필요가 있는 경우, 4 개의 사이클릭 쉬프트 값에 대응하고, 즉, i는 0, 1, 2, 3을 순차적으로 취할 수 있으며, 대응하는 사이클릭 쉬프트 차이값을 δ=3으로 설정할 수 있는 경우, Φ(0)=(9+0*3)mod12=9, Φ(1)=(9+1*3)mod12=0, Φ(2)=(9+2*3)mod12=3, Φ(3)=(9+3*3)mod12=6이고, 즉, 4 개의 사이클릭 쉬프트 값 9, 0, 3, 6를 취득할 수 있다.
선택적으로, 일 실시예로서, 해당 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함하고, 해당 호핑 파라미터에 의거하여 호핑 수를 확정할 수 있다. 이에 대응하여, 네트워크 디바이스는 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 네트워크 디바이스가 다음 공식(2)에 의거하여, 2 개의 사이트 클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00011
을 확정하는 단계를 더 포함하고,
Figure pct00012
(2)
여기서, i는 사이클릭 쉬프트 값의 번호이고, i는 0과 사이클릭 쉬프트 값의 수량 사이의 값을 순차적으로 취할 수 있고, 예를 들어, 사이클릭 쉬프트 값이 총 4 개이면, i는 0, 1, 2 및 3을 순차적으로 취할 수 있고, α는 초기 사이클릭 쉬프트 값을 나타내며, α는 해당 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량 범위 내의 임의의 값일 수 있고, δ는 사이클릭 쉬프트 차이값을 나타내고, N은 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량, 즉, 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 범위 내의 값의 수량을 나타내며, N은 프로토콜에 의해 약정되거나 또는 시그널링에 의해 구성될 수 있는 것이다. 시그널링에 의한 구성은 명시적이거나 또는 암시적인 것일 수 있으며, h는 호핑 수이고, h는 호핑 파라미터에 관한 함수일 수 있으며, 예를 들어, 해당 호핑 파라미터는 시간 영역 식별자 t이면, h=h(t)이고, 선택적으로, 시간 영역 식별자는 시간, 심볼 수, 서브 프레임 번호 또는 다른 시간 영역 식별자일 수 있지만, 본 발명의 실시예는 이에 한정되지 않는다.
예를 들어, 네트워크 디바이스가 단말기 디바이스에 PUCCH 리소스 3을 구성하고, 해당 단말기 디바이스의 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 범위는 0 내지 11의 총 12 개의 값이고, 즉 N=12이고, 사이클릭 쉬프트 초기 값 α=3이고, 호핑 값이 h(t)을 만족하고, 여기서, t는 시간 영역 식별자를 식별하는 호핑 파라미터라고 가정한다. 단말기 디바이스가 1 bit의 ACK/NACK 정보를 피드백할 필요가 있는 경우, 2 개의 사이클릭 쉬프트 값에 대응하고, 즉, i는 0과 1을 순차적으로 취할 수 있으며, 대응하는 사이클릭 쉬프트 차이값을 δ=6 로 설정할 수 있는 경우, 취득하는 2 개의 사이클릭 쉬프트 값은 각각 Φ(0)=(3+0*6+h(t))mod12=(3+h(t))mod12 및 Φ(1)=(3+1*6+h(t))mod12=(9+h(t))mod12이고, h(t)=2를 산출하면 2 개의 사이클릭 쉬프트 값 5와 11를 취득한다.
단말기 디바이스가 2 bit의 ACK/NACK 정보를 피드백할 필요가 있는 경우, 4 개의 사이클릭 쉬프트 값에 대응하고, 즉, i는 0, 1, 2, 3을 순차적으로 취할 수 있고, 대응하는 사이클릭 쉬프트 차이값을 δ=3으로 설정할 수 있으면, 취득하는 4 개의 사이클릭 쉬프트 값은 각각
Φ(0)=(3+0*3+h(t))mod12=(3+h(t))mod12,
Φ(1)=(3+1*3+h(t))mod12=(6+h(t))mod12,
Φ(2)=(3+2*3+h(t))mod12=(9+h(t))mod12,
Φ(3)=(3+3*3+h(t))mod12=h(t)mod12이고, h(t)=1이 산출되면 취득하는 4 개의 사이클릭 쉬프트 값은 4, 7, 10, 1이다.
선택적으로, 일 실시예로서, 네트워크 디바이스는 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 네트워크 디바이스는 상향 제어 채널 시퀀스의 구성의 초기 사이클릭 쉬프트 값에 의거하여, 테이블을 검색하여 적어도 2 개의 사이클릭 쉬프트 값을 취득하는 단계를 포함한다. 구체적으로, 상이한 상향 제어 채널 시퀀스의 구성, 예를 들어, 상이한 초기 사이클릭 쉬프트 값에 의거하여, 각종 상향 제어 채널 시퀀스의 구성에 대응하는 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 테이블을 생성하고, 네트워크 디바이스가 초기 사이클릭 쉬프트 값을 확정할 때, 해당 테이블을 검색하여 해당 초기 사이클릭 쉬프트 값에 대응하는 적어도 2 개의 사이클릭 쉬프트 값을 취득할 수 있다.
또한, 본 발명의 실시예에서 상향 제어 채널 시퀀스의 사이클릭 쉬프트 가능한 수량의 범위는 하나의 물리 리소스 블록(Physical resource block, PRB)에 대응할 수 있다. 구체적으로, 예를 들어, 해당 UCI가 포함하는 ACK/NACK 정보는 하나의 PRB에 대응할 수 있는 경우, 상향 제어 채널 시퀀스는 해당 PRB 내에서 사이클릭 쉬프트 가능한 수량의 범위 내에서, 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 예를 들어, UCI가 포함하는 SR이 다른 PRB에 대응할 수 있으면, 상향 제어 채널 시퀀스는 다른 PRB에서 사이클릭 쉬프트 가능한 수량의 범위 내에서, 적어도 2 개의 사이트 클릭 쉬프트 값을 확정한다. 또한, 해당 2 개의 PRB에 대응하는 상향 제어 채널 시퀀스이 조합 방식의 수량은 ACK/NACK 정보에 대응하는 PRB의 적어도 2 개의 사이클릭 쉬프트 값과 SR에 대응하는 PRB의 적어도 2 개의 사이클릭 쉬프트 값의 곱과 같다.
예를 들어, 2 bit의 ACK/NACK 정보에 대해 n 번째 PRB가 대응 가능하며, 해당 PRB가 대응하는 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 수량 범위 내에서 4 개의 사이클릭 쉬프트 값이 확정되고, 1 bit의 SR은 n+m 번째 PRB에 대응할 수 있고, 해당 PRB에 대응하는 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 범위 내에서 2 개의 사이클릭 쉬프트 값이 확정되는 경우, 해당 2 개의 PRB에 대응하는 시퀀스의 조합은 총 2*4=8 유형이다. 여기서, n은 PUCCH 리소스 구성 지시에 의해 확정된 것이고, m은 미리 정의된 규칙에 기초하여 얻을 수 있고, 예를 들어, PUCCH가 점유하는 총 PRB 수는 N이고, m=N+1이다.
본 발명의 실시예에서, 적어도 2 개의 사이클릭 쉬프트 값은 UCI의 적어도 2 개의 상태에 대응하고, 구체적으로, 적어도 2 개의 순환 쉬프트 값의 크기 순서에 의거하여, 각 사이클릭 쉬프트 값에 대응하는 UCI의 상태를 확정할 수 있거나, 또는 적어도 2 개의 사이클릭 쉬프트 값의 확정의 순서에 의거하여, 각 사이클릭 쉬프트 값에 대응하는 UCI의 상태를 확정할 수도 있다.
선택적으로, 적어도 2 개의 사이클릭 쉬프트 값에 의거한 크기의 순서에 대해, 각 사이클릭 쉬프트 값에 대응하는 UCI의 상태를 확정한다. 구체적으로, 확정된 적어도 2 개의 사이클릭 쉬프트 값을 값의 크기에 따라 배열하고, 순서적으로 각 UCI의 상태에 대응한다. 예를 들어, 공식(1) 또는 공식(2)를 이용하여 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 해당 적어도 2 개의 사이클릭 쉬프트 값은 각각 Φ(0), Φ(1), Φ(2)......이고, 또한 오름차순에 따라 Φ(1), Φ(0), Φ(3)......이면, 해당 적어도 2 개의 순환 쉬프트 값의 크기 순서에 따라 UCI의 적어도 2 개의 상태에 대응한다.
예를 들어, 1 bit의 ACK/NACK 정보에 대해, ACK와 NACK의 2 개의 상태가 2 개의 사이클릭 쉬프트 값에 대응하고, 공식(1) 또는 공식(2)를 이용하여 사이클릭 쉬프트 값을 확정하고, 최대 값이 ACK에 대응하고 최소 값이 NACK에 대응하면, 초기 사이클릭 쉬프트 값은 3이고, Φ(0)=3, Φ(1)=9가 확정된 경우, 또는 초기 사이트 클릭 쉬프트 값이 9이고, Φ(0)=9, Φ(1)=3이 확정된 경우, 모두 9가 ACK에 대응하고, 3이 NACK에 대응하는 것을 확정한다.
선택적으로, 적어도 2 개의 사이클릭 쉬프트 값에 의해 확정된 순서에 대해, 각 사이클릭 쉬프트 값에 대응하는 UCI의 상태가 확정된다. 구체적으로, 초기 사이클릭 쉬프트 값은 해당 적어도 2 개의 사이클릭 쉬프트 값 중 첫 번째로 확정된 사이클릭 쉬프트 값이고, 해당 UCI의 적어도 2 개의 상태에는 제 1 상태가 포함되고, 초기 사이클릭 쉬프트 값이 해당 제 1 상태에 대응된다. 예를 들어, 공식(1) 또는 공식(2)를 이용하여 적어도 2 개의 사이클릭 쉬프트 값을 확정하면, 해당 적어도 2 개의 사이클릭 쉬프트 값의 확정 순서는 Φ(0), Φ(1), Φ(2) ......이고, 해당 적어도 2 개의 사이클릭 쉬프트 값은 해당 순서에 따라 UCI의 적어도 2 개의 상태에 각각 대응한다.
예를 들어, 1 bit의 ACK/NACK 정보에 대해, ACK와 NACK의 2 개의 상태가 2 개의 사이클릭 쉬프트 값에 대응하고, 공식(1) 또는 (2)와 같은 방식을 이용하여 사이클릭 쉬프트 값을 확정하고, Φ(0)을 ACK에 대응시키고, Φ(1)을 NACK에 대응시킬 수 있다고 가정하면, 표 1에 나타낸 바와 같은 대응 관계를 취득할 수 있다.
[표 1]
Figure pct00013
여기서, 사이클릭 쉬프트 차이값은 6이고,
Figure pct00014
이 초기 사이클릭 쉬프트 값 Φ(0)이고,
Figure pct00015
가 Φ(1)이다. 예를 들어, 초기 사이클릭 쉬프트 값이
Figure pct00016
이고, Φ(0)=3, Φ(1)=9를 확정한 경우, 3이 ACK에 대응하고 9가 NACK에 대응하고, 초기 사이클릭 쉬프트 값이
Figure pct00017
이고, Φ(0)=9, Φ(1)=3을 확정한 경우, 9가 ACK에 대응하고, 3가 NACK에 대응한다.
또한 예를 들어, 2 bit의 ACK/NACK 정보에 대해, 2 개의 데이터 블록은 ACK와 NACK의 2 개의 상태에 대응하고, 총 4 개의 사이클릭 쉬프트 값에 대응하고, 공식(1) 또는 공식(2)와 같은 방식을 이용하여 4 개의 사이클릭 쉬프트 값을 확정하고, 각각 Φ(0), Φ(1), Φ(2), Φ(3)인 것으로 가정하면, 그 구체적인 대응 관계는 표 2에 나타낸 바와 같을 수 있다.
[표 2]
Figure pct00018
여기서, 2 개의 데이터 블록은 각각 제 1 데이터 블록 및 제 2 데이터 블록이고, 표 2의 첫 번째 행의 각 셀의 첫 번째 상태는 제 1 데이터 블록에 대응하고 2 번째 상태는 제 2 데이터 블록에 대응하고, 예를 들어, "ACK, ACK"는 제 1 데이터 블록은 ACK이고, 제 2 데이터 블록도 ACK인 것을 나타내고, 사이클릭 쉬프트 차이값은 3이고,
Figure pct00019
는 초기 사이클릭 쉬프트 값 Φ(0)이고,
Figure pct00020
은 Φ(1)이고,
Figure pct00021
은 Φ(2)이고,
Figure pct00022
은 Φ(3)이다.
또한 예를 들어, 2 개의 PRB의 경우에 대해, 해당 2 개의 PRB가 제 1 PRB 및 제 2 PRB라고 가정하면, 여기서, 제 1 PRB의 2 bit의 ACK/NACK 정보에서, 2 개의 데이터 블록이 각각 ACK 및 NACK의 2 개의 상태에 대응하고, 총 4 개의 사이클릭 쉬프트 값에 대응하고, 공식(1) 또는 공식(2)와 같은 방식을 이용하여 확정한 사이클릭 쉬프트 값이 각각 Φ(0), Φ(1), Φ(2) 및 Φ(3)이라고 가정하고, 제 2 PRB의 1 bit의 SR에 대해 긍정(positive)과 부정(negative)의 2 개의 상태가 존재하는 경우, 제 1 PRB의 2 bit의 ACK/NACK 정보와 제 2 PRB의 1 bit의 positive SR 및 negative SR의 각각의 사이클릭 쉬프트 값과의 대응 관계는 다음 표 3에 나타낸 바와 같을 수 있고,
[표 3]
Figure pct00023
여기서, 제 1 PBR에서, 2 개의 데이터 블록은 각각 제 1 데이터 블록 및 제 2 데이터 블록이고, 표 3의 첫 번째 행의 각 셀에서 첫 번째 상태는 제 1 데이터 블록에 대응하고, 2 번째 상태는 제 2 데이터 블록에 대응하고, 예를 들어, "ACK, NACK"는 제 1 데이터 블록은 ACK이고, 제 2 데이터 블록은 NACK인 것을 나타내고, 사이클릭 쉬프트 차이값은 3이고,
Figure pct00024
은 초기 사이클릭 쉬프트 값 Φ(0)이고,
Figure pct00025
은 Φ(1)이고,
Figure pct00026
은 Φ(2)이고,
Figure pct00027
은 Φ(3)이고, 두 번째 PRB의 SR 초기 사이클릭 쉬프트 값
Figure pct00028
은 positive SR에 대응하고, SR에 대응하는 다른 하나의 사이클릭 쉬프트 값
Figure pct00029
는 negative SR에 대응한다.
이와 같이, 적어도 2 개의 사이클릭 쉬프트 값의 확정 순서에 따라 대응하는 UCI의 상태를 확정함으로써, 상이한 초기 사이클릭 쉬프트 값을 설정하여, ACK/NACK 정보에 대응하는 사이클릭 쉬프트 값을 조정할 수 있고, 인접하는 사이클릭 쉬프트 값 사이에 간섭이 존재할 수 있기 때문에, 이를 통해 높은 확률 상태가 인접하는 사이클릭 쉬프트 값에 매핑되는 것을 피할 수 있다. 예를 들어, 도 2는 보다 합리적으로 구성된 결과이고, 도 2에서 알 수 있듯이, A는 ACK 정보를 나타내며, C는 NACK 정보를 나타내며, P는 해당 정보 조합의 확률을 나타내며, 따라서, 상이한 단말기 디바이스의 높은 확률 상태의 ACK 간의 대응하는 사이클릭 쉬프트 값 간격은 비교적 크다.
따라서, 본 발명의 실시예의 제어 정보를 전송하기 위한 방법에 있어서, 네트워크 디바이스는 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 하나에 의거하여, 모듈로 연산에 의해 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 수신된 단말기 디바이스에 의해 송신된 상향 제어 채널 시퀀스가 나타내는 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
이상에서 도 1 및 도 2를 참조하여, 본 발명의 실시예에 따른 제어 정보를 전송하기 위한 방법을 네트워크 디바이스의 관점에서 자세히 설명하였고, 이하에서 도 3을 참조하여, 본 발명의 실시예에 따른 제어 정보를 전송하기 위한 방법을 단말기 디바이스의 관점에서 설명한다.
도 3은 본 발명의 실시예에 따른 제어 정보를 전송하기 위한 방법(200)의 흐름도를 나타내고, 해당 방법(200)가 단말기 디바이스에 의해 수행될 수 있다. 도 3에 나타낸 바와 같이, 해당 방법(200)은 다음 단계를 포함하고, 단계 S210에서, 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함하고, 단계 S220에서, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 단계 S230에서, 해당 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 네트워크 디바이스에 UCI를 송신한다.
따라서, 본 발명의 실시예의 제어 정보를 전송하기 위한 방법에 있어서, 단말기 디바이스가 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 송신할 필요가 있는 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
선택적으로, 해당 상향 제어 채널 시퀀스의 구성을 확정하는 단계는, 해당 네트워크 디바이스에 의해 송신된 해당 상향 제어 채널 시퀀스의 구성을 수신하는 단계를 포함한다.
선택적으로, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계를 포함한다.
선택적으로, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 공식(1)에 의거하여, 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값을 확정하고, 여기서, α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 해당 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N이다.
선택적으로, 해당 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함한다.
선택적으로, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는, 공식(2)에 의거하여, 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00030
을 확정하고, 여기서, α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 해당 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, h는 해당 호핑 파라미터에 의거하여 확정한 호핑 수를 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N이다.
선택적으로, 해당 방법은 피드백된 데이터 블록의 수량에 의거하여, 해당 사이클릭 쉬프트 차이값 및 상기 사이클릭 쉬프트 값의 수량 중 적어도 하나를 확정하는 단계를 더 포함한다.
선택적으로, 해당 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스이다.
선택적으로, 해당 적어도 2 개의 사이클릭 쉬프트 값에 의거하여, 네트워크 디바이스에 UCI를 송신하는 단계는, 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값에 의거하여 대응하는 타겟 상향 제어 채널 시퀀스를 확정하고, 해당 네트워크 디바이스에 해당 타겟 상향 제어 채널 시퀀스를 송신하고, 해당 타겟 상향 제어 채널 시퀀스는 해당 UCI를 나타낸다.
선택적으로, 해당 적어도 2 개의 사이클릭 쉬프트 값은 해당 UCI의 적어도 2 개의 상태에 일대일로 대응한다.
선택적으로, 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI에 대응하는 타겟 사이클릭 쉬프트 값을 확정하는 단계는, 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI의 타겟 상태에 대응하는 타겟 사이클릭 쉬프트 값을 확정하는 단계를 포함하고, 해당 타겟 상향 제어 채널 시퀀스는 해당 타겟 상태를 나타낸다.
선택적으로, 해당 UCI의 해당 적어도 2 개의 상태는 제 1 상태를 포함하고, 해당 초기 사이클릭 쉬프트 값은 해당 제 1 상태에 대응한다.
따라서, 본 발명의 실시예의 제어 정보를 전송하기 위한 방법에 있어서, 단말기 디바이스가 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 모듈로 연산에 의해 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 송신할 필요가 있는 UCI에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값을 이용하여 상향 제어 채널 시퀀스를 송신하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
또한, 본 발명의 다양한 실시예에서, 상기 각 과정의 번호의 크기는 수행 순서의 선후를 의미하는 것이 아니고, 각 과정의 수행 순서는 기능 및 내부 로직에 의해 확정되어야하며, 본 발명의 실시예의 실시 과정에 대해 아무런 한정하는 것은 아니다.
또한, 본 명세서에서 용어 "및/또는"은 단순히 관련있는 대상을 설명하는 관련 관계의 일종이고, 3 가지 관계가 존재할 수 있는 것을 나타낼 수 있고, 예를 들어, A 및/또는 B는, A 만 존재하는 것, A와 B가 동시에 존재하는 것, B 만 존재하는 것의 세 가지 경우를 나타낼 수 있다. 또한, 본 명세서에서 "/"문자는 전후의 관련 대상이 일종의 "또는"의 관계인 것을 일반적으로 나타낸다.
이상에서, 도 1 내지 도 3을 참조하여, 본 발명의 실시예에 따른 제어 정보를 전송하기 위한 방법에 대해 자세히 설명하였고, 이하에서, 도 4 내지 도 7을 참조하여, 본 발명의 실시예에 따른 네트워크 디바이스 및 단말기 디바이스에 대해 설명한다.
도 4에 나타낸 바와 같이, 본 발명의 실시예에 따른 네트워크 디바이스(300)는 확정 유닛(310)을 포함하며, 선택적으로, 송신 유닛(320)를 더 포함할 수 있고, 수신 유닛(330)을 더 포함할 수도 있다.
구체적으로, 확정 유닛(310)은 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하도록 구성되고, 해당 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함하고, 해당 확정 유닛(310)은 또한 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성되고, 해당 확정 유닛(310)은 또한 해당 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 해당 단말기 디바이스에 의해 송신된 UCI를 확정하도록 구성된다.
따라서, 본 발명의 실시예의 네트워크 디바이스는 단말기 디바이스에 구성된 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이트 클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 단말기 디바이스에 의해 송신된 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
선택적으로, 송신 유닛(320)은 해당 확정 유닛(310)이 해당 단말기 디바이스의 해당 상향 제어 채널 시퀀스의 구성을 확정한 후, 해당 단말기 디바이스에 해당 상향 제어 채널 시퀀스의 구성 중 적어도 하나를 송신하도록 구성된다.
선택적으로, 상기 확정 유닛(310)은 구체적으로 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성된다.
선택적으로, 해당 확정 유닛(310)은 구체적으로 공식(1)에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00031
을 확정하도록 구성되고, 여기서, α, i , δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 해당 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤ α≤N, 0≤i<N, 0<δ<N이다.
선택적으로, 해당 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함한다.
선택적으로, 해당 확정 유닛(310)은 구체적으로 공식(2)에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00032
을 확정하도록 구성되고, 여기서, α, i , δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 해당 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, h는 해당 호핑 파라미터에 의거하여 확정한 호핑 수를 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N이다.
선택적으로, 해당 확정 유닛(310)은 구체적으로 해당 단말기 디바이스로부터 피드백된 데이터 블록의 수량에 의거하여, 해당 사이클릭 쉬프트 값의 수량 및 해당 사이클릭 쉬프트 차이값 중 적어도 하나를 확정하도록 구성된다.
선택적으로, 해당 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스이다.
선택적으로, 해당 수신 유닛(330)은 단말기 디바이스에 의해 송신된 타겟 상향 제어 채널 시퀀스를 수신하도록 구성되고, 해당 확정 유닛(310)은 구체적으로 해당 적어도 2 개의 사이클릭 쉬프트 값에서 해당 타겟 상향 제어 채널 시퀀스에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값에 의거하여, 대응하는 UCI를 확정하도록 구성된다.
선택적으로, 해당 적어도 2 개의 사이클릭 쉬프트 값은 해당 UCI의 적어도 2 개의 상태에 일대일로 대응한다.
선택적으로, 해당 확정 유닛(310)은 구체적으로 해당 적어도 2 개의 상태에서 해당 타겟 사이클릭 쉬프트 값에 대응하는 UCI의 상태를 타겟 상태로 확정하도록 구성된다.
선택적으로, 해당 UCI의 해당 적어도 2 개의 상태는 제 1 상태를 포함하고, 해당 초기 사이클릭 쉬프트 값은 제 1 상태에 대응한다.
본 발명의 실시예에 따른 네트워크 디바이스(300)는 본 발명의 실시예에서의 방법(100)을 수행하는 것에 대응할 수 있고, 네트워크 디바이스(300)의 각 유닛의 상기 및 다른 동작 및/또는 기능은 각각 도 1 내지 도 3의 각 방법의 네트워크 디바이스의 대응하는 과정을 구현하기 위한 것이고, 간결을 위해, 여기서 설명을 생략한다.
따라서, 본 발명의 실시예의 네트워크 디바이스는 단말기 디바이스에 구성된 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 모듈로 연산에 의해 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 수신된 단말기 디바이스에 의해 송신된 상향 제어 채널 시퀀스가 나타내는 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
도 5에 나타낸 바와 같이, 본 발명의 실시예에 따른 단말기 디바이스(400)는 확정 유닛(410) 및 송신 유닛(420)을 포함하고, 선택적으로 수신 유닛(430)을 더 포함할 수 있다.
구체적으로, 확정 유닛(410)은 상향 제어 채널 시퀀스의 구성을 확정하도록 구성되고, 해당 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함하고, 해당 확정 유닛(410)은 또한 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성되고, 해당 송신 유닛(420)은 해당 적어도 2 개의 사이클릭 쉬프트 값 중 하나를 이용하여, 네트워크 디바이스에 UCI를 송신하도록 구성된다.
따라서, 본 발명의 실시예의 단말기 디바이스는, 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 송신할 필요가 있는 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
선택적으로, 수신 유닛(430)은 해당 네트워크 디바이스에 의해 송신된 해당 상향 제어 채널 시퀀스의 구성을 수신하도록 구성된다.
선택적으로, 해당 확정 유닛(410)은 구체적으로 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성된다.
선택적으로, 해당 확정 유닛(410)은 구체적으로 공식(1)에 의거하여, 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값을 확정하도록 구성되고, 여기서, α, i , δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N이다.
선택적으로, 해당 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함한다.
선택적으로, 해당 확정 유닛(410)은 구체적으로 공식(2)에 의거하여, 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
Figure pct00033
을 확정하도록 구성되고, 여기서, α, i , δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, h는 해당 호핑 파라미터에 의거하여 확정한 호핑 수를 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N이다.
선택적으로, 상기 확정 유닛(410)은 구체적으로 피드백된 데이터 블록의 수량에 의거하여, 해당 사이클릭 쉬프트 차이값 및 상기 사이클릭 쉬프트 값의 수량 중 적어도 하나를 확정하도록 구성된다.
선택적으로, 해당 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스이다.
선택적으로, 해당 확정 유닛(410)은 구체적으로 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI에 대응하는 타겟 사이클릭 쉬프트 값
Figure pct00034
을 확정하고, 해당 타겟 사이클릭 쉬프트 값에 의거하여 대응하는 타겟 상향 제어 채널 시퀀스를 확정하도록 구성되고, 해당 송신 유닛(420)은 구체적으로, 해당 네트워크 디바이스에 해당 타겟 상향 제어 채널 시퀀스를 송신하도록 구성되고, 해당 타겟 상향 제어 채널 시퀀스는 해당 UCI를 나타낸다.
선택적으로, 해당 적어도 2 개의 사이클릭 쉬프트 값은 해당 UCI의 적어도 2 개의 상태에 일대일로 대응한다.
선택적으로, 해당 확정 유닛(410)은 구체적으로 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI의 타겟 상태에 대응하는 상기 타겟 사이클릭 쉬프트 값을 확정하도록 구성된다.
선택적으로, 해당 UCI의 해당 적어도 2 개의 상태는 제 1 상태를 포함하고 해당 초기 사이클릭 쉬프트 값은 제 1 상태에 대응한다.
본 발명의 실시예에 따른 단말기 디바이스(400)는 본 발명의 실시예에 따른 방법(200)을 수행하는 것에 대응할 수 있고, 단말기 디바이스(400)의 각 유닛의 상기 및 기타 동작 및/또는 기능은 도 1 내지 도 3에 나타낸 각 방법의 단말기 디바이스에 대응하는 과정을 구현하기 위한 것인 것을 이해할 수 있고, 여기서 설명을 생략한다.
따라서, 본 발명의 실시예의 단말기 디바이스는, 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 모듈로 연산에 의해 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 송신할 필요가 있는 UCI에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값을 이용하여 상향 제어 채널 시퀀스를 송신하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCC 리소스 구성의 유연성을 증가시킬 수 있다.
도 6은 본 발명의 실시예에 따른 네트워크 디바이스(500)의 블록도를 나타내며, 도 6에 나타낸 바와 같이, 해당 네트워크 디바이스(500)는 프로세서(510)와 프로세서(510)에 연결된 송수신기(520)를 포함하고, 선택적으로, 프로세서(510)에 연결된 메모리(530)를 더 포함한다. 프로세서(510)와 메모리(530)와 송수신기(520)는 내부 연결 경로를 통해 서로 통신하고, 데이터 신호를 전송 및/또는 제어한다. 해당 메모리(530)는 명령어를 기억하도록 구성될 수 있고, 해당 프로세서(510)는 해당 메모리(530)에 기억된 명령어를 수행하여 정보 또는 신호를 송신하도록 송수신기(520)를 제어하도록 구성되고, 해당 프로세서(510)는 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함하고, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 해당 적어도 2 하나의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 해당 단말기 디바이스에 의해 송신된 UCI를 확정한다.
따라서, 본 발명의 실시예의 네트워크 디바이스는, 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값 수 중 적어도 하나에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 단말기 디바이스에 의해 송신된 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
선택적으로, 일 실시예로서, 해당 송수신기(520)는 해당 프로세서(510)가 해당 단말기 디바이스의 해당 상향 제어 채널 시퀀스의 구성을 확정한 후, 해당 단말기 디바이스에 해당 상향 제어 채널 시퀀스의 구성 중 적어도 하나를 송신하도록 구성된다.
선택적으로, 일 실시예로서, 해당 프로세서(510)는 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성된다.
선택적으로, 일 실시예로서, 해당 프로세서(510)는 공식(1)에 의거하여, 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값을 확정하도록 구성되고, 여기서, α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 해당 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N이다.
선택적으로, 일 실시예로서, 해당 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함한다.
선택적으로, 일 실시예로서, 해당 프로세서(510)는 공식(2)에 의거하여, 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값을 확정하도록 구성되고, 여기서 α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 해당 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, h는 해당 호핑 파라미터에 의거하여 확정한 호핑 수를 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N이다.
선택적으로, 일 실시예로서, 해당 프로세서(510)는 해당 단말기 디바이스로부터 피드백된 데이터 블록의 수량에 의거하여, 해당 사이클릭 쉬프트 값의 수량 및 해당 사이클릭 쉬프트 차이값 중 적어도 하나를 확정하도록 구성된다.
선택적으로, 일 실시예로서 해당 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스이다.
선택적으로, 일 실시예로서, 해당 송수신기(520)는 단말기 디바이스에 의해 송신된 타겟 상향 제어 채널 시퀀스를 수신하도록 구성되고, 해당 프로세서(510)는 해당 적어도 2 개의 사이클릭 쉬프트 값에서 해당 타겟 상향 제어 채널 시퀀스에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값에 의거하여, 해당 UCI를 확정하도록 구성된다.
선택적으로, 일 실시예로서 해당 적어도 2 개의 사이클릭 쉬프트 값은 해당 UCI의 적어도 2 개의 상태에 일대일로 대응한다.
선택적으로, 일 실시예로서, 해당 프로세서(510)는 해당 적어도 2 개의 상태에서 해당 타겟 사이클릭 쉬프트 값에 대응하는 UCI의 상태를 타겟 상태로 확정하도록 구성된다.
선택적으로, 일 실시예로서, 해당 UCI의 해당 적어도 2 개의 상태는 제 1 상태를 포함하고 해당 초기 사이클릭 쉬프트 값은 제 1 상태에 대응한다.
또한, 본 발명의 실시예에 따른 네트워크 디바이스(500)는 본 발명의 실시예에 따른 네트워크 디바이스(300)에 대응할 수 있고, 본 발명의 실시예에 따른 방법(100)을 수행하는 대응하는 주체에 대응할 수 있고, 네트워크 디바이스(500)에서 각 유닛의 상기 및 다른 동작 및/또는 기능은 도 1 내지 도 3에서 각 방법의 네트워크 디바이스의 대응하는 프로세스를 각각 실현하기 위한 것이고, 간결을 위해, 여기서 설명을 생략한다.
따라서, 본 발명의 실시예의 네트워크 디바이스는, 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 모듈로 연산에 의해 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 수신된 단말기 디바이스에 의해 송신된 상향 제어 채널 시퀀스를 나타내는 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
도 7은 본 발명의 실시예에 따른 단말기 디바이스(600)의 블록도를 나타내고, 도 7에 나타낸 바와 같이, 해당 단말기 디바이스(600)는 프로세서(610)와 프로세서(610)에 연결된 송수신기(620)를 포함하고, 선택적으로, 프로세서(610)에 연결된 메모리(630)를 더 포함한다. 프로세서(610)와 메모리(630)와 송수신기(620)는 내부 연결 경로를 통해 서로 통신하고, 데이터 신호를 전송 및/또는 제어한다. 해당 메모리(630)는 명령어를 기억하도록 구성될 수 있고, 해당 프로세서(610)는 해당 메모리(630)에 기억된 명령어를 수행하여 정보 또는 신호를 송신하도록 송수신기(620)를 제어하도록 구성되고, 해당 프로세서(610)는 상향 제어 채널 시퀀스 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함하고, 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 해당 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성되고, 해당 송수신기(620)는 해당 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여 네트워크 디바이스에 UCI를 송신하도록 구성된다.
따라서, 본 발명의 실시예의 단말기 디바이스는, 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 송신할 필요가 있는 UCI를 확정하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCCH 리소스 구성의 유연성을 증가시킬 수 있다.
선택적으로, 일 실시예로서, 해당 송수신기(620)는 상기 네트워크 디바이스에 의해 송신된 해당 상향 제어 채널 시퀀스의 구성을 수신하도록 구성된다.
선택적으로, 일 실시예로서, 상기 프로세서(610)는 해당 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 해당 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성된다.
선택적으로, 일 실시예로서, 해당 프로세서(610)는 공식(1)에 의거하여 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값을 확정하도록 구성되고, 여기서, α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N이다.
선택적으로, 일 실시예로서, 해당 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함한다.
선택적으로, 일 실시예로서, 해당 프로세서(610)는 공식(2)에 의거하여 해당 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값을 확정하도록 구성되고, 여기서, α, i, δ 및 N은 모두 정수이고, α는 해당 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 해당 상향 제어 채널 시퀀스를 사이클릭 쉬프트 가능한 수량을 나타내고, h는 해당 호핑 파라미터에 의거하여 확정한 호핑 수를 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N이다.
선택적으로, 일 실시예로서, 해당 프로세서(610)는 피드백된 데이터 블록의 수량에 의거하여, 해당 사이클릭 쉬프트 차이값 및 상기 사이클릭 쉬프트 값의 수량 중 적어도 하나를 확정하도록 구성된다.
선택적으로, 일 실시예로서, 해당 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스이다.
선택적으로, 일 실시예로서, 상기 프로세서(610)는 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값에 의거하여 대응하는 타겟 상향 제어 채널 시퀀스를 확정하도록 구성되고, 해당 송수신기(620)는 해당 네트워크 디바이스에 해당 타겟 상향 제어 채널 시퀀스를 송신하도록 구성되고, 해당 타겟 상향 제어 채널 시퀀스는 해당 UCI를 나타낸다.
선택적으로, 일 실시예로서, 해당 적어도 2 개의 사이클릭 쉬프트 값은 해당 UCI의 적어도 2 개의 상태에 일대일로 대응한다.
선택적으로, 일 실시예로서, 해당 프로세서(610)는 해당 적어도 2 개의 사이클릭 쉬프트 값에서 UCI의 타겟 상태에 대응하는 상기 타겟 사이클릭 쉬프트 값을 확정하도록 구성된다.
선택적으로, 일 실시예로서, 해당 UCI의 해당 적어도 2 개의 상태는 제 1 상태를 포함하고, 해당 초기 사이클릭 쉬프트 값은 제 1 상태에 대응한다.
또한, 본 발명의 실시예에 따른 단말기 디바이스(600)는 본 발명의 실시예에 따른 단말기 디바이스(400)에 대응할 수 있고, 본 발명의 실시예에 따른 방법(200)을 수행하기 위한 대응하는 주체에 대응할 수 있고, 단말기 디바이스(600)의 각 유닛의 상기 및 기타 동작 및/또는 기능은 각각 도 1 내지 도 3의 각 방법에서 단말기 디바이스의 대응하는 프로세스를 구현하기 위한 것이고, 간결을 위해, 여기서 설명을 생략한다.
따라서, 본 발명의 실시예의 단말기 디바이스는, 상향 제어 채널 시퀀스의 구성을 확정하고, 해당 상향 제어 채널 시퀀스의 구성에 포함된 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나에 의거하여, 모듈로 연산에 의해 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하고, 또한 송신할 필요가 있는 UCI에 대응하는 타겟 사이클릭 쉬프트 값을 확정하고, 해당 타겟 사이클릭 쉬프트 값을 이용하여 상향 제어 채널 시퀀스를 송신하고, 이를 통해 적은 구성을 이용하여 복수의 사이클릭 쉬프트 값을 확정하고, PUCCH의 구성 세트를 감소시키고, 물리 계층 오버 헤드를 감소시킬 수 있고, 제한된 물리 계층 지시 오버 헤드에서 PUCC 리소스 구성의 유연성을 증가시킬 수 있다.
본 발명의 상기 방법의 실시예는 프로세서에 을용될 수 있고, 또는 프로세서에 의해 구현될 수 있는 것을 유의하기 바란다. 프로세서는 신호 처리 능력을 갖는 집적 회로 칩일 수 있다. 구현 과정에 있어서, 상기 방법의 실시예의 각 단계는 프로세서 내의 하드웨어의 집적 논리 회로 또는 소프트웨어 형식의 명령어에 의해 완성될 수 있다. 상기 프로세서는 범용 프로세서, 디지털 신호 프로세서(Digital Signal Processor, DSP), 주문형 집적 회로(Application Specific Integrated Circuit, ASIC), 필드 프로그래머블 게이트 어레이(Field Programmable Gate Array, FPGA) 또는 다른 프로그래머블 논리 디바이스, 개별 게이트 또는 트랜지스터 로직 디바이스, 개별 하드웨어 구성 요소일 수 있다. 본 출원의 실시예에 개시된 각 방법, 단계 및 논리 블록도는 실현되거나 수행될 수 있다.범용 프로세서는 마이크로 프로세서일 수 있고, 프로세서는 임의의 종래의 프로세서 등일 수 있다. 본 발명의 실시예에 관련하여 개시된 방법의 단계는 하드웨어 디코딩 프로세서에 의해 직접 수행되거나, 또는 디코딩 프로세서 내의 하드웨어 및 소프트웨어 모듈의 조합에 의해 수행되어 완성 될 수 있다. 소프트웨어 모듈은 랜덤 액세스 메모리, 플래시 메모리, 읽기 전용 메모리, 프로그래머블 읽기 전용 메모리 또는 전기적 소거 가능한 프로그래머블 메모리, 레지스터 등의 해당 기술 분야에서 숙련된 기억 매체에 배치 될 수 있다. 해당 기억 매체는 메모리에 위치하며, 프로세서는 메모리 내의 정보를 판독하고, 하드웨어와 함께 상술한 방법의 단계를 완성한다.
본 발명의 실시예의 메모리는 휘발성 메모리 또는 비 휘발성 메모리일 수 있고, 휘발성 메모리와 비 휘발성 메모리를 모두 포함할 수 있다. 여기서, 비 휘발성 메모리는 읽기 전용 메모리(Read-Only Memory : ROM), 프로그래머블 읽기 전용 메모리(Programmable ROM : PROM), 소거 가능한 프로그래머블 읽기 전용 메모리(Erasable PROM : EPROM), 전기적 소거 가능한 프로그래머블 읽기 전용 메모리(Electrically EPROM : EEPROM) 또는 플래시 메모리일 수 있다. 휘발성 메모리는 외부 캐시로 이용되는 랜덤 액세스 메모리(Random Access Memory : RAM)일 수 있다. 한정적이 아닌 예시적인 설명으로서, RAM은 정적 랜덤 액세스 메모리(Static RAM : SRAM), 동적 랜덤 액세스 메모리(Dynamic RAM : DRAM), 동기식 동적 램덤 액세스 메모리(Synchronous DRAM : SDRAM), 더블데이터 레이트 동기식 동적 랜덤 액세스 메모리(Double Data Rate SDRAM : DDR SDRAM), 강화형 동기식 동적 램덤 액세스 메모리(Enhanced SDRAM : ESDRAM), 동기식 연결 동적 랜덤 액세스 메모리(Synchlink DRAM : SLDRAM) 및 다이렉트 메모리 버스 랜덤 액세스 메모리(Random Access Memory Direct Rambus RAM : DR RAM) 등 다양한 형식을 이용 가능하다. 또한, 본 명세서에 기재된 시스템 및 방법의 메모리는 이들 및 임의의 다른 적합한 유형의 메모리를 포함하지만, 이에 한정되지 않는다는 것에 유의하기 바란다.
당업자는 본 명세서에 개시된 실시예와 관련하여 설명되는 다양한 실시예의 유닛 및 알고리즘 단계가 전자 하드웨어, 또는 컴퓨터 소프트웨어와 전자 하드웨어의 조합으로 구현될 수 있음을 인식할 수 있다. 이러한 기능이 하드웨어 또는 소프트웨어로 수행되는지는 기술 방안의 구체적인 응용 및 설계 제약에 의해 결정된다. 당업자는 설명된 기능을 수행하기 위해 특정된 응용 프로그램마다 다른 방법을 이용할 수 있지만, 이러한 실현은 본 발명의 범위를 이탈하는 것으로 간주해서는 안된다.
당업자라면 설명의 편의 및 간결성을 위해 상기에서 설명된 시스템, 장치 및 유닛의 특정 구체적인 동작 과정이 상기 방법의 실시예의 대응하는 프로세스를 참조할 수 있는 것을 이해할 수 있고, 여기서 그 설명을 생략한다.
본 발명에서 제공되는 일부 실시예에 있어서, 개시된 시스템, 장치 및 방법은 다른 방식으로 실현될 수 있음을 이해하여야 한다. 예를 들어, 상기에서 개시된 장치의 실시예는 단지 예시적인 것이고, 예를 들어, 상기 유닛의 구분은 단지 논리 기능 구분이고, 실제 실현에서 다른 구분 방식이 있을 수 있으며, 예를 들어 복수의 유닛 또는 컴퍼넌트를 결합하거나 다른 시스템에 통합될 수 있거나. 또는 일부 특징을 무시하거나 수행하지 않을 수 있다. 도시하거나 또는 설명한 서로 사이의 결합 또는 직접 결합 또는 통신 연결은 인터페이스, 장치 또는 유닛에 의한 간접적인 결합 또는 통신 연결일 수 있고, 전기적 형식, 기계적 형식 또는 다른 형식일 수 있다.
별도의 구성 요소로 설명된 유닛은 물리적으로 분리되거나 분리되지 않을 수 있고, 유닛으로서 나타내는 구성 요소는 물리적 유닛이거나 물리적 유닛이 아닐 수도 있고, 즉 한 곳에 위치할 수 있거나, 또는 복수의 네트워크 유닛에 위치할 수도 있다. 그중의 일부 또는 전부 유닛은 실시예의 기술 방안의 목적을 달성하기 위한 실제 요구에 따라 선택될 수 있다.
또한, 본 발명의 각 실시예에 있어서 각 기능 유닛은 하나의 처리 유닛에 통합될 수 있고, 각 처리 유닛은 물리적으로 단독으로 존재할 수도 있으며, 두 개 이상의 유닛은 하나의 유닛에 통합될 수도 있다.
상기 기능은 소프트웨어 기능 유닛의 형식으로 실현되어 독립형 제품으로 판매하거나 이용하는 경우, 컴퓨터 판독 가능한 기억 매체에 기억될 수 있다. 이러한 이해를 바탕으로, 본 발명의 기술 방안은 본질적으로 종래 기술에 대해 기여하는 부분 또는 해당 기술 방안의 전부 또는 일부를 기억 매체에 기억된 소프트웨어 제품의 형식으로 실현할 수 있다. 컴퓨터 장치(개인용 컴퓨터, 서버 또는 네트워크 디바이스일 수 있다)에 본 발명의 각 실시예에서 설명된 방법의 전부 또는 일부 단계를 수행시키기 위한 복수의 명령어어가 포함된 해당 컴퓨터의 소프트웨어 제품은 기억 매체에 기억된다. 상기 메모리는 프로그램 코드를 기억할 수 있는 U 디스크, 이동식 하드 디스크, 읽기 전용 메모리(ROM), 랜덤 액세스 메모리(RAM), 자기 디스크 또는 광디스크 등을 포함한다.
이상에서, 본 발명의 구체적인 실시예를 설명하였으나, 본 발명의 기술적 범위는 이에 한정되는 않으며, 본 발명에 개시된 기술의 범위 내에서 당업자가 용이하게 생각할 수 있는 임의의 변경 또는 교체는 모두 본 발명의 보호 범위 내에 있어야 한다. 따라서, 본 발명의 보호 범위는 청구 범위에 의해 정의되어야 한다.

Claims (40)

  1. 단말기 디바이스의 상향 제어 채널 시퀀스의 구성-상기 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함함-을 확정하는 단계와,
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계와,
    상기 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 상기 단말기 디바이스에 의해 송신된 상향 제어 정보를 확정하는 단계를 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  2. 제 1 항에 있어서,
    상기 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하는 단계 후에, 상기 방법은
    상기 단말기 디바이스에 상기 상향 제어 채널 시퀀스의 구성 중 적어도 하나를 송신하는 단계를 더 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는,
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계를 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  4. 제 3 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는,
    다음의 공식에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
    Figure pct00035
    을 확정하는 단계를 포함하고,
    Figure pct00036

    α, i, δ 및 N은 모두 정수이고, α는 상기 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 상기 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N인
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  5. 제 3 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성은 호핑(hopping) 파라미터를 더 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  6. 제 5 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는,
    다음의 공식에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
    Figure pct00037
    을 확정하는 단계를 포함하고,
    Figure pct00038

    α, i, δ 및 N은 모두 정수이고, α는 상기 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 상기 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 수량을 나타내고, h는 상기 호핑 파라미터에 의거하여 확정되는 호핑 수량을 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N인
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  7. 제 1 항 내지 제 6 항 중 어느 한 항에 있어서,
    상기 단말기 디바이스의 상향 제어 채널 시퀀스의 구성을 확정하는 단계는,
    상기 단말기 디바이스로부터 피드백된 데이터 블록의 수량에 의거하여, 상기 사이클릭 쉬프트 값의 수량 및 상기 사이클릭 쉬프트 차이값 중 적어도 하나를 확정하는 단계를 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  8. 제 1 항 내지 제 7 항 중 어느 한 항에 있어서,
    상기 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스인
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  9. 제 1 항 내지 제 8 항 중 어느 한 항에 있어서,
    상기 적어도 2 개의 사이클릭 쉬프트 값은 상기 상향 제어 정보의 적어도 2 개의 상태에 일대일로 대응하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  10. 제 9 항에 있어서,
    상기 상향 제어 정보의 상기 적어도 2 개의 상태는 제 1 상태를 포함하고, 상기 초기 사이클릭 쉬프트 값은 상기 제 1 상태에 대응하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  11. 상향 제어 채널 시퀀스의 구성을 확정하는 단계와,
    상기 상향 제어 채널 시퀀스의 구성-상기 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함함-에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계와,
    상기 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 네트워크 디바이스에 상향 제어 정보를 송신하는 단계를 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  12. 제 11 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성을 확정하는 단계는,
    상기 네트워크 디바이스에 의해 송신된 상기 상향 제어 채널 시퀀스 구성을 수신하는 단계를 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  13. 제 11 항 또는 제 12 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는,
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계를 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  14. 제 13 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는,
    다음의 공식에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
    Figure pct00039
    을 확정하는 단계를 포함하고,
    Figure pct00040

    α, i, δ 및 N은 모두 정수이고, α는 상기 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 상기 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N인
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  15. 제 13 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  16. 제 15 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하는 단계는,
    다음의 공식에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
    Figure pct00041
    을 확정하는 단계를 포함하고,
    Figure pct00042

    α, i, δ 및 N은 모두 정수이고, α는 상기 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 상기 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 수량을 나타내고, h는 상기 호핑 파라미터에 의거하여 확정되는 호핑 수량을 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N인
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  17. 제 11 항 내지 제 16 항 중 어느 한 항에 있어서,
    피드백된 데이터 블록의 수량에 의거하여, 상기 사이클릭 쉬프트 차이값 및 상기 사이클릭 쉬프트 값의 수량 중 적어도 하나를 확정하는 단계를 더 포함하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  18. 제 11 항 내지 제 17 항 중 어느 한 항에 있어서,
    상기 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스인
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  19. 제 11 항 내지 제 18 항 중 어느 한 항에 있어서,
    상기 적어도 2 개의 사이클릭 쉬프트 값은 상기 상향 제어 정보의 적어도 2 개의 상태에 일대일로 대응하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  20. 제 19 항에 있어서,
    상기 상향 제어 정보의 상기 적어도 2 개의 상태는 제 1 상태를 포함하고, 상기 초기 사이클릭 쉬프트 값은 상기 제 1 상태에 대응하는
    것을 특징으로 하는 제어 정보를 전송하기 위한 방법.
  21. 단말기 디바이스의 상향 제어 채널 시퀀스의 구성-상기 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함함-을 확정하도록 구성되는 확정 유닛을 포함하고,
    상기 확정 유닛은 또한 상기 상향 제어 채널 시퀀스의 구성에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성되고,
    상기 확정 유닛은 또한 상기 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 상기 단말기 디바이스에 의해 송신된 상향 제어 정보를 확정하도록 구성되는
    것을 특징으로 하는 네트워크 디바이스.
  22. 제 21 항에 있어서,
    상기 확정 유닛이 상기 단말기 디바이스의 상기 상향 제어 채널 시퀀스의 구성을 확정한 후, 상기 단말기 디바이스에 상기 상향 제어 채널 시퀀스의 구성 중 적어도 하나를 송신하도록 구성되는 송신 유닛을 더 포함하고,
    것을 특징으로 하는 네트워크 디바이스.
  23. 제 21 항 또는 제 22 항에 있어서,
    상기 확정 유닛은
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성되는
    것을 특징으로 하는 네트워크 디바이스.
  24. 제 23 항에 있어서,
    상기 확정 유닛은
    다음의 공식에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
    Figure pct00043
    을 확정하도록 구성되고,
    Figure pct00044

    α, i, δ 및 N은 모두 정수이고, α는 상기 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 상기 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N인
    것을 특징으로 하는 네트워크 디바이스.
  25. 제 23 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함하는
    것을 특징으로 하는 네트워크 디바이스.
  26. 제 25 항에 있어서,
    상기 확정 유닛은
    다음의 공식에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
    Figure pct00045
    을 확정하도록 구성되고,
    Figure pct00046

    α, i, δ 및 N은 모두 정수이고, α는 상기 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 상기 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 수량을 나타내고, h는 상기 호핑 파라미터에 의거하여 확정되는 호핑 수량을 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N인
    것을 특징으로 하는 네트워크 디바이스.
  27. 제 21 항 내지 제 26 항 중 어느 한 항에 있어서,
    상기 확정 유닛은
    상기 단말기 디바이스로부터 피드백된 데이터 블록의 수량에 의거하여, 상기 사이클릭 쉬프트 값의 수량 및 상기 사이클릭 쉬프트 차이값 중 적어도 하나를 확정하도록 구성되는
    것을 특징으로 하는 네트워크 디바이스.
  28. 제 21 항 내지 제 27 항 중 어느 한 항에 있어서,
    상기 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스인
    것을 특징으로 하는 네트워크 디바이스.
  29. 제 21 항 내지 제 28 항 중 어느 한 항에 있어서,
    상기 적어도 2 개의 사이클릭 쉬프트 값은 상기 상향 제어 정보의 적어도 2 개의 상태에 일대일로 대응하는
    것을 특징으로 하는 네트워크 디바이스.
  30. 제 29 항에 있어서,
    상기 상향 제어 정보의 상기 적어도 2 개의 상태는 제 1 상태를 포함하고, 상기 초기 사이클릭 쉬프트 값은 상기 제 1 상태에 대응하는
    것을 특징으로 하는 네트워크 디바이스.
  31. 상향 제어 채널 시퀀스의 구성-상기 상향 제어 채널 시퀀스의 구성은 초기 사이클릭 쉬프트 값, 사이클릭 쉬프트 차이값 및 사이클릭 쉬프트 값의 수량 중 적어도 하나를 포함함-을 확정하도록 구성되는 확정 유닛과,
    상기 적어도 2 개의 사이클릭 쉬프트 값 중 적어도 하나를 이용하여, 네트워크 디바이스에 상향 제어 정보를 송신하도록 구성되는 송신 유닛을 포함하고,
    상기 확정 유닛은 또한 상기 상향 제어 채널 시퀀스의 구성에 의거하여, 상기 상향 제어 채널 시퀀스의 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성되는
    것을 특징으로 하는 네트워크 디바이스.
  32. 제 31 항에 있어서,
    상기 네트워크 디바이스에 의해 송신된 상기 상향 제어 채널 시퀀스 구성을 수신하도록 구성되는 수신 유닛을 더 포함하는
    것을 특징으로 하는 네트워크 디바이스.
  33. 제 31 항 또는 제 32 항에 있어서,
    상기 확정 유닛은
    상기 상향 제어 채널 시퀀스의 구성에 의거하여, 모듈로 연산에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값을 확정하도록 구성되는
    것을 특징으로 하는 네트워크 디바이스.
  34. 제 33 항에 있어서,
    상기 확정 유닛은
    다음의 공식에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
    Figure pct00047
    을 확정하도록 구성되고,
    Figure pct00048

    α, i, δ 및 N은 모두 정수이고, α는 상기 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 상기 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 수량을 나타내고, 0≤α≤N, 0≤i<N, 0<δ<N인
    것을 특징으로 하는 네트워크 디바이스.
  35. 제 33 항에 있어서,
    상기 상향 제어 채널 시퀀스의 구성은 호핑 파라미터를 더 포함하는
    것을 특징으로 하는 네트워크 디바이스.
  36. 제 35 항에 있어서,
    상기 확정 유닛은
    다음의 공식에 의해 상기 적어도 2 개의 사이클릭 쉬프트 값의 i 번째 사이클릭 쉬프트 값
    Figure pct00049
    을 확정하도록 구성되고,
    Figure pct00050

    α, i, δ 및 N은 모두 정수이고, α는 상기 초기 사이클릭 쉬프트 값을 나타내고, δ는 상기 사이클릭 쉬프트 차이값을 나타내고, N은 상기 상향 제어 채널 시퀀스가 사이클릭 쉬프트 가능한 수량을 나타내고, h는 상기 호핑 파라미터에 의거하여 확정되는 호핑 수량을 나타내며, 0≤α≤N, 0≤i<N, 0<δ<N, 0≤h<N인
    것을 특징으로 하는 네트워크 디바이스.
  37. 제 31 항 내지 제 36 항 중 어느 한 항에 있어서,
    상기 확정 유닛은
    피드백된 데이터 블록의 수량에 의거하여, 상기 사이클릭 쉬프트 차이값 및 상기 사이클릭 쉬프트 값의 수량 중 적어도 하나를 확정하도록 구성되는
    것을 특징으로 하는 네트워크 디바이스.
  38. 제 31 항 내지 제 37 항 중 어느 한 항에 있어서,
    상기 상향 제어 채널 시퀀스는 제어 정보를 운반하는 시퀀스인
    것을 특징으로 하는 네트워크 디바이스.
  39. 제 31 항 내지 제 38 항 중 어느 한 항에 있어서,
    상기 적어도 2 개의 사이클릭 쉬프트 값은 상기 상향 제어 정보의 적어도 2 개의 상태에 일대일로 대응하는
    것을 특징으로 하는 네트워크 디바이스.
  40. 제 39 항에 있어서,
    상기 상향 제어 정보의 상기 적어도 2 개의 상태는 제 1 상태를 포함하고, 상기 초기 사이클릭 쉬프트 값은 상기 제 1 상태에 대응하는
    것을 특징으로 하는 네트워크 디바이스.
KR1020207015886A 2017-11-16 2017-11-16 제어 정보를 전송하기 위한 방법, 네트워크 디바이스 및 단말기 디바이스 KR102468963B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2017/111468 WO2019095239A1 (zh) 2017-11-16 2017-11-16 用于传输控制信息的方法、网络设备和终端设备

Publications (2)

Publication Number Publication Date
KR20200086304A true KR20200086304A (ko) 2020-07-16
KR102468963B1 KR102468963B1 (ko) 2022-11-21

Family

ID=66538318

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020207015886A KR102468963B1 (ko) 2017-11-16 2017-11-16 제어 정보를 전송하기 위한 방법, 네트워크 디바이스 및 단말기 디바이스

Country Status (13)

Country Link
US (1) US11516781B2 (ko)
EP (1) EP3706484B1 (ko)
JP (1) JP7164607B2 (ko)
KR (1) KR102468963B1 (ko)
CN (2) CN111183691A (ko)
AU (1) AU2017439527A1 (ko)
BR (1) BR112020009877A2 (ko)
CA (1) CA3082970C (ko)
MX (1) MX2020005164A (ko)
RU (1) RU2749837C1 (ko)
SG (1) SG11202004619RA (ko)
TW (1) TWI797195B (ko)
WO (1) WO2019095239A1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2787674A1 (en) * 2011-12-21 2014-10-08 Huawei Technologies Co., Ltd. Control information transmission method, user equipment and base station
WO2017079539A1 (en) * 2015-11-04 2017-05-11 Interdigital Patent Holdings, Inc. Methods and procedures for narrowband lte operation

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080020934A (ko) * 2006-09-01 2008-03-06 한국전자통신연구원 통신 시스템의 상향링크 신호 송신 방법, 송신 장치, 생성방법 및 생성 장치
CA2684364C (en) * 2007-04-30 2014-02-04 Nokia Siemens Networks Oy Coordinated cyclic shift and sequence hopping for zadoff-chu, modified zadoff-chu, and block-wise spreading sequences
CN103199967B (zh) * 2007-08-13 2016-04-20 知识产权之桥一号有限责任公司 无线通信装置及无线通信方法
US9065646B2 (en) * 2008-02-04 2015-06-23 Nokia Solutions And Networks Oy ACK/NACK channelization for resource blocks containing both ACK/NACK and CQI
US8503425B2 (en) * 2008-07-22 2013-08-06 Lg Electronics Inc. Method for allocating phich and generating reference signal in system using single-user MIMO based on multiple codewords when transmitting uplink
US9531514B2 (en) * 2009-12-03 2016-12-27 Qualcomm Incorporated Sounding reference signal enhancements for wireless communication
KR20110073334A (ko) * 2009-12-22 2011-06-29 엘지전자 주식회사 무선 통신 시스템에서 상향링크 harq 수행 장치 및 방법
KR101356521B1 (ko) * 2011-01-19 2014-01-29 엘지전자 주식회사 다중 안테나 무선 통신 시스템에서 사운딩 참조 신호 송신 방법 및 이를 위한 장치
WO2012173433A2 (ko) * 2011-06-15 2012-12-20 엘지전자 주식회사 제어 정보를 전송하는 방법 및 이를 위한 장치
CN103782535B (zh) * 2011-08-12 2017-02-08 瑞典爱立信有限公司 用于处理蜂窝网络中的参考信号的方法和装置
US9276721B2 (en) * 2011-08-15 2016-03-01 Lg Electronics Inc. Decoding data in group search space based on group control information
US9337984B2 (en) 2011-08-19 2016-05-10 Lg Electronics Inc. Method for transmitting uplink control information, user equipment, method for receiving uplink control information, and base station
EP2663007A1 (en) * 2012-05-08 2013-11-13 Alcatel Lucent A method for transmission of ACK/NACK messages, and a network device therefor
CN106851837A (zh) 2012-08-17 2017-06-13 华为技术有限公司 上行控制信息的发送方法和装置
WO2014077607A1 (ko) * 2012-11-14 2014-05-22 엘지전자 주식회사 반송파 집성 시스템에서 단말의 동작 방법 및 이러한 방법을 이용하는 장치
WO2014137105A1 (ko) * 2013-03-03 2014-09-12 엘지전자 주식회사 Epdcch를 통한 제어 정보 수신 방법
EP3170276B1 (en) * 2014-07-18 2019-03-13 LG Electronics Inc. Uplink data transmission method in wireless communication system and apparatus for the same
KR20180018504A (ko) * 2015-06-17 2018-02-21 인텔 아이피 코포레이션 차세대 lte 디바이스들 및 시스템들을 위한 ack/nack 신호들
US9794921B2 (en) * 2015-07-14 2017-10-17 Motorola Mobility Llc Method and apparatus for reducing latency of LTE uplink transmissions
CN106358296A (zh) 2015-07-14 2017-01-25 中兴通讯股份有限公司 在上行控制信道上发送信号的方法和装置
CN107113675B (zh) * 2015-09-25 2021-02-12 华为技术有限公司 小区切换方法、装置及设备
CN106954261A (zh) 2016-01-07 2017-07-14 夏普株式会社 上行参考信号传输方法和接收方法、以及用户设备和基站
CN107231690B (zh) * 2016-03-25 2023-07-04 中兴通讯股份有限公司 信息发送方法及装置
CN107241802B (zh) 2016-03-29 2022-12-02 中兴通讯股份有限公司 上行控制信息uci的发送方法及装置
JP2019110357A (ja) * 2016-04-27 2019-07-04 シャープ株式会社 端末装置、基地局装置、通信方法、および、集積回路
CN107889266B (zh) * 2016-09-30 2022-09-27 中兴通讯股份有限公司 物理下行共享信道pusch的传输方法及装置
BR112020004556A2 (pt) * 2017-09-08 2020-09-08 Ntt Docomo, Inc. terminal, método de radiocomunicação para um terminal e estação base

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2787674A1 (en) * 2011-12-21 2014-10-08 Huawei Technologies Co., Ltd. Control information transmission method, user equipment and base station
WO2017079539A1 (en) * 2015-11-04 2017-05-11 Interdigital Patent Holdings, Inc. Methods and procedures for narrowband lte operation

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
3GPP R1-080920* *
3GPP R1-1716119* *
3GPP R1-1717956* *
3GPP R1-1718209 *
3GPP R1-1720447 *

Also Published As

Publication number Publication date
CN111669827B (zh) 2022-02-18
EP3706484A4 (en) 2020-11-04
MX2020005164A (es) 2020-08-20
WO2019095239A1 (zh) 2019-05-23
JP2021510023A (ja) 2021-04-08
EP3706484B1 (en) 2021-10-06
US11516781B2 (en) 2022-11-29
SG11202004619RA (en) 2020-06-29
JP7164607B2 (ja) 2022-11-01
EP3706484A1 (en) 2020-09-09
CN111669827A (zh) 2020-09-15
CN111183691A (zh) 2020-05-19
RU2749837C1 (ru) 2021-06-17
TW201924443A (zh) 2019-06-16
BR112020009877A2 (pt) 2020-11-03
TWI797195B (zh) 2023-04-01
CA3082970A1 (en) 2019-05-23
CA3082970C (en) 2023-01-03
US20200275434A1 (en) 2020-08-27
AU2017439527A1 (en) 2020-06-18
KR102468963B1 (ko) 2022-11-21

Similar Documents

Publication Publication Date Title
US11082963B2 (en) Method, terminal device and network device for transmitting uplink control information
KR102556803B1 (ko) 피드백 정보를 전송하는 방법, 단말기 및 기지국
EP3512282B1 (en) Method for transmitting information, terminal device, and network device
KR20190099291A (ko) 비허가 송신을 위한 방법, 단말 및 네트워크 디바이스
EP4184997A1 (en) Transmission method and apparatus
US11678310B2 (en) Method for determining transmission resources, terminal device and network device
JP2022532016A (ja) 通信方法、端末機器およびネットワーク機器
KR102647103B1 (ko) 채널을 전송하는 방법, 단말기 및 네트워크 기기
JP2022009774A (ja) 情報伝送方法及び装置
US20200127800A1 (en) Method for resource allocation, terminal device and network device
KR20190140940A (ko) 정보 전송 방법, 단말 기기 및 네트워크 기기
JP2021516460A (ja) 情報伝送方法、情報受信方法、端末機器およびネットワーク機器
JP6585275B6 (ja) データ伝送方法、端末及び基地局
US11218997B2 (en) Uplink control channel transmission method, terminal, base station and device
KR102468963B1 (ko) 제어 정보를 전송하기 위한 방법, 네트워크 디바이스 및 단말기 디바이스
CN112262591B (zh) 传输信息的方法和装置
EP3637889B1 (en) Wireless communication method and apparatus

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant